JPH0379906B2 - - Google Patents

Info

Publication number
JPH0379906B2
JPH0379906B2 JP26386785A JP26386785A JPH0379906B2 JP H0379906 B2 JPH0379906 B2 JP H0379906B2 JP 26386785 A JP26386785 A JP 26386785A JP 26386785 A JP26386785 A JP 26386785A JP H0379906 B2 JPH0379906 B2 JP H0379906B2
Authority
JP
Japan
Prior art keywords
transistor
emitter
collector
signal
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP26386785A
Other languages
Japanese (ja)
Other versions
JPS62125747A (en
Inventor
Michio Enda
Toshuki Tawara
Hiroyasu Uehara
Yasunobu Inabe
Toshio Hayashi
Tadakatsu Kimura
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Original Assignee
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp, Oki Electric Industry Co Ltd filed Critical Nippon Telegraph and Telephone Corp
Priority to JP60263867A priority Critical patent/JPS62125747A/en
Publication of JPS62125747A publication Critical patent/JPS62125747A/en
Publication of JPH0379906B2 publication Critical patent/JPH0379906B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Devices For Supply Of Signal Current (AREA)
  • Interface Circuits In Exchanges (AREA)

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、TD交換機の加入者回路における信
号受信及び信号伝送に関するものである。
DETAILED DESCRIPTION OF THE INVENTION (Field of Industrial Application) The present invention relates to signal reception and signal transmission in a subscriber circuit of a TD exchange.

(従来の技術) 従来、加入者端末への電流供給及び加入者端末
からの信号受信等を行う加入者回路は、レターコ
イル、トランス等を主体とした電磁部品で構成さ
れており、小型化が困難な反面、加入者線A、B
に生じた信号をバランスよく受信するという点で
は優れていた。
(Prior art) Conventionally, subscriber circuits that supply current to subscriber terminals and receive signals from subscriber terminals are composed of electromagnetic components mainly consisting of letter coils, transformers, etc. Although it is difficult, subscriber lines A and B
It was excellent in receiving signals generated in a well-balanced manner.

(発明が解決しようとする問題点) 一方、近年半導体技術の進歩により前記電磁部
品主体の加入者回路の半導体電子化が進められつ
つあるが、半導体素子は完全な相補素子ができな
いため、充分バランスのよい信号回路を実現する
には困難であつた。
(Problems to be Solved by the Invention) On the other hand, in recent years, due to advances in semiconductor technology, subscriber circuits mainly consisting of electromagnetic components are being made into semiconductor electronics. It was difficult to realize a signal circuit with good performance.

本発明の目的は、前記従来の欠点を除去し、半
導体素子を用いてバランスよく加入者線の信号を
受信する信号受信回路を実現することにある。
SUMMARY OF THE INVENTION An object of the present invention is to eliminate the above-mentioned conventional drawbacks and to realize a signal receiving circuit that receives subscriber line signals in a well-balanced manner using semiconductor elements.

(問題点を解決するための手段) この発明は、電池を基準にしたリツプルフイル
タ回路と、リツプルフイルタによつて生じる直流
電圧分を補正する直流電圧補正回路をもつ加入者
回路において、加入者線A、Bには本来の信号で
ある差動信号と同相雑音が生じるが、この信号を
受信し、同相雑音を除去し差動信号のみを伝送す
る必要がある。しかしA、B各々の受信回路の受
信特性が直流電圧補正回路によつて異なるため、
除去すべき同相雑音も伝送されてしまうので、本
発明はこれを防ぐため、β補償型カレントミラー
回路で電流信号に変換し、さらにその出力直流を
電圧信号に変換する際β補償用トランジスタのコ
レクタをカレントミラー出力と接続し、β補償用
トランジスタのコレクタ電流分だけ電流信号を大
きくし、加入者線A、Bの信号を伝送する比率の
ずれをなくすことによつて同相信号成分を除去す
るようにしたものである。
(Means for Solving the Problems) The present invention provides a subscriber circuit having a ripple filter circuit based on a battery and a DC voltage correction circuit for correcting the DC voltage component generated by the ripple filter. Although a differential signal, which is the original signal, and common mode noise occur on the public lines A and B, it is necessary to receive this signal, remove the common mode noise, and transmit only the differential signal. However, since the receiving characteristics of the A and B receiving circuits differ depending on the DC voltage correction circuit,
Since the common mode noise that should be removed is also transmitted, in order to prevent this, the present invention converts it into a current signal with a β-compensated current mirror circuit, and further converts the output DC into a voltage signal by connecting the collector of the β-compensating transistor. is connected to the current mirror output, the current signal is increased by the collector current of the β compensation transistor, and the in-phase signal component is removed by eliminating the difference in the ratio of transmitting the signals of subscriber lines A and B. This is how it was done.

(作用) 上述した手段によれば、加入者線に生じた信号
を受信する回路において、A、B線各々の受信回
路で受信された信号の比率のずれを除去し、差動
信号出力端子に同相信号がノイズとして付与され
るのを防止することができる (実施例) 以下図面を参照して実施例を説明する。
(Operation) According to the above-mentioned means, in the circuit that receives the signal generated on the subscriber line, the deviation in the ratio of the signals received by the receiving circuits of the A and B lines is removed, and In-phase signals can be prevented from being added as noise (Example) Examples will be described below with reference to the drawings.

第1図は本発明の実施例を示す図である。 FIG. 1 is a diagram showing an embodiment of the present invention.

図においてAcはベースが共通なトランジスタ
Q21,Q22,Q23と、各々のエミツタ抵抗R21
R22,R23と、トランジスタQ21のコレクタとベー
ス、ベースとエミツタが接続されたβ補償用トラ
ンジスタQ24からなるβ補償型カレントミラー回
路であり、トランジスタQ21のコレクタは、抵抗
R11を介して端子Aと接続され、端子Aの電圧信
号が電流信号として入力され、トランジスタ
Q22,Q23のコレクタから電流信号として出力さ
れる。
In the figure, A c is a transistor with a common base.
Q 21 , Q 22 , Q 23 and their respective emitter resistances R 21 ,
This is a β-compensating current mirror circuit consisting of R 22 , R 23 and a β-compensating transistor Q 24 in which the collector and base of transistor Q 21 and the base and emitter are connected.
It is connected to terminal A through R11 , the voltage signal of terminal A is input as a current signal, and the transistor
It is output as a current signal from the collectors of Q 22 and Q 23 .

RpAはコレクタを電池に接続し、ベースを共
通としたトランジスタQ25と2倍のエミツタ面積
をもつダブルエミツタトランジスタQ26、及び該
トランジスタのベース、電池間の抵抗R31とベー
ス・アース間の容量C1からなるリツプルフイル
タ回路であり、Q26のエミツタは、前記β補償型
カレントミラー回路AcのトランジスタQ21及び
Q23のエミツタ抵抗の他端と接続され、Q25のエ
ミツタは、トランジスタQ22のエミツタ抵抗の他
端と接続され、電源からのノイズが信号成分とし
て混入されるのを防ぐ。
R p A connects the collector to the battery, and includes a transistor Q 25 with a common base, a double emitter transistor Q 26 with double the emitter area, and the base of the transistor, the resistance R 31 between the battery, and the base ground. This is a ripple filter circuit consisting of a capacitance C1 between the transistors Q21 and the emitter of Q26 of the β-compensated current mirror circuit Ac.
The emitter of Q 25 is connected to the other end of the emitter resistor of Q 23, and the emitter of Q 25 is connected to the other end of the emitter resistor of transistor Q 22 to prevent noise from the power supply from being mixed in as a signal component.

Bcはベースを共通としたダーリントントラン
ジスタQ11,Q12及び各々のダーリントントラン
ジスタのエミツタに接続されたエミツタ抵抗
R24,R25及びQ11のエミツタとベースが接続され
たダーリントントランジスタQ13からなるダーリ
ントンカレントミラー回路でQ11のコレクタ・ベ
ースで抵抗R12を介して端子Bと接続され、端子
Bの電圧信号を入力し、Q12のコレクタから電流
出力、Q13のエミツタから電圧出力される。
B c is the emitter resistor connected to the emitter of the Darlington transistors Q 11 and Q 12 and each Darlington transistor having a common base.
A Darlington current mirror circuit consisting of a Darlington transistor Q13 in which the emitters and bases of R24 , R25 and Q11 are connected.The collector and base of Q11 are connected to terminal B via a resistor R12 , and the voltage at terminal B is A signal is input, current is output from the collector of Q12 , and voltage is output from the emitter of Q13 .

PpBは、ベースを共通としたトランジスタ
Q14,Q15と、該トランジスタのベースと地気を
接続する抵抗R32からなる直流電圧補償回路で、
トランジスタQ14,Q15のエミツタは、前記ダー
リントンカレントミラー回路BcのQ11,Q12のエ
ミツタ抵抗R24,R25と接続され、前記リツプル
フイルタRpAと電圧的に補償をとる回路である。
P p B is a transistor with a common base
A DC voltage compensation circuit consisting of Q 14 , Q 15 and a resistor R 32 connecting the base of the transistor and the ground,
The emitters of the transistors Q 14 and Q 15 are connected to the emitter resistors R 24 and R 25 of the Q 11 and Q 12 of the Darlington current mirror circuit B c , and are voltage-compensated with the ripple filter R p A. It is.

また、トランジスタQ22のコレクタは、ダーリ
ントントランジスタQ12のコレクタと接続され、
同相信号の出力端子となり、トランジスタQ23
コレクタは、Q13と抵抗R26を介して接続され、
差動信号を電圧出力として出力する端子となる。
Also, the collector of transistor Q 22 is connected to the collector of Darlington transistor Q 12 ,
It becomes the output terminal of the common mode signal, and the collector of the transistor Q 23 is connected to Q 13 via the resistor R 26 .
This is a terminal that outputs differential signals as voltage output.

以上説明した回路において、端子A、Bには、
信号電圧である差動電圧とともに、外部からノイ
ズにより同相信号も生じるが、第2図aのように
A、B線に差動信号υDA,υDB、同相信号υCA,υCB
が生じた場合、A、B線の信号受信の比率が同じ
であれば、第2図bに示すようにA線信号、B線
信号を受信し、電圧出力端子では、同相信号成分
が打ち消され、差動信号成分だけになるが、信号
受信の比率がずれていると第2図cのように信号
を受信し、同相成分が打ち消されず残つてしまい
ノイズになつてしまう。
In the circuit explained above, terminals A and B have
Along with the differential voltage that is the signal voltage, a common-mode signal is also generated due to external noise, but as shown in Figure 2 a, the differential signals υ DA , υ DB and the common-mode signals υ CA , υ CB are on the A and B lines.
If the signal reception ratio of the A and B lines is the same, the A line signal and the B line signal will be received as shown in Figure 2b, and the in-phase signal component will be canceled at the voltage output terminal. As a result, only differential signal components are obtained, but if the signal reception ratio is off, a signal is received as shown in FIG. 2c, and the in-phase component is not canceled out and remains, resulting in noise.

第1図において、R11=R12=R1、R21=R22
R23=R24=R25=R26=R2、R31=R=32=R3トラ
ンジスタのトランスコンダクタンスをgn、増幅
率をβとすると、端子Bに交流信号電圧υBが生じ
たとき、抵抗R12に流れる電流iBは、 iB=υB/R1+R2+3/gn+2・R3/β ……(1) となり、端子Aに交流信号電圧υAが生じたとき
に、抵抗R11に流れる電流iAは、 iA=υA/R1+R2(1+1/β)+3/gn……(2) となる。式中でgn、βはトランジスタによつて
決まり、変えられないため、(1)式と(2)式の差を小
さくするには、R1を大きく、R2、R3を小さくす
ればよいが、通常、R1=30kΩ、R2=10kΩ、R3
=15kΩ程度であるので、以後、この値として考
える、また、トランジスタの増幅率β=50、直流
バイアス電流は、ほぼ平均的な値として、コレク
タ電流Ic=260μAとすると、1/gn=VT/Ic=100Ω但 しVTは熱電圧を示す。
In Figure 1, R 11 = R 12 = R 1 , R 21 = R 22 =
R 23 = R 24 = R 25 = R 26 = R 2 , R 31 = R = 32 = R 3If the transconductance of the transistor is g n and the amplification factor is β, an AC signal voltage υ B is generated at terminal B. At this time, the current i B flowing through the resistor R 12 becomes i B = υ B /R 1 +R 2 +3/g n +2・R 3 /β...(1), and an AC signal voltage υ A is generated at terminal A. At this time, the current i A flowing through the resistor R 11 is i AA /R 1 +R 2 (1+1/β)+3/g n (2). In the formula, g n and β are determined by the transistor and cannot be changed, so to reduce the difference between formulas (1) and (2), increase R 1 and decrease R 2 and R 3 . Good, but usually R 1 = 30kΩ, R 2 = 10kΩ, R 3
= about 15 kΩ, so we will consider this value from now on. Also, assuming that the transistor amplification factor β = 50, the DC bias current is an approximately average value, and the collector current I c = 260 μA, then 1/g n = V T /I c =100Ω, where V T indicates thermal voltage.

以上の数値を式(1)、(2)に代入すると、 iB=υB/40.9K iA=υA/40.5K となり、iBとiAのずれは、υA=υBとすると、 40.9K−40.5K/40.9K×100≒1%程度である さらに、iBによつて電圧出力端子に生じる電圧
VXBは、 VXB=iB(R2+1/gn+2・R3/β) ……(3) であり、β補償用トランジスタQ24のコレクタ
を、Q23のコレクタに接続しない場合、電流iA
よつて電圧出力端子に生じる電圧VXAは、 1/β2以下の項及び定電流IOによつて小さくなつた ダーリントントランジスタQ13の初段のトランジ
スタの1/gnを無視すると、 VXA=iA(R2+1/gn) ……(4) となり、数値を代入すると、VXB=iB×10.7K、
VXA=iA×10.1K iBとiAが等しいとすると、VXB
VXAは、10.7K−10.1K/10.7K×100≒6%のずれを生 じ、前記iBとiAのずれを考慮すると1.06−1.01/1.01× 100≒5%のずれとなる。これは、直流電圧補償
回路PpBの抵抗R32に生じる信号分だけB線側信
号が大きくなつているためであり、この値を補正
するため、本発明の特徴であるβ補償用トランジ
スタQ24のコレクタをダーリントントランジスタ
Q23のコレクタに接続すると、VXAは、 VXA=iA(1+3/β)R2+1/gn)……(5) であり、数値を代入するとVXA≒iA×10.7Kとな
り、iA=iBならばB線側との信号のずれがなくな
り、iBとiAのずれを考慮しても、1/1.01×100≒99 %で、1%のずれしか生じない。
Substituting the above values into equations (1) and (2), i B = υ B /40.9K i A = υ A /40.5K, and the difference between i B and i A is υ A = υ B. , 40.9K−40.5K/40.9K×100≒1% In addition, the voltage generated at the voltage output terminal due to i B
V XB is V _ _ _ _ The voltage V _ _ _ , V XA = i A (R 2 + 1/g n ) ...(4), and substituting the numerical values, V XB = i B ×10.7K,
V XA = i A × 10.1K If i B and i A are equal, then V
V _ _ This is because the B line side signal is increased by the signal generated in the resistor R 32 of the DC voltage compensation circuit P p B. In order to correct this value, the β compensation transistor Q, which is a feature of the present invention, is used. Darlington transistor with collector of 24
When connected to the collector of Q 23 , V , if i A = i B , there will be no signal deviation from the B line side, and even if the deviation between i B and i A is taken into account, only a 1% deviation will occur, which is 1/1.01×100≈99%.

このように、信号受信回路のβ補償用トランジ
スタのコレクタを、信号受信回路の電流出力に付
加することにより、加入者線A、Bの受信信号の
比率のずれを除去し、同相信号によるノイズを除
去することができる。
In this way, by adding the collector of the β compensation transistor of the signal receiving circuit to the current output of the signal receiving circuit, the difference in the ratio of the received signals of subscriber lines A and B is removed, and the noise caused by the common mode signal is eliminated. can be removed.

(発明の効果) 以上詳細に説明したように本発明によれば、ベ
ータ補償用トランジスタのコレクタを電流出力の
端子に接続し、電流信号を増加させることによつ
て、加入者線A、Bに生じた信号を受信する際の
信号の比率のずれを除去することができる。
(Effects of the Invention) As described in detail above, according to the present invention, the collector of the beta compensation transistor is connected to the current output terminal, and the current signal is increased to the subscriber lines A and B. It is possible to eliminate the difference in signal ratio when receiving the generated signal.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の実施例の信号受信回路図、第
2図a、第2図b及び第2図cは信号波形の説明
図。 R11,R12,R21,R22,R23,R24,R25,R26
R31,R32……抵抗、Q11,Q12,Q13……ダーリン
トントランジスタ、Q14,Q15,Q21,Q22,Q23
Q24,Q25……トランジスタ、Q26……ダブルエミ
ツタトランジスタ、C1……容量、Ip……定電流
源。
FIG. 1 is a signal receiving circuit diagram of an embodiment of the present invention, and FIGS. 2a, 2b, and 2c are explanatory diagrams of signal waveforms. R 11 , R 12 , R 21 , R 22 , R 23 , R 24 , R 25 , R 26 ,
R 31 , R 32 ... Resistor, Q 11 , Q 12 , Q 13 ... Darlington transistor, Q 14 , Q 15 , Q 21 , Q 22 , Q 23 ,
Q 24 , Q 25 ...transistor, Q 26 ...double emitter transistor, C 1 ...capacitance, I p ...constant current source.

Claims (1)

【特許請求の範囲】 1 ベースを各々、共通の抵抗を介して地気に接
続した1組のトランジスタのエミツタと抵抗を介
してベースを共通に接続した一組のダーリントン
トランジスタのエミツタと接続し、一方のダーリ
ントツトランジスタのコレクタを該ダーリントン
トランジスタのベースに接続し、抵抗を介して一
対の加入者線の一方に接続し、かつ前記ダーリン
トントランジスタのエミツタにベースを接続し、
コレクタを前記ベースに共通の抵抗を介して地気
に接続した1組のトランジスタの一方のコレクタ
と接続すると同時に、エミツタを信号出力端子と
するダーリントントランジスタからなるB線側信
号受信回路と対となるA線側信号受信回路におい
て、 コレクタを電源に、ベースは共通の抵抗を介し
て電源に接続すると同時に容量を介して地気に接
続した一組のトランジスタで、一方が他方の2倍
の面積を有するトランジスタとし、そのエミツタ
を第1出力、他方のトランジスタのエミツタを第
2出力とするリツプルフイルタ回路の第1出力
が、抵抗を介してベースを共通とした3個のトラ
ンジスタ中、2個のトランジスタのエミツタに、
第2出力を他の1個のトランジスタのエミツタに
接続し、かつ前記リツプルフイルタの第1出力に
抵抗を介して接続した2個のトランジスタ中、1
個のトランジスタのコレクタとベースを接続し、
エミツタを該トランジスタのベースに接続したベ
ータ補償用トランジスタのコレクタと前記リツプ
ルフイルタの第1出力に接続した他のトランジス
タのコレクタに接続すると同時に、抵抗を介して
前記B線側信号受信回路の信号出力端子に接続す
ると同時に電圧出力端子として構成されたことを
特徴とする信号受信回路。
[Claims] 1. The bases are connected to the emitters of a pair of transistors whose bases are connected to the ground through a common resistor, and the emitters of a pair of Darlington transistors whose bases are connected to the ground through a resistor, respectively, Connecting the collector of one Darlington transistor to the base of the Darlington transistor, connecting it to one of a pair of subscriber lines via a resistor, and connecting the base to the emitter of the Darlington transistor,
The collector is connected to one collector of a pair of transistors whose collectors are connected to the ground through a common resistor to the base, and at the same time, it is paired with a B line side signal receiving circuit consisting of a Darlington transistor whose emitter is a signal output terminal. In the A-line side signal receiving circuit, the collector is connected to the power supply, the base is connected to the power supply through a common resistor, and at the same time connected to the ground through a capacitor, one of which has an area twice that of the other. The first output of a ripple filter circuit has an emitter as a first output, and the emitter of the other transistor as a second output. At the emitter of the transistor,
One of the two transistors has its second output connected to the emitter of another transistor and connected to the first output of the ripple filter via a resistor.
Connect the collectors and bases of the transistors,
The emitter is connected to the collector of the beta compensation transistor connected to the base of the transistor and the collector of another transistor connected to the first output of the ripple filter, and at the same time, the signal of the B line side signal receiving circuit is connected through the resistor. A signal receiving circuit characterized in that it is connected to an output terminal and is configured as a voltage output terminal at the same time.
JP60263867A 1985-11-26 1985-11-26 Signal reception circuit Granted JPS62125747A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60263867A JPS62125747A (en) 1985-11-26 1985-11-26 Signal reception circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60263867A JPS62125747A (en) 1985-11-26 1985-11-26 Signal reception circuit

Publications (2)

Publication Number Publication Date
JPS62125747A JPS62125747A (en) 1987-06-08
JPH0379906B2 true JPH0379906B2 (en) 1991-12-20

Family

ID=17395346

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60263867A Granted JPS62125747A (en) 1985-11-26 1985-11-26 Signal reception circuit

Country Status (1)

Country Link
JP (1) JPS62125747A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2386462A (en) * 2002-03-14 2003-09-17 Cambridge Display Tech Ltd Display driver circuits

Also Published As

Publication number Publication date
JPS62125747A (en) 1987-06-08

Similar Documents

Publication Publication Date Title
EP0058448B1 (en) Transconductance amplifier
JPH0775289B2 (en) Transconductance amplifier circuit
JP2559392B2 (en) Bridge amplifier
EP0114731B1 (en) Differential amplifier with high common-mode rejection
JPH0828644B2 (en) Active phase equalizer
US4151482A (en) Folded-cascode amplifier stages
JP3111460B2 (en) Voltage / absolute current converter circuit
JP3404209B2 (en) Transimpedance amplifier circuit
EP0072082B1 (en) Differential amplifier circuit with precision active load
JPH0379906B2 (en)
JP4204103B2 (en) Integration circuit
JP2504075B2 (en) Transistor amplifier
US4302636A (en) Subscriber's electronic line equipment comprising a two-wire-four-wire conversion circuit for a telephone exchange
JPH0352027Y2 (en)
JP2553135B2 (en) Base current compensation circuit for variable gain circuit
JPH0478044B2 (en)
JP2515821B2 (en) Control amplifier
JPS6259926B2 (en)
JPH0145766B2 (en)
JPS61157015A (en) Variable gain amplifier
JPS584327Y2 (en) amplifier circuit
JPS641785Y2 (en)
EP0412560A2 (en) Hybrid circuit
JPS6259485B2 (en)
JPH0346406A (en) Variable gain amplifier

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term