JPH0340627A - 供給線路へ伝送された情報パケットをパケット交換装置を介して転送する方法および回路装置 - Google Patents

供給線路へ伝送された情報パケットをパケット交換装置を介して転送する方法および回路装置

Info

Publication number
JPH0340627A
JPH0340627A JP2049672A JP4967290A JPH0340627A JP H0340627 A JPH0340627 A JP H0340627A JP 2049672 A JP2049672 A JP 2049672A JP 4967290 A JP4967290 A JP 4967290A JP H0340627 A JPH0340627 A JP H0340627A
Authority
JP
Japan
Prior art keywords
information
packet
information packets
packets
information packet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2049672A
Other languages
English (en)
Other versions
JP2935528B2 (ja
Inventor
Ernst H Goeldner
エルンスト‐ハインリツヒ・ゲルトナー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of JPH0340627A publication Critical patent/JPH0340627A/ja
Application granted granted Critical
Publication of JP2935528B2 publication Critical patent/JP2935528B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • H04L49/1515Non-blocking multistage, e.g. Clos
    • H04L49/153ATM switching fabrics having parallel switch planes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/55Prevention, detection or correction of errors
    • H04L49/552Prevention, detection or correction of errors by ensuring the integrity of packets received through redundant connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5625Operations, administration and maintenance [OAM]
    • H04L2012/5627Fault tolerance and recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • H04L49/1515Non-blocking multistage, e.g. Clos
    • H04L49/1523Parallel switch fabric planes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、供給線路へ非同期の伝送方式によジ仮想の接
続路の経過中に伝送されたそれぞれの仮想の接続路を示
すパケットヘッドを有する情報パケットを、少くとも2
つの冗長構成の多重スイッチを有するパケット交換装置
を介して、該パケット交換装置に接続されている取り出
し線路へ転送する方法および装置に関する。
従来技術 通信網のための交換装置は、中断されろことのないかつ
障害のない交換動作を可能にする必要がある。しかし個
々の部品はある程度の故障の確率を有するため、交換装
置の構造は、個々のコンポーネントの故障にもかかわら
ず通信装置全体の障害の々い動作を保証するように選定
する必要がある。これに関連して公知の構成(例えば“
Unterrichtsblitter der De
utschenBundespost ” 、年報25
/1972. No、11.263〜266頁)に、デ
ータ交換装置の中実装置を冗長的に設計することが示さ
れている。この冗長構成により中実装置の1つの故障の
際に予備経路を接続することができる。しかしこの目的
のためには、データ交換装置において、相応の監視−お
よび制御構成を設けることが必要とされる。
発明の解決すべき問題点 本発明の課題は、冒頭に述べた形式の方法および装置に
おいて、わずかへ制御費用により冗長的なパケット交換
装置を実現可能にすることである。
交換パケットが高い伝送速度で伝送されるようにした広
帯域通信網におけるパケット交換装置は重要である。
問題を解決するための手段 前記課題は、請求項1および請求項5の特徴部分に示さ
れた構成により、解決されている。
本発明の方法は請求項2〜4に示したように構成するこ
とができる。この場合この構成の利点は次の点にある、
即ち情報パケットにそれぞれ付加された付加識別記号の
供給のための、即ち多重スイッチを介して伝送される情
報パケットの、故障のない伝送に関連する検査のための
わずかな制御構成費用の点にある。
本発明の方法を実施するための回路装置は請求項5〜1
0に示されている。この場合の利点は、情報パケットの
、冗長的に設計されたパケット交換装置を介しての転送
のためのわずかな回路技術的費用にある。
実施例の説明 次に本発明の実施例を図面を用いて説明する。
第1図にパケット交換装置PVEが示されており、これ
に複数個の供給線路E1〜εn々らびに複数個の取り出
し線路A1〜Anが接続されている。これらの線路のう
ち第1図には供給線路ElとEn、取シ出し線路A1と
Anだけが示されている。供給線路および取り出し線路
を介してそれぞれ情報パケットの伝送が、非同期の伝送
方式(非同期の伝送モーl′)にもとづ路 く仮想の接続の列として行にわれる。情報パケットとし
て固定長さのパケットな用いることができる。このパケ
ットは、各々の仮想の接晶示す標識を有するパケットヘ
ッドならびに情報部分を用いる。情報部分において本来
の情報信号の伝送が行なわれる。この場合、情報信号と
は、ディジタル形式のデータおよびチクスト信号々らび
に音声信号または画像信号のことである。
第1図に示されているように供給線路E1〜Enの各々
に処理装置B日Eが配属されている。
この種の処理装置−その構成は以下で詳述する−は、一
方では各々の供給線路を介して伝送される、仮想の接続
に所属する情報パケットに、各々の仮想の接続の相続く
情報パケットに対して変化する付加標識信号を付加する
。他方では処理装置は1、この付加標識信号の分だけ補
完された情報、Rケラトから、2つの同一の情報パケッ
ト−以下では情報パケット群と称する−を形成して、こ
の情報パケット群をパケット交換装置PVEの2つの冗
長多重スイッチKVlおよびKV2へ導びく。第1図に
おいて多重スイッチKVlにより示されていることは、
両方の多重スイッチがそれぞれ複数個の互いに接続され
たスイッチモ・ジュール3Mを有することができること
である。この種のスイッチの構成および動作は公知であ
るため、以下では説明はしない。
多重スイッチの各々は複数個の出力線路を有する。この
場合それぞれ、多重スイッチKV1の出力線路釦よび多
重スイッチKV2の出力線路は共通に、別個の評価装置
AWEへ導びかれている。この評価装置は、取り出し線
路A1〜^nのうちの各1つと接続されている。この種
の評価装置は、両方の多重スイッチを介して伝送される
情報パケットな供給されて、情報パケットにそれぞれ付
加された付加標識信号の後述の評価により、情報パケッ
ト群に所属する情報パケットの1つだけを、所属の取υ
出し線路へ送出する。
前述のパケット交換装置PVEK関してさらに付言すべ
きことは、この交換装置は第1図の場合は2つの冗長多
重スイッチを有することである。しかし冗長多重スイッ
チの個数は、多重スイッチの各々の故障の確率に依存し
て、およびパケット交換装置の機能に対して必要とされ
る値に依存して相応に増加させることもできる。
第2図に前述の処理装置8HEの構成の一例が示されて
いる。この場合、本発明の理解に必要とされる回路部分
だけが示されている。
!2図ではEで示されているそれぞれの供給線路とレジ
スタReg 1が接続されている。このレジスタの中に
、供給線路を介して伝送された情報パケットの情報部分
が収容される。他方、それぞれの情報パケットに所属す
るパケットヘッドはアドレスデコーダDEC1へ導びか
れる。
この場合このアドレスデコーダに、第2図にかいて破線
で示されている検査装置PRも前置接続することができ
る。この検査装置はこのパケットヘッドのエラーのない
伝送に関する検査を、伝送手順からこの種の検査が設け
られている時は、実施する。このアドレスデコーダは、
導ヒかれた/eケットヘッドの中で仮想のチャンネル番
号VCIの形式で含まれている、それぞれの仮想の接続
路を示す標識な復号化して、相応の出力信号を供給準備
する。この出力信号は続き番号メモリFSPIヘアドレ
ス信号として導びかれる。この続き番号メモ1、! F
 S P lば、所属の供給線路Eにおける仮想の接続
路の各々に対して、別個のメモリセルな有する。これら
のメモリセルは、前述のアドレスデコーダDEC1によ
り復号化された仮想のチャンネル番号VCIの尺度にも
とづいて制御可能である。メモリセルの各々の中に、第
2図に示されている様に、仮想のチャンネル番号vc1
、続き番号Fならびに自己経路案内情報SRH(セルフ
ルーチングヘツダ)が記憶されている。これらの3つの
信号が共通に1つの新たな後述のAケラトヘッドを形成
する。この/eチケットッドは、ちょうどレジスタRe
glの中へ収容された、情報/eチケット情報部分に対
して、その情報の転送のために、先頭に置かれる。この
場合、vCIは、それぞれの仮想の接続路のために対象
とされる取り出し線路を介しての情報パケットの転送の
ために使用される仮想のチャンネル番号を表わす。痒き
番号Fとして前述の、処理装置5HEO中へ収容された
各々の情報パケットに付加さる。
この場合、本発明の実施例によれば、仮想路路 の接lの形成の列において、それぞれの続き番号が設定
された初期値ヘセットされて、さらにそれぞれのメモリ
セルへの制御のたびに増分される。この場合この増分は
第2図に示されている計数器z2を用いて行なわれる。
自己経路案内情報SRHは、第1図に示されたパケット
交換装置PVEの内部で、多重スイッチKVlおよびK
V2を介してのそれぞれの情報パケットの伝送のために
用いられる。
前述の複数個の信号はさらに、例えばマイクロプロセッ
サとすることのできる制御装置M Plにより、仮想の
接♂も形成の列に釦いて続き番号メモ!jFsP1のそ
れぞれ用いられるメモリセルの中へ書き込まれる。
アドレスデコーダDECIによる、続き番号メモU F
 S P 1のメモリセルの前述の制御の場合、このメ
モリセルの中に記憶されているパケットヘッドが読み出
されてレジスタReg 2の中へ収容される。出力側で
このレジスタはデータ結合装置DW1と接続されている
。このDWIの第2の入力側へ前述のレジスタRegl
の出力側が接続されている。出力側でデータ結合装置D
WIは一方では情報パケット多重装置NPVと接続され
他方では検査信号発生器FCSLと接続されている。こ
の検査信号発生器は出力側ではデータ結合装置DWIの
第3入力端と接続されている。
前述のデータ結合装置DWlは計数器zlによシ次のよ
うに制御される、即ち1ずレジスタReg2の中へ収容
されたパケットヘッドが、続いてし・ジスタReg 1
の中に記憶されていた情報部分が、直列に情報パケット
多重装置NPVへ案内されるように、制御される。この
ようにして形成された情報パケットの走行により検査信
号発生器FCSLは検査情報(フレームチエツクシーケ
ンス)を形成する。この検査情報は計数器zlの制御の
下に、ちょうど転送されている情報、6ケツトの情報部
へ付加される。
計数器zlは、さらにデータ結合装置DW1を制御する
ために、前述の制御装置MPIから相応のスタート信号
を供給される。
情報パケット多重装置NPVは多重化を行なう。この場
合この実施例においてはこの多重装置へ導びかれつつあ
る情報パケットの二重化を行ない、さらに二重化によう
形成された同一の情報パケットを別個の線路を介して、
第1図に示された多重スイッチKVIおよびKV2へ転
送する。この場合この情報パケット多重化装置は例えば
、複数個の出力側を有する演算増幅器から構成すること
ができる。、この多重スイッチがそれぞれ、付加されて
いるため、情報パケットな多重スイッチKVIおよびK
V2は同一の線路で走行させる。
第3図に第1図に示された評価装置AWEの構成が示さ
れている。多重スイッチKV1hよびKV2を介して伝
送された、情報パケット群の情報パケットは、まず最初
に、SlおよびS2と付されたインターフェース装置を
走行する。
これらのインターフェース装置は実質的に、情報パケッ
トの始端の検出のために用い、られる。
これらのインターフェース装置にそれぞれ検査装置FC
52tたF!、Fc53が後置接続されている。この検
査装置を用いて、情報パケットにそれぞれ付加された検
査情報により1エラーのない伝送に関する検査が行なわ
れる。この種のエラーのtxい伝送が存在していると、
検査装置Fe12から、ちょうど検査された情報パケッ
トが遅延装置vGlへ導びかれる。同様に検査装置Fe
S2が、エラーのない伝送の場合に、現在ちょうど検査
された情報パケットな遅延装置VG2へ導びく。情報パ
ケットの各々のパケットヘッドは付加的に選択回路AS
(アービタ)へ導びかれる。この場合、2つのパケット
ヘッドが同時に入力されると、この選択回路は一方だけ
を選択して、このパケットの中に含1れている仮想のチ
ャンネル番号MCIをアドレスデコーダDEC2へ導び
〈。このアドレスデコーダはこの仮想のチャンネル番号
を復号化して相応の出力信号を送出する。これらの出力
信号は、複数個のメモリセルを有する続き番号メモリF
SP2の制御のためのアドレス信号として用いられる。
これらのメモリセルは、評価装置この場合これらのメモ
リセルの各々の中に、それぞれの仮想の接続路の経過中
に制御装置MP番奇メモリFSPI(第2図)の中に記
憶された続き番号が、記憶される。制御装置MP2はさ
らにマイクロプロセッサから構成することができる。
アドレスデコーダDEC2による続き番号メモリFSP
・2の前述の制御にもとづいて、用いられるメモリセル
の中に記憶された続き番号「が、比較器Vglの第1入
力端へ導ひかれる。他方、この比較器の第2入力端へ、
選択回路ASから、ちょうど選択されたパケットヘッド
の中に含1れている続き番号が導びかれる。第1出力側
により比較器Vglはデータ結合装置DW2と接続され
ている。このデータ結合装置は選択回路から、この選択
回路にようちょうど選択されたパケットヘッドの尺度に
もとづいて次のように制御される。即ち比較器vglか
ら送出された比較信号が、デ゛−タ結合装置DW3へ筐
たはデータ結合装置DW4へ制御信号として導びかれる
ように制御される。この場合、データ分岐装置DW3は
、入力側が遅延装置VGIと接続されており、他方、デ
ータ結合装置DW4は遅延装置VG2と接続されている
。データ結合装置DW3およびDW4の第1出力側は、
循環メモリ(゛先入れ先出し”メモリ)として構成され
ている/6ツフアメモリPSPに接続されている。
他方、両方のデータ結合装置の各々の第2出力側はアー
スへ接続されている。
比較器Vg7にちょうど導ひかれた両方の続き番号が一
致すると、比較器は、選択回路ASからデータ結合装置
DW2を介して選択されたブタ結合装置DW3またはD
W4を次のように制御する、即ち所属の遅延装置(VG
lまたはVG2)から送出された情報パケットがバッフ
ァメモリPSPの中へ引き受けられるように、制御する
。同時に比較器は、続き番号メモリ F S P2から
送出された続き番号を第2出力側を介して計数器z3へ
導ひく。この計数器はこの続き番号を増分してその結果
得られた続き番号を仮想の続き番号として、続き番号メ
モリFSP2の使用メモリセルの中へ書き込む。
続いて選択回路ASが次の評価のために、前もってバッ
ファメモリPSPの中に書き込lれていた情報パケット
と同じ情報パケット群に所属する情報パケットのパケッ
トヘッドを選択すると、比較的Vglは続き番号メモリ
FSP2の中で変化された続き番号にもとづいて、互い
に比較された続き番号の非一致、を検出てる。この比較
結果にもとづいて比較器vglば、対象とされるデータ
結合装置DW3tたはDW4を次のように制御する、即
ち所属の遅延装置VGliたはVO2を走行する情報パ
ケットが、当該のデータ結合装置のアースへ接続された
方の出力側へ導びかれるように制御する。このようにし
て保証されることは、情報パケット群に所属する情報の
うちの最初に検出された情報パケットだけが、所属の取
り出し線路への転送のためにバッファメモリPSPの中
へ書き込まれることである。本発明の実施例の場合の、
情報パケット群のもう1つの情報パケットは、転送され
た先行の情報パケットのコピーと見なされてそのため抑
圧される。
バッファメモIJ P S Pの中へ収容された情報パ
ケットはその書き込み順に、第3図に示された評価装置
A W Eと接続されている取り出し線路へ転送される
。この取り出し線路は第3図にかいてAで示されている
。この転送の場合、個々の情報パケットは変換器C0N
Vを走行する。
この変換器は情報パケットの中にそれまで含まれていた
自己経路指示情報を除去する。この真円情報は単に、第
1図に示されていたパケット交換装置PVεの内部にお
いてだけ、多重スイッチフレームKVI釦よびKV2を
介しての情報パケットの伝送のために用いられたのであ
る。
所属の取り出し線路を介しての情報パケットの転送のた
めには、この種の情報はもはや必要とされない。
前述の実施例とは異なシ、情報パケット群に番号ではな
く、それぞれの仮想の接続路に関係ノtLイ、相続<情
報パケット群に対して変化する付加標識信号を付加する
とともできる。この種の付加標識信号は例えば、自由に
循環する計数器の計数信号を用いることができる。この
場路 合は、個々の仮想の接H’=oための、続き番号メモリ
 F S P l (第2図)に釦ける続き番号の記憶
は省略される。この場合、それぞれの評価装置AWにお
いて、それぞれの仮想の接続路のために、収容された情
報パケットにおける所定の付加標識信号の1回の発生に
より1この付加パケットは所定の時間中はメモリの中に
固定保持して、さらにそれぞれの情報パケットな対象と
する取り出し線路へ転送すべきだけである。この付加標
識信号の新たな発生の場合に所属の情報パケットが、前
もって転送された情報パケットのコピーと見なされてそ
のため抑圧される。
さらにパケット交換装置PVE (第1図)の多重スイ
ッチフレームを介しての情報パケットの転送は、公知の
変換原理にもとづいて行なうことができる。そのため情
報パケットへの自己経路指示情報の挿入は省略できる。
しかもそのために、続き番号メモIJ F S P l
に中におけるこれらの情報の記憶も省略できる。
さらにな釦付言丁べきことは、パケット交換装置の中に
複数個の多重スイッチが設けられる場合は、情報パケッ
ト群の形成は、相応の数の出力側を有する唯1つの情報
パケット多重スイッチを用いて行々うことができるか、
または複数個の情報、eケラト多重装置を用いて段階的
に行むうことかできる。さらに複数個の多重スイッチが
設けられる場合は、相応の数の情報パケットを有する情
報パケット群のトリガも、複数個の前述の評価装置を用
いて段階的に行たうことができる。
最後になお付言すべきことは、処理装置B日Eによシ各
々の情報パケットに付加される検査情報は次のようにし
て設定することもできる、即ちこの検査情報によう情報
パケットのパケットヘッドだけが検出されるようにし、
さらにこの検査情報がAケラトヘッドへ付加されるよう
に、前記の設定を行なうことができる。この場合はそれ
ぞれの評価装置AWEFC訟いて、情報ieケットに付
加される検査情報を用いて、所属のAケラトヘッドの検
査だけをエラーのfxい伝送に関して行なう。
発明の効果 本発明によシ、中実装置の故障の際も予備線路を接続す
る構成が、冗長パケット交換装置を用いてわずかな回路
費用で実現できる。
【図面の簡単な説明】
第1図は本発明が適用されるパケット交換装置のブロッ
ク図、第2図は第1図において部分的に示された処理装
置の構成図、vg3図は第゛1図に示された評価装置の
構成図を示す。 A1、・・・、An・・取・り出し線路、AS・・・選
択線路、AWE・・評価装置、BHE・・処理装置、C
0NV・・変換器、DECI 、DEC2・・アドレス
デコーダ、NPv・・情報パケット多重装置、ow1、
・・・、DW4・・データ結合装置、El。 ・・・、En・・供給線路、FC9l・・検査信号発生
器、FeS2 、FeS2・・検査装置、FSPI・。 F S P 2 ・!キ番号メモIJ、KV1、KV2
・・多重スイッチ、MPI 、MP2・・マイクロプロ
セッサ、PR・・検査装置、PSP・・ノぐラフアメモ
リ、P LI E 、、パケット交換装置、Reg 1
 、 Reg2・・レジスタ、S1、S2・・インター
フェース装置、SM−、tイツチモIニール、VGl 
、 VG2・・遅延装置、Vgl・・比較器、z1、・
・・、Z3・・計数器 IG3

Claims (1)

  1. 【特許請求の範囲】 1、供給線路(E1、・・・、En)へ非同期の伝送方
    式により仮想の接続路の経過中に伝送された、それぞれ
    の仮想の接続路を示すパケットヘッドを有する情報パケ
    ットを、少くとも2つの冗長構成の多重スイッチ(KV
    1、KV2)を有するパケット交換装置(PVE)を介
    して、該パケット交換装置に接続されている取り出し線
    路(A1、・・・、An)へ転送する方法において、 供給線路の1つにおいて仮想の接続路の過程中に伝送さ
    れた情報パケットの各々に対して、多重化により、冗長
    多重スイッチの個数に相応する個数の同じ情報パケット
    を有する1つの情報パケット群を構成し、さらに1つの
    情報パケット群の複数個の情報パケットの各々に、相続
    く複数個の情報パケット群に対して変化する同一の付加
    標識信号を付加するようにし、さらに1つの情報パケッ
    ト群の複数個の情報パケットを別個に冗長多重スイッチ
    を介して、それぞれの仮想の接続路に用いられる取り出
    し線路の方向へ伝送するようにし、さらに該冗長多重ス
    イッチを介してのこの種の伝送の後に、情報パケットに
    それぞれ付加された付加標識信号を用いて、1つの情報
    パケット群に所属する複数個の情報パケットのうちの1
    つだけを、前記の対象とされた取り出し線路へ転送する
    ようにしたことを特徴とする、供給線路へ伝送された情
    報パケットをパケット交換装置を介して転送する方法。 2、付加標識信号として、仮想の接続路に所属する情報
    パケットのパケットヘッドの中へそれぞれ挿入された、
    それぞれの仮想の接続路のために相続くように与えられ
    る情報パケット続き番号を用いるようにした請求項1記
    載の方法。 3、1つの情報パケット群に所属する情報パケットの各
    々に、それぞれ検査情報を付加するようにし、さらに冗
    長多重スイッチを介しての情報パケットの伝送の後にま
    ず最初に、複数個の情報パケットにそれぞれ付加された
    検査情報を用いて、それぞれの情報パケットのないしパ
    ケットヘッドの、エラーのない伝送に関しての検査を実
    施するようにした請求項1又は2記載の方法。 4、情報パケット群を構成する際に情報パケットのパケ
    ットヘッドの中へ書き込まれる自己経路案内情報により
    、それぞれの情報パケット群に所属する複数個の情報パ
    ケットを同じ経路で冗長多重スイッチを介して伝送する
    ようにした請求項1から3までのいずれか1項記載の方
    法。 5、供給線路へ非同期の伝送方式による仮想の接続路の
    経過中に伝送されたそれぞれの仮想の接続路を示すパケ
    ットヘッドを有する情報パケットを、少くとも2つの冗
    長構成の多重スイッチを有するパケット交換装置を介し
    て、該パケット交換装置に接続されている取り出し線路
    へ転送する装置において、複数個の供給線路の各々に処
    理装置(BHE)が配属されており、該処理装置は一方
    では、それぞれの供給線路を介して伝送された情報パケ
    ットにそれぞれ、相続く情報パケットに対して変化する
    付加標識信号を付加するようにし、他方では該付加標識
    信号の分だけ補完された複数個の情報パケットの中から
    それぞれ、冗長多重スイッチの個数に相応する個数の、
    冗長多重スイツチへ導びかれる複数個の同じの情報パケ
    ットを有する1つの情報パケット群を構成するようにし
    、さらに複数個の取り出し線路の各々へ1つの評価装置
    (AWE)が配属されており、該評価装置は冗長多重ス
    イッチを介して伝送された複数個の情報パケットを受け
    取り、さらに該複数個の情報パケットにそれぞれ付加さ
    れた付加標識信号を用いて、さらに場合により処理装置
    (BHE)から情報パケット群をちようど構成する際に
    それぞれの仮想の接続路のために用いられた利用可能な
    付加標識信号を用いて、1つの情報パケット群に所属す
    る複数個の情報パケットのうちの1つだけを、所属の出
    力線路へ送出するようにしたことを特徴とする供給線路
    へ伝送された情報パケットをパケット交換装置を介して
    転送する回路装置。 6、処理装置(BHE)および評価装置(AWE)の中
    にそれぞれ、複数個のメモリセルを有するメモリ装置(
    FSP1、FSP2)が設けられており、該メモリセル
    の中に個々の仮想の接続に対して個別に、1つの情報パ
    ケット群を構成するためにないし評価するために、ちよ
    うど用いられている実際の付加標識信号が記憶されてお
    り、さらに該複数個のメモリセルが、それぞれの仮想の
    接続を表わす、情報パケットのパケットヘッドの中にそ
    れぞれ含まれている信号により、記憶されている付加標
    識信号の準備のためにそれぞれ制御されるようにし、さ
    らに1つのメモリセルの各々の制御にもとづいてこのメ
    モリセルの中に記憶されている付加標識信号が更新され
    るようにした請求項5記載の回路装置。 7、複数個のメモリセルの中にそれぞれ付加標識信号と
    して、個々の情報パケットのパケットヘッドに付加され
    るべき情報パケット続き番号が記憶されており、該続き
    番号はそれぞれの仮想の接続路の接続形成中に、設定さ
    れた初期値へセットされてさらにそれぞれのメモリセル
    の各々の制御により増分されるようにした請求項6記載
    の回路装置。 8、処理装置(BHE)に所属するメモリ装置(FSP
    1)の複数個のメモリセルの中に付加的に、それぞれの
    仮想の接続路に対して設定された、冗長多重スイツチへ
    転送されるべき複数個の情報パケットのパケットヘッド
    にそれぞれ付加されるべき自己経路案内情報がそれぞれ
    記憶されている請求項6又は7記載の回路装置。 9、評価装置(AWE)の中に比較装置(Vgl)が設
    けられており、該比較装置は冗長多重スイッチ(KV1
    、KV2)の1つによりちようど引き受けられた情報パ
    ケットの中に含まれている付加標識信号を、メモリ装置
    (FSP2)により準備された付加標識信号と比較して
    、両方の付加標識信号が一致した場合にそれぞれの情報
    パケットの、所属の出力線路への転送を制御するように
    した請求項6から8までのいずれか1項記載の回路装置
    。 10、処理装置(BHE)に検査信号発生器(FCS1
    )が所属しており、該検査信号発生器は、情報パケット
    に付加的にそれぞれ検査情報を付加するようにし、さら
    に評価装置(AWE)において冗長多重スイッチの各々
    に検査装置が配属されており、該検査装置は所属の多重
    スイッチフレームにより引き受けられた複数個の情報パ
    ケットにそれぞれ付加された検査情報を用いて、それぞ
    れの情報パケットの即ちそれぞれのパケットヘッドの、
    エラーのない伝送に関する検査を実施するようにし、さ
    らに該評価装置(AWE)は情報パケットのエラーのな
    い伝送の場合にだけ、該情報パケットに付加された付加
    標識信号の評価を行なうようにした請求項5から9まで
    のいずれか1項記載の回路装置。
JP4967290A 1989-03-03 1990-03-02 供給線路へ伝送された情報パケットをパケット交換装置を介して転送する方法および回路装置 Expired - Fee Related JP2935528B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP89103798.8 1989-03-03
EP89103798A EP0384936B1 (de) 1989-03-03 1989-03-03 Verfahren und Schaltungsanordnung zum Weiterleiten von auf Zubringerleitungen übertragenen Nachrichtenpaketen über eine Paketvermittlungseinrichtung

Publications (2)

Publication Number Publication Date
JPH0340627A true JPH0340627A (ja) 1991-02-21
JP2935528B2 JP2935528B2 (ja) 1999-08-16

Family

ID=8201036

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4967290A Expired - Fee Related JP2935528B2 (ja) 1989-03-03 1990-03-02 供給線路へ伝送された情報パケットをパケット交換装置を介して転送する方法および回路装置

Country Status (6)

Country Link
US (1) US5325358A (ja)
EP (1) EP0384936B1 (ja)
JP (1) JP2935528B2 (ja)
AT (1) ATE107452T1 (ja)
CA (1) CA2011278C (ja)
DE (1) DE58907901D1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07336357A (ja) * 1994-06-08 1995-12-22 Nec Corp Atm中継交換システム

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2236930B (en) * 1989-10-11 1994-03-23 Plessey Co Plc Method and apparatus for identifying valid cells in a redundant path combining unit of an asynchronous transfer mode switch
EP0453606B1 (de) * 1990-04-27 1994-09-07 Siemens Aktiengesellschaft Verfahren und Schaltungsanordnung zur Reduzierung des Verlustes von Nachrichtenpaketen, die über eine Paketvermittlungseinrichtung übertragen werden
LU87975A1 (de) * 1991-03-14 1992-04-15 Siemens Ag Zweistufige,zumindest gedoppelte atm-umkehr-koppelanordnung mit(2nx2n)-koppelvielfachen
LU87976A1 (de) * 1991-03-14 1992-04-15 Siemens Ag Dreistufige,zumindest gedoppelte atm-koppelanordnung
ES2081381T3 (es) * 1991-03-28 1996-03-01 Siemens Ag Procedimiento para la transmision de paquetes de mensajes redundantes a traves de disposiciones de acoplamiento redundantes.
EP0512141A1 (de) * 1991-05-07 1992-11-11 Siemens Aktiengesellschaft Verfahren zur Vermittlung von ATM-Nachrichtenzellenströmen hoher Bitrate über eine Vermittlungseinrichtung niedrigerer Bitrate
EP0537382A1 (en) * 1991-10-15 1993-04-21 ALCATEL BELL Naamloze Vennootschap Packet transfer control arrangement and related method
JP2994832B2 (ja) * 1992-01-10 1999-12-27 富士通株式会社 Upc回路の故障診断方式
US5272696A (en) * 1992-01-23 1993-12-21 Northern Telecom Limited ATM plane merging filter for ATM switches and the method thereof
DE4218054C1 (de) * 1992-06-01 1993-11-11 Siemens Ag Verfahren zur Mitlaufüberwachung und Bitfehlerreduktion für durchgeschaltete Verbindungen in digitalen Kommunikationssystemen
EP0576856A3 (en) * 1992-06-30 1996-07-03 Siemens Ag Method and circuit for transmission of a continuous atm bitstream
EP0584398B1 (de) * 1992-08-28 1998-01-07 Siemens Aktiengesellschaft Verfahren und Schaltungsanordnung zum Übertragen von Nachrichtenzellen innerhalb eines ATM-Netzes
SE515274C2 (sv) * 1992-11-09 2001-07-09 Ericsson Telefon Ab L M Paketväljare för telekommunikationsanläggning
SE516073C2 (sv) * 1993-02-15 2001-11-12 Ericsson Telefon Ab L M Sätt för hantering av redundanta väljarplan i paketväljare och paketväljare för utförande av sättet
IT1272471B (it) * 1993-05-17 1997-06-23 Italtel Spa Metodo ed unita' per la ricomposizione in un unico flusso di due o piu' flussi ridondati di celle uscenti da reti di connessione ridondate di un sistema di telecomunicazioni atm
DE4317951C1 (de) * 1993-05-28 1994-05-26 Siemens Ag Verfahren und Schaltungsanordnung zur Übertragung von Nachrichtenpaketen nach dem Asynchronen Transfermodus in einem Kommunikationsnetz
DE4331577C2 (de) * 1993-09-16 1995-12-07 Siemens Ag Verfahren und Schaltungsanordnung zum Übertragen von Nachrichtenzellen über redundante virtuelle Pfadpaare eines ATM-Kommunikationsnetzes
DE4331579C2 (de) * 1993-09-16 1995-07-06 Siemens Ag Verfahren zum Übertragen von Nachrichtenzellen über redundante virtuelle Pfadpaare eines ATM-Kommunikationsnetzes
US5535200A (en) * 1994-05-05 1996-07-09 Sprint Communications Company L.P. Signaling system for a telecommunications network
DE4432061C1 (de) * 1994-09-09 1995-12-07 Philips Patentverwaltung Paketübertragungssystem
EP0786918A1 (de) * 1996-01-25 1997-07-30 Siemens Aktiengesellschaft Schnittstelleneinrichtung eines ATM-Vermittlungssystems
JP3473262B2 (ja) * 1996-04-05 2003-12-02 株式会社日立製作所 パケット通信装置
AU5595798A (en) * 1996-12-12 1998-07-03 Cascade Communications Corporation Switch fabric switchover in an atm network switch
DE19653123C2 (de) * 1996-12-19 1998-10-29 Siemens Ag Übertragung einer langen Folgenummer in einer Nachrichtenzelle mit Platz nur für eine kurze Folgenummer
DE59814195D1 (de) 1997-03-27 2008-04-30 Nokia Siemens Networks Gmbh Redundantes Übertragungssystem mit Abschaltung einer Übertragungsstrecke fehlerhaften Übertragungsverhaltens
DE19713049C2 (de) * 1997-03-27 1999-07-15 Siemens Ag Verfahren zur Ermittlung der Differenz der Übertragungsdauer zwischen redundanten Übertragungswegen
DE19713066C1 (de) * 1997-03-27 1998-10-22 Siemens Ag Verfahren zum frühzeitigen Umschalten zwischen redundanten Übertragungsstrecken
EP0868103A3 (de) * 1997-03-27 2002-10-16 Siemens Aktiengesellschaft Annahme von Verbindungen niedriger Priorität, insbesondere non-real-time (NRT)-Verkehr, von nur einem redundanter Übertragungswege
US6370121B1 (en) 1998-06-29 2002-04-09 Cisco Technology, Inc. Method and system for shortcut trunking of LAN bridges
US6661786B1 (en) * 1998-08-28 2003-12-09 International Business Machines Corporation Service message system for a switching architecture
US7099327B1 (en) * 2000-10-12 2006-08-29 Lucent Technologies Inc. Data communications networks with high performance and reliability
US6914878B1 (en) 2000-10-16 2005-07-05 Telefonaktiebolaget Lm Ericsson (Publ) Fault detection in multi-plane switch
JP3709795B2 (ja) * 2001-02-05 2005-10-26 日本電気株式会社 コンピュータシステムと、コンピュータシステム内のモジュール間の通信方法
DE10234149A1 (de) * 2001-09-26 2003-04-24 Siemens Ag Empfang von Datentelegrammen in Kommunikationssystemen mit redundanten Netzwerkpfaden
ATE291810T1 (de) 2001-09-26 2005-04-15 Siemens Ag Empfang von datentelegrammen in kommunikationssystemen mit redundanten netzwerkpfaden
CN100583807C (zh) * 2002-06-21 2010-01-20 汤姆森特许公司 具有公共时钟的多机架广播路由器
US20040066935A1 (en) * 2002-10-02 2004-04-08 Marino Francis C. Method and apparatus for providing a message sequence count in a security system
US7606199B2 (en) * 2005-07-14 2009-10-20 Sharp Laboratories Of America, Inc. Central coordinator selection, handover, backup and failure recovery
US8625427B1 (en) 2009-09-03 2014-01-07 Brocade Communications Systems, Inc. Multi-path switching with edge-to-edge flow control
WO2012093335A1 (en) * 2011-01-06 2012-07-12 Marvell Israel (M.I.S.L) Ltd. Network device with a programmable core
US9729431B1 (en) 2011-08-16 2017-08-08 Marvell International Ltd. Using standard fields to carry meta-information
US9519019B2 (en) * 2013-04-11 2016-12-13 Ge Aviation Systems Llc Method for detecting or predicting an electrical fault
DE102013019643A1 (de) * 2013-11-22 2015-05-28 Siemens Aktiengesellschaft Zweistufiger Kreuzschienenverteiler und Verfahren zum Betrieb
DE102016110315A1 (de) * 2015-06-03 2016-12-08 Hirschmann Automation And Control Gmbh Verfahren für ein redundantes Übertragungssystem mit PRP und Zwischenspeicherung von Datenpaketen
US11223708B2 (en) 2018-06-26 2022-01-11 Microsoft Technology Licensing, Llc Scalable sockets for QUIC

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1159090B (it) * 1982-09-01 1987-02-25 Italtel Spa Rete di commutazione pcm ridondata a ripartizione di traffico
US4512011A (en) * 1982-11-01 1985-04-16 At&T Bell Laboratories Duplicated network arrays and control facilities for packet switching
US4651318A (en) * 1984-11-30 1987-03-17 At&T Bell Laboratories Self-routing packets with stage address identifying fields
US4734907A (en) * 1985-09-06 1988-03-29 Washington University Broadcast packet switching network
CA1297567C (en) * 1987-02-06 1992-03-17 Kazuo Hajikano Self routing-switching system
JPH0683261B2 (ja) * 1987-05-26 1994-10-19 富士通株式会社 ヘッダ駆動形パケット交換機
US4918686A (en) * 1987-07-27 1990-04-17 Hitachi, Ltd. Data transfer network suitable for use in a parallel computer
GB8720605D0 (en) * 1987-09-02 1987-10-07 British Telecomm Communications switch
DE58906063D1 (de) * 1988-02-19 1993-12-09 Siemens Ag Verfahren zum Einrichten von über Koppelvielfache einer mehrstufigen Koppelanordnung verlaufenden virtuellen Verbindungen.
US4893304A (en) * 1988-09-02 1990-01-09 Bell Communications Research, Inc. Broadband packet switch with combined queuing
US5198808A (en) * 1988-09-20 1993-03-30 Nec Corporation Matrix switch apparatus with a diagnosis circuit having stand-by ports and reduced size matrix switching elements
US4899335A (en) * 1988-12-21 1990-02-06 American Telephone And Telegraph Company, At&T Bell Laboratories Self routing packet switching network architecture
US4991168A (en) * 1989-05-08 1991-02-05 At&T Bell Laboratories Concurrent multi-stage network control arrangement
US4955017A (en) * 1989-08-29 1990-09-04 At&T Bell Laboratories Growable packet switch architecture
ATE136409T1 (de) * 1989-09-29 1996-04-15 Siemens Ag Schaltungsanordnung zum überprüfen der einhaltung festgelegter übertragungsbitraten bei der übertragung von nachrichtenzellen
EP0419958B1 (de) * 1989-09-29 1997-02-19 Siemens Aktiengesellschaft Schaltungsanordnung zum Ermitteln der einer ATM-Vermittlungsanlage im Zuge von virtuellen Verbindungen jeweils zugeführten Nachrichtensignalmenge und zur Überprüfung der Einhaltung festgelegter Bitraten

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07336357A (ja) * 1994-06-08 1995-12-22 Nec Corp Atm中継交換システム

Also Published As

Publication number Publication date
ATE107452T1 (de) 1994-07-15
EP0384936B1 (de) 1994-06-15
CA2011278C (en) 2000-08-08
JP2935528B2 (ja) 1999-08-16
US5325358A (en) 1994-06-28
DE58907901D1 (de) 1994-07-21
CA2011278A1 (en) 1990-09-03
EP0384936A1 (de) 1990-09-05

Similar Documents

Publication Publication Date Title
JPH0340627A (ja) 供給線路へ伝送された情報パケットをパケット交換装置を介して転送する方法および回路装置
JP2947181B2 (ja) ループバックセル制御システム
JPH06177907A (ja) セル伝送方法及び回路装置
US5408461A (en) Path route test apparatus for use in an ATM transmission system
JPH04229749A (ja) メッセージパケットの経路選択方法および回路装置
US5222063A (en) Method and circuit arrangement for reducing the loss of message packets that are transmitted via a packet switching equipment
NL7904978A (nl) Storingsbeveiliging biedende schakelinrichting bij een communicatiestelsel met tijdgleufverwisseling.
GB1510462A (en) Data transmission systems
JPH04234247A (ja) Atm交換装置による通信セルの受け入れ、伝達方法および回路装置
US5572679A (en) Multiprocessor system transferring abnormality detection signal generated in networking apparatus back to processor in parallel with data transfer route
US5612958A (en) Method and device for the asynchronous transmission of data by means of a synchronous bus
JPH04107027A (ja) データ伝送方式
JPH1127282A (ja) オンライン回線モニタシステム
EP1533954B1 (en) Method and system for detection of a transmission unit fault condition
JP2621782B2 (ja) Atm回線収容装置試験方式
JPH09247162A (ja) 伝送品質監視oam機能の無瞬断二重化切替回路
KR19990000780A (ko) Atm 스위치의 이중화 제어 장치
JPH07154391A (ja) スイッチ制御部の系切替方式
US5515360A (en) Method for monitoring the through-connect paths for information transmitted in the form of data bytes in digital time-division multiplex switching equipment
JP3335646B2 (ja) 非同期転送モードスイッチの冗長パス結合ユニットにおける有効セル識別方法および装置
JPH0923254A (ja) 系間データリンク方式
KR100248408B1 (ko) 비동기 전송모드 가입자정합장치 인쇄 기판 어셈블리 시험을 위한 채널 루프백 장치
JPS5857843A (ja) デ−タ回線交換装置のチエツク方式
JPH09181735A (ja) Atm交換機のセル導通試験方式
JPH11205340A (ja) バッファメモリ試験装置

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees