JPH033500A - Multiplex converter - Google Patents

Multiplex converter

Info

Publication number
JPH033500A
JPH033500A JP13610989A JP13610989A JPH033500A JP H033500 A JPH033500 A JP H033500A JP 13610989 A JP13610989 A JP 13610989A JP 13610989 A JP13610989 A JP 13610989A JP H033500 A JPH033500 A JP H033500A
Authority
JP
Japan
Prior art keywords
time slot
pulse
pulse code
register
timing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13610989A
Other languages
Japanese (ja)
Other versions
JP2985181B2 (en
Inventor
Kazutoshi Tsuchiya
土屋 和俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1136109A priority Critical patent/JP2985181B2/en
Publication of JPH033500A publication Critical patent/JPH033500A/en
Application granted granted Critical
Publication of JP2985181B2 publication Critical patent/JP2985181B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

PURPOSE:To set freely a time slot corresponding to each channel section by storing the time slot to a register, generating a pulse in the timing based thereupon and multiplexing a voice signal or the like as a pulse code modulation signal. CONSTITUTION:A time slot number sent from a common control section 20 via a channel control signal bus 70 is stored respectively in registers 501-5030. The time slot number stored in the registers 501-5030 is supplied respectively to timing generating circuits 401-4030, a pulse is generated in the timing pulse of the time slot represented by the stored value from the timing generating circuit 401-4030. The pulse is supplied respectively to voice conversion circuits 301-3030 and the conversion is attained with the data of the relevant time slot to the voice signal. Thus, the time slot corresponding to each channel section is set freely.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は交換機信号と音声信号とをパルス符号変調化し
て多重化する多重変換装置に係わり、特にチャンネル部
のタイムスロットを自由に設定できる多重変換装置に関
する。
[Detailed Description of the Invention] [Field of Industrial Application] The present invention relates to a multiplex conversion device that multiplexes exchange signals and voice signals by pulse code modulation, and particularly relates to a multiplex conversion device that multiplexes exchange signals and voice signals by pulse code modulation, and particularly relates to a multiplex conversion device that multiplexes exchange signals and voice signals by pulse code modulation. This invention relates to a conversion device.

〔従来の技術〕[Conventional technology]

従来のこの種の多重変換装置は、チャンネル部11 +
  L *・・・・・・、1.。と、共通制御部2とで
第2図に示すように構成されている。すなわち、各チャ
ンネル部1. 、 1. 、・・・・・・、13oは、
交換機信号および音声信号をパルス符号変調できるよう
になっている。この各チャンネルII、 、  12・
・・・・・、1コ。は、音声変換回路3..3□、・・
・・・・3、。と、タイミング発生回路41 42 ・
・・・・・43゜とから構成されている。また、各チャ
ンネル部11 +  12 + ””・・+  130
は、送信側2 (Mb/S〕データバス5と、受信側2
 (Mb/s〕データバス6とをそれぞれ介して共通制
御部2に接続されている。
A conventional multiplex conversion device of this type has a channel section 11 +
L*・・・・・・1. . and the common control section 2 are configured as shown in FIG. That is, each channel section 1. , 1. ,...,13o is
It is possible to perform pulse code modulation of exchange signals and voice signals. Each channel II, , 12.
..., 1 piece. is the voice conversion circuit 3. .. 3□,...
...3. and timing generation circuits 41 42 ・
It is composed of...43°. In addition, each channel section 11 + 12 + ""... + 130
is the transmitting side 2 (Mb/S) data bus 5 and the receiving side 2
(Mb/s) are connected to the common control unit 2 via a data bus 6, respectively.

このような多重変換装置によれば、各チャンネル部13
,12 、・・・・・・、L。のタイムスロットは、チ
ャンネルごとに装置内での実装位置によって機械的に設
定されている。すなわち、チャンネル番号に対してタイ
ムスロットは一定であった。
According to such a multiplex conversion device, each channel section 13
,12 ,...L. The time slots are mechanically set for each channel depending on the mounting position within the device. That is, the time slot was constant for the channel number.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

上述した従来の多重変換装置では、使用されるタイムス
ロットが各チャンネル部11 +  12 + ・・・
・・・、1.。の実装位置によって機械的に設定される
ので、チャネル番号に対してタイムスロットを変更する
ことができないという欠点があった。
In the conventional multiplex converter described above, the time slots used are for each channel section 11 + 12 + . . .
..., 1. . Since the time slots are mechanically set depending on the mounting position of the channel number, there is a drawback that the time slot cannot be changed with respect to the channel number.

本発明は、上述した欠点を解消するためになされたもの
で、タイムスロットの設定を自由にした多重変換装置を
提供することを目的とする。
The present invention has been made in order to eliminate the above-mentioned drawbacks, and an object of the present invention is to provide a multiplex conversion device in which time slots can be set freely.

〔課題を解決するための手段〕[Means to solve the problem]

本発明の多重変換装置は、交換機信号および音声信号を
パルス符号変調するチャンネル部を複数設け、これらチ
ャンネル部を共通制御部で共通制御してパルス符号変調
信号を多重化する多重変換装置において、各チャンネル
部は、共通制御部から送出されたタイムスロット番号を
記憶するレジスタと、このレジスタの記憶値が示すタイ
ムスロットのタイミングでパルスを発生するタイミング
発生回路と、音声信号をパルス符号変調化して送信側の
パルス符号変調信号に該当するタイムスロットに乗せる
とともに、受信側のパルス符号変調信号に該当するタイ
ムスロットのデータを音声信号に変換する音声変換回路
とを含んでなることを特徴とするものである。
The multiplex converter of the present invention is provided with a plurality of channel units for pulse code modulating exchange signals and voice signals, and in which these channel units are commonly controlled by a common control unit to multiplex pulse code modulated signals. The channel section includes a register that stores the time slot number sent from the common control section, a timing generation circuit that generates a pulse at the timing of the time slot indicated by the value stored in this register, and a pulse code modulated audio signal for transmission. It is characterized by comprising an audio conversion circuit that converts the data in the time slot corresponding to the pulse code modulated signal on the receiving side into an audio signal, and converts the data in the time slot corresponding to the pulse code modulated signal on the receiving side into an audio signal. be.

本発明は、タイムスロットをレジスタに記憶させておき
、これに基づいたタイミングでパルスを発生し、これに
より音声信号等をパルス符号変調信号として多重化して
いるので、各チャンネル部に対応するタイムスロットを
自由に設定できる。
In the present invention, time slots are stored in a register, pulses are generated at timing based on the time slots, and audio signals, etc. are multiplexed as pulse code modulated signals. Therefore, the time slots corresponding to each channel section are can be set freely.

〔実施例〕〔Example〕

次に、本発明について図面を参照して説明する。 Next, the present invention will be explained with reference to the drawings.

第1図は、本発明の多重変換装置の実施例を示すブロッ
ク図である。この第1図に示す多重変換装置は、チャン
ネル部10.,102.・・・・・・、1O3Oと、共
通制御部20とで次のように構成されている。
FIG. 1 is a block diagram showing an embodiment of a multiplex conversion device of the present invention. The multiplex conversion apparatus shown in FIG. 1 includes a channel section 10. , 102. ..., 1O3O and the common control section 20 are configured as follows.

すなわち、各チャンネル部10..102.・・・・・
・、10oは、交換機信号および音声信号をパルス符号
変調できるようになっている。各チャンネル110.,
10..・・・・・・、10.。は、音声変換回路30
..302.・・・・・・、303.と、タイミング発
生回路401. 402 、−・・・、  40−oと
、レジスタ50..50.、・・・・・・、50.。と
を備えて14)る。ここで、レジスタ50..50□、
・・・・・・。
That is, each channel section 10. .. 102.・・・・・・
, 10o are capable of pulse code modulation of exchange signals and voice signals. Each channel 110. ,
10. .. ......, 10. . is the voice conversion circuit 30
.. .. 302. ......, 303. and a timing generation circuit 401. 402, -..., 40-o, and register 50. .. 50. ,...,50. . 14). Here, register 50. .. 50□,
.......

503Gは、共通制御部20から送出されたタイムスロ
ット番号をそれぞれ記憶できるようになっている。タイ
ミング発生回路40..402  ・・・・・・403
oは、各レジスタ50.,502.・・・・・・、50
3゜の記憶値が示すタイムスロットのタイミングでパル
スを発生するようになっている。音声変換回路30..
302.・・・・・・、30.。は、各タイミング発生
回路40.,402.・・・・・・、40.。からタイ
ミングにより、音声信号をパルス符号変調化して送信側
のパルス符号変調信号に該当するタイムスロットに乗せ
るとともに、受信側のパルス符号変調信号に該当するタ
イムスロットのデータを音声信号に変換するようになっ
ている。
503G is capable of storing each time slot number sent from the common control unit 20. Timing generation circuit 40. .. 402...403
o is for each register 50. ,502. ......, 50
A pulse is generated at the timing of the time slot indicated by the stored value of 3°. Audio conversion circuit 30. ..
302.・・・・・・30. . are each timing generation circuit 40. ,402.・・・・・・・・・40. . Depending on the timing, the audio signal is pulse code modulated and placed on the time slot corresponding to the pulse code modulated signal on the transmitting side, and the data in the time slot corresponding to the pulse code modulated signal on the receiving side is converted into an audio signal. It has become.

また、各チャンネル1110.,102.・・・・・・
1030は、送信側2(Mb/s)データバス50と、
受信側2(Mb/s)データバス60とをそれぞれ介す
るとともに、チャンネルコントロール信号バス70を介
して共通制御部20に接続されている。
Also, each channel 1110. , 102.・・・・・・
1030 is a transmission side 2 (Mb/s) data bus 50;
They are connected to the common control unit 20 via a receiving side 2 (Mb/s) data bus 60 and a channel control signal bus 70, respectively.

このように構成された実施例の作用を説明する。The operation of the embodiment configured in this way will be explained.

共通制御部20からチャンネルコントロール信号バス7
0を介して送出されたタイムスロット番号は、レジスタ
50..502. ・・−・−・、50.、にそれぞれ
記憶される。レジスタ50..502゜・・・・・・、
503Gに記憶されたタイムスロット番号は、それぞれ
タイミング発生回路40..402.・・・・・・、4
0.。に与えられると、タイミング発生回路402.4
L、・・・・・・、40,0からはこの記憶値の示すタ
イムスロットのタイミングでパルスが発生する。これら
パルスは、音声変換回路301゜302、・・・・・・
、303゜にそれぞれ与えられ、音声信号と該当するタ
イムスロットのデータとの間で変換が行われる。
From the common control unit 20 to the channel control signal bus 7
The timeslot number sent out through register 50.0 is stored in register 50.0. .. 502.・・・・・、50. , respectively. Register 50. .. 502°...
The time slot numbers stored in the timing generation circuits 40. .. 402.・・・・・・、4
0. . , the timing generation circuit 402.4
From L, . . . , 40, 0, a pulse is generated at the timing of the time slot indicated by this stored value. These pulses are transmitted to the audio conversion circuits 301, 302, . . .
, 303°, respectively, and conversion is performed between the audio signal and the data of the corresponding time slot.

なお、上述した実施例は30チャンネル分を多重化する
ものであるが、多重化する数は多重化可能ならこれに限
定されない。
Note that although the above-described embodiment multiplexes 30 channels, the number of multiplexed channels is not limited to this as long as multiplexing is possible.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明は、タイムスロットをレジス
タに記憶させておき、これに基づいたタイミングでパル
スを発生し、これにより音声信号等をパルス符号変調信
号として多重化しているので、各゛チャンネル部に対応
するタイムスロットを自由に設定できるという効果があ
る。
As explained above, according to the present invention, time slots are stored in registers, pulses are generated at timings based on the time slots, and audio signals, etc. are multiplexed as pulse code modulated signals. This has the advantage that the time slots corresponding to the sections can be freely set.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の実施例を示すブロック図、第2図は従
来装置を示すブロック図である。 10、.102 ・・・・・・、10sa・・・・・・
チャンネル部、 20・・・・・・共通制御部、 301、 302 、・・・・・・、30.、・・・・
・・音声変換回路、 40、.402  ・・・・・・ 40.o・・・・・
・タイミング発生回路、 第1図 0 0  k 030・・・・・・レジスタ。
FIG. 1 is a block diagram showing an embodiment of the present invention, and FIG. 2 is a block diagram showing a conventional device. 10,. 102..., 10sa...
Channel section, 20...Common control section, 301, 302,..., 30. ,...
...Speech conversion circuit, 40,. 402...40. o...
・Timing generation circuit, Fig. 1 0 0 k 030...Register.

Claims (1)

【特許請求の範囲】[Claims] 交換機信号および音声信号をパルス符号変調するチャン
ネル部を複数設け、これらチャンネル部を共通制御部で
共通制御してパルス符号変調信号を多重化する多重変換
装置において、前記各チャンネル部は、前記共通制御部
から送出されたタイムスロット番号を記憶するレジスタ
と、前記レジスタの記憶値が示すタイムスロットのタイ
ミングでパルスを発生するタイミング発生回路と、音声
信号をパルス符号変調化して送信側のパルス符号変調信
号に該当するタイムスロットに乗せるとともに、受信側
のパルス符号変調信号に該当するタイムスロットのデー
タを音声信号に変換する音声変換回路とを含んでなるこ
とを特徴とする多重変換装置。
In a multiplex converting device that includes a plurality of channel sections that perform pulse code modulation of switching equipment signals and voice signals, and multiplexes pulse code modulated signals by commonly controlling these channel sections with a common control section, each of the channel sections is controlled by the common control section. a register that stores the time slot number sent from the register, a timing generation circuit that generates a pulse at the timing of the time slot indicated by the value stored in the register, and a pulse code modulated signal on the transmitting side that converts the audio signal into pulse code modulation. What is claimed is: 1. A multiplex conversion device comprising: an audio conversion circuit for converting data in a time slot corresponding to a pulse code modulated signal on a receiving side into an audio signal;
JP1136109A 1989-05-31 1989-05-31 Multiplex converter Expired - Lifetime JP2985181B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1136109A JP2985181B2 (en) 1989-05-31 1989-05-31 Multiplex converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1136109A JP2985181B2 (en) 1989-05-31 1989-05-31 Multiplex converter

Publications (2)

Publication Number Publication Date
JPH033500A true JPH033500A (en) 1991-01-09
JP2985181B2 JP2985181B2 (en) 1999-11-29

Family

ID=15167503

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1136109A Expired - Lifetime JP2985181B2 (en) 1989-05-31 1989-05-31 Multiplex converter

Country Status (1)

Country Link
JP (1) JP2985181B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100348159B1 (en) * 1999-09-22 2002-08-09 주식회사 엔비켐 A method of manufacturing egg shell type media for biological wastewater treatment and offensive odor removal
WO2010058730A1 (en) 2008-11-19 2010-05-27 ポーラ化成工業株式会社 Anti-wrinkle agents

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100348159B1 (en) * 1999-09-22 2002-08-09 주식회사 엔비켐 A method of manufacturing egg shell type media for biological wastewater treatment and offensive odor removal
WO2010058730A1 (en) 2008-11-19 2010-05-27 ポーラ化成工業株式会社 Anti-wrinkle agents
EP3173063A1 (en) 2008-11-19 2017-05-31 Pola Chemical Industries Inc. Anti-wrinkle agents

Also Published As

Publication number Publication date
JP2985181B2 (en) 1999-11-29

Similar Documents

Publication Publication Date Title
JPH0435941B2 (en)
US5517528A (en) Modulation method and apparatus for digital communications
KR940000981A (en) Computer system, system expansion unit, bus combiner and bus access control method
JPS6180994A (en) Switching system for communication
JPH033500A (en) Multiplex converter
US5530743A (en) Telephone exchange apparatus and tone sending method in telephone exchange apparatus
JPS60249460A (en) Audio conference bridge system
US7062336B1 (en) Time-division method for playing multi-channel voice signals
JP2978608B2 (en) Digital trunk for receiving in-band line signals
JPH02291734A (en) Signal multiplexing system
JPS61146055A (en) Electronic exchange
KR950002291A (en) Digital transmission
SU1443192A1 (en) Multichannel arrangement for transmitting and receiving discrete messages
KR0176388B1 (en) The full electronic switching system capable of generating dormant signal using look-up table
JP4172608B2 (en) PB signal transmission control method
JPS61164380A (en) Camera system
JPH0834642B2 (en) Communication system between digital exchanges
KR960043959A (en) Matrix switch device to prevent collision of output data in all electronic exchange
GB1596187A (en) Apparatus for processing information from a number of telephone channels
JPH0370234A (en) Data communication system
JPS63232641A (en) Digital transmission method for voice signal by vocoder system
JPS5672552A (en) Multiplex transmission system
JPS63222570A (en) Time division multiplex exchange
JPH08139817A (en) Telephone exchange
JPS59178092A (en) Key telephone set