JPH0329989A - Display system for ferroelectric liquid crystal panel - Google Patents

Display system for ferroelectric liquid crystal panel

Info

Publication number
JPH0329989A
JPH0329989A JP16489289A JP16489289A JPH0329989A JP H0329989 A JPH0329989 A JP H0329989A JP 16489289 A JP16489289 A JP 16489289A JP 16489289 A JP16489289 A JP 16489289A JP H0329989 A JPH0329989 A JP H0329989A
Authority
JP
Japan
Prior art keywords
electrode
voltage waveform
pixel
rewritten
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16489289A
Other languages
Japanese (ja)
Inventor
Koji Numao
孝次 沼尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP16489289A priority Critical patent/JPH0329989A/en
Publication of JPH0329989A publication Critical patent/JPH0329989A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

PURPOSE:To shorten one frame period, to prevent flikering, and to increase the response speed by applying a voltage waveform having the optical effect between a scanning electrode having no picture elements to be rewritten and a signal electrode only for the period when the absence of picture elements to be rewritten is discriminated and providing a display driving period following this discrimination period for a scanning electrode having picture elements to be rewritten. CONSTITUTION:When it is discriminated that picture elements to be rewritten exist on a scanning electrode 3 selected at present, a selecting voltage waveform FA is applied to this scanning electrode 3 and a non-selecting voltage waveform FB is applied to the other scanning electrodes 3 continuously after the discrimination period, and a voltage waveform corresponding to the change of display state between preceding selection and present selection of each picture element on the scanning electrode 3 selected at present is applied to a signal electrode 4, and thereafter, the next scanning electrode 3 is selected. When it is discriminated that picture elements to be rewritten do not exist on the scanning electrode 3 selected at present, the next scanning electrode 3 is selected after the discrimination period. Consequently, the number of scanning electrodes to be selected is minimized. Thus, one frame period is shortened and flickering is prevented and the response speed is increased.

Description

【発明の詳細な説明】 ぐ産業上の利用分野〉 本発明は,強誘電性液晶を使用した液晶表示装置などに
好適に用いられる液晶表示方式に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention relates to a liquid crystal display system suitable for use in liquid crystal display devices using ferroelectric liquid crystals.

く従来の技術〉 第10図は、典型的な従来技術において用いられる液晶
表示システムの簡略化した構戒を示す図である。このシ
ステムはパーソナルコンピュータ11と白黒CRT12
を有してわり、このパーソナルコンピュータ11′から
白黒CRT12に出力されているデジタルB/Wライン
hの信号をコントロール回路15によって変換して強誘
電性液晶パネル(FLCD)18を駆動する。
Prior Art> FIG. 10 is a diagram showing a simplified structure of a liquid crystal display system used in a typical prior art. This system consists of 11 personal computers and 12 black and white CRTs.
A control circuit 15 converts a digital B/W line h signal outputted from the personal computer 11' to a monochrome CRT 12 to drive a ferroelectric liquid crystal panel (FLCD) 18.

強誘電性液晶パネル13の表示部の構造は第11図に示
すように、中央部の強誘電性液晶8を2枚の配向膜6と
封止剤7で封止され、配向膜は強誘電性液晶分子を一定
方向に並ばせるためにラビング等が施されている。その
外側に強誘電性液晶8に直流゛眠流を流さないための)
絶縁層5を介して、一方の側にm本の走査電極3と他の
側にn本の信号電極4を、両電極の外側に配されるガラ
ス2上に形或する。さらに最外側を2枚の偏光板1で挾
持する。この2枚の偏光板は表示パネルのコントラスト
が最大になるように調節される。
The structure of the display section of the ferroelectric liquid crystal panel 13 is as shown in FIG. Rubbing or the like is applied to align the liquid crystal molecules in a certain direction. (To prevent direct current from flowing to the ferroelectric liquid crystal 8 on the outside)
With an insulating layer 5 in between, m scanning electrodes 3 on one side and n signal electrodes 4 on the other side are formed on the glass 2 disposed on the outside of both electrodes. Furthermore, the outermost part is sandwiched between two polarizing plates 1. These two polarizing plates are adjusted so that the contrast of the display panel is maximized.

この強誘電性液晶表示パネル13には第12図あるいは
第13図に示すように、走査電極3に電圧を印加するた
めの走査側ドライバー9及び信号電極4に電圧を印加す
るための信号側ドライバ10が含1れる。走査側ドライ
バー9には選択信号を入力するためのYI,走査側ドラ
イバー9内のシフトレジスト内を前記選択信号を順次転
送するためのクロノクを入力するYCLK及び各電圧波
形を発生させるための電圧ラインVCの各入力が、1た
信号側ドライバ〜10には表示データを入力するための
DATA、信号側ドライバー10内のシフトレジスタ内
を前記表示データを転送するためのクロノクを入力する
XCLK,信号側ドライバー10内のシフトレジスタを
転送された表示データを取り込んでラノチするためのタ
イミングパルスを入力するためのLP及び各電圧波形を
発生させるための電圧ラインVSの各入力が必要である
。一方、パーソナルコンピュータ11から白黒CRT1
2へ出力されているデジタルB/Wラインh上の信号は
第14図に示すように水平同期のためのHD.垂直同期
のためのVD及び表示のためのデータであるB/WDa
taの3種類である。この3種類の信号を強誘電性液晶
パネル13を駆動するために必要な前述の7種類の信号
(第15図にタイムチャートを示す)に変換するのがコ
ントロール回路15である。
As shown in FIG. 12 or 13, this ferroelectric liquid crystal display panel 13 includes a scanning side driver 9 for applying voltage to the scanning electrode 3 and a signal side driver for applying voltage to the signal electrode 4. 10 is included. The scanning side driver 9 includes YI for inputting a selection signal, YCLK for inputting a clock for sequentially transferring the selection signal in the shift register in the scanning side driver 9, and voltage lines for generating each voltage waveform. Each input of VC is connected to the signal side driver 10 to DATA for inputting the display data, XCLK for inputting the clock for transferring the display data in the shift register in the signal side driver 10, and the signal side. Each input is required as LP for inputting a timing pulse for taking in and displaying the transferred display data in the shift register in the driver 10, and voltage line VS for generating each voltage waveform. On the other hand, from the personal computer 11 to the black and white CRT 1
The signal on the digital B/W line h that is output to HD.2 for horizontal synchronization is as shown in FIG. VD for vertical synchronization and B/WDa which is data for display
There are three types of ta. The control circuit 15 converts these three types of signals into the aforementioned seven types of signals (time chart shown in FIG. 15) necessary for driving the ferroelectric liquid crystal panel 13.

さて、本発明者は上述の強誘電性液晶表示パネルの駆動
方式として、1画面の書換え周波数が60Hz以下の低
速においてもフリノカを感じることのない方式を特開昭
64−59889号にふ・いて提案した。この方式は、
走査電極Li上の画素Aij (以下の説明においては
簡単のため強誘電性液晶表示パネルは第12図あるいは
第13図に示すように82X16の画素で構或されるも
のとし、走査電極Li ( i=1〜32)と信号電極
Sj(j=1〜16)との交点を画素Aijとする。)
を書き換えるときは、走査電極Li(i一1〜32)に
第16図(alに示す選択電圧波形Aを印加し、残り全
部の走査電極Lk(k〜i.  k一1〜82)に非選
択電圧波形Bを印加し、画素Aijを暗の表示状態から
明の表示状態に書き換えるときは信号電極Sjに明電圧
波形Eを印加し画素Aljを明の表示状態から暗の表示
状態に書き換えるときは信号電極Sjに暗電圧波形Dを
印加し、画素Aijが明の表示状態あるいは暗の表示状
態を維持すればよい場合には信号電極Sjに不変電圧波
形Cを印加する。例えば第12図の表示「強誘」を第1
3図の表示「常誘」に書き換える場合の走査電+M L
 2 ,信号電極S.,S6及びS9並びに画素A25
 , A26及びA29にかかる電圧は第17図のよう
になる。なお、各電極に印加する電圧波形の組み合せは
第16図[al以外にも各種考えられ、例えば第16図
fblのような組み合せも可能である。
Now, as a driving method for the above-mentioned ferroelectric liquid crystal display panel, the inventor of the present invention has proposed a method in Japanese Patent Application Laid-Open No. 59889/1989 that does not cause any flickering even when the rewriting frequency for one screen is as low as 60 Hz or less. Proposed. This method is
Pixel Aij on scan electrode Li (In the following explanation, for simplicity, it is assumed that the ferroelectric liquid crystal display panel is composed of 82×16 pixels as shown in FIG. 12 or 13, and pixel Aij on scan electrode Li = 1 to 32) and the signal electrode Sj (j = 1 to 16) is defined as a pixel Aij.)
When rewriting , select voltage waveform A shown in FIG. 16 (al) is applied to scan electrodes Li (i. When applying the selection voltage waveform B to rewrite the pixel Aij from a dark display state to a bright display state, when applying the bright voltage waveform E to the signal electrode Sj to rewrite the pixel Alj from a bright display state to a dark display state applies a dark voltage waveform D to the signal electrode Sj, and when it is sufficient for the pixel Aij to maintain a bright display state or a dark display state, a constant voltage waveform C is applied to the signal electrode Sj.For example, as shown in FIG. Display "Forcible" as the first
Scanning voltage + M L when rewriting the display in Figure 3 to “regular attraction”
2, signal electrode S. , S6 and S9 and pixel A25
, A26 and A29 are as shown in FIG. It should be noted that various combinations of voltage waveforms to be applied to each electrode can be considered other than the one shown in FIG. 16 [al, for example, a combination like that shown in FIG.

この駆動方法の特徴は第17図の8)画素A26の電圧
波形から判るとかり、画素Aijにかかる電圧は画素A
ljを書き換えない限り、走査電極Liを選択していよ
うと選択してい1いとほぼ同じ電圧波形が印加されるこ
とにある。この結果エフレーム周期(走査電極Liに選
択電圧を印加してから次に同じ走査電極Llに選択電圧
を印加する1での時間)が,上述のように16.6ms
(60Hz相当)より長くてもフリノヵを感じることの
ない表示が可能となった。
The characteristics of this driving method can be seen from 8) voltage waveform of pixel A26 in FIG.
Unless lj is rewritten, substantially the same voltage waveform is applied regardless of whether scan electrode Li is selected or not. As a result, the e-frame period (the time from applying a selection voltage to the scan electrode Li to applying the selection voltage to the same scan electrode Ll) is 16.6ms as described above.
(Equivalent to 60 Hz) It is now possible to display without feeling any noise, even if it is longer.

〈発明が解決しようとする課題〉 さて,現在一般に使用されている強誘電性液晶の場合に
は第16図に示す印加電圧の単位パルス幅([。)が5
0μS(耐圧24Vのドライバ使用時)程度必要なため
、上述の駆動方法の場合にぱ1選択時間(6to)当た
り300μs程度かかることになる。仮に走査電極の数
が1000本ある強誘電性液晶パネルを駆動するとすれ
ば1フレーム周期が0.8mSとなる。これはユーザー
がキーボードから何らかの入力をしてから画面の表示が
書き換わる筐でに0.8mS以上かかることを意味する
わけで、これではいくらフリノカが感じられないとして
もレスポンスの限度から事実上走査電極の数が制限され
てしすうという問題がある。
<Problems to be Solved by the Invention> Now, in the case of the ferroelectric liquid crystal currently in general use, the unit pulse width ([.) of the applied voltage shown in FIG. 16 is 5.
Since approximately 0 μS (when using a driver with a breakdown voltage of 24 V) is required, in the case of the above-mentioned driving method, it takes approximately 300 μs per 1 selection time (6to). If a ferroelectric liquid crystal panel with 1000 scanning electrodes is to be driven, one frame period will be 0.8 mS. This means that it takes more than 0.8 mS for the screen display to be rewritten after the user inputs something from the keyboard, so even if it doesn't feel like Furinoka, it is actually a scan due to the response limit. There is a problem that the number of electrodes is limited.

ところで、パソコンでも全画面が一度に書き換わること
は稀で、ソフトの工夫しだいでは書き換えるべき走査電
極数をかなり少なくできる。1してワープロの場合には
一文字づつ入力するので数行書き換わることはめったに
なく、1画面を1ページに対応させれば1行程度を書き
換えるだけで済咬すことができ、書き換えるべき走査電
極数をかなり少なくできる。
By the way, even in personal computers, it is rare for the entire screen to be rewritten at once, and depending on the software, the number of scanning electrodes that need to be rewritten can be considerably reduced. 1. In the case of a word processor, you input one character at a time, so you rarely have to rewrite several lines. If one screen corresponds to one page, you can rewrite only about one line, and the scan electrode that should be rewritten can be easily rewritten. The number can be reduced considerably.

そこで本発明は以上のような事情に鑑みてなされたもの
であって、選択する走査電極数を必要最少限に抑えるこ
とによつて,走査電極数に関係なく、1フレーム周期の
短縮を図り、フリソカがなくしかも実用上充分な応答速
度を有する強誘電性岐晶パネルの表示方式を提供するこ
とを目的とするものである。
The present invention has been made in view of the above circumstances, and aims to shorten one frame period regardless of the number of scan electrodes by suppressing the number of scan electrodes to be selected to the minimum necessary. It is an object of the present invention to provide a display system for a ferroelectric crystal panel that is free from frizz and has a response speed sufficient for practical use.

く課題を解決するための手段〉 上記の目的を達或するために本発明は、M木の走査電極
とN本の信号電極によつて単純マトリクスを構或し、@
記走査電極を順次選択し,前記走査電極と@記信号電極
間に、選択している走査電極上の表示状態が変化しない
画素が呈する光学的効果あるいは選択していない走査電
極上の画素が呈する光学的効果と同じ光学的効果を呈す
る波形の電圧を印加すると同時に前記現在選択している
走査電極上の書き換えるべき画素の有無を判定するため
の判定期間を設け、前記判定期間において前記現在選択
している走査電極上に書き換えるべき画素があると判定
した結果にもとづき該判定期間に引き続いて,現在選択
している走査電極に選択電圧波形を,選択していない走
査電極に非選択電圧波形を印加するとともに、信号電極
に前記現在選択している走査電極上の各画素ごとの前回
の選択時と今回の選択時との表示状態の変化に応じた電
圧波形を印加した後次の走査電極を選択し,1た、前記
判定期間において前記現在選択している走査電極上に書
き換えるべき画素がないと判定した結果にもとづき該判
定期間の後次の走査電極を選択するようにしたことを特
徴とする強誘電性液晶パネルの表示方式である。
Means for Solving the Problems> In order to achieve the above object, the present invention constructs a simple matrix with M scanning electrodes and N signal electrodes, and
The scanning electrodes are sequentially selected, and between the scanning electrode and the @signal electrode, an optical effect exhibited by a pixel whose display state does not change on the selected scanning electrode or a pixel exhibited by a pixel on an unselected scanning electrode is generated. At the same time as applying a voltage with a waveform exhibiting the same optical effect as the optical effect, a determination period is provided for determining whether there is a pixel to be rewritten on the currently selected scanning electrode, and during the determination period, the currently selected pixel is applied. Based on the result of determining that there is a pixel to be rewritten on the currently selected scan electrode, following the determination period, a selection voltage waveform is applied to the currently selected scan electrode, and a non-selection voltage waveform is applied to the unselected scan electrode. At the same time, a voltage waveform corresponding to the change in display state between the previous selection and the current selection for each pixel on the currently selected scan electrode is applied to the signal electrode, and then the next scan electrode is selected. 1. Based on a result of determining that there is no pixel to be rewritten on the currently selected scan electrode during the determination period, the next scan electrode is selected after the determination period. This is a display method for ferroelectric liquid crystal panels.

く作 用〉 上述のように、書き換えるべき画素のない走査電極には
判定期間の間のみ走査電極と信号電極間に特定の光学的
効果を呈するようになされた電圧波形を印加し、書き換
えるべき画素のある走査電極に対してのみ判定期間に引
き続いて表示駆動期間を設けることによって、判定期間
をも含めてフリノカを生じることがなくさらに書き換え
るべき画素のない走査電極に対して書き換え動作を行う
無駄を省くことが可能となる。これによって実質的に1
フレーム周期の短縮化が達威される。
As described above, a voltage waveform designed to exhibit a specific optical effect is applied between the scan electrode and the signal electrode only during the determination period to the scan electrode that has no pixel to be rewritten, and the pixel to be rewritten is By providing a display driving period following a determination period only for a certain scan electrode, no clutter occurs even during the determination period, and furthermore, it is possible to eliminate the waste of rewriting operations for scan electrodes that do not have pixels to be rewritten. It is possible to omit it. This effectively results in 1
The frame period can be shortened.

く実施例〉 以下に、強誘電性液晶を封止した82X16の単純マト
リクスパネルとして第12図(DFLCDを用い、同図
の表示バタン「強誘」を第18図の表示パターン「常誘
」に書き換える場合の,木発明による実施例を示す。
Examples> Below, we will use a simple matrix panel of 82 x 16 in which a ferroelectric liquid crystal is sealed, as shown in Fig. 12 (DFLCD), and change the display pattern ``Forcible'' in Fig. 18 to ``Passive'' in Fig. 18. An example of a tree invention in the case of rewriting will be shown.

ξ 走査電極Li上に書き換えるべ与画素Aijが存在すれ
ば走査電極Liに第16図(alに示す選択電圧波形A
を印加し、他の総ての走査電極Lk(k+i )に非選
択電圧波形Bを印加し,画素Aijが暗の表示状態から
明の表示状態に書き換わる時に信号電極Sjに明電圧波
形Eを印加し、画素Aijが明の表示状態から暗の表示
状態に書き換わる時に信号電極Sjに暗電圧波形Dを印
加し、画素Aijの表示状態が書き換わらない時に信号
電極SJに不変電圧波形Cを印加する。(これらの各電
圧波形の印加時間は全て6 t(, Sec(Toで表
わす)とする)この時、信号電極SJに電圧波形C.D
.Eのいずれを印加されていても、走査電極Lk上の画
素Akjに与える光学的効果は、走査電極Liに選択電
圧波形Aを印加し信号電極Sjに不変電圧波形Cを印加
した時に走査電極Li上の画素Aijに与える光学的効
果にほぼ等しく無ければならない。
ξ If there is a target pixel Aij to be rewritten on the scan electrode Li, the selection voltage waveform A shown in FIG. 16 (al) is applied to the scan electrode Li.
is applied, a non-selection voltage waveform B is applied to all other scan electrodes Lk (k+i), and a bright voltage waveform E is applied to the signal electrode Sj when the pixel Aij is rewritten from the dark display state to the bright display state. A dark voltage waveform D is applied to the signal electrode Sj when the pixel Aij is rewritten from a bright display state to a dark display state, and an unchanged voltage waveform C is applied to the signal electrode SJ when the display state of the pixel Aij is not rewritten. Apply. (The application time of each of these voltage waveforms is all 6 t (, Sec (expressed as To)) At this time, the voltage waveform CD is applied to the signal electrode SJ.
.. No matter which voltage E is applied, the optical effect given to the pixel Akj on the scanning electrode Lk is that when the selection voltage waveform A is applied to the scanning electrode Li and the constant voltage waveform C is applied to the signal electrode Sj, The optical effect given to the upper pixel Aij must be approximately equal.

ある画素Aab(a=1 〜82,b=1〜16)がず
−と明の表示状態又は暗の表示状態である場合、走査電
極Laに非選択電圧波形Bを印加し続け、信号電極sb
に電圧波形C,D,Eから戒る任意の電圧波形パターン
を印加し続けた時に画素Aabに与える光学的効果と、
走査電極Laにある電圧波形F(印加時間TISecこ
の期間が判定期間となる。)を印加し続け、信号電極s
bにある電圧波形G(印加時間Tl)を印加し続けた後
、画素Aabに与える光学的効果とが等しく収るよう電
圧波形F.Gを決る。
When a certain pixel Aab (a=1 to 82, b=1 to 16) is in a bright display state or a dark display state, the non-selection voltage waveform B is continued to be applied to the scanning electrode La, and the signal electrode sb
An optical effect given to pixel Aab when an arbitrary voltage waveform pattern from voltage waveforms C, D, and E is continued to be applied to pixel Aab;
The voltage waveform F (application time TISec, this period is the determination period) is continuously applied to the scanning electrode La, and the signal electrode s
After continuing to apply the voltage waveform G (application time Tl) in the voltage waveform F.b, the voltage waveform F. Determine G.

本実施例では、選択電圧波形A及び非選択電圧波形Bあ
るいは不変電圧波形C、暗電圧波形D及び明電圧波形E
と電圧波形F.Gとを組み合せた波形として第2図に示
す波形を用いる。この波形は前述の従来例で用いた電圧
波形A, Hに2 toSec分の電圧波形Fを、1た
電圧波形C,D,Eに同じ<2toSec分の電圧波形
Gを附加したもので、1選択時間の合計Vf:.8to
Secとなっている。なか、電圧波形A,B,C.D,
Eとしては第16図(blに示したものを用いてもよ〈
,バイアス時のメモリーの安定性の良い方を選べばよい
In this embodiment, a selected voltage waveform A, a non-selected voltage waveform B, or an unchanged voltage waveform C, a dark voltage waveform D, and a bright voltage waveform E are used.
and voltage waveform F. The waveform shown in FIG. 2 is used as the waveform in combination with G. This waveform is obtained by adding a voltage waveform F for 2 toSec to the voltage waveforms A and H used in the conventional example described above, and a voltage waveform G for <2 toSec to the same voltage waveforms C, D, and E. Total selection time Vf:. 8to
Sec. Among them, voltage waveforms A, B, C. D,
As E, the one shown in Figure 16 (bl) may be used.
, the one with better memory stability during biasing should be selected.

走査電極Liを選択した時は、総ての走査電極に電圧波
形Fを印加し総ての信号電極Sjに電圧波形Gを印加し
,この間に選択走査電極Li上の画素AilからAil
6用のデータのうち一つでも明の表示状態から暗の表示
状態に変化させる為のデータか、又は暗の表示状態から
明の表示状態に変化させる為のデータかが有るかを調べ
、もしそのようなデータが有れば走査電極Liに選択電
圧波形At印加し,他の総ての走査電極Lk(k≠i)
に非選択電圧波形Bを印加し、画素A1jのデータが暗
の表示状態から明の表示状態に書き換える為のデータで
あれば信号電極Sjに明電圧波形Eを印加し、画素AI
Jのデータが明の表示状態から暗の表示状態に書き換え
る為のデータであれば信号電極Sjに暗電圧波形Dを印
加し、画素AIjのデータが表示状態を書き換えないデ
ータであれば信号電極Sjに不変電圧波形Cを印加し次
の走査電極L i+1の選択に移る。
When scanning electrode Li is selected, voltage waveform F is applied to all scanning electrodes and voltage waveform G is applied to all signal electrodes Sj. During this period, pixels Ail to Ail on selected scanning electrode Li are applied.
Check whether there is any data for changing from a bright display state to a dark display state or data for changing from a dark display state to a bright display state, and if there is any data for changing from a bright display state to a dark display state. If such data exists, a selection voltage waveform At is applied to the scan electrode Li, and all other scan electrodes Lk (k≠i)
If the data of pixel A1j is data for rewriting from a dark display state to a bright display state, a bright voltage waveform E is applied to signal electrode Sj, and pixel AI
If the data of pixel J is data for rewriting from a bright display state to a dark display state, dark voltage waveform D is applied to signal electrode Sj, and if data of pixel AIj is data that does not rewrite the display state, signal electrode Sj A constant voltage waveform C is applied to the electrode L i+1 and the next scanning electrode L i+1 is selected.

もし走査電極Liを選択し、総ての走査電極に電圧波形
Fを印加し総ての信号電FMsjに電圧波形Gを印加し
,選択走査電極Li上の画素AilからA i 16用
のデータのうち一つでも明の表示状態から暗の表示状態
に変化させる為のデータか、又は暗の表示状態から明の
表示状態に変化させる為のデータかが有るかを調べその
ようなデータがなければ次の走査電極Li+1の選択に
移る。
If scan electrode Li is selected, voltage waveform F is applied to all scan electrodes, voltage waveform G is applied to all signal voltages FMsj, data for A i 16 is transferred from pixel Ail on selected scan electrode Li. Check whether there is any data for changing from a bright display state to a dark display state, or data for changing from a dark display state to a bright display state, and if there is no such data. The process moves on to selection of the next scan electrode Li+1.

システム構或は第10図と基本的に同じであるが、従来
例とはコントロール回路15の内容が異ナリ、コントロ
ールラインjの信号(YCLK.YI,DATA,XC
LK.LP.VC.VS )は第1図のようになる。
The system configuration is basically the same as that shown in FIG. 10, but the contents of the control circuit 15 are different from the conventional example, and the control line j signal (YCLK.
L.K. LP. V.C. VS) is as shown in Figure 1.

コントロール回路15の構或は、DATAラインを読み
出す速度を速くし、もし前のフレームのデータと今読み
出したフレームのデータに差がなければすぐ次の走査電
極上の画素のデータを読み出すようにする。第4図に本
発明に用いるコントロール回路15のブロノク図ヲ示す
。コントロール回路15の入力は第10図のデジタルB
’/Wラインhの信号(第5図のB/WData.HD
.VD.CLK)を入力する。W側タイミング発生器A
C21)UHD= VD及びCLKの入力を受けてSC
LK、PCLK,WE,OE,RCLK,R/W及びD W側アドレス信号WADORを出力する。(第5図に各
信号のタイミングを示す。)スイソチ20ぱW側アドレ
ス信号とR側アドレス信号とを切ク替える。R側タイミ
ング発生回路AC22)は第6図に示すR側アドレス信
号RADD、ロード信号LO及びX C L K信号等
を発生する。シフトレジスタ16はDタイプフリソプフ
ロノプと組になってB/WData信号をシリアルデー
タからパラレルデー夕に変換する。RAM18U1フレ
−ム分のデータを記憶する。19ぱバラレスロード機能
の付いたシフトレジスタでありB/WDataを再びシ
リアルデータに変換する。1フレーム遅延素子23ぼ現
在のデータと比較するための1フレーム前のデータを発
生する。この時、第6図に示すR側のアドレス保持時間
tlLとW側のアドレス保持時間twとの間に t几>2Xtw の関係があれば、W側とR側が非同期であ−てもLO信
号によりシフトレジスタ19に取り込1れるデータは、
その時のRADDをアドレスとするRAM18のデータ
となる。
The structure of the control circuit 15 is to increase the speed at which the DATA line is read out, and if there is no difference between the data of the previous frame and the data of the frame just read out, the data of the pixel on the next scanning electrode is read out immediately. . FIG. 4 shows a block diagram of the control circuit 15 used in the present invention. The input of the control circuit 15 is digital B in FIG.
'/W line h signal (B/WData.HD in Figure 5)
.. V.D. CLK). W side timing generator A
C21) UHD = SC after receiving VD and CLK input
Outputs LK, PCLK, WE, OE, RCLK, R/W and DW side address signal WADOR. (The timing of each signal is shown in FIG. 5.) Switch 20 switches between the W side address signal and the R side address signal. The R side timing generation circuit AC22) generates the R side address signal RADD, load signal LO, XCLK signal, etc. shown in FIG. The shift register 16 is paired with a D-type Frisopfronop to convert the B/WData signal from serial data to parallel data. RAM18U stores data for one frame. 19 is a shift register with a variable-less load function and converts B/WData back into serial data. One frame delay element 23 generates data from one frame before for comparison with current data. At this time, if there is a relationship of t > 2Xtw between the address holding time tlL on the R side and the address holding time tw on the W side shown in FIG. The data taken into the shift register 19 by
The data becomes the data in the RAM 18 whose address is RADD at that time.

さて、第12図のFLCDを使い、同図の表示パターン
「強誘」を第13図の表示パターン「常誘」に書き換え
る例を示す。判定期間T1に走査電極Liに印加する電
圧波形Fは第2図の選択電圧波形FA及び非選択電圧波
形FBの時刻0〜2toの電圧波形であり、同様に信号
電極Sjに印加する電圧波形Gは第2図の電圧波形G’
C. GDGEの時刻O〜2toの電圧波形である。第
?2図の表示パターン「強誘」を第13図の表示パター
ン「常誘」に書き換えたフレームでは、走査電極L1〜
L■6はその走査電極上の画素が一つ以上書き換わ−て
いるが、走査電極L■7〜L3’2、ぱその走査電極上
の画素が一つも書き換わ−ていないし、それ以降のフレ
ームではどの走査電極上の画素も一つも書き換わってい
ない。したがってコントロールラインjの信号は第1図
のように,最初の1フレームでは走査電極L■〜Lエ。
Now, an example will be shown in which the FLCD shown in FIG. 12 is used to rewrite the display pattern "Forced" shown in FIG. 12 to the display pattern "Reluctant" shown in FIG. 13. The voltage waveform F applied to the scanning electrode Li during the determination period T1 is the voltage waveform from time 0 to 2to of the selection voltage waveform FA and non-selection voltage waveform FB in FIG. 2, and the voltage waveform G applied to the signal electrode Sj similarly. is the voltage waveform G' in Figure 2
C. It is a voltage waveform of GDGE from time O to 2to. No.? In the frame in which the display pattern "forced" in FIG. 2 is replaced with the display pattern "permanent" shown in FIG.
At least one pixel on the scan electrode of L6 has been rewritten, but not a single pixel on the scan electrode of scan electrodes L7 to L3'2 and PA has been rewritten. In subsequent frames, not a single pixel on any scanning electrode is rewritten. Therefore, as shown in FIG. 1, the signal on the control line j is applied to the scanning electrodes L1 to LE in the first frame.

のDATAライン信号期間はT 1 +T Oであり、
走査t[iL■7〜L32のDATAラインの信号期間
ぽT1である。この時、走査電極L2と信号電極S5,
S6,S9と画素A25、A26,A29にかかる電圧
は第3図のようになる。
The DATA line signal period of is T 1 +T O,
The signal period of the DATA line of scan t[iL7-L32 is T1. At this time, scanning electrode L2 and signal electrode S5,
The voltages applied to S6, S9 and pixels A25, A26, A29 are as shown in FIG.

本実施例において使用したCS−1014を使い走査電
極400本の単純マトリノクスパネkk駆動する時、1
選択時間(6Xto)は約960〔μS]であった。
When driving a simple matrix panel kk of 400 scanning electrodes using CS-1014 used in this example, 1
The selection time (6Xto) was about 960 [μS].

従来例の駆動方法ではパネル内の100本が書き換わっ
た場合でも表示を書き換えるのに17レム期間F。
In the conventional driving method, even if 100 lines in the panel are rewritten, it takes 17 REM periods F to rewrite the display.

1Fo=400X(6Xto)一0.884[slかか
る。
1 Fo = 400X (6Xto) - 0.884 [sl].

本実施例においては、パネル内の100本が書き換わっ
た場合に表示を書き換えるのに1フレーム期間F。
In this embodiment, it takes one frame period F to rewrite the display when 100 lines in the panel are rewritten.

IFo=400X(2Xto) +100X(6Xto
 )一〇,224[S] かかりレスポンス改善の効果がある。
IFo=400X(2Xto) +100X(6Xto
) 10,224 [S] It has the effect of improving the response time.

以下に他の実施例を説明する。この実施例でぽ1フレー
ムの間に書き換える走査電極の本数をSとし、カウンタ
ーPでそのフレームに現在tでに書き換えた走査電極の
本数をカウントする。走査電極Liを選択するとともに
、総ての走査電極にある電圧波形H(印加時間T2o 
この期間を判定期間とする。)を印加し、総ての信号電
極Sjにある電圧波形I(印加時間T2o ただし、直
流電流戚分が電圧波形Hとキャンセルできるような波形
とする。)を印加し、この間にカウンターPが整数S以
下であり、しかも、 1)選択した走査電極Li上の画素AilからAi16
用のデータのなかに少なくとも一つ明の表示状態から暗
の表示状態に変化させるべきデータがある。あるいは、
暗の表示状態から明の表示状態に変化させるべきデータ
がある。
Other embodiments will be described below. In this embodiment, the number of scan electrodes rewritten during one frame is S, and a counter P counts the number of scan electrodes rewritten in that frame at the current time t. At the same time as selecting the scanning electrode Li, the voltage waveform H (application time T2o
This period is defined as the determination period. ) is applied to all the signal electrodes Sj, and a voltage waveform I (applying time T2o, however, the waveform is such that the direct current component can cancel with the voltage waveform H) is applied, and during this period, the counter P becomes an integer. S or less, and 1) pixel Ail to Ai16 on the selected scanning electrode Li.
There is at least one piece of data that should be changed from a bright display state to a dark display state. or,
There is data that should be changed from a dark display state to a bright display state.

2)選択した走査電極Liのiがm−s+1(この実施
例でぱm−82。)からmの範囲にある。
2) i of the selected scanning electrode Li is in the range from m-s+1 (in this embodiment, m-82) to m.

の条件を満たすことを調べ、もしそのような条件にあて
はまればカウンターPの値を1増加し、走査電極Liに
選択電圧波形A′を印加し、他の全部の走査電極Lk(
k=i)に非選択電圧波形B′を印加し、画素A1jの
データが暗の表示状態から明の表示状態に書き換えるた
めのデータであれば信号電極Sjに明電圧波形E′を印
加し、画素Aijのデータが明の表示状態から暗の表示
状態に書き換えるためのデータであれば信号電極Sjに
暗電圧波形D′を印加し、画素Aijのデータが表示状
態を書き換えないデータであれば信号電極SJに不変電
圧波形C′を印加し、その後次の走査電極L i +1
の選択に移る。
If such conditions are met, the value of counter P is increased by 1, selection voltage waveform A' is applied to scanning electrode Li, and all other scanning electrodes Lk (
k=i), and if the data of the pixel A1j is data for rewriting from a dark display state to a bright display state, apply a bright voltage waveform E' to the signal electrode Sj, If the data of pixel Aij is data for rewriting from a bright display state to a dark display state, a dark voltage waveform D' is applied to the signal electrode Sj, and if the data of pixel Aij is data that does not rewrite the display state, a signal is applied. A constant voltage waveform C' is applied to the electrode SJ, and then the next scan electrode L i +1
Move on to selection.

もし走査電iLiを選択し、総ての走査電極に電圧波形
Hを印加し、総ての信号電極SJに電圧波形Iを印加し
、この間にカウンターPを調べカウンターPがある整数
S以下であるが,前記1)あるいは2)のいずれかの条
件を満たしていない場合、次の走査電極Li+xの選択
に移る。
If scanning electrode iLi is selected, voltage waveform H is applied to all scanning electrodes, voltage waveform I is applied to all signal electrodes SJ, and during this period, counter P is checked and counter P is less than or equal to a certain integer S. However, if either condition 1) or 2) above is not satisfied, the process moves to selection of the next scan electrode Li+x.

もし走査電極Liを選択し、総ての走査電極に電圧波形
Hを印加し、総ての信号電極Sjに電圧波形Iを印加し
、この間にカウンターPを調べカウンタPがある整数S
以下でないことがわかれば次の走査電h L i 十l
の選択に移る。このようにして順次走査電極を選択して
いき、ある走査電極Lc(c−1〜m)を選択した後で
カウンターPを0にする。
If scanning electrode Li is selected, voltage waveform H is applied to all scanning electrodes, voltage waveform I is applied to all signal electrodes Sj, and during this period, counter P is checked and counter P has a certain integer S.
If it is found that it is not less than the following, the next scanning voltage h L i l
Move on to selection. In this way, the scanning electrodes are sequentially selected, and after selecting a certain scanning electrode Lc (c-1 to c-m), the counter P is set to 0.

この方法で第12図のFLCDを使い、同図の表示パタ
ーン「強誘」を第13図の表示パターン「常誘」に書き
換えた場合について示す。判定期間T2に走査電極Li
に印加する電圧波形Hぱ第8図の選択電圧波形HA’及
び非選択電圧波形HB’の時刻0−10の電圧波形であ
り、判定期?T2に信号電極Sjに印加する電圧波形I
ぱ第8図の電圧波形IC’.ID’,IE’の時刻0〜
toの電圧波形である。第12図の表示tRターン「強
誘」を第13図の表示パターン「常誘」に書き換えたフ
レームでは,走査電極L1〜L■6ぽその走査電極上の
画素が一つ以上書き換わっているが、走査電極L17〜
L32はその走査電極上の画素が一つも書き換わってい
ない。い11プレーム当たり書き換える走査電極の数S
を4とすれば、コントロールラインjの信号は第7図の
ようになり、最初のフレームでは走査電極L■〜L4の
DATAラインの信号期間はT2+TO′となり,走査
電極L5〜L32のDATAラインの信号期間ぱT2と
なる。次のフレームでは走査電極L5〜L8のDATA
ラインの信号期間はT2+To’となり,走査電fiL
t −L4 . L9 〜L32のDATAラインの信
号期間UT2となる。(次に走査電極L9〜L■2のD
ATAラインの信号期間がT2+TO’となり、次に走
査電極L13〜Ll6のDATAラインの信号期間が7
2+TO’となり、それ以降走査電極L29〜L33の
DATAラインの信号期間がT2+TO’ となる。)
この時、走査電極L2と信号電極S5,S6,S9と画
素A25,A26,A29にかかる電圧は第9図のよう
になる。
A case will be described in which the FLCD shown in FIG. 12 is used in this manner and the display pattern "forced invitation" in the same figure is rewritten to the display pattern "constrained attraction" in FIG. 13. During the determination period T2, the scanning electrode Li
The voltage waveform H applied to the selected voltage waveform HA' and the non-selected voltage waveform HB' in FIG. Voltage waveform I applied to signal electrode Sj at T2
The voltage waveform IC' in FIG. ID', IE' time 0~
This is the voltage waveform of to. In the frame in which the display tR turn "forced" in Figure 12 is rewritten to the display pattern "permanent" in Figure 13, one or more pixels on the scan electrodes L1 to L6 are rewritten. However, scanning electrode L17~
In L32, not a single pixel on the scanning electrode has been rewritten. Number of scanning electrodes to be rewritten per 11 frames S
If is set to 4, the signal on the control line j becomes as shown in Fig. 7, and in the first frame, the signal period of the DATA line of scan electrodes L■ to L4 becomes T2+TO', and the signal period of the DATA line of scan electrodes L5 to L32 becomes T2+TO'. The signal period becomes T2. In the next frame, the DATA of scanning electrodes L5 to L8
The line signal period is T2+To', and the scanning voltage fiL
t-L4. This is the signal period UT2 of the DATA lines L9 to L32. (Next, D of scanning electrodes L9 to L2
The signal period of the ATA line becomes T2+TO', and then the signal period of the DATA line of scanning electrodes L13 to Ll6 becomes 7.
2+TO', and thereafter the signal period of the DATA line of scanning electrodes L29 to L33 becomes T2+TO'. )
At this time, the voltages applied to the scanning electrode L2, the signal electrodes S5, S6, S9, and the pixels A25, A26, A29 are as shown in FIG.

なか,上述の2つの実施例で使った液晶ぱチノソ社製の
CS−1014であり、選択時間(6×to)は約96
0μsである.,1た配向膜1dPVAであり、絶縁膜
はSiOzである。
Among them, the liquid crystal used in the two examples above is CS-1014 manufactured by Pacinoso, and the selection time (6 x to) is approximately 96
It is 0μs. , 1, the alignment film is 1dPVA, and the insulating film is SiOz.

〈発明の効果〉 以上に説明したように本発明によれば、選択する走査電
極数を必要最少限に抑えることによって走査電極数に関
係なく、1フレーム周期の短縮を図り、フリノカがなく
しかも実用上充分な応答時間を有する強誘電性液晶パネ
ルの表示方式を提供することができる。
<Effects of the Invention> As explained above, according to the present invention, by suppressing the number of scan electrodes to be selected to the minimum necessary, one frame period can be shortened regardless of the number of scan electrodes, and there is no frill, and it is practical. Furthermore, it is possible to provide a display system for a ferroelectric liquid crystal panel that has a sufficient response time.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明一実施例のコントローノレ信号のタイミ
ングを表わす図、第2図は本発明の一実施例の駆動方法
による電圧波形図、第3図は木発明(2l) の一実施例の駆動方法による各画素に印加される電圧波
形図、第4図は本発明の一実施例の駆動方法に用いるコ
ントロール回路の構戊図,第5図及び第6図は第4図の
コントロール回路の動作波形図、第7図は本発明の他の
実施例の駆動方法によるタイミングを表わす図、第8図
は本発明の他の実施例の駆動方法による電圧波形図,第
9図は本発明の他の実施例の駆動方法による各画素に印
加される電圧波形図、第10図は強誘電性液晶パネルの
表示システムの構成図、第11図は強誘電性液晶パネル
の構造を示す断面図、第12図及び第18図は強誘電性
液晶パネルの表示状態を表わす図、第14図は白黒CR
T表示の制御信号のタイミングを表わす図、第15図は
従来例の駆動方法によるコントロール信号のタイミング
を表わす図、第16図は従来例の駆動方法による電圧波
形図、第17図は従来例の駆動方法による各画素に印加
される電圧波形図である。 1・・・偏光板、2・・・ガラス、3・・・走査電極,
4・・・信号電極、5・・・絶縁層,6・・・配向膜、
7・・・封止剤、@) 8 ・・強誘電性液晶、 1 1 ・ノくーソナルコンピュ タ、12・・・CRT,15・・・コントロール回路,
1 3・・・強誘電性液晶パネル。
Fig. 1 is a diagram showing the timing of a controller signal according to an embodiment of the present invention, Fig. 2 is a voltage waveform diagram according to a driving method according to an embodiment of the present invention, and Fig. 3 is an embodiment of the wooden invention (2l). FIG. 4 is a diagram of the voltage waveform applied to each pixel according to the driving method according to the embodiment of the present invention, FIG. FIG. 7 is a diagram showing the timing according to the driving method of another embodiment of the present invention, FIG. 8 is a voltage waveform diagram according to the driving method of another embodiment of the present invention, and FIG. 9 is a diagram showing the timing according to the driving method of another embodiment of the present invention. FIG. 10 is a diagram of the voltage waveform applied to each pixel according to the driving method of another embodiment, FIG. 10 is a configuration diagram of a display system of a ferroelectric liquid crystal panel, and FIG. 11 is a cross-sectional view showing the structure of a ferroelectric liquid crystal panel. , FIG. 12 and FIG. 18 are diagrams showing the display state of the ferroelectric liquid crystal panel, and FIG. 14 is a black and white CR
FIG. 15 is a diagram showing the timing of the control signal in the conventional driving method. FIG. 16 is a voltage waveform diagram in the conventional driving method. FIG. 17 is the diagram showing the timing of the control signal in the conventional driving method. 5 is a diagram of voltage waveforms applied to each pixel according to a driving method. FIG. 1... Polarizing plate, 2... Glass, 3... Scanning electrode,
4... Signal electrode, 5... Insulating layer, 6... Alignment film,
7... Encapsulant, @) 8... Ferroelectric liquid crystal, 1 1 - Nosonal computer, 12... CRT, 15... Control circuit,
1 3...Ferroelectric liquid crystal panel.

Claims (1)

【特許請求の範囲】 1、M本の走査電極とN本の信号電極によって単純マト
リクスを構成し、 前記走査電極を順次選択し、 前記走査電極と前記信号電極間に、選択している走査電
極上の表示状態が変化しない画素が呈する光学的効果あ
るいは選択していない走査電極上の画素が呈する光学的
効果と同じ光学的効果を呈する波形の電圧を印加すると
同時に前記現在選択している走査電極上の書き換えるべ
き画素の有無を判定するための判定期間を設け、前記判
定期間において前記現在選択している走査電極上に書き
換えるべき画素があると判定した結果にもとづき、 該判定期間に引き続いて、現在選択している走査電極に
選択電圧波形を、選択していない走査電極に非選択電圧
波形を印加するとともに、信号電極に前記現在選択して
いる走査電極上の各画素ごとの前回の選択時と今回の選
択時との表示状態の変化に応じた電圧波形を印加した後
次の走査電極を選択し、 前記判定期間において前記現在選択している走査電極上
に書き換えるべき画素がないと判定した結果にもとづき
、 該判定期間の後次の走査電極を選択するようにしたこと
を 特徴とする強誘電性液晶パネルの表示方式。
[Claims] 1. A simple matrix is formed by M scan electrodes and N signal electrodes, the scan electrodes are sequentially selected, and the selected scan electrode is placed between the scan electrode and the signal electrode. At the same time, a voltage with a waveform is applied that exhibits the same optical effect as the optical effect exhibited by the pixel whose display state does not change, or the optical effect exhibited by the pixel on the unselected scan electrode. A determination period is provided for determining whether there is a pixel to be rewritten on the above-mentioned scanning electrode, and based on the result of determining in the determination period that there is a pixel to be rewritten on the currently selected scan electrode, following the determination period, A selection voltage waveform is applied to the currently selected scan electrode, a non-selection voltage waveform is applied to the unselected scan electrode, and at the same time, the previous selection of each pixel on the currently selected scan electrode is applied to the signal electrode. After applying a voltage waveform corresponding to the change in the display state between the current selection and the current selection, the next scan electrode is selected, and it is determined that there is no pixel to be rewritten on the currently selected scan electrode during the determination period. A display method for a ferroelectric liquid crystal panel, characterized in that the next scanning electrode is selected after the determination period based on the result.
JP16489289A 1989-06-27 1989-06-27 Display system for ferroelectric liquid crystal panel Pending JPH0329989A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16489289A JPH0329989A (en) 1989-06-27 1989-06-27 Display system for ferroelectric liquid crystal panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16489289A JPH0329989A (en) 1989-06-27 1989-06-27 Display system for ferroelectric liquid crystal panel

Publications (1)

Publication Number Publication Date
JPH0329989A true JPH0329989A (en) 1991-02-07

Family

ID=15801859

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16489289A Pending JPH0329989A (en) 1989-06-27 1989-06-27 Display system for ferroelectric liquid crystal panel

Country Status (1)

Country Link
JP (1) JPH0329989A (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6365494A (en) * 1986-09-08 1988-03-24 キヤノン株式会社 Memorizing liquid crystal display device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6365494A (en) * 1986-09-08 1988-03-24 キヤノン株式会社 Memorizing liquid crystal display device

Similar Documents

Publication Publication Date Title
US6819311B2 (en) Driving process for liquid crystal display
JP2505864B2 (en) Crosstalk reduction method and device for display
EP0391655B1 (en) A drive device for driving a matrix-type LCD apparatus
EP0351253B1 (en) Liquid crystal projection apparatus and driving method thereof
JPH07239463A (en) Active matrix type display device and its display method
JPH01134346A (en) Ferrodielectric liquid crystal display device, driving thereof and generation of drive waveform
JPS61286817A (en) Addressing of liquid crystal cell
US4844590A (en) Method and apparatus for driving ferroelectric liquid crystal device
JP2001051252A (en) Driving method liquid crystal display device
JP2996564B2 (en) Driving method of liquid crystal panel
US5969713A (en) Drive circuit for a matrix-type display apparatus
KR940003428B1 (en) Display controller for ferroelectric liquid crystal panel
KR100559225B1 (en) Method for driving dot inversion of lcd
US20020122041A1 (en) Method and apparatus for driving liquid crystal display panel
US5477235A (en) Method for driving a ferroelectric liquid crystal panel
KR100268193B1 (en) Liquid crystal display device and driving method of the same
JPH0329989A (en) Display system for ferroelectric liquid crystal panel
JPH08241060A (en) Liquid crystal display device and its drive method
JP3233010B2 (en) Liquid crystal display
JPH02113294A (en) Liquid crystal display device
JP2003131265A (en) Method for driving liquid crystal display device
GB2344682A (en) Matrix type display with time division gradation
JPH026921A (en) Method for driving liquid crystal display device
JP2717014B2 (en) Driving method of display device
EP0492542B1 (en) Method of display control