JPH03172786A - A/dサンプリング方法及びその装置 - Google Patents

A/dサンプリング方法及びその装置

Info

Publication number
JPH03172786A
JPH03172786A JP1313023A JP31302389A JPH03172786A JP H03172786 A JPH03172786 A JP H03172786A JP 1313023 A JP1313023 A JP 1313023A JP 31302389 A JP31302389 A JP 31302389A JP H03172786 A JPH03172786 A JP H03172786A
Authority
JP
Japan
Prior art keywords
sampling
signal
digital signal
digital
sampling frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1313023A
Other languages
English (en)
Inventor
Masashi Tomijima
富島 昌史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP1313023A priority Critical patent/JPH03172786A/ja
Publication of JPH03172786A publication Critical patent/JPH03172786A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Radar Systems Or Details Thereof (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、レーダ受信信号の単パルスをA/D変換し
、信号処理するためのサンプリング方法及びその装置に
関するものである。
[従来の技術] 第2図は、従来のA/Dサンプリング方式を用いた信号
処理装置の構成ブロック図であり、(1)はアナログ入
力信号、(2)はサンプリングパルス発生器、(3)は
サンプリング周波数入力器、(4)はサンプリングパル
ス、(5)はサンプル・ホールド器、(6)はサンプル
・ホールドされたアナログ信号、(7)はA/D変換器
、(8)はディジタル信号、 (12)は信号処理器で
ある。
従来の装置は、上記のように構成され、サンプリング周
波数入力器(3)で設定された値を用いてサンプリング
パルス発生器(2)で発生されたサンプリングパルス(
4)のタイミングにより、アナログ入力信号(1)は、
サンプル・ホールド器(5)においてサンプル・ホール
ドされたアナログ信号(6)に変換され、A/D変換器
(7)により上記サンプル・ホールドされたアナログ信
号(6)はディジタル信号(8)に変換され、上記ディ
ジタル信号(8)は信号処理器(12)へ伝送される。
次に動作について図を用いて説明する。
第3図(a)のようなレーダ受信ビデオ信号の単パルス
であるアナログ入力信号(1)において、第3図(b)
のようなサンプリング周波数入力器(3)で設定された
値を用いてサンプリングパルス発生器(2)で発生され
たサンプリングパルス(4)の立ち上がりにより、上記
アナログ入力信号(1)は。
(6)のようにサンプル・ホールドされ、上記サンプル
・ホールドされたアナログ信号(6)は、A/D変換器
(7)により上記サンプル・ホールドされたアナログ信
号(6)の電圧に対応したディジタル信号(8)に変換
される。
[発明が解決しようとする課題] 第3図(a)のようなレーダ受信ビデオ信号の単パルス
であるアナログ入力信号(1)において2例えばサンプ
リングパルス発生器(2)で発生されたサンプリングパ
ルス(4)が第3図(b)であるサンプリングでは、サ
ンプル・ホールドされたアナログ信号(6)に損失はな
いが、第4図(a)のようなレーダ受信ビデオ信号の単
パルスであるアナログ入力信号(1)においてサンプリ
ングパルス発生器(2)で発生されたサンプリングパル
ス(4)が第4図(b)であるサンプリングでは、第4
図(a)のようにサンプル・ホールドされたアナログ信
号(6)が0近くになりサンプリング損失がおこり、パ
ルス幅の周波数でサンプルすると位相と信号との関係で
サンプリング損失がおこるという課題があった。
この発明は上記のような課題を解消するためになされた
もので、信号処理速度を変えずにサンプリング周波数を
上げ、サンプリング損失を小さ(することを目的とする
[課題を解決するための手段] この発明に係るA/Dサンプリング装置は、ディジタル
信号を遅延する遅延器と、上記ディジタル信号をサンプ
リングポイント一個おきに出力する記憶器と、上記ディ
ジタル信号を平均し、平均値を出力する比較器を備えた
ものである。
[作用] この発明においては、受信ビデオ信号の単パルスである
アナログ入力信号を信号処理するためのサンプリング周
波数の2倍のサン、ブリング周波数でA/D変換された
°ディジタル信号に対し9時間軸上で隣り合った2つの
サンプリングポイントの平均値をサンプル値とし、上記
サンプル値をA/D変換後の信号処理速度を従来と変え
ずに、サンプリング損失を小さくする。
[実施例] 第1図はこの発明の一実施例を示す構成ブロック図であ
り2図中(1) 、 (2) 、 (3) 、 [4)
 。
(5) 、 (6) 、 (7) 、 (8) 、 (
12)は上記従来の装置と同一のものであり、(9)は
遅延器、 (IQ)は記憶器、 (111は比較器であ
る。
上記のように構成されたA/Dサンプリング装置は、受
信ビデオ信号の単パルスであるアナログ入力信号(1)
を信号処理するためのサンプリング周波数の2倍のサン
プリング周波数でA/D変換器(7)により上記サンプ
ル・ホールドされたアナログ信号(6)がA/D変換さ
れ、上記サンプル・ホールドされたアナログ信号(6)
に対応したディジタル信号(8)が出力され、遅延器(
9)で上記ディジタル信号(8)はサンプリングポイン
ト一個分遅延され、記憶器(lO)で上記遅延されたデ
ィジタル信号7(8)と、上記ディジタル信号(8)は
記憶され、サンプリングポイント一個おきに出力され。
比較器(1,1)で上記記憶され遅延されたディジタル
信号(8)と、記憶されたディジタル信号(8)の平均
値が出力される。
上記のA/Dサンプリング方式について第5図、第6図
を用いて説明する。図中(1) 、 (4) 。
(8)は上記と同一のものである。
第5図(a)のように、上記サンプル・ホールドされた
アナログ信号(6)がA/D変換器(7)によりA/D
変換されたディジタル信号(8)がA。
B、C,D、E、Fの列の場合、遅延器(9)で上記サ
ンプリングポイント一個分遅延された上記ディジタル信
号(8)の列は第5図(b)のようになり、記憶器(1
0)で第5図(a) 、 (b)のPI、P3、P5に
おける値が出力され、比較器(11)で上記第5図(a
) 、 (b)のディジタル信号(8)の平均値が出力
される。すなわち2例えば第6図(a)のアナログ入力
信号(1)が入力された場合、第6図(b)のように組
になったサンプリングパルス(4)での平均値がその組
のディジタル信号(8)となり、処理結果の出力として
上記アナログ入力信号(1)に対するA/D変換結果は
、全体では第6図(C)のような信号列となり、従来の
A/Dサンプリング方式及びその装置に比べ、信号処理
速度が同じ場合において、サンプリング損失を小さくす
ることができる。
なお、上記実施例ではディジタル信号(8)をサンプリ
ングポイント一個おきに出力するために記憶器(10)
を用いたが1代わりにサンプル・ホールド器を用いても
よい。
[発明の効果] 以上のように、この発明においてはディジタル信号をサ
ンプリングポイント一個分遅延する遅延器と、ディジタ
ル信号を記憶し、サンプリングポイント一個おきに出力
する記憶器と、2つのディジタル信号の平均値を出力す
る比較器を備えていることにより、2つのサンプリング
ポイントより1つのディジタル信号を選択するというA
/Dサンプリング方式及びその装置を用いることによっ
て、従来のA/Dサンプリング方式及びその装置に比べ
、信号処理速度が同じ場合において、サンプリング損失
を小さくすることができる。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す構成ブロック図、第
2図は従来のA/Dサンプリング方式を用いた装置の構
成ブロック図、第3図、第4図は従来のサンプリング方
式を示した図、第5図、第6図はこの発明のサンプリン
グ方式を示した図である。 図において、(2)はサンプリングパルス発生器、(3
)はサンプリング周波数入力器、(5)はサンプル・ホ
ールド器、(7)はA/D変換器、(9)は遅延器、 
(10)は記憶器、 (11)は比較器、 (12)は
信号処理器である。 なお9図中、同一符号は同一、又は相当部分を示す。 第2図 第31!1

Claims (2)

    【特許請求の範囲】
  1. (1)信号処理すべきレーダ受信ビデオ信号の単パルス
    であるアナログ入力信号のA/D変換において、上記ア
    ナログ入力信号を信号処理するためのサンプリング周波
    数の2倍のサンプリング周波数で、A/D変換を行い、
    上記A/D変換されたディジタル信号の時間軸上で隣り
    合つた2つのディジタル信号の平均をとり、上記平均さ
    れたディジタル信号をA/D変換の結果として信号処理
    器へ伝送するA/Dサンプリング方法。
  2. (2)上記のA/Dサンプリング方式を実現するために
    、サンプリング周波数を設定するサンプリング周波数入
    力器と、上記サンプリング周波数入力器により設定され
    た値を用いてサンプリングパルスを発生するサンプリン
    グパルス発生器と、上記サンプリングパルスのタイミン
    グによりアナログ入力信号をサンプル・ホールドするサ
    ンプル・ホールド器と、上記サンプル・ホールドされた
    アナログ信号をA/D変換するA/D変換器と、上記A
    /D変換器で変換されたディジタル信号を遅延する遅延
    器と、上記ディジタル信号をサンプリングポイント一個
    おきに出力する記憶器と、上記ディジタル信号を平均し
    、平均値を出力する比較器と、上記ディジタル信号を信
    号処理する信号処理器を備えたことを特徴とするA/D
    サンプリング装置。
JP1313023A 1989-12-01 1989-12-01 A/dサンプリング方法及びその装置 Pending JPH03172786A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1313023A JPH03172786A (ja) 1989-12-01 1989-12-01 A/dサンプリング方法及びその装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1313023A JPH03172786A (ja) 1989-12-01 1989-12-01 A/dサンプリング方法及びその装置

Publications (1)

Publication Number Publication Date
JPH03172786A true JPH03172786A (ja) 1991-07-26

Family

ID=18036293

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1313023A Pending JPH03172786A (ja) 1989-12-01 1989-12-01 A/dサンプリング方法及びその装置

Country Status (1)

Country Link
JP (1) JPH03172786A (ja)

Similar Documents

Publication Publication Date Title
US11012083B1 (en) Voltage-to-time-to-digital converter (VTDC) with coarse analog-to-digital converter (ADC)
US6104329A (en) Floating type analog-to-digital converter using delay units to achieve a wide dynamic range
KR840000134A (ko) 디지탈 텔레비젼용 코드변환 및 보간시스템
US4779054A (en) Digital inphase/quadrature product detector
JPS5873294A (ja) テレビジヨン信号処理回路
JPH03172786A (ja) A/dサンプリング方法及びその装置
JPH05335962A (ja) 復調装置の位相調整回路
JP3331455B2 (ja) 複素サンプリング回路
JPH04114514A (ja) A/dサンプリング方法及びその装置
JPH02168183A (ja) A/dサンプリング方法及びその装置
JPH0533263U (ja) A/dサンプリング装置
JPH0546124U (ja) A/dサンプリング装置
KR100209889B1 (ko) 아날로그/디지탈 변환장치
US4651131A (en) Apparatus for converting an analogue input signal of narrow bandwidth to digital form
JP3102024B2 (ja) D/a変換方法
KR950005254B1 (ko) 오디오 펄스의 잡음 보상회로
JPH0563127U (ja) A/dサンプリング装置
US6097325A (en) Synchronous sigma delta modulator including a decision circuit using a polyphase sampler
SU1085015A1 (ru) Цифрова телевизионна система
JP3006291B2 (ja) テレビジョンカメラのアナログ/ディジタル変換装置
JP2644682B2 (ja) 相関処理回路
JPH0341891A (ja) デイジタル形位相同期回路
KR870000721A (ko) 샘플링-지연에 의한 초음파 영상 신호의 집속방법
JP2809008B2 (ja) Ccdの信号処理回路
JP2809004B2 (ja) 映像信号クランプ回路