JPH031700A - Remote supervisory control system - Google Patents

Remote supervisory control system

Info

Publication number
JPH031700A
JPH031700A JP1134800A JP13480089A JPH031700A JP H031700 A JPH031700 A JP H031700A JP 1134800 A JP1134800 A JP 1134800A JP 13480089 A JP13480089 A JP 13480089A JP H031700 A JPH031700 A JP H031700A
Authority
JP
Japan
Prior art keywords
signal
bit
load
turned
terminal device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1134800A
Other languages
Japanese (ja)
Inventor
Kyoji Yamazaki
山崎 恭二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Lighting and Technology Corp
Original Assignee
Toshiba Lighting and Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Lighting and Technology Corp filed Critical Toshiba Lighting and Technology Corp
Priority to JP1134800A priority Critical patent/JPH031700A/en
Publication of JPH031700A publication Critical patent/JPH031700A/en
Pending legal-status Critical Current

Links

Landscapes

  • Selective Calling Equipment (AREA)

Abstract

PURPOSE:To eliminate the need for logical matching or address grouping of a signal in response to each load even when loads with different fail safe state exist by using one bit in two bits of control signal in response to each load so as to control the system. CONSTITUTION:An ON signal and an OFF signal per one circuit of terminal control output are constituted in 2-bit and the a-bit 0 and b-bit 1 of the 2-bit signal represent an ON signal and the a-bit 1 and b-bit 0 of the 2-bit signal represent an OFF signal conversely. Then both the a-bit and b-bit are set to 0 in the fail safe state and a terminal equipment 3 references the a-bit in this case to follow the command and a terminal equipment 6 reference the b-bit to follow the command. Then a lighting load 4 is lighted in the fail safe state and a power load 7 is deenergized. Thus, even when loads with different fail safe state exist in mixture, it is not required for the CPU 1 to match the logic of the signal in response to each load for signal transmission or grouping of a terminal equipment address in response to each load.

Description

【発明の詳細な説明】 [産業上の利用分野コ 本発明は、遠隔監視制御システムに関し、詳しくは照明
負荷あるいは動力負荷などのフェイルセーフ状態の異な
る負荷の混在したシステムの構築が容易に行なえる遠隔
監視制御システムに関する。
[Detailed Description of the Invention] [Field of Industrial Application] The present invention relates to a remote monitoring and control system, and more specifically, it is possible to easily construct a system in which loads such as lighting loads or power loads in different fail-safe states coexist. Regarding remote monitoring and control systems.

[従来技術] 従来、中央処理装置と、この中央処理装置に2線の伝送
線を介して接続された端末器を備え、中央処理装置と端
末器とめ間で時分割多重伝送によりデータ伝送を行なう
ことにより、中央処理装置から端末器に接続されている
負荷を制御監視する遠隔監視制御システムが知られてい
る。
[Prior art] Conventionally, a system includes a central processing unit and a terminal device connected to the central processing unit via a two-wire transmission line, and data is transmitted between the central processing unit and the terminal device by time division multiplex transmission. A remote monitoring and control system is known in which a central processing unit controls and monitors a load connected to a terminal device.

このようなシステムにおいては、システムの立上げ時あ
るいは異常発生時などにおいて、接続されている負荷が
所定の所謂フェイルセーフ状態となるように制御する必
要がある。
In such a system, it is necessary to control the connected loads so that they are in a predetermined so-called fail-safe state when the system is started up or when an abnormality occurs.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

ところで、負荷の種別に応じてフェイルセーフ状態を異
ならせたい場合がある。例えば、照明負荷はフェイルセ
ーフ状態でオン、空調機などの動力負荷はフェイルセー
フ状態でオフするように設定するのが普通である。従来
、このようなフェイルセーフ状態が異なる負荷が混在し
たシステムにおいては、フェイルセーフ時の制御出力を
各負荷に合せて端末器で設定していた。このとき、中央
処理装置からの伝送信号に基づく制御では論理が逆にな
る(例えば、照明負荷は負論理、動力負荷は正論理)。
By the way, there are cases where it is desired to vary the failsafe state depending on the type of load. For example, lighting loads are usually set to be turned on in a fail-safe state, and power loads such as air conditioners are set to be turned off in a fail-safe state. Conventionally, in such a system where loads with different fail-safe states coexist, the control output during fail-safe is set by a terminal device according to each load. At this time, the logic is reversed in the control based on the transmission signal from the central processing unit (for example, the lighting load is a negative logic, and the power load is a positive logic).

したがって、フェイルセーフ状態の異なる負荷が混在し
たシステムでは負荷を接続した端末器のアドレスをグル
ーピングし、各負荷の種別に応じて信号の論理を合せて
中央処理装置から伝送信号を送出しなければならず、中
央処理装置の処理が複雑でかつ端末器アドレスを予めグ
ルーピングする必要があるという問題点があった。
Therefore, in a system where loads with different fail-safe states coexist, it is necessary to group the addresses of terminal devices connected to the loads, match the signal logic according to the type of each load, and send out transmission signals from the central processing unit. First, there are problems in that the processing by the central processing unit is complicated and it is necessary to group terminal device addresses in advance.

本発明は、上述の従来形における問題点に鑑み、フェイ
ルセーフ状態の異なる負荷が混在した場合でも、中央処
理装置がこれらの負荷に応じて信号の論理を合せて信号
送出する必要がなく、さらにフェイルセーフ状態の異な
る負荷に応じて端末器アドレスをグルーピングする必要
もない遠隔監視制御システムを提供することを目的とす
る。
In view of the above-mentioned problems with the conventional type, the present invention eliminates the need for the central processing unit to match the signal logic according to the loads and send out signals even when loads in different fail-safe states coexist. It is an object of the present invention to provide a remote monitoring and control system that does not require grouping terminal device addresses according to loads in different fail-safe states.

[課題を解決するための手段] 上記の目的を達成するため、本発明は、中央処理装置と
、この中央処理装置に2線の伝送線を介して接続された
端末器を備え、上記中央処理装置と上記端末器との間で
時分割多重伝送によりデータ伝送を行なうことにより、
上記中央処理装置から上記端末器に接続されている負荷
を制御監視する遠隔監視制御システムにおいて、端末制
御出力1回路当りのオン信号およびオフ信号を2ビット
にて構成し、この2ビットの信号が“0”1″のデータ
列および“1”0″のデータ列の一方でオン信号、他方
でオフ信号を表わすように設定し、かつ、フェイルセー
フ状態でオンすべき負荷は上記2ビットのうち一方のビ
ットを、フェイルセーフ状態でオフすべき負荷は上記2
ビットのうち他方のビットを、それぞれ用いてこれらの
負荷をオン/オフ制御することを特徴とする。
[Means for Solving the Problems] In order to achieve the above object, the present invention includes a central processing unit and a terminal device connected to the central processing unit via a two-wire transmission line, By transmitting data by time division multiplexing between the device and the terminal,
In a remote monitoring and control system that controls and monitors a load connected from the central processing unit to the terminal device, an on signal and an off signal for each terminal control output circuit are composed of 2 bits, and this 2 bit signal is The data string of "0"1" and the data string "1"0" are set so that one represents an on signal and the other represents an off signal, and the load that should be turned on in a fail-safe state is one of the above two bits. The load that should be turned off in a fail-safe state with one bit is 2 above.
It is characterized in that the other bit is used to control on/off of these loads.

[作 用コ 上記構成によれば、中央処理装置から送出されるオン/
オフ信号は2ビットで構成され、“0”“1″あるいは
“1”0“でオン信号あるいはオフ信号を表すこととし
ているので、中央処理装置はフェイルセーフ状態の異な
る負荷が混在した場合であっても、オン信号およびオフ
信号を負荷に合せた論理で送出するよう処理する必要が
ない。
[Function] According to the above configuration, the on/off signal sent from the central processing unit
The off signal is made up of 2 bits, and "0" and "1" or "1" and 0" represent an on signal or an off signal, so the central processing unit can handle the situation when loads in different fail-safe states coexist. However, there is no need to process the on-signal and off-signal to send them according to the logic suitable for the load.

すなわち、例えばオン信号は“0“1”のデータ列で表
し、オフ信号は1” 0”のデータ列で表すようにすれ
ば、オン/オフの指示はこれらのどちらかの信号を送出
するだけでよい。
In other words, for example, if an on signal is represented by a data string of "0, 1," and an off signal is represented by a data string of 1, 0, an on/off instruction can be made by simply sending one of these signals. That's fine.

また、フェイルセーフ状態でオンすべき負荷はこの2ビ
ットのうち一方のビットを(例えば、オン信号が“0”
、オフ信号が“1”)、フェイルセーフ状態でオフすべ
き負荷はこの2ビットのうち他方のビットを(例えば、
オン信号が1”オフ信号が′0”)、それぞれ用いてオ
ン/オフ制御している。したがって、システム立上時あ
るいは異常発生時などにおいて伝送信号がすべてゼロと
なった様な場合には、各負荷は、フェイルセーフ状態で
オンすべき負荷はオンし、オフすべき負荷はオフするこ
ととなる。
In addition, for a load that should be turned on in a fail-safe state, one of these two bits (for example, when the on signal is “0”)
, the off signal is "1"), and the load that should be turned off in the fail-safe state sets the other bit of these two bits (for example,
The on/off signal is 1 and the off signal is '0', respectively, for on/off control. Therefore, if all transmission signals become zero at system start-up or when an abnormality occurs, each load will be in a fail-safe state, with loads that should be turned on and loads that should be turned off. becomes.

[実施例] 以下、図面を用いて本発明の詳細な説明する。[Example] Hereinafter, the present invention will be explained in detail using the drawings.

第1図は、本発明の1実施例に係る遠隔監視制御システ
ムの構成図である。同図において、1は中央処理装置、
2は伝送信号の授受を行なうための2線の伝送線、3は
この伝送線2に接続された端末器、4は端末器3により
制御されフェイルセーフ状態でオンされる照明負荷、5
は各負荷のオン/オフを手動で行なうための壁スィッチ
、6は端末器3と同様の端末器、7は端末器6により制
御されフェイルセーフ状態でオフされる動力負荷である
FIG. 1 is a configuration diagram of a remote monitoring and control system according to an embodiment of the present invention. In the figure, 1 is a central processing unit;
2 is a two-wire transmission line for transmitting and receiving transmission signals; 3 is a terminal device connected to this transmission line 2; 4 is a lighting load that is controlled by the terminal device 3 and turned on in a fail-safe state; 5
is a wall switch for manually turning on/off each load, 6 is a terminal device similar to terminal device 3, and 7 is a power load that is controlled by terminal device 6 and turned off in a fail-safe state.

第2図は、本実施例のシステムのオン/オフ信号のフォ
ーマットを示す。スタートおよびアドレス(端末器アド
レス)に引続く#1〜#4の部分がオン/オフを指示す
る制御信号である。#1〜#4のオン/オフ信号はそれ
ぞれ2ビットで構成され、したがって1フレームで端末
制御出力4回路分のオン/オフ制御ができる。2ビット
のオン/オフ信号は、図に示すように■ビットが“0”
■ビットが“1”でオン信号を表し、逆に■ビットが“
1″、■ビットが“0゛でオフ信号を表すように設定さ
れている。
FIG. 2 shows the format of the on/off signal of the system of this embodiment. The parts #1 to #4 following the start and address (terminal device address) are control signals for instructing on/off. The on/off signals #1 to #4 are each composed of 2 bits, so one frame can perform on/off control for four terminal control output circuits. The 2-bit on/off signal is as shown in the figure. ■The bit is “0”
■When the bit is “1”, it represents an on signal, and conversely, when the bit is “1”, it represents an on signal.
The bits 1" and 2 are set to "0" to represent an off signal.

第1図を参照して、中央処理装置1はシステムにフェイ
ルセーフ状態の異なる負荷が混在した場合であっても、
オン/オフ信号としては第2図に示すような信号を一律
に送出する。
With reference to FIG. 1, the central processing unit 1 can
As the on/off signal, a signal as shown in FIG. 2 is uniformly sent out.

一方、フェイルセーフ状態でオンすべき照明負荷4をオ
ン/オフする端末器3は上述のように送出されたオン/
オフ信号のうち■ビットの方を参照し、これに基づいて
指定された照明負荷4をオン/オフする。また、フェイ
ルセーフ状態でオフすべき動力負荷7をオン/オフする
端末器6は、第2図のオン/オフ信号の■ビットの方を
参照し、指定された動力負荷7をオン/オフする。
On the other hand, the terminal device 3 that turns on/off the lighting load 4 that should be turned on in a fail-safe state receives the on/off signals sent as described above.
The specified lighting load 4 is turned on/off based on the bit (■) of the off signal with reference to this bit. In addition, the terminal device 6 that turns on/off the power load 7 that should be turned off in the fail-safe state refers to the ■ bit of the on/off signal in Fig. 2 and turns on/off the specified power load 7. .

一方、フェイルセーフ状態では■ビットおよび■ビット
の何れもが“0”であるとする。このとき、端末器3は
■ビットを参照してその指示に従い、端末器6は■ビッ
トを参照してその指示に従うこととなる。したがって、
照明負荷4はオンされ、動力負荷7はオフされることと
なる。
On the other hand, it is assumed that in the fail-safe state, both the ■ bit and the ■ bit are "0". At this time, the terminal device 3 refers to the ■ bit and follows the instruction, and the terminal device 6 refers to the ■ bit and follows the instruction. therefore,
The lighting load 4 will be turned on and the power load 7 will be turned off.

上述したような制御の状態を下記の第1表にまとめて示
す。
The states of the control as described above are summarized in Table 1 below.

第1表 第3図は、第1図のシステムにおける端末器3または端
末器6の具体的回路例を示す。
FIG. 3 of Table 1 shows a specific circuit example of the terminal device 3 or 6 in the system of FIG.

同図において、81はマイクロプロセッサ(CPU) 
、82は受信回路、83は送信回路、84はゼロクロス
信号受信回路、85は自己アドレス設定回路、86はク
ロック発生回路を示す。さらに、C81はこの端末器の
電源投入時にCPU81をリセットするためのコンデン
サ、DB81は複極(交流)系である伝送線2と単極(
直流)系である送信回路83およびゼロクロス信号受信
回路84とを整合するためのダイオードブリッジである
In the same figure, 81 is a microprocessor (CPU)
, 82 is a receiving circuit, 83 is a transmitting circuit, 84 is a zero-cross signal receiving circuit, 85 is a self-address setting circuit, and 86 is a clock generating circuit. Furthermore, C81 is a capacitor for resetting the CPU 81 when the terminal is powered on, and DB81 is a capacitor that connects the transmission line 2, which is a bipolar (AC) system, to the single-pole (AC) system.
This is a diode bridge for matching the transmitting circuit 83 and the zero-cross signal receiving circuit 84, which are DC) systems.

また、87は電源回路、88はCPU81の出力D7に
基づいてオン/オフされるトランジスタ、89は制御す
べき負荷が照明負荷のようなフェイルセーフ状態でオン
する負荷であるかまたは動力負荷のようにフェイルセー
フ状態でオフすべき負荷であるかの区別により切換える
スイッチである。91はリレー巻線、92はリレー接点
であり、このリレーのオン/オフはトランジスタ90に
より制御される。
Further, 87 is a power supply circuit, 88 is a transistor that is turned on/off based on the output D7 of the CPU 81, and 89 is a load to be controlled that is turned on in a fail-safe state such as a lighting load or a power load. This is a switch that changes depending on whether the load should be turned off in a fail-safe state. 91 is a relay winding, 92 is a relay contact, and ON/OFF of this relay is controlled by a transistor 90.

93はリレー接点92に連動してオン/オフされるスイ
ッチである。
93 is a switch that is turned on/off in conjunction with the relay contact 92.

ここで、第1図の端末器3は照明負荷4を制御する端末
器であるから、第3図の回路構成においてスイッチ89
は上側(照明)に設定される。また第1図の端末器6で
はスイッチ89は下側(動力)に設定される。
Here, since the terminal device 3 of FIG. 1 is a terminal device that controls the lighting load 4, the switch 89 in the circuit configuration of FIG.
is set to the upper side (illumination). Further, in the terminal device 6 of FIG. 1, the switch 89 is set to the lower side (power).

なお、第2図に示したようなフォーマットのオン/オフ
信号は伝送線2上ではシリアルデータであるが、第3図
の信号処理回路によりパラレルに変換されて出力される
。第2図の制御信号の各ビットと第3図における出力D
 からD7の関係を以下の第2表に示す。
Although the on/off signal in the format shown in FIG. 2 is serial data on the transmission line 2, it is converted into parallel data by the signal processing circuit shown in FIG. 3 and output. Each bit of the control signal in Figure 2 and the output D in Figure 3
The relationship between D7 and D7 is shown in Table 2 below.

第4図は、本実施例のシステムにおける中央処理装置1
の具体的回路例を示す。
FIG. 4 shows the central processing unit 1 in the system of this embodiment.
A specific circuit example is shown below.

同図の中央処理装置1は、制御部(CPU)12、種々
のデータを格納するためのメモリ11、送信部17と受
信部18とを備えた伝送インタフェース13、電源回路
14、交流電源のゼロクロスを検出するゼロクロス検出
回路15、CPU12を初期状態に設定するためのリセ
ット回路16、CPU12の駆動クロックを発生する発
振回路23を具備している。送信部17は、ゼロクロス
信号を伝送線2に送出するためのゼロクロス信号送出回
路19およびドライブ回路20を具備している。受信回
路18は、電流検出回路22およびこの電流検出回路2
2のアナログ出力をCPU12が処理可能なデジタルデ
ータに変換して供給するためのA/Dコンバータ21を
具備している。
The central processing unit 1 in the figure includes a control unit (CPU) 12, a memory 11 for storing various data, a transmission interface 13 including a transmitting unit 17 and a receiving unit 18, a power supply circuit 14, and a zero cross of an AC power supply. The CPU 12 includes a zero-cross detection circuit 15 for detecting a zero-cross detection circuit 15, a reset circuit 16 for setting the CPU 12 to an initial state, and an oscillation circuit 23 for generating a drive clock for the CPU 12. The transmitter 17 includes a zero-cross signal sending circuit 19 and a drive circuit 20 for sending a zero-cross signal to the transmission line 2. The receiving circuit 18 includes a current detection circuit 22 and this current detection circuit 2.
The CPU 12 is provided with an A/D converter 21 for converting the analog output of No. 2 into digital data that can be processed by the CPU 12 and supplying the digital data.

次に、第1〜4図を参照して、本実施例の動作を説明す
る。
Next, the operation of this embodiment will be explained with reference to FIGS. 1 to 4.

まず、中央処理装置1から端末器3に対し、接続された
照明負荷4のオン/オフを指示する制御信号が送出され
たとする。このとき、端末器3は第3図の回路によりこ
の信号を処理し、出力り。
First, let us assume that the central processing unit 1 sends a control signal to the terminal device 3 instructing to turn on/off the connected lighting load 4 . At this time, the terminal device 3 processes this signal using the circuit shown in FIG. 3 and outputs it.

〜D7を指示されたような状態とする。以下、第2図の
オン/オフ信号#1の2ビット(第3図の出力D およ
びD8)に着目して説明する。
~D7 is brought into the instructed state. The following description focuses on two bits of the on/off signal #1 in FIG. 2 (outputs D and D8 in FIG. 3).

この端末器3は照明負荷4を制御するための端末器であ
るから第3図のスイッチ89は上側に接続されている。
Since this terminal device 3 is a terminal device for controlling the lighting load 4, the switch 89 in FIG. 3 is connected to the upper side.

したがって、出力D6(#lの■ビット)は無視される
Therefore, output D6 (■ bit of #l) is ignored.

一方、出力D 7(s tの■ビット)が′0“であっ
たとき、トランジスタ88はオフしている。したがって
、スイッチ89を介してトランジスタ90のベースに所
定の電圧が印加され、トランジスタ90がオンする。そ
して、リレー巻線91がオンし、リレー接点92がオン
する。これにより、接続されている照明負荷が点灯され
ることとなる。また、出力D7が“1”であった場合は
、トランジスタ88がオンし、これによりトランジスタ
90がオフするのでリレーがオフし、接続されている照
明負荷4が消灯する。
On the other hand, when the output D 7 (■ bit of s t) is '0'', the transistor 88 is off. Therefore, a predetermined voltage is applied to the base of the transistor 90 via the switch 89, and the transistor 90 is turned on.Then, the relay winding 91 is turned on, and the relay contact 92 is turned on.As a result, the connected lighting load is turned on.Also, if the output D7 is "1" In this case, the transistor 88 is turned on, which turns off the transistor 90, so that the relay is turned off and the connected lighting load 4 is turned off.

以上のように、本実施例では、照明負荷4を制御する端
末器3はオン/オフ信号の■ビットに基づいて各照明負
荷4を制御する。
As described above, in this embodiment, the terminal device 3 that controls the lighting loads 4 controls each lighting load 4 based on the ■ bit of the on/off signal.

次に、中央処理装置1から端末器6に接続されている動
力負荷7のオン/オフが指示されたとする。ここで、端
末器6において第3図のスイッチ89は下側に接続され
ている。上記と同様に出力D7およびD6に注目して説
明する。
Next, suppose that the central processing unit 1 instructs the power load 7 connected to the terminal device 6 to be turned on/off. Here, in the terminal device 6, the switch 89 shown in FIG. 3 is connected to the lower side. Similar to the above, explanation will be given focusing on the outputs D7 and D6.

出力D7によりトランジスタ88はオン/オフされるが
スイッチ89は下側に接続されているので、出力D7は
負荷の制御には同等影響を及ぼさない。
The output D7 turns the transistor 88 on and off, but since the switch 89 is connected to the lower side, the output D7 does not have the same effect on the control of the load.

一方、出力D6が“1#であったとするとトランジスタ
90はオンし、これによりリレー巻線91がオンする。
On the other hand, if the output D6 is "1#", the transistor 90 is turned on, which turns on the relay winding 91.

したがって、リレー接点92がオンし指示された動力負
荷7がオンする。
Therefore, the relay contact 92 is turned on and the instructed power load 7 is turned on.

出力D6が“0”であった場合は、トランジスタ90は
オフし、この結果リレー接点92がオフする。。
When the output D6 is "0", the transistor 90 is turned off, and as a result, the relay contact 92 is turned off. .

したがって指示された動力負荷7がオフされる。Therefore, the designated power load 7 is turned off.

以上のように、端末器6においては、第2図のオン/オ
フ信号のうち■ビットのみを参照して制御している。
As described above, the terminal device 6 is controlled by referring only to the ■ bit of the on/off signal shown in FIG.

ここでシステムの立上時あるいは伝送線の短絡などの異
常によりフェイルセーフの状態に至ったとする。このと
き、第3図の端末器の出力り。〜D はすべて“0“と
なる。端末器3は出力D7に基づき照明負荷4を制御す
るので、出力D7が“0”であればすべての照明負荷4
が点灯することとなる。一方、端末器6は第3図の出力
、D6に基づいて動力負荷を制御しているので、出力D
6が“0”であるから動力負荷7はすべてオフすること
となる。これにより、フェイルセーフ状態で照明負荷4
はすべてオンされ、動力負荷7はすべてオフされること
となる。
Assume that a fail-safe state is reached when the system is started up or due to an abnormality such as a short circuit in the transmission line. At this time, the output of the terminal shown in FIG. ~D are all "0". Since the terminal device 3 controls the lighting loads 4 based on the output D7, if the output D7 is "0", all the lighting loads 4
will be lit. On the other hand, since the terminal device 6 controls the power load based on the output D6 in FIG. 3, the output D
Since 6 is "0", all power loads 7 are turned off. This ensures that the lighting load is 4 in a fail-safe condition.
are all turned on, and all power loads 7 are turned off.

[発明の効果] 以上説明したように、本発明によれば端末制御出力1回
路当り2ビットの信号でかつオン/オフ信号を異なるビ
ットが“1”となるように設定し、負荷の種別に応じて
制御信号の2ビットのうち1ビットを使用して制御する
こととしているので、照明負荷あるいは動力負荷などの
フェイルセーフ状態の異なる負荷が混在したシステムで
あっても各負荷に応じて信号の論理を合せる必要がなく
、中央処理装置の処理も簡単となる。またフエイルセー
フ状態の異なる負荷をグルーピングするなど、中央処理
装置で区別する必要がなくなる。
[Effects of the Invention] As explained above, according to the present invention, each terminal control output circuit has a 2-bit signal, and the on/off signal is set so that different bits are "1", and the Accordingly, one bit out of the two bits of the control signal is used for control, so even if there is a mixture of loads such as lighting loads or power loads with different fail-safe states, the signal can be adjusted according to each load. There is no need to match logic, and processing by the central processing unit is also simplified. In addition, there is no need for the central processing unit to group loads with different fail-safe states.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明の一実施例に係る遠隔監視制御システ
ムの概略構成図、 第2図は本実施例のシステムにおけるオン/オフ信号の
フォーマット図、 第3図は、本実施例のシステムにおける制御端末器の回
路図、 第4図は、本実施例のシステムの中央処理装置の回路図
である。 1;中央処理装置、 3.6;端末器、 4;照明負荷、 87;電源回路、 89;スイッチ、 92;リレー接点。 2;伝送線、 5;壁スィッチ、 7;動力負荷、 88.90.トランジスタ、 91;リレー巻線、
Fig. 1 is a schematic configuration diagram of a remote monitoring and control system according to an embodiment of the present invention, Fig. 2 is a format diagram of an on/off signal in the system of this embodiment, and Fig. 3 is a system of this embodiment. FIG. 4 is a circuit diagram of the central processing unit of the system of this embodiment. 1; central processing unit, 3.6; terminal device, 4; lighting load, 87; power supply circuit, 89; switch, 92; relay contact. 2; Transmission line, 5; Wall switch, 7; Power load, 88.90. transistor, 91; relay winding,

Claims (1)

【特許請求の範囲】[Claims] (1)中央処理装置と、該中央処理装置に2線の伝送線
を介して接続された端末器を備え、上記中央処理装置と
上記端末器との間で時分割多重伝送によりデータ伝送を
行なうことにより、上記中央処理装置から上記端末器に
接続されている負荷を制御監視する遠隔監視制御システ
ムにおいて、端末制御出力1回路当りのオン/オフ信号
を2ビットにて構成し、 該2ビットのオン/オフ信号が、“0”“1”のデータ
列および“1”“0”のデータ列の一方でオン信号、他
方でオフ信号を表わすよう設定し、かつ、 フェイルセーフ状態でオンすべき負荷は上記2ビットの
うち一方のビットを、フェイルセーフ状態でオフすべき
負荷は上記2ビットのうち他方のビットを、それぞれ用
いてこれらの負荷をオン/オフ制御することを特徴とす
る遠隔監視制御システム。
(1) A central processing unit and a terminal device connected to the central processing unit via a two-wire transmission line, and data transmission is performed between the central processing unit and the terminal device by time division multiplex transmission. Accordingly, in a remote monitoring and control system that controls and monitors a load connected from the central processing unit to the terminal device, an on/off signal per terminal control output circuit is composed of 2 bits, and the 2 bits are The on/off signal should be set so that one of the data strings of “0” and “1” and the data string of “1” and “0” represents an on signal and the other an off signal, and it should be turned on in a fail-safe state. A remote monitoring system characterized in that a load is controlled to turn on/off by using one of the two bits, and a load that should be turned off in a fail-safe state is controlled by using the other bit of the two bits. control system.
JP1134800A 1989-05-30 1989-05-30 Remote supervisory control system Pending JPH031700A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1134800A JPH031700A (en) 1989-05-30 1989-05-30 Remote supervisory control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1134800A JPH031700A (en) 1989-05-30 1989-05-30 Remote supervisory control system

Publications (1)

Publication Number Publication Date
JPH031700A true JPH031700A (en) 1991-01-08

Family

ID=15136823

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1134800A Pending JPH031700A (en) 1989-05-30 1989-05-30 Remote supervisory control system

Country Status (1)

Country Link
JP (1) JPH031700A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07168770A (en) * 1993-12-15 1995-07-04 Mitsubishi Electric Corp Remote input/output device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07168770A (en) * 1993-12-15 1995-07-04 Mitsubishi Electric Corp Remote input/output device

Similar Documents

Publication Publication Date Title
EP0390035A2 (en) Illumination control apparatus
JPH031700A (en) Remote supervisory control system
JPS6322519B2 (en)
JPH0147875B2 (en)
US5907198A (en) Trickle power supply
US4333138A (en) Power supply for load controller
JP2003142280A (en) Light control device and light control system
JP2004185877A (en) Lighting control system
JP3228542B2 (en) Power control device
JPS6219062Y2 (en)
JPH02285968A (en) Inverter
JPS585819A (en) Electric power source controller
JPH11305823A (en) Monitor terminal equipment and remote monitor control system
JPS5913045U (en) Power supply voltage monitoring circuit
JPH04137492A (en) Electronic stabilizer with terminal function
JPH05211690A (en) Illumination control system
JPH0141066B2 (en)
JP2020107571A (en) Lighting control device and lighting device
JPH0315880B2 (en)
JP2001086569A (en) Power source circuit
JPS61255420A (en) Signal discriminating power source automatic stopping circuit
JPS58207831A (en) Remote controller
JPH02202157A (en) Data line terminating set
JPH03252088A (en) Light control terminal equipment
JPH0359701A (en) Fail-safe circuit