JPH03127556A - Synchronizing signal expansion circuit - Google Patents

Synchronizing signal expansion circuit

Info

Publication number
JPH03127556A
JPH03127556A JP1267015A JP26701589A JPH03127556A JP H03127556 A JPH03127556 A JP H03127556A JP 1267015 A JP1267015 A JP 1267015A JP 26701589 A JP26701589 A JP 26701589A JP H03127556 A JPH03127556 A JP H03127556A
Authority
JP
Japan
Prior art keywords
circuit
video signal
transistor
potential
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1267015A
Other languages
Japanese (ja)
Inventor
Hiroshi Ideta
出田 洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP1267015A priority Critical patent/JPH03127556A/en
Publication of JPH03127556A publication Critical patent/JPH03127556A/en
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Picture Signal Circuits (AREA)

Abstract

PURPOSE:To accurately expand only the amplitude of a synchronizing signal by devising the circuit such that an output voltage of a video signal clamp circuit and an output voltage of a level shift circuit are changed only relatively and the difference of them is unchanged even when a level of a reference voltage source is changed due to a temperature change. CONSTITUTION:A video signal clamp circuit 13 clamps a tip level of a synchronizing signal included in a video signal to a same level as the level of the reference voltage source. A level shift circuit 31 shifts the level of the reference voltage source 30 by a prescribed level. When an output voltage of the video signal clamp circuit 13 and an output voltage of the level shift circuit 31 reach a prescribed relation, branch means 50, 51 are activated and a current is branched to an emitter of a transistor(TR) 15. Thus, even when the level of the reference voltage source 30 is changed due to a temperature change, the output voltage of the video signal clamp circuit 13 and the output voltage of the level shift circuit 31 are changed relatively only and the difference of them is unchanged. Thus, the amplitude of the synchronizing signal only is expanded accurately.

Description

【発明の詳細な説明】 〔産業上の利用針91F〕 この発明は映像信号に含まれる同明信号の振幅を伸長す
る同期信号伸長回路に関する。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Needle 91F] The present invention relates to a synchronization signal expansion circuit that expands the amplitude of a domei signal included in a video signal.

〔従来の技術〕[Conventional technology]

磁気記録再生装置の映像信号処理において映像信号処理
回路に含まれる映像信号クランプ回路等の影響により映
像信号に含まれる同期信号の振幅が縮むことがしばしば
生じる。、1回の記録11生における縮み量が少なくて
も、何回も記録再生を繰り返すことによって、その影響
が大きくなる(記録信号と再生信号の同期がとりにくく
なってくる)串がある。磁気記録再生装置ではこのよう
な影響を無くすために、故意に同期信号の振幅を伸長す
るため同期信号伸長ri′回路を用いることがある。
In video signal processing of a magnetic recording/reproducing device, the amplitude of a synchronization signal included in a video signal often shrinks due to the influence of a video signal clamp circuit or the like included in the video signal processing circuit. Even if the amount of shrinkage in one recording is small, repeating recording and reproducing many times increases its influence (it becomes difficult to synchronize the recorded signal and the reproduced signal). In order to eliminate such effects, magnetic recording and reproducing devices sometimes use a synchronization signal expansion ri' circuit to intentionally expand the amplitude of the synchronization signal.

第5図はこのような働きをする従来の同期信号伸長回路
を示すブロック図である。
FIG. 5 is a block diagram showing a conventional synchronization signal expansion circuit that functions as described above.

入力端子11に入力された映像信号は映像信号クランプ
回路13に与えられる。映像信号クランプ回路13は映
像信号に含まれる同期信号の先端電位を所定電位にクラ
ンプする。映像信号クランプ回路13の出力は位相反転
回路14によりその位相が反転され、エミッタ接地型位
相反転増幅器Aに+7えられる。エミッタ接地型位相反
転増幅器Aは、NPN )ランジスタ15及び抵抗16
,17より成る。トランジスタ15は、ベースがα…反
転回路14に、コレクタが抵抗16を介して電源V。0
に各々接続され、エミッタが抵抗17を介してGNDに
接続されるとともにダイオード18のアノードにも(妾
続される。また、トランジスタ15のコレクタは出力端
子12にも接続される。
The video signal input to the input terminal 11 is given to the video signal clamp circuit 13. The video signal clamp circuit 13 clamps the leading end potential of the synchronization signal included in the video signal to a predetermined potential. The phase of the output of the video signal clamp circuit 13 is inverted by a phase inverting circuit 14, and is applied to a common emitter type phase inverting amplifier A. The emitter-grounded phase inverting amplifier A consists of an NPN transistor 15 and a resistor 16.
, 17. The transistor 15 has a base connected to α...the inversion circuit 14, and a collector connected to the power supply V via a resistor 16. 0
The emitters are connected to GND via a resistor 17 and also connected to the anode of a diode 18. The collector of the transistor 15 is also connected to the output terminal 12.

エミッタ接地型位相反転増幅器Aは、位相反転回路14
の出力の1′3/、相を反転させて出力端T−12にり
える。その結果、出力端子12には入力映像信号と同相
の映像(g号が出力される。
The common emitter type phase inverting amplifier A includes a phase inverting circuit 14
The phase of the output of 1'3/ is inverted and output to the output terminal T-12. As a result, an image (g) having the same phase as the input image signal is outputted to the output terminal 12.

抵tJ’i:19,20は電源”CCとGND間に直列
に接続されている。ダイオード18のカソードは抵抗2
1を介し、抵抗19.20の共通接続点に接続されてい
る。抵抗19.20の抵抗値の比により、ダイオード1
80カソード電αを決定している。ダイオード18のカ
ソード電位は、入力映像信号の同期信号期間のみトラン
ジスタ15のベース電位とダイオード18のカソード電
位の電位差か2V  (V  :ダイオードの逆方向電
圧R,−F )131ミ  ICB 以上になるようにし、この期間のみダイオード18がO
Nするような電位に設定されている。同1イ1信号期間
のみダイオード18がONすることにより、その期間の
トランジスタ15のエミッタインピーダンスが小さくな
りトランジスタ15の利?llが増加する。その結果、
抵抗16を流れる電流が増加し、出力端子12に出力さ
れる映1!信号に含まれている同期信号の振幅が伸びる
Resistors tJ'i: 19 and 20 are connected in series between the power supply "CC" and GND. The cathode of the diode 18 is connected to the resistor 2.
1 to the common connection point of resistors 19 and 20. Due to the ratio of resistance values of resistor 19 and 20, diode 1
80 cathode voltage α is determined. The cathode potential of the diode 18 is set so that the potential difference between the base potential of the transistor 15 and the cathode potential of the diode 18 is 2V (V: reverse direction voltage R, -F of the diode) 131 mmICB or more only during the synchronization signal period of the input video signal. and the diode 18 is OFF only during this period.
The potential is set to N. By turning on the diode 18 only during the same 1-1 signal period, the emitter impedance of the transistor 15 during that period becomes small and the gain of the transistor 15 decreases. ll increases. the result,
The current flowing through the resistor 16 increases and is output to the output terminal 12! The amplitude of the synchronization signal included in the signal increases.

〔発明が角q決しようとする課題〕[The problem that the invention attempts to solve]

従来の同期信号伸長回路は以上のように溝底されており
、温度変化により抵抗19.20の抵抗値が変化するの
で、ダイオード18のカソード電圧が変化する。また、
温度変化により映像信号クランプ回路13も影響を受け
、クランプ電位が変化する。これらが原因で同期信号期
間以外でダイオード18がONしてしまい同期信号以外
の信号の振幅を伸長してしまう場合があるという問題点
があった。
The conventional synchronizing signal expansion circuit has a groove bottom as described above, and as the resistance value of the resistor 19 and 20 changes due to temperature change, the cathode voltage of the diode 18 changes. Also,
The video signal clamp circuit 13 is also affected by the temperature change, and the clamp potential changes. Due to these factors, there is a problem in that the diode 18 is turned on outside the synchronization signal period, and the amplitude of a signal other than the synchronization signal may be expanded.

また、実際に製造するとトランジスタ15のベース・エ
ミッタ間電圧とダイオード18の逆方向電圧降下が同一
値にならない等の各素T−間にばらつ・きが生じ、ダイ
オード18がONL、なければならない期間にONL、
なかったり、0FFLなければならない期間にONL、
上記と同様の問題点が生じるという不都合があった。
In addition, when actually manufactured, there will be variations between each element T, such as the base-emitter voltage of the transistor 15 and the reverse voltage drop of the diode 18 not being the same value, and the diode 18 must be ONL. ONL during the period,
ONL during the period when there is no or 0FFL,
There was an inconvenience that the same problem as above occurred.

また、上記回路をIC化して外付定数で同期信号の振幅
の伸長量を変更しようとすると抵抗21を外付けにする
必要があり、このようにすると端rが2ついる。また、
端子を1つにしようとすると抵抗19,20.21を外
付にする必要があり、外付部品が増加するという問題点
もある。
Furthermore, if the above circuit is integrated into an IC and the amount of expansion of the amplitude of the synchronizing signal is to be changed using an external constant, it is necessary to externally attach the resistor 21, which results in two terminals r. Also,
If one were to use only one terminal, the resistors 19, 20, and 21 would need to be externally attached, which would increase the number of external components.

この発明は上記のような問題点を解lrIするためにな
されたもので、温度変化や素子のばらつきに影響される
ことなく、IE確に同期信号のみの振幅を伸長すること
ができ同期信号伸長回路を冑、ることを1−1的とする
This invention was made to solve the above-mentioned problems, and it is possible to accurately expand the amplitude of only the synchronization signal without being affected by temperature changes or element variations. 1-1 is to improve the circuit.

〔課題を解決するための手段〕[Means to solve the problem]

この発明に係る同期信号伸長回路は、1決像信号が入力
される入力端子と、基準電圧源と、入力端子及び基準電
圧源に接続され、映像信号に含まれる同期信号の先端電
位を基準電圧源の電位と同屯位にクランプする映像信号
クランプ回路と、映像信号クランプ回路に接続され、そ
の出力映1%!信号の位相を反転させる位相反転回路と
、制御電極が位相反転回路に接続されたトランジスタと
、トランジスタの一方電極と第1の所定7tiαの間に
接続された第1の抵抗と、トランジスタの他方電極と第
2の所定電位の間に接続された第2の1氏抗と、基準電
圧源に接続され、基準電圧源の電位を一定紅レベルシフ
トするレベルシフト回路と、映像信号クランプ回路、レ
ベルシフト回路及びトランジスタの他方電極に接続され
、映1象信号クランプ回路の出力電圧とレベルシフト回
路の出力電圧との大小関係が予め定められた関係になる
と能動化され、トランジスタのflb ’、jj電極の
電流を分流する分流手段とを備えている。
A synchronization signal expansion circuit according to the present invention is connected to an input terminal into which one image signal is input, a reference voltage source, and the input terminal and the reference voltage source, and converts the tip potential of a synchronization signal included in a video signal to a reference voltage. A video signal clamp circuit that clamps to the same level as the potential of the source is connected to the video signal clamp circuit, and its output voltage is 1%! A phase inversion circuit that inverts the phase of a signal, a transistor whose control electrode is connected to the phase inversion circuit, a first resistor connected between one electrode of the transistor and a first predetermined 7tiα, and the other electrode of the transistor. and a second resistor connected between the reference voltage source and a second predetermined potential, a level shift circuit connected to the reference voltage source and shifting the potential of the reference voltage source by a certain level, a video signal clamp circuit, and a level shift circuit. It is connected to the circuit and the other electrode of the transistor, and is activated when the magnitude relationship between the output voltage of the image signal clamp circuit and the output voltage of the level shift circuit reaches a predetermined relationship. and a shunt means for shunting the current.

〔作用〕[Effect]

この発明における映1象信号クランプ回路は、映像信号
に含まれる同期信号の先端電位をJll、準電圧源の電
位と同電位にクランプする。レベルシフト回路は、基準
電圧源の電位を一定量レベルシフトする。分流手段は映
像信号クランプ回路の出力電圧とレベルシフト回路の出
力電圧との関係が予め定められた関係になると能動化さ
れ、トランジスタの他方端に電流を分流する。従って、
温!1変化により基準電圧源の電位が変化しても映像信
号クランプ回路の出力電圧とレベルシフト回路の出力電
圧は相対的に変化するだけでその大小関係は変化しない
The video signal clamp circuit according to the present invention clamps the leading end potential of the synchronizing signal included in the video signal to Jll, the same potential as the potential of the quasi-voltage source. The level shift circuit levels-shifts the potential of the reference voltage source by a certain amount. The shunt means is activated when the output voltage of the video signal clamp circuit and the output voltage of the level shift circuit reach a predetermined relationship, and shunts the current to the other end of the transistor. Therefore,
Warm! Even if the potential of the reference voltage source changes due to one change, the output voltage of the video signal clamp circuit and the output voltage of the level shift circuit only change relatively, and their magnitude relationship does not change.

〔尖施例〕[Tip example]

第1図はこの発明に係る同期信号伸長回路の一実施例を
示すブロック図である。第5図に示した従来回路との相
違点は、ダイオード18.抵抗19.20.21をなく
し、新たに基準電圧源30゜レベルシフト四路31.電
圧比較器50.カレントミラー回路51.52及び抵抗
38を設けたことである。基準電圧源30は映「象信号
クランプ回路13及びレベルシフト回路3oに接続され
る。
FIG. 1 is a block diagram showing an embodiment of a synchronization signal expansion circuit according to the present invention. The difference from the conventional circuit shown in FIG. 5 is that the diode 18. The resistors 19, 20, and 21 are eliminated, and a new reference voltage source 30° level shift four-way 31. Voltage comparator 50. The current mirror circuits 51 and 52 and the resistor 38 are provided. The reference voltage source 30 is connected to the image signal clamp circuit 13 and the level shift circuit 3o.

電圧比秒器50は、PNP l−ランジスタ34,35
より成る。トランジスタ34は、ベースがレベルシフト
回路31に、コレクタがGNDに各々接続される。トラ
ンジスタ35は、ベースが映像信号クランプ回路13に
、コレクタがカレントミラー回路51に各々接続されて
いる。トランジスタ34.35のエミッタは共通接続さ
れている。
The voltage ratio second unit 50 includes PNP l-transistors 34 and 35.
Consists of. The transistor 34 has a base connected to the level shift circuit 31 and a collector connected to GND. The transistor 35 has a base connected to the video signal clamp circuit 13 and a collector connected to the current mirror circuit 51. The emitters of transistors 34, 35 are connected in common.

カレントミラー回路51は、NPN+−ランジスタ32
,33より成り、トランジスタ33を基準とする。トラ
ンジスタ32は、ベースがトランジスタ33のベースに
、コレクタがトランジスタ15のエミッタに、エミッタ
がGNDに各々接続される。トランジスタ33は、コレ
クタがトランジスタ35のコレクタに、エミッタがGN
Dに各々接続される。カレントミラー回路51は、トラ
ンジスタ35のコレクタ電流と等しい?G流をトランジ
スタ15のエミッタから分流させる。
The current mirror circuit 51 includes an NPN+- transistor 32
, 33, with the transistor 33 as a reference. The transistor 32 has a base connected to the base of the transistor 33, a collector connected to the emitter of the transistor 15, and an emitter connected to GND. The transistor 33 has a collector connected to the collector of the transistor 35 and an emitter connected to GN.
D respectively. Is the current mirror circuit 51 equal to the collector current of the transistor 35? The G current is shunted away from the emitter of transistor 15.

カレントミラー回路52は、PNPトランジスタ36.
37より成り、トランジスタ37を基やとする。トラン
ジスタ36は、ベースがトランジスタ37のベースに、
エミッタが電源Vccに、コレクタがトランジスタ34
.35のエミッタノ(連接読点に各々接続されている。
Current mirror circuit 52 includes PNP transistors 36 .
37, and is based on the transistor 37. The base of the transistor 36 is connected to the base of the transistor 37,
The emitter is connected to the power supply Vcc, and the collector is the transistor 34.
.. 35 emittanos (each connected to a connecting comma).

トランジスタ37は、エミッタが電源Vccに、コレク
タが抵抗38を介しGNDに各々接続されている。その
他の構成は従来と同様である。
The transistor 37 has an emitter connected to the power supply Vcc and a collector connected to GND via a resistor 38. Other configurations are the same as before.

次に動作について第2図を用いながら説明する。Next, the operation will be explained using FIG. 2.

入力端子11に第2図に示すような波形をHする映fg
!信号44が入力されたとする。映像信号クランプ回路
13は第2図に示すように映1象信号44に含まれる同
明信号の先端電位を基準電圧源30の電位41と同電位
にクランプする。位H1反転回路14及びトランジスタ
35のベースには1iiI Jll Ga号の先端電位
が電位41にクランプされた映像信号44が入力される
Input a waveform as shown in Fig. 2 into the input terminal 11.
! Assume that a signal 44 is input. As shown in FIG. 2, the video signal clamp circuit 13 clamps the leading end potential of the dome signal included in the video signal 44 to the same potential as the potential 41 of the reference voltage source 30. A video signal 44 in which the tip potential of No. 1III Jll Ga is clamped to the potential 41 is input to the base of the potential H1 inversion circuit 14 and the transistor 35 .

一方、基準電圧源30の電位41はilEのシフトji
143を有するレベルシフト回路31により電位42ま
でレベルシフトされる。そして、電1立42かトランジ
スタ34のベースに入力される。従って、同明信号期間
Tのみトランジスタ35がONし、トランジスタ35に
電流■が流れる。電流1はカレントミラー回路51を介
しトランジスタ15のエミッタ電流に加算される。電流
■がトランジスタ15のエミッタ電流に加算されること
で、同明信号期間Tにおいて、抵抗16での電J[降下
が大きくなり、映像信号44は第3図に示す映像信号4
5のように同期信号が伸長された信号となる。
On the other hand, the potential 41 of the reference voltage source 30 is shifted by the shift ji of ilE.
The level is shifted to the potential 42 by the level shift circuit 31 having the voltage 143. Then, the voltage signal 42 is inputted to the base of the transistor 34. Therefore, the transistor 35 is turned on only during the same signal period T, and a current (2) flows through the transistor 35. Current 1 is added to the emitter current of transistor 15 via current mirror circuit 51. As the current ■ is added to the emitter current of the transistor 15, the voltage drop at the resistor 16 increases during the Domei signal period T, and the video signal 44 becomes the video signal 4 shown in FIG.
5, the synchronization signal becomes an expanded signal.

トランジスタ34.35の各々のベースに入力されてい
るレベルシフト回路31の出カ電圧、映像信号クランプ
回路13の出力電圧は共に基準電圧源30の電圧41を
基壁に決定されている。従って、温度変化によって電位
41が変化しても、映像信号44.電圧41.42のレ
ベルは相対的に変化するだけで、各レベルの大小関係に
は変化はなく、同朋信号朋間T以外でトランジスタ35
がONすることはない。その結果、同期信号の振幅のみ
が伸長される。
The output voltage of the level shift circuit 31 and the output voltage of the video signal clamp circuit 13, which are input to the bases of the transistors 34 and 35, are both determined based on the voltage 41 of the reference voltage source 30. Therefore, even if the potential 41 changes due to a temperature change, the video signal 44. The levels of voltages 41 and 42 only change relatively, and there is no change in the magnitude relationship between the levels.
is never turned on. As a result, only the amplitude of the synchronization signal is expanded.

同期信号の振幅伸長量は、トランジスタ15のエミッタ
電流に加算される電流lによって決まる。
The amount of amplitude expansion of the synchronization signal is determined by the current l added to the emitter current of the transistor 15.

この実施例によれば、電流Iはカレントミラー回路52
に流れる電流に依存し、カレントミラー回路52に流れ
る電流は抵抗38の抵抗値に依存する。
According to this embodiment, the current I is supplied to the current mirror circuit 52.
The current flowing through the current mirror circuit 52 depends on the resistance value of the resistor 38.

従って、外付定数で同期信号の振幅の伸長量を調整した
い場合は、外付端子1個を設け、抵抗38を可変抵抗に
換え、外付けとすればよい。
Therefore, if it is desired to adjust the amount of expansion of the amplitude of the synchronizing signal using an external constant, it is sufficient to provide one external terminal, replace the resistor 38 with a variable resistor, and attach it externally.

第4図は、この発明の他の実施例を示す図であり、各カ
レントミラー回路に各々ベース電流補償用のトランジス
タ39.40を新たに設けたちのである。このような構
成にしても、上記実施例と同様の効果を奏する。
FIG. 4 is a diagram showing another embodiment of the present invention, in which transistors 39 and 40 for base current compensation are newly provided in each current mirror circuit. Even with such a configuration, the same effects as in the above embodiment can be achieved.

なお、上記実施例で示した各トランジスタの導電型を逆
導電jψにし、電源■。0とGNDを逆にしても上記実
施例と同様の効果が得られる。
Note that the conductivity type of each transistor shown in the above embodiment is reverse conductivity jψ, and the power supply ■ is used. Even if 0 and GND are reversed, the same effect as in the above embodiment can be obtained.

〔発明の効果〕〔Effect of the invention〕

以上のように、この発明によれば、映像信号に含まれる
同期信号の先端電位を基準電圧源の電位と同電位にクラ
ンプする映像信号クランプIil路と、基準電圧源の電
位を一定量しベルシフI・するレベルシフト回路と、映
f′会信号りランプ回路の出力電圧とレベルシフト回路
の出力電圧との関係かrめ定められた関係になると能動
化され、トランジスタの他方端の電流を分流する分流手
段とを設けたので、温度変化により基準電圧源の電f立
がΔ化しても、映像信号クランプ回路の出力電圧とレベ
ルシフト回路の出力電圧は相対的に変化するたけてその
大小関係は変化しない。その結果、同期信号の振幅のみ
をiEfに伸長することができるという効果がある。
As described above, according to the present invention, there is a video signal clamp Iil path that clamps the tip potential of the synchronizing signal included in the video signal to the same potential as the potential of the reference voltage source, and a video signal clamp path that clamps the tip potential of the synchronizing signal included in the video signal to the same potential as the potential of the reference voltage source, and When the relationship between the output voltage of the level shift circuit, the output voltage of the signal lamp circuit, and the output voltage of the level shift circuit reaches a predetermined relationship, the current at the other end of the transistor is shunted. Even if the voltage of the reference voltage source changes to Δ due to a temperature change, the output voltage of the video signal clamp circuit and the output voltage of the level shift circuit will change relative to each other. does not change. As a result, there is an effect that only the amplitude of the synchronization signal can be expanded to iEf.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明に係る同期信号伸長四路の一実施例を
示すブロック図、第2図及び第3図は第1図の回路の動
作を説明するための図、第4図はこの発明に係る同期信
号伸長回路の他の実施例を示すブロック図、第5図は従
来の同期信号伸長回路を示すブロック図である。 図において、11は入力端子、13は映像信号クランプ
回路、14は位相反転回路、15はNPN l−ランジ
スタ、16.17及び38は抵抗、30は基準電圧源、
31はレベルシフト回路、50は電圧比較器、51及び
52はカレントミラー回路である。 なお、各図中同一符号は同一または相当部分を示す。
FIG. 1 is a block diagram showing an embodiment of the four synchronizing signal expansion circuits according to the present invention, FIGS. 2 and 3 are diagrams for explaining the operation of the circuit shown in FIG. 1, and FIG. 4 is a block diagram of the present invention. FIG. 5 is a block diagram showing another embodiment of the synchronous signal expansion circuit according to the present invention. FIG. 5 is a block diagram showing a conventional synchronous signal expansion circuit. In the figure, 11 is an input terminal, 13 is a video signal clamp circuit, 14 is a phase inversion circuit, 15 is an NPN l-transistor, 16, 17 and 38 are resistors, 30 is a reference voltage source,
31 is a level shift circuit, 50 is a voltage comparator, and 51 and 52 are current mirror circuits. Note that the same reference numerals in each figure indicate the same or corresponding parts.

Claims (1)

【特許請求の範囲】[Claims] (1)映像信号が入力される入力端子と、 基準電圧源と、 前記入力端子及び前記基準電圧源に接続され、前記映像
信号に含まれる同期信号の先端電位を前記基準電圧源の
電位と同電位にクランプする映像信号クランプ回路と、 前記映像信号クランプ回路に接続され、その出力映像信
号の位相を反転させる位相反転回路と、制御電極が前記
位相反転回路に接続されたトランジスタと、 前記トランジスタの一方電極と第1の所定電位の間に接
続された第1の抵抗と、 前記トランジスタの他方電極と第2の所定電位の間に接
続された第2の抵抗と、 前記基準電圧源に接続され、前記基準電圧源の電位を一
定量レベルシフトするレベルシフト回路と、 前記映像信号クランプ回路、前記レベルシフト回路及び
前記トランジスタの他方電極に接続され、前記映像信号
クランプ回路の出力電圧と前記レベルシフト回路の出力
電圧との大小関係が予め定められた関係になると能動化
され、前記トランジスタの他方電極の電流を分流する分
流手段とを備えた同期信号伸長回路。
(1) An input terminal into which a video signal is input, a reference voltage source, and an input terminal connected to the input terminal and the reference voltage source, the tip potential of a synchronization signal included in the video signal being the same as the potential of the reference voltage source. a video signal clamp circuit that clamps to a potential; a phase inversion circuit that is connected to the video signal clamp circuit and inverts the phase of the output video signal; a transistor whose control electrode is connected to the phase inversion circuit; a first resistor connected between one electrode and a first predetermined potential; a second resistor connected between the other electrode of the transistor and a second predetermined potential; and a second resistor connected to the reference voltage source. , a level shift circuit that level-shifts the potential of the reference voltage source by a certain amount; and a level shift circuit that is connected to the other electrode of the video signal clamp circuit, the level shift circuit, and the transistor, and that is connected to the output voltage of the video signal clamp circuit and the level shift circuit. A synchronizing signal expansion circuit comprising: shunting means that is activated when the magnitude relationship with the output voltage of the circuit reaches a predetermined relationship, and shunts the current of the other electrode of the transistor.
JP1267015A 1989-10-12 1989-10-12 Synchronizing signal expansion circuit Pending JPH03127556A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1267015A JPH03127556A (en) 1989-10-12 1989-10-12 Synchronizing signal expansion circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1267015A JPH03127556A (en) 1989-10-12 1989-10-12 Synchronizing signal expansion circuit

Publications (1)

Publication Number Publication Date
JPH03127556A true JPH03127556A (en) 1991-05-30

Family

ID=17438875

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1267015A Pending JPH03127556A (en) 1989-10-12 1989-10-12 Synchronizing signal expansion circuit

Country Status (1)

Country Link
JP (1) JPH03127556A (en)

Similar Documents

Publication Publication Date Title
JPS63136712A (en) Differential comparator
JPH03127556A (en) Synchronizing signal expansion circuit
KR100284964B1 (en) Current source circuit
JP3290264B2 (en) Gamma correction circuit
JPS62117404A (en) Variable gain amplifier circuit
JPS5922492A (en) Integrated fm modulator
JP2572758B2 (en) DC regeneration circuit
SU1686694A1 (en) Transistorized phase inverter
JPH03154479A (en) Clamp circuit
JPS61156915A (en) Threshold value switching circuit
JPS62157474A (en) Video signal processing circuit
JP2761806B2 (en) Signal processing device
JPH09321607A (en) Input buffer circuit
JPS61177866A (en) Clamp circuit
JPS5951043B2 (en) Recording head drive circuit
JPS6238906B2 (en)
JPS58119014A (en) Power source device
JPH0732357B2 (en) Logic level setting circuit
JPH0583040A (en) Phase comparator
JPS63131708A (en) Clip circuit
JPH03262208A (en) Signal control circuit
JPH08125887A (en) Level shift circuit
JPH05235709A (en) Schmitt circuit
JPS648954B2 (en)
JPH03214911A (en) Gain control amplifier circuit