JPH03121728U - - Google Patents
Info
- Publication number
- JPH03121728U JPH03121728U JP3121790U JP3121790U JPH03121728U JP H03121728 U JPH03121728 U JP H03121728U JP 3121790 U JP3121790 U JP 3121790U JP 3121790 U JP3121790 U JP 3121790U JP H03121728 U JPH03121728 U JP H03121728U
- Authority
- JP
- Japan
- Prior art keywords
- signal
- delay amount
- input terminal
- delay
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003111 delayed effect Effects 0.000 claims 3
- 238000001514 detection method Methods 0.000 claims 2
- 230000001934 delay Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 7
Landscapes
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
Description
第1図は本考案の第1の実施例を示す回路図、
第2図及び第3図は第1図に示された実施例の動
作を説明するための各部信号の波形図、第4図は
本考案の第2の実施例を示す回路図、第5図は第
4図に示された実施例の動作を説明するための各
部信号の波形図、第6図は従来のクロツク回路の
一例を示す回路図、第7図は第6図に示されたク
ロツク回路の動作を説明するための各部信号の波
形図である。 1A,1B……可変遅延回路、2A,2B……
ダミー負荷回路、3……カウンタ、4……デコー
ダ、10……クロツク発生部、20,20A……
遅延量設定回路、30……内部回路、G1〜G4
……論理ゲート、I1〜I5……インバータ。
第2図及び第3図は第1図に示された実施例の動
作を説明するための各部信号の波形図、第4図は
本考案の第2の実施例を示す回路図、第5図は第
4図に示された実施例の動作を説明するための各
部信号の波形図、第6図は従来のクロツク回路の
一例を示す回路図、第7図は第6図に示されたク
ロツク回路の動作を説明するための各部信号の波
形図である。 1A,1B……可変遅延回路、2A,2B……
ダミー負荷回路、3……カウンタ、4……デコー
ダ、10……クロツク発生部、20,20A……
遅延量設定回路、30……内部回路、G1〜G4
……論理ゲート、I1〜I5……インバータ。
Claims (1)
- 【実用新案登録請求の範囲】 1 第1の入力端に原クロツク信号を入力しこの
第1の入力端及び第2の入力端の信号に対し所定
の論理処理を行い第1のクロツク信号を出力する
第1の論理ゲートと、第1の入力端に前記原クロ
ツク信号の反転信号を入力しこの第1の入力端及
び第2の入力端の信号に対し所定の論理処理を行
い第2のクロツク信号を出力する第2の論理ゲー
トと、複数の遅延量をもち、遅延量設定信号によ
りこの複数の遅延量のうちの1つを設定し前記第
1のクロツク信号をこの設定された遅延量だけ遅
延させて前記第2の論理ゲートの第2の入力端へ
供給する第1の可変遅延回路と、複数の遅延量を
もち、前記遅延量設定信号によりこの複数の遅延
量のうちの1つを設定し前記第2のクロツク信号
をこの設定された遅延量だけ遅延させて前記第1
の論理ゲートの第2の入力端へ供給する第2の可
変遅延回路とを備えたクロツク発生部と、前記第
1及び第2のクロツク信号の能動レベルの重なり
状態を検出し、この重なり状態に応じて前記遅延
量設定信号を出力する遅延量設定回路とを有する
ことを特徴とするクロツク回路。 2 遅延量設定回路が、第1及び第2のクロツク
信号と対応して設けられこれら第1及び第2のク
ロツク信号に対し所定の負荷特性をもつ第1及び
第2のダミー負荷回路と、これら第1及び第2の
ダミー負荷回路の出力信号の能動レベルの重なり
状態を検出する重なり検出回路と、この重なり検
出回路により検出された重なり状態に応じて遅延
量設定信号を出力する信号出力部とを備えて構成
された請求項1記載のクロツク回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3121790U JPH03121728U (ja) | 1990-03-27 | 1990-03-27 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3121790U JPH03121728U (ja) | 1990-03-27 | 1990-03-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03121728U true JPH03121728U (ja) | 1991-12-12 |
Family
ID=31533959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3121790U Pending JPH03121728U (ja) | 1990-03-27 | 1990-03-27 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03121728U (ja) |
-
1990
- 1990-03-27 JP JP3121790U patent/JPH03121728U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH03121728U (ja) | ||
JPH0224279Y2 (ja) | ||
JP2969732B2 (ja) | 半導体集積回路 | |
JP2557866Y2 (ja) | 信号切換回路 | |
JPS5936034Y2 (ja) | T型フリップフロップ回路 | |
JPH0262797A (ja) | ダイナミック形シフトレジスタ | |
JPH08298443A (ja) | D型フリップフロップ | |
JPH0273713A (ja) | 半導体集積回路のクロックラインバッフア回路 | |
JPH01115213A (ja) | ノイズ除去回路 | |
JPS594336Y2 (ja) | デジタル積分回路 | |
JPS63140732U (ja) | ||
JP2690615B2 (ja) | 論理回路 | |
JPH04105412A (ja) | フリップフロップ | |
JPH02148474U (ja) | ||
JPH01212018A (ja) | パルスノイズ除去回路 | |
JPS6181221U (ja) | ||
JPH0290725A (ja) | 出力回路 | |
JPH0475430U (ja) | ||
JPH02135815A (ja) | 高低いずれかのレベルにおいて互いに重なりのない2相の論理信号を生じる回路 | |
JPH088476B2 (ja) | 半導体集積回路のタイマ回路 | |
JPS63163541U (ja) | ||
JPH03116441U (ja) | ||
JPS6289880U (ja) | ||
JPH0439740U (ja) | ||
JPS62203521U (ja) |