JPH0298748A - マイクロプログラム制御式データ処理装置 - Google Patents

マイクロプログラム制御式データ処理装置

Info

Publication number
JPH0298748A
JPH0298748A JP63250881A JP25088188A JPH0298748A JP H0298748 A JPH0298748 A JP H0298748A JP 63250881 A JP63250881 A JP 63250881A JP 25088188 A JP25088188 A JP 25088188A JP H0298748 A JPH0298748 A JP H0298748A
Authority
JP
Japan
Prior art keywords
adapter
routine
control routine
command
external output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63250881A
Other languages
English (en)
Inventor
Meiko Yokoyama
横山 メイ子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63250881A priority Critical patent/JPH0298748A/ja
Publication of JPH0298748A publication Critical patent/JPH0298748A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明はデータ処理装置に関し、特にエル制御アダブ
メの障害箇所を外部に表示することができるマイクロプ
ログラム制御式データ処理装置に関する。
〔従来の技術〕
従来、この種のマイクロプログラム制御式データ処理装
置は中央処理装置、メインメモリ、外部出力装置、−個
または複数個のアダプタを備えており、メインメモリに
格納されたプログラムにより制御される。そして、接続
されるI/O制御ハードウェア装置の数は近時ますます
増加する傾向にある。
〔発明が解決しようとする課題〕
上述した従来のマイクロプログラム制御式データ処理装
置は複数個のアダプタのうちの1つに障害が発生したと
き、どのアダプタの制御が不可能になったか判断するこ
とが困難である。しかも、メインメモリの内容をダンプ
採取して調査しなければならず、大きなシステム程時間
を要し、正常稼動までに与える影響が大きいという欠点
がある。
〔課題を解決するための手段〕
この発明に係るマイクロプログラム制御式データ処理装
置は、メインメモリに、アダプタへコマンドを起動しそ
の実行結果を引き取るI/O制御ルーチンと、との工」
制御ルーチンにより起動されVOアダプタの状態を診断
して外部出力装置へ診断結果を表示する診断ルーチンと
を有している。
〔作用〕
この発明は制御ルーチンから処理を渡された診断ルーチ
ンがアダプタの異常箇所を外部出力装置に表示すること
ができる。
〔実施例〕
第1図はこの発明に係るマイクロプログラム制御式デー
タ処理装置の一実施例を示すブロック図である。同図に
おいて、1は中央処理装置、2はvO制御ルーチン2a
および診断ルーチン2bが格納されたメインルーチン、
3はいアダプタ、4は外部出力装置である。
次に上記構成によるマイクロプログラム制御式データ処
理装置の動作について第2図に示す動作フローを参照し
て説明する。まず、ステップS1において、中央処理装
置1の電源(図示せず)を投入すると、ステップS、に
おいて、I/l)アダプタ3に対してI/l)制御ルー
チン2aによってコマンドが起動される。したがって、
I/Oアダプタ3は起動されたコマンドの実行をI/O
デバイスへ指示し、ステップS8において実行が終了す
ると、終了割込みを中央処理装置1に通知する。なお、
I/Oアダブメ3からの終了割り込みをセンスする割り
込みコントローラやコントローラからI/O制御ルーチ
ン2aへ処理を渡すインターフェース処理などについて
は本発明の要旨でないので詳細な説明を省略する。次に
、ステップS、において、VO制御ルーチン2aは通知
されたステータスをチエツクし、I/Oアダプタ3に何
らかの異常を発見したとき、例えばDMAアンダーラン
や不正なノイズを検出したとき、診断ルーチン2bへ処
理を渡す。この場合、単なるデータの転送異常終了など
でリトライ処理を行なえるステータスであれば通常の処
理を続行する。そして、I/O制御ルーチン2aから処
理を渡された診断ルーチン2bはステップS6において
、各アダプタの状態を詳細に診断して異常となっている
箇所を検出する。そして、診断ルーチン2bはステップ
S?において、検出した異常箇所を外部出力装置4例え
ばオペパネルにメツセージ表示して使用者に知らせるこ
とかできる。
〔発明の効果〕
以上詳細に説明したように、この発明に係るマイクロプ
ログラム制御式データ処理装置によれば、中央処理装置
に制御される各■ルアダプタに異常が発生したとき、自
動的にアダプタ周辺のハードウェアのマイクロ診断を開
始・実行して障害要因を発生と同時に使用者に通知する
ことができる効果がある。
【図面の簡単な説明】
第1図はこの発明に係るマイクロプログラム制御式デー
タ処理装置の一実施例を示すブロック図、第2図はM1
図の動作フローを示す図である。 1・・・・中央処理装置、2・・・・メインメモリ、2
&・・・・I/O制御ルーチン、2b・・・・診断ルー
チン、3・・・・I/llアダプタ、4・・・・外部出
力装置。 特許出願人  日本電気株式会社 代理人 山川政樹(#ジ)2名) 晃1図 第2図

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置、メインメモリ、外部出力装置およびI/
    O装置を制御するアダプタを備えたデータ処理装置にお
    いて、前記メインメモリに、アダプタへコマンドを起動
    しその実行結果を引き取るI/O制御ルーチンと、この
    I/O制御ルーチンにより起動されI/Oアダプタの状
    態を診断して外部出力装置へ診断結果を表示する診断ル
    ーチンとを備えたことを特徴とするマイクロプログラム
    制御式データ処理装置。
JP63250881A 1988-10-06 1988-10-06 マイクロプログラム制御式データ処理装置 Pending JPH0298748A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63250881A JPH0298748A (ja) 1988-10-06 1988-10-06 マイクロプログラム制御式データ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63250881A JPH0298748A (ja) 1988-10-06 1988-10-06 マイクロプログラム制御式データ処理装置

Publications (1)

Publication Number Publication Date
JPH0298748A true JPH0298748A (ja) 1990-04-11

Family

ID=17214404

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63250881A Pending JPH0298748A (ja) 1988-10-06 1988-10-06 マイクロプログラム制御式データ処理装置

Country Status (1)

Country Link
JP (1) JPH0298748A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8527816B2 (en) 2010-03-10 2013-09-03 International Business Machines Corporation Identifying a defective adapter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8527816B2 (en) 2010-03-10 2013-09-03 International Business Machines Corporation Identifying a defective adapter

Similar Documents

Publication Publication Date Title
JPH0298748A (ja) マイクロプログラム制御式データ処理装置
JP2000148544A (ja) ダンプ出力方式
JPS62249259A (ja) コンピユ−タシステム
JPS6218060B2 (ja)
JPH02311950A (ja) マルチプロセッサシステムの自己診断方法
JPS62236056A (ja) 情報処理システムの入出力制御装置
JPS6290068A (ja) 予備系監視方式
JPH06348521A (ja) 分散形制御装置
JPH02109122A (ja) 外部記憶装置の診断方式
JPH10187473A (ja) 2重化情報処理装置
JPS59119451A (ja) 電子計算機システムの診断方式
JPH01124035A (ja) 出力データ制御装置
JPH01211040A (ja) インタフェース診断方式
JPH04105151A (ja) 入出力制御装置
JPH04160556A (ja) マルチプロセッサシステムのメモリ診断方式
JPS6116340A (ja) プロセツサシステムの緊急動作装置
JP3424916B2 (ja) 汎用インタフェース制御装置及び汎用インタフェース制御方法
JPH03269749A (ja) 入出力制御監視装置
JPH03257638A (ja) マルチプロセッサ制御方式
JPH076103A (ja) 入出力チャネルの障害処理システム
JPH01116866A (ja) 情報処理装置
JPS5872268A (ja) 二重化計算機システムの操作方法
JPH04152435A (ja) 保守診断方式
JPH01234953A (ja) 入出力処理装置
JPH01133107A (ja) シーケンスコントローラ