JPH0290511A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPH0290511A JPH0290511A JP63242787A JP24278788A JPH0290511A JP H0290511 A JPH0290511 A JP H0290511A JP 63242787 A JP63242787 A JP 63242787A JP 24278788 A JP24278788 A JP 24278788A JP H0290511 A JPH0290511 A JP H0290511A
- Authority
- JP
- Japan
- Prior art keywords
- contact hole
- polycrystalline silicon
- opening
- recessed part
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 20
- 239000004020 conductor Substances 0.000 claims abstract description 8
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 7
- 239000000758 substrate Substances 0.000 claims description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 abstract description 14
- 238000000034 method Methods 0.000 abstract description 10
- 238000004519 manufacturing process Methods 0.000 abstract description 5
- 238000009792 diffusion process Methods 0.000 abstract description 4
- 239000000463 material Substances 0.000 abstract description 3
- 238000001312 dry etching Methods 0.000 abstract description 2
- 239000005368 silicate glass Substances 0.000 abstract description 2
- 238000001514 detection method Methods 0.000 description 10
- 230000007261 regionalization Effects 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 239000005360 phosphosilicate glass Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000001947 vapour-phase growth Methods 0.000 description 1
Landscapes
- Formation Of Insulating Films (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Length Measuring Devices By Optical Means (AREA)
- Length Measuring Devices With Unspecified Measuring Means (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、半導体装置に関し、特にパターン形成の相互
位置を設定するための位置検出マークを含む半導体装置
に関する。
位置を設定するための位置検出マークを含む半導体装置
に関する。
従来、半導体装置の製造過程において、複数の工程から
なる拡散層や、薄層等を順次積層して半導体ウェハの主
表面に所要の素子を形成しているが、各工程のパターン
形成の相互位置を設定するために、通常半導体ウェハの
一部に位置検出マークを形成し、この位置検出マークを
後工程で検出することにより、各工程のパターンの位置
設定を行なっている。この位置検出マークは、高精度の
位置合わせを行なう為、位置合わせの必要な複数の工程
毎に逐次形成する必要がある。
なる拡散層や、薄層等を順次積層して半導体ウェハの主
表面に所要の素子を形成しているが、各工程のパターン
形成の相互位置を設定するために、通常半導体ウェハの
一部に位置検出マークを形成し、この位置検出マークを
後工程で検出することにより、各工程のパターンの位置
設定を行なっている。この位置検出マークは、高精度の
位置合わせを行なう為、位置合わせの必要な複数の工程
毎に逐次形成する必要がある。
例えば、素子コンタクト孔を開口する工程では、後工程
の電極配線層のパターンの位置合わせのために、位置合
わせマークを形成する必要がある。第3図は従来の半導
体装置の一例を説明するための半導体チップの断面図で
ある。第3図に示すように、素子形成領域上を覆う絶縁
膜7を開口してコンタクト孔Aを、同時に、素子形成領
域以外の領域上の絶縁膜7上に位置合わせマークとして
使用する開口部Bを形成する。この開口部Bの段差をそ
のまま位置合わせマークとして使用し、次工程の電極配
線を行なっていた。
の電極配線層のパターンの位置合わせのために、位置合
わせマークを形成する必要がある。第3図は従来の半導
体装置の一例を説明するための半導体チップの断面図で
ある。第3図に示すように、素子形成領域上を覆う絶縁
膜7を開口してコンタクト孔Aを、同時に、素子形成領
域以外の領域上の絶縁膜7上に位置合わせマークとして
使用する開口部Bを形成する。この開口部Bの段差をそ
のまま位置合わせマークとして使用し、次工程の電極配
線を行なっていた。
上述した従来の半導体装置では、近年の半導体チップの
高集積化に伴なう多層配線構造に対し、コンタクト孔の
段差による上層配線の断線等が起こるという欠点があっ
た。そこで、上層の電極配線層を形成を容易にするため
に、コンタクト孔の内部を多結晶シリコン等の導電材料
で埋設し、コンタクト孔表面を平坦化する構造が最近用
いられている。しかし、このような構造では、位置合わ
せマークとして使用する開口部はコンタクト孔とほぼ同
じ幅寸法であるために、コンタクト孔を埋設すると、開
口部も同様に埋設され、開口部表面が平坦化してしまい
、位置合わせ時に、位置合わせマークからの反射、解析
光の信号強度が充分得ることができず、位置合わせマー
クとしての役割を果たさないという欠点がある。この問
題を避けるなめに、素子コンタクト孔を開口する工程と
は独立の工程で、半導体ウェハの表面を部分的にエツチ
ングして段差を形成し、位置検出マークとし、これに電
極配線パターンの位置合わせを行なう事も可能である。
高集積化に伴なう多層配線構造に対し、コンタクト孔の
段差による上層配線の断線等が起こるという欠点があっ
た。そこで、上層の電極配線層を形成を容易にするため
に、コンタクト孔の内部を多結晶シリコン等の導電材料
で埋設し、コンタクト孔表面を平坦化する構造が最近用
いられている。しかし、このような構造では、位置合わ
せマークとして使用する開口部はコンタクト孔とほぼ同
じ幅寸法であるために、コンタクト孔を埋設すると、開
口部も同様に埋設され、開口部表面が平坦化してしまい
、位置合わせ時に、位置合わせマークからの反射、解析
光の信号強度が充分得ることができず、位置合わせマー
クとしての役割を果たさないという欠点がある。この問
題を避けるなめに、素子コンタクト孔を開口する工程と
は独立の工程で、半導体ウェハの表面を部分的にエツチ
ングして段差を形成し、位置検出マークとし、これに電
極配線パターンの位置合わせを行なう事も可能である。
しかしこの場合、電極配線パターンを素子コンタクトパ
ターンと直接の位置合わせを行なっていないため、相互
に高精度の位置合わせを行なう事ができないという欠点
があった。
ターンと直接の位置合わせを行なっていないため、相互
に高精度の位置合わせを行なう事ができないという欠点
があった。
本発明の目的は、コンタクト孔の内部を多結晶シリコン
等で埋設した場合でも、位置合わせマークが存在する半
導体装置を提供することにある。
等で埋設した場合でも、位置合わせマークが存在する半
導体装置を提供することにある。
本発明の半導体装置は、半導体基板の一主上面にフィー
ルド絶縁膜で区分された素子形成領域上に設けられた絶
縁膜と、前記絶縁膜に設けた第1の開口部に導電体材料
を埋設して形成したコンタクト孔と、前記素子形成領域
以外の領域に前記コンタクト孔の幅の2倍以上の幅で形
成した第2の開口部を埋設した前記導電体材料上面に形
成した凹部とを含んで構成される。
ルド絶縁膜で区分された素子形成領域上に設けられた絶
縁膜と、前記絶縁膜に設けた第1の開口部に導電体材料
を埋設して形成したコンタクト孔と、前記素子形成領域
以外の領域に前記コンタクト孔の幅の2倍以上の幅で形
成した第2の開口部を埋設した前記導電体材料上面に形
成した凹部とを含んで構成される。
次に、本発明の実施例について図面を参照して説明する
。
。
第1図は本発明の半導体装置の一実施例を説明するため
の半導体チップの断面図、第2図(a)、(b)は第1
図の実施例の製造方法を説明するための工程順に示した
半導体チップ断面図である。本実施例では、MoSトラ
ンジスタの製造工程を例に説明をする。
の半導体チップの断面図、第2図(a)、(b)は第1
図の実施例の製造方法を説明するための工程順に示した
半導体チップ断面図である。本実施例では、MoSトラ
ンジスタの製造工程を例に説明をする。
第2図(a>に示すように、P型シリコン基板1主表面
にフィールド酸化膜2を形成することにより、素子形成
領域を形成する。この素子形成領域にソース及びドレイ
ンとなるN+拡散領域層6、ゲート酸化膜3、例えば0
.35μmの厚さの多結晶シリコンゲート電極4、例え
ば0.02μmの厚さの酸化膜5を順次形成する。次に
、基板全面にリンシリケートガラス膜7を例えば、0.
8μmの膜厚で堆積する。次に、トランジスタのソース
、ドレイン拡散層に対するコンタクト孔Aを例えば、開
口幅1.0μm、深さ0.8μmで開口する。同時に、
位置検出マーク形成用開口部Bを例えば、開口幅2.4
μm、深さ1.0μmで開口する。次に、第2図(b)
に示すように、リンをドープして低抵抗化した多結晶シ
リコン8を気相成長法により、例えば、1.5μmの厚
さに堆積する。この時、多結晶シリコン8は、幅寸法の
細いコンタクト孔入上では平坦に近い状態となるが、幅
の広い開口部B上では、約0.6μm程度の凹部9aが
発生する。次に、多結晶シリコン8をリンシリケートガ
ラス@7が露出するまで異方性ドライエツチングするこ
とにより、第1図に示すように、コンタクト孔入上では
平坦な多結晶シリコン面が得られ、開口部B上では、凹
部9aがそのまま凹部9bとして残り、位置検出マーク
として利用することができる。
にフィールド酸化膜2を形成することにより、素子形成
領域を形成する。この素子形成領域にソース及びドレイ
ンとなるN+拡散領域層6、ゲート酸化膜3、例えば0
.35μmの厚さの多結晶シリコンゲート電極4、例え
ば0.02μmの厚さの酸化膜5を順次形成する。次に
、基板全面にリンシリケートガラス膜7を例えば、0.
8μmの膜厚で堆積する。次に、トランジスタのソース
、ドレイン拡散層に対するコンタクト孔Aを例えば、開
口幅1.0μm、深さ0.8μmで開口する。同時に、
位置検出マーク形成用開口部Bを例えば、開口幅2.4
μm、深さ1.0μmで開口する。次に、第2図(b)
に示すように、リンをドープして低抵抗化した多結晶シ
リコン8を気相成長法により、例えば、1.5μmの厚
さに堆積する。この時、多結晶シリコン8は、幅寸法の
細いコンタクト孔入上では平坦に近い状態となるが、幅
の広い開口部B上では、約0.6μm程度の凹部9aが
発生する。次に、多結晶シリコン8をリンシリケートガ
ラス@7が露出するまで異方性ドライエツチングするこ
とにより、第1図に示すように、コンタクト孔入上では
平坦な多結晶シリコン面が得られ、開口部B上では、凹
部9aがそのまま凹部9bとして残り、位置検出マーク
として利用することができる。
本実施例では、開口部を埋設する材料は多結晶シリコン
を用いたが、他の導電体材料でも同様な効果が得られ、
る。
を用いたが、他の導電体材料でも同様な効果が得られ、
る。
以上説明したように、本発明は、コンタクト孔の幅の2
倍以上の幅の開口部をコタクト孔と同時に開口すること
により、コンタクト孔に導電体材料を埋設しても、開口
部上には位置検出マークとして利用できる凹部が存在す
ることになる。つまり、素子コンタクト孔形成と同一の
工程で、位置検出マークも形成することができるため、
製造工程数の増加を防止することができるとともに、位
置検出マークを用いた素子コンタクトパターンへの位置
合わせの相対位置誤差を無くして、高精度の位置設定を
行なうことができる効果がある。
倍以上の幅の開口部をコタクト孔と同時に開口すること
により、コンタクト孔に導電体材料を埋設しても、開口
部上には位置検出マークとして利用できる凹部が存在す
ることになる。つまり、素子コンタクト孔形成と同一の
工程で、位置検出マークも形成することができるため、
製造工程数の増加を防止することができるとともに、位
置検出マークを用いた素子コンタクトパターンへの位置
合わせの相対位置誤差を無くして、高精度の位置設定を
行なうことができる効果がある。
ンシリケートガラス膜、8・・・多結晶シリコン、9a
、9b・・・凹部。
、9b・・・凹部。
Claims (1)
- 半導体基板の一主上面にフィールド絶縁膜で区分され
た素子形成領域上に設けられた絶縁膜と、前記絶縁膜に
設けた第1の開口部に導電体材料を埋設して形成したコ
ンタクト孔と、前記素子形成領域以外の領域に前記コン
タクト孔の幅の2倍以上の幅で形成した第2の開口部を
埋設した前記導電体材料上面に形成した凹部とを含んで
形成されていることを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63242787A JPH0682762B2 (ja) | 1988-09-27 | 1988-09-27 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63242787A JPH0682762B2 (ja) | 1988-09-27 | 1988-09-27 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0290511A true JPH0290511A (ja) | 1990-03-30 |
JPH0682762B2 JPH0682762B2 (ja) | 1994-10-19 |
Family
ID=17094286
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63242787A Expired - Lifetime JPH0682762B2 (ja) | 1988-09-27 | 1988-09-27 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0682762B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6383910B2 (en) | 2000-07-28 | 2002-05-07 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing a semiconductor device, and a semiconductor device manufactured thereby |
US8060167B2 (en) | 2002-07-19 | 2011-11-15 | Panasonic Corporation | Portable wireless machine |
JP2013012644A (ja) * | 2011-06-30 | 2013-01-17 | Fujitsu Semiconductor Ltd | アライメントマークの形成方法及び半導体ウェーハ |
-
1988
- 1988-09-27 JP JP63242787A patent/JPH0682762B2/ja not_active Expired - Lifetime
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6383910B2 (en) | 2000-07-28 | 2002-05-07 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing a semiconductor device, and a semiconductor device manufactured thereby |
US8060167B2 (en) | 2002-07-19 | 2011-11-15 | Panasonic Corporation | Portable wireless machine |
JP2013012644A (ja) * | 2011-06-30 | 2013-01-17 | Fujitsu Semiconductor Ltd | アライメントマークの形成方法及び半導体ウェーハ |
Also Published As
Publication number | Publication date |
---|---|
JPH0682762B2 (ja) | 1994-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7785980B2 (en) | Method of manufacturing semiconductor device using alignment mark and mark hole | |
JP2002118235A (ja) | 半導体装置、半導体製造方法、および半導体製造用マスク | |
KR100188822B1 (ko) | 반도체장치 및 그의 제조방법 | |
US5286673A (en) | Method for forming position alignment marks in a manufacturing SOI device | |
JPH03138920A (ja) | 半導体装置 | |
KR100368569B1 (ko) | 반도체장치및그제조방법 | |
KR100849358B1 (ko) | 반도체 소자의 정렬키 제조방법 | |
US6677193B2 (en) | Method of producing semiconductor device and its structure | |
JPH0290511A (ja) | 半導体装置 | |
JPS6387762A (ja) | 半導体装置の製造方法 | |
JPS59168640A (ja) | 半導体装置の製造方法 | |
JPH09199588A (ja) | 半導体装置の製造方法 | |
JPH04260328A (ja) | 半導体装置の製造方法 | |
JPS6214095B2 (ja) | ||
JPH05160271A (ja) | 半導体装置 | |
JPH02111052A (ja) | 多層配線形成法 | |
KR100356474B1 (ko) | 반도체 소자의 중첩 버니어 형성 방법 | |
JPH04109654A (ja) | 半導体装置及びその製造方法 | |
KR950001756B1 (ko) | 반도체 소자의 다층배선 형성방법 | |
JPH04162719A (ja) | 半導体装置 | |
JP2727587B2 (ja) | 多層配線法 | |
JP2700004B2 (ja) | 半導体装置の製造方法 | |
JPH0311658A (ja) | 半導体装置の製造方法 | |
JPH0387030A (ja) | 多層配線法 | |
JP2000058640A (ja) | 半導体装置の製造方法 |