JPH0284846A - Status signal transfer system - Google Patents

Status signal transfer system

Info

Publication number
JPH0284846A
JPH0284846A JP23603088A JP23603088A JPH0284846A JP H0284846 A JPH0284846 A JP H0284846A JP 23603088 A JP23603088 A JP 23603088A JP 23603088 A JP23603088 A JP 23603088A JP H0284846 A JPH0284846 A JP H0284846A
Authority
JP
Japan
Prior art keywords
status signal
signal
continuous pulse
status
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP23603088A
Other languages
Japanese (ja)
Inventor
Hiroyuki Sano
裕之 佐野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP23603088A priority Critical patent/JPH0284846A/en
Publication of JPH0284846A publication Critical patent/JPH0284846A/en
Pending legal-status Critical Current

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

PURPOSE:To transfer only a status signal with a few amount of change via a V.11 interface (universal balanced double-current mutual connection circuit) including a transformer by providing a consecutive pulse generating means, an encoding means, and a decoding means. CONSTITUTION:An OR circuit 80b in an encoding part 80a takes the OR of the status signal 20 and a consecutive pulse 10 of prescribed cycle from a consecutive pulse generation circuit 70a, and converts the signal 20 to a form representing the presence/absence of the pulse 10, and outputs it from the V.11 interface circuit 2. Next, the signal is inputted to the V.11 interface circuit 4 in a decoding part 90a via the transformers T1 and T2, and the leading edge or the trailing edge of the pulse 10 is detected by a signal conversion part 90b, and it is decoded to the status signal 6 of L or H. In such a way, it is possible to transfer only the signal 20 with a few amount of change via the circuits 2 and 4 including the transformers T1 and T2, and to increase the number of bits to be transferred arbitrarily.

Description

【発明の詳細な説明】 〔概 要〕 トランスを有するインタフェース回路を介して変化の少
ないステータス信号を転送するステータス信号転送方式
に関し、 トランスを含むv、iiインタフェースを介して変化の
少ないステータス信号のみを転送する・ことが出来るス
テータス信号転送方式を提供することを目的とし、 ステータス信号以外の信号の@ L 11又は”H″の
変化は、直接送信側トランスを通じて取り出し転送し、
ステータス信号のL″又はH”は連続パルス発生手段か
ら発生する連続パルスの有無に符号化手段を介して変換
して送信側トランスを通じて転送し、受信側トランスで
取り出した当該連続パルスの立ち上がり又は立ち下がり
エツジを復号化手段で検出し、これを“L”又は“H”
状態の該ステータス信号に復号するように構成する。
[Detailed Description of the Invention] [Summary] Regarding a status signal transfer method that transfers a status signal that does not change much through an interface circuit that includes a transformer, the present invention relates to a status signal transfer method that transfers a status signal that does not change much through an interface circuit that includes a transformer. The purpose is to provide a status signal transfer method that can transfer signals other than status signals, such as @L11 or "H" changes, which are directly extracted and transferred through the transmitting transformer.
The status signal L'' or H'' is converted into the presence or absence of continuous pulses generated by the continuous pulse generating means through the encoding means, transferred through the transmitting transformer, and is detected by the receiving transformer as the rising or rising edge of the continuous pulse. The falling edge is detected by the decoding means, and this is set to “L” or “H”.
and configured to decode the status signal of the state.

〔産業上の利用分野〕[Industrial application field]

本発明は、トランスを有するインタフェース回路を介し
て変化の少ないステータス信号を転送するステータス信
号転送方式に関する。
The present invention relates to a status signal transfer method for transferring status signals with little change via an interface circuit having a transformer.

通常、ステータス信号とはクロンク、データ。Usually, status signals are Cronk, Data.

データ処理タイミング信号以外の信号の総称であり、通
信システム中の装置の機能設定等を行う。
It is a general term for signals other than data processing timing signals, and is used to set the functions of devices in a communication system.

尚、通信システムを介して信号を遣り取りしている間に
通信システムを構成する装置の機能設定が変・化す名こ
とは、データの異常に繋がることになる。
Incidentally, if the functional settings of the devices making up the communication system change while signals are being exchanged via the communication system, this will lead to data abnormalities.

又、ステータス信号で表示する警報信号は通信システム
中の様々な異常を示すものであり、警報信号により通信
システムはデータの遣り取りを停止させたり、データの
遣り取りを遣り直す等の動作を行う。
Further, the alarm signal displayed as a status signal indicates various abnormalities in the communication system, and the alarm signal causes the communication system to perform operations such as stopping data exchange or retrying data exchange.

通信システムでは例えばデータ転送が正常なら正常状態
、異常ならば異常状態がある程度持続するような処理を
警報信号に対して行うことで、異常時の動作切り替えの
回数を減らしデータ処理がスムーズに行われるようにし
ている。
In communication systems, for example, by performing processing on alarm signals such that if the data transfer is normal, the state remains normal, and if it is abnormal, the abnormal state persists for some time, this reduces the number of operation switches in the event of an abnormality and ensures smooth data processing. That's what I do.

従って、ステータス信号は変化が少ないのが一般的であ
る。しかし、このように変化が少ないステータス信号を
例えばトランスを含むV、11インタフエースを介して
転送する場合は、その転送が実質上不可能となる。
Therefore, the status signal generally does not change much. However, if such a status signal that changes little is to be transferred via a V,11 interface including a transformer, it is virtually impossible to transfer it.

よって、かかる信号を簡易な方法で転送する方式の実用
化が待たれている。
Therefore, the practical implementation of a method for transferring such signals using a simple method is awaited.

〔従来の技術〕[Conventional technology]

第4図は従来例を説明するブロック図、第5図は従来例
におけるタイムチャートを説明する図をそれぞれ示す。
FIG. 4 is a block diagram illustrating a conventional example, and FIG. 5 is a diagram illustrating a time chart in the conventional example.

本例はトランスT1、・T2を含むV、11インタフエ
ースを介して信号を転送する場合を例に取った場合であ
り、■、11インタフェースはデータ通信分野での集積
回路装置に用いられる汎用平衡複流相互接続回路の電気
的特性としてCCITTで勧告されたものである。
In this example, a signal is transferred via a V,11 interface including transformers T1, T2, and the V,11 interface is a general-purpose balanced These are the electrical characteristics recommended by CCITT for double-current interconnection circuits.

■、11インタフェースはデータ信号速度がlOMbp
s以下のデータ端末装置及びデータ回線終端装置で用い
られる集積回路化された平衡相互接続回路の電気的特性
を規定している。
■, 11 interface has a data signal speed of 1OMbp
It specifies the electrical characteristics of integrated balanced interconnection circuits used in data terminal equipment and data line termination equipment below s.

即ち、信号発生器の出力インピーダンス、出力電力、波
形、受信器の感度、平衡度等について指標を示しており
、他のインタフェースとの互換性。
That is, it shows indicators for the output impedance, output power, waveform of the signal generator, sensitivity and balance of the receiver, and compatibility with other interfaces.

ケーブル及び終端、マルチポイント動作等についても付
記されている。
Cables and terminations, multipoint operation, etc. are also noted.

このv、11インタフエースを使用してデータ通信を行
う場合の一例が第4図に示しているものである。
An example of data communication using this V,11 interface is shown in FIG.

即ち、送信側の符号1は時分割多重変換装置であり、時
分割多重変換装置1に入力するフレームパターンF、デ
ータD及びステータス信号Oをタイミング信号TIMI
、2を用いて時分割多重化して、1つのフレームフォー
マット■にして■。
That is, code 1 on the transmitting side is a time division multiplex conversion device, and the frame pattern F, data D, and status signal O input to the time division multiplex conversion device 1 are converted into a timing signal TIMI.
, 2 and time-division multiplexing into one frame format ■■.

11インタフ工−ス回路2を介して線路(alへ送出さ
れる。
11 is sent to the line (al) via the interface circuit 2.

尚、■、11インタフェース回路2と線路(81間には
、その線路(a)が長距離の場合のインピーダンス整合
や信号に直流ノイズが混入することを阻止するためのト
ランスTlが設置されている。
In addition, ■, a transformer Tl is installed between the 11 interface circuit 2 and the line (81) for impedance matching when the line (a) is long distance and for preventing DC noise from being mixed into the signal. .

一方、受信側の符号4は送信側のv、11インタフ工−
ス回路2と対応して設けられているV。
On the other hand, code 4 on the receiving side is v, 11 interface on the sending side.
V provided corresponding to the circuit 2.

11インタフ工−ス回路4であり、これも送信側と同様
に線路(alと■、11インタフェース回路4間にトラ
ンスT2が設けられている。
11 interface circuit 4, and similarly to the transmitting side, a transformer T2 is provided between the lines (al and 2) and the 11 interface circuit 4.

■、11インタフェース回路4を介して受信したデータ
は符号5のフレームパターン検出回路に取り込まれると
共に、ステータス信号抽出回路6へ送出される。
(2) The data received via the 11 interface circuit 4 is taken into a frame pattern detection circuit 5 and sent to the status signal extraction circuit 6.

フレームパターン検出回路5でデータ中のフレームパタ
ーンが検出されると、その検出パルスによりステータス
信号抽出回路6はデータ中からクロックCLKのタイミ
ングでステータス信号0を抽出して次段へ送出する。
When the frame pattern detection circuit 5 detects a frame pattern in the data, the detection pulse causes the status signal extraction circuit 6 to extract the status signal 0 from the data at the timing of the clock CLK and send it to the next stage.

尚、時分割多重変換装置1.V、11インタフ工−ス回
路2及び4.ステータス信号抽出回路6共に集積回路化
されたものである。
Note that the time division multiplex conversion device 1. V, 11 interface circuits 2 and 4. The status signal extraction circuit 6 is also integrated into an integrated circuit.

上述の機能ブロックはステータス信号[相]を転送する
ためのものであり、第5図に示すようなタイムチャート
で処理される。尚、転送信号のフレームフォーマット■
も第5図の最下段から3段上に示す通りである 即ち、信号をトランスT1、T2を含むV、  11イ
ンタフ工−ス回路2及び4を介して転送する場合、トラ
ンスTI、T2に誘起される起電力又は電位が磁界の変
化によって生ずると言うトランスT1.T2内コイルの
性質により転送する。
The above-mentioned functional blocks are for transferring status signals [phases], and are processed according to a time chart as shown in FIG. In addition, the frame format of the transfer signal■
In other words, when a signal is transferred via the V, 11 interface circuits 2 and 4 including transformers T1 and T2, the voltage induced in transformers TI and T2 is A transformer T1. in which the electromotive force or potential generated by the change in magnetic field is generated by a change in the magnetic field. Transfer due to the properties of the coil inside T2.

従って、信号の変化が比較的に多いフレームパターンF
やデータDに変化の少ないステータス信号[相]を第5
図に示すようにタイミング信号TIM1.2を用いて時
分割多重変換装置1で挿入し、転送される。
Therefore, the frame pattern F has relatively many signal changes.
The status signal [phase] with little change in data D and
As shown in the figure, the timing signal TIM1.2 is inserted by the time division multiplex converter 1 and transferred.

信号の受信機能を果たすv、11インタフ工−ス回路4
は受信した連続データ中からフレームパターン検出回路
5でフレームパターンを検出し、ステータス信号0を抽
出するためのタイミング信号TIM3を作成し、このタ
イミング信号TIM3によりステータス信号抽出回路6
は連続データ中からステータス信号◎を抽出する。
V, 11 interface circuit 4 that performs a signal receiving function
The frame pattern detection circuit 5 detects a frame pattern from the received continuous data, creates a timing signal TIM3 for extracting status signal 0, and uses this timing signal TIM3 to detect a frame pattern in the status signal extraction circuit 6.
extracts the status signal ◎ from continuous data.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

通常、転送する信号のフレームフォーマットは、第5図
に示すように通信システムに対応して予め決定されてい
る。従って、ステータス信号[相]のビット数を増やす
とステータス信号[相]以外のデータD等を削減するこ
とになる。
Usually, the frame format of the signal to be transferred is determined in advance in accordance with the communication system, as shown in FIG. Therefore, if the number of bits of the status signal [phase] is increased, data D etc. other than the status signal [phase] will be reduced.

これは、予めそのビット数が決まっているデータDを転
送する場合においては、ステータス信号[相]のビット
数を増やすことが出来ないことを意味する。
This means that when transferring data D whose number of bits is determined in advance, the number of bits of the status signal [phase] cannot be increased.

又、ステータス信号0はデータD等の変化がある信号が
転送されている間でなければ転送することが出来ない等
の問題点がある。
Further, there is a problem that the status signal 0 cannot be transferred unless a changing signal such as data D is being transferred.

本発明は、トランスを含むV、11インタフエースを介
して変化の少ないステータス信号のみを転送することが
出来るステータス信号転送方式を提供することを目的と
する。
SUMMARY OF THE INVENTION An object of the present invention is to provide a status signal transfer method that can transfer only status signals that change little through a V,11 interface that includes a transformer.

〔課題を解決するための手段〕[Means to solve the problem]

第1図は本発明の詳細な説明するブロック図を示す。 FIG. 1 shows a block diagram illustrating the invention in detail.

第1図に示す本発明の原理ブロック図中の70は所定周
期の連続パルスを発生する連続パルス発生手段であり、 80はクロック、データ、データ処理タイミング信号[
相]以外の信号の総称であり通信システムを構成する装
置の設定や該装置の構成状況や伝送路。
In the block diagram of the principle of the present invention shown in FIG. 1, 70 is continuous pulse generating means for generating continuous pulses of a predetermined period, and 80 is a clock, data, data processing timing signal [
A general term for signals other than [Phase], which refers to the settings of devices that make up a communication system, the configuration status of the devices, and transmission paths.

データの状態を示すステータス信号[相]を連続パルス
の有無に変換する符号化手段であり、90は受信した該
連続パルスの立ち上がり又は立ち下がりエツジを検出し
、“L”又は“H”状態のステータス信号■に復号化す
る復号化手段であり、 かかる手段を具備することにより本課題を解決するため
の手段とする。
It is an encoding means that converts the status signal [phase] indicating the state of data into the presence or absence of continuous pulses, and 90 detects the rising or falling edge of the received continuous pulses, and detects the "L" or "H" state. This is a decoding means for decoding into a status signal (■), and by providing such means, it is a means for solving this problem.

(作 用〕 符号化手段80はステータス信号[相]の“L”又は“
H”を連続パルス発生手段70から発生する所定周期の
連続パルスの有無に変換し、この連続パルスは復号化手
段90で“L″又は”H”のステータス信号■に復号す
るように処理することにより、変化の少ないステータス
信号[相]のみをトランスT1.T2を含むv、11イ
ンタフエースを介して転送することが可能なため、転送
するステータス信号[相]のビット数は任意に増やすこ
とが可能となる。
(Function) The encoding means 80 outputs "L" or "L" of the status signal [phase].
Converting "H" into the presence or absence of a continuous pulse of a predetermined period generated from the continuous pulse generating means 70, and processing this continuous pulse so that it is decoded by the decoding means 90 into a status signal of "L" or "H". Therefore, it is possible to transfer only the status signal [phase] with little change through the v, 11 interface including transformers T1 and T2, so the number of bits of the status signal [phase] to be transferred can be increased arbitrarily. It becomes possible.

〔実施例〕〔Example〕

以下本発明の要旨を第2図、第3図に示す実施例により
具体的に説明する。
The gist of the present invention will be specifically explained below with reference to embodiments shown in FIGS. 2 and 3.

第2図は本発明の詳細な説明するブロック図、第3図は
本発明の実施例におけるタイムチャートを説明する図を
それぞれ示す、尚、全図を通じて同一符号は同一対象物
を示す。
FIG. 2 is a block diagram illustrating the present invention in detail, and FIG. 3 is a diagram illustrating a time chart in an embodiment of the present invention. The same reference numerals indicate the same objects throughout the figures.

第2図に示す本発明の実施例は、第1図で説明した連続
パルス発生手段70として、所定周波数を発生する図示
省略した発振器から発生する信号符号化手段80として
、ステータス信号[相]と所定周期の連続パルス[相]
との論理和を取り、ステータス信号[相]を連続パルス
[相]の有無に変換する論理和回路(以下OR回路と称
する)80bと、■。
The embodiment of the present invention shown in FIG. 2 uses the continuous pulse generating means 70 described in FIG. Continuous pulse with a specified period [phase]
and (1) an OR circuit (hereinafter referred to as an OR circuit) 80b that calculates the logical OR of the status signal [phase] and converts the status signal [phase] into the presence or absence of a continuous pulse [phase].

11インタフ工−ス回路2からなる符号化部80a 。11 an encoding unit 80a consisting of an interface circuit 2;

復号手段90として、符号化部80aで変換された連続
パルス[相]の立ち上がり又は立ち下がりエツジを検出
して“L”又はH”のステータス信号■に変換する信号
変換部90bと、■、11インタフェース回路4からな
る復号部90aから構成した例である。
The decoding means 90 includes a signal conversion section 90b that detects the rising or falling edge of the continuous pulse [phase] converted by the encoding section 80a and converts it into a status signal of "L" or H; This is an example configured from a decoding section 90a made up of an interface circuit 4.

符号化部80a内OR回路80bの一方にはステータス
信号■を、他方には例えば図示省略した発振器から発生
するクロックCLKを基に連続パルス発生回路70aか
ら発生した所定周期の連続パルス0が入力し、ステータ
ス信号[相]の“L”又はH”状態を連続パルス[相]
の有無に変化し、トランスT1を介して線路(a)へ送
出する。
The status signal ■ is inputted to one side of the OR circuit 80b in the encoding unit 80a, and the continuous pulse 0 of a predetermined period generated from the continuous pulse generation circuit 70a based on the clock CLK generated from an oscillator (not shown) is inputted to the other side. , the “L” or H state of the status signal [phase] is continuously pulsed [phase]
, and is sent to line (a) via transformer T1.

この時の変換状況を第3図に示す。即ち、第3図の■は
ステータス信号[相]の“L”状態を連続パルス[相]
の有り状態に変換し、“H”状態を連続パルス0の無し
の状態に変換したものである。
The conversion situation at this time is shown in FIG. In other words, ■ in Fig. 3 indicates that the "L" state of the status signal [phase] is a continuous pulse [phase].
The "H" state is converted to a state with no continuous pulse 0.

この連続パルス[相]はトランスT2から取り出され、
復号部90aではこの連続パルス[相]の立ち上がり又
は立ち下がりエツジを検出し、この検出パルス■を基に
第3図に示すように“L″又は“H”状態のステータス
信号■に復号する。
This continuous pulse [phase] is taken out from transformer T2,
The decoding section 90a detects the rising or falling edge of this continuous pulse [phase], and decodes it into a status signal (2) in the "L" or "H" state based on this detected pulse (2) as shown in FIG.

第3図に例の場合、立ち下がりエツジ検出で“L″状態
ステータス信号に復号する。
In the example shown in FIG. 3, the signal is decoded into an "L" state status signal upon detection of a falling edge.

尚、“L”から“H”状態への変化は連続パルス[相]
の周期と区別を付けるために検出パルス■を抵抗器R,
コンデンサCからなるCR時定数回路に掛け、連続パル
ス[株]の無しの状態がCR時定数以上連続した場合“
H”状態のステータス信号■とする。
In addition, the change from "L" to "H" state is a continuous pulse [phase]
In order to distinguish the period of the detection pulse ■ from the resistor R,
Multiplying the CR time constant circuit consisting of capacitor C, if the state of no continuous pulse [shares] continues for more than the CR time constant.
It is assumed that the status signal is in the H” state.

本実施例のCR時定数回路の時定数は、連続パルス[相
]がありの場合は“L”状態を継続させ、時定数以上の
連続パルス0なしの状態が継続するとL”状態から“H
”状態へ変化するが、時定数が連続パルス[株]の周期
から極端に長い場合(第3図の最下段に示す)は、“L
“状態から“H”状態へ変化が遅れるため、時定数は連
続パルス[相]の周期かられずかに大きいもの(第3図
の■の上段側に示すもの)に設定する。
The time constant of the CR time constant circuit of this embodiment is such that when there is a continuous pulse [phase], the "L" state continues, and when the state without continuous pulses equal to or greater than the time constant continues, the CR time constant circuit changes from the "L" state to the "H" state.
” state, but if the time constant is extremely long from the period of the continuous pulse (as shown in the bottom row of Figure 3), the state changes to “L”.
Since there is a delay in changing from the "H" state to the "H" state, the time constant is set to be slightly larger than the period of the continuous pulse [phase] (as shown in the upper part of the square in FIG. 3).

以上のようにステータス信号のみが転送出来るため、ス
テータス信号のビット数は任意設定が可能となる。
As described above, since only the status signal can be transferred, the number of bits of the status signal can be arbitrarily set.

〔発明の効果〕〔Effect of the invention〕

以上のような本発明によれば、トランスを含むV、11
インタフエースで変化が少ないステータス信号のみを転
送することが出来る。
According to the present invention as described above, V, 11 including a transformer
Only status signals that change little can be transferred through the interface.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の詳細な説明するブロック図、第2図は
本発明の詳細な説明するブロック図、第3図は本発明の
実施例におけるタイムチャートを説明する図、 第4図は従来例を説明するブロック図、第5図は従来例
におけるタイムチャートを説明する図、 をそれぞれ示す。 図において、 1は時分割多重変換装置、 2.4はV、11インタフ工−ス回路、5はフレームパ
ターン検出回路、 6はステータス信号抽出回路、 80は符号化手段、 80bはOR回路、 90aは復号化部、 をそれぞれ示す。 80aは符号化部、 90は復号化手段、 90bは信号変換部、 本発明の詳細な説明するブロック図 第1図
FIG. 1 is a block diagram explaining the present invention in detail, FIG. 2 is a block diagram explaining the present invention in detail, FIG. 3 is a diagram explaining a time chart in an embodiment of the present invention, and FIG. 4 is a conventional block diagram. FIG. 5 is a block diagram explaining an example, and FIG. 5 is a diagram explaining a time chart in a conventional example. In the figure, 1 is a time division multiplex conversion device, 2.4 is V, 11 is an interface circuit, 5 is a frame pattern detection circuit, 6 is a status signal extraction circuit, 80 is an encoding means, 80b is an OR circuit, 90a are the decoding part and , respectively. 80a is an encoding unit; 90 is a decoding unit; 90b is a signal converting unit; FIG. 1 is a block diagram illustrating the present invention in detail;

Claims (1)

【特許請求の範囲】 連続的に“L”又は“H”に変化するディジタルなステ
ータス信号([20])を送信側、受信側にそれぞれ設
けられているトランス(T1、T2)を通じて取り出し
遣り取りするステータス信号転送方式であって、 所定周期の連続パルスを発生する連続パルス発生手段(
70)と、 クロック、データ、データ処理タイミング信号以外の信
号の総称であり通信システムを構成する装置の設定や該
装置の構成状況や伝送路、データの状態を示す前記ステ
ータス信号([20])を前記連続パルスの有無に変換
する符号化手段(80)と、受信した該連続パルスの立
ち上がり又は立ち下がりエッジを検出し、“L”又は“
H”状態のステータス信号([6])に復号化する復号
化手段(90)とを設け、 前記ステータス信号([20])以外の信号の“L”又
は“H”の変化は、直接送信側トランス(T1)を通じ
て取り出し転送し、前記ステータス信号([20])の
“L”又は“H”は前記連続パルス発生手段(70)か
ら発生する該連続パルスの有無に前記符号化手段(80
)を介して変換して送信側トランス(T1)を通じて転
送し、 受信側トランス(T2)で取り出した当該連続パルスの
立ち上がり又は立ち下がりエッジを前記復号化手段(9
0)で検出し、これを“L”又は“H”状態の該ステー
タス信号([6])に復号することを特徴とするステー
タス信号転送方式。
[Claims] A digital status signal ([20]) that continuously changes to "L" or "H" is extracted and exchanged through transformers (T1, T2) provided on the transmitting side and the receiving side, respectively. It is a status signal transfer method that uses continuous pulse generation means (
70), and the status signal ([20]), which is a general term for signals other than clocks, data, and data processing timing signals, and indicates the settings of devices constituting a communication system, the configuration status of the devices, transmission paths, and data status. encoding means (80) for converting into the presence or absence of the continuous pulse; detecting the rising or falling edge of the received continuous pulse;
A decoding means (90) is provided to decode the status signal ([6]) in the "H" state, and a change in "L" or "H" of a signal other than the status signal ([20]) is directly transmitted. "L" or "H" of the status signal ([20]) is determined by the encoding means (80) depending on the presence or absence of the continuous pulse generated from the continuous pulse generating means (70).
) and transferred through the transmitting transformer (T1), and the rising or falling edge of the continuous pulse extracted by the receiving transformer (T2) is converted into the decoding means (9).
0) and decodes it into the status signal ([6]) in the "L" or "H" state.
JP23603088A 1988-09-20 1988-09-20 Status signal transfer system Pending JPH0284846A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23603088A JPH0284846A (en) 1988-09-20 1988-09-20 Status signal transfer system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23603088A JPH0284846A (en) 1988-09-20 1988-09-20 Status signal transfer system

Publications (1)

Publication Number Publication Date
JPH0284846A true JPH0284846A (en) 1990-03-26

Family

ID=16994723

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23603088A Pending JPH0284846A (en) 1988-09-20 1988-09-20 Status signal transfer system

Country Status (1)

Country Link
JP (1) JPH0284846A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8611456B2 (en) 2010-03-29 2013-12-17 Panasonic Corporation Isolated communication system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8611456B2 (en) 2010-03-29 2013-12-17 Panasonic Corporation Isolated communication system

Similar Documents

Publication Publication Date Title
US7327815B1 (en) Method for synchronizing several digital input signals
JPS6362977B2 (en)
JPH0284846A (en) Status signal transfer system
JPH03158040A (en) Data transformer
JP2693831B2 (en) Auxiliary signal transmission method
JPS63306723A (en) Supervisory signal transfer circuit
JP3270572B2 (en) Frame signal transmission system
JPS6021503B2 (en) AIS signal receiving circuit
JP2972452B2 (en) Receive data identification circuit
SU993456A1 (en) Pulse synchronization device
SU1637000A1 (en) Dibit generator
JPH0358213B2 (en)
JPH052027B2 (en)
JPS62120138A (en) Clock extraction circuit
JPS6238697A (en) Circuit for selecting trunk line signal
JPS6359234A (en) Optical transmission system
JPH04364480A (en) Output device of measuring terminal for digital relay
JPH0656987B2 (en) Digital signal transmission system
JPH01261942A (en) Auxiliary signal transmission system
KR920014297A (en) Signal terminal group bus triple signal monitoring circuit of electronic exchange
JPH05110444A (en) Decoder for digital transmission
FR2528640B1 (en)
JPS62213350A (en) Signal transmission method in ping-pong transmission system
JPS62151054A (en) Data transfer system
JPH0319455A (en) Alarm transmission circuit