JPH0274119A - Automatic monitoring method of digital relay analog input circuit - Google Patents

Automatic monitoring method of digital relay analog input circuit

Info

Publication number
JPH0274119A
JPH0274119A JP63225302A JP22530288A JPH0274119A JP H0274119 A JPH0274119 A JP H0274119A JP 63225302 A JP63225302 A JP 63225302A JP 22530288 A JP22530288 A JP 22530288A JP H0274119 A JPH0274119 A JP H0274119A
Authority
JP
Japan
Prior art keywords
frequency
monitoring
power system
input circuit
analog input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63225302A
Other languages
Japanese (ja)
Inventor
Takayuki Ono
隆之 小野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP63225302A priority Critical patent/JPH0274119A/en
Publication of JPH0274119A publication Critical patent/JPH0274119A/en
Pending legal-status Critical Current

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

PURPOSE:To prevent occurrence of error due to frequency variation of power system by producing a higher harmonic to be lapped over the input of the power system through frequency division of sampling clock synchronized with the system frequency. CONSTITUTION:The frequency of quantity of a electricity f1 in a power system is measured with a frequency measuring circuit P while a frequency division ratio n1 corresponding to the frequency is set in a frequency divider DV1 in order to produce a sampling clock fs which is provided to a frequency divider DV2 and a predetermined amount of monitoring higher harmonic fh is provided. The monitoring higher harmonic fh is lapped over the electric amount f1 of the power system and the overlapped electric amount f1 is applied onto an analog input circuit. The analog input circuit 1A samples the input with the sampling clock fs thus performing A/D conversion of the input. The basic wave component is extracted through a digital filter DF1 while the higher harmonic components are extracted through a digital filter DF2 and utilized for monitoring operation.

Description

【発明の詳細な説明】[Detailed description of the invention] 【産業上の利用分野】[Industrial application field]

本発明は電力系統を保護する目的で設置されるディジタ
ルリレーにおけるアナログ入力回路の自動監視方法に関
するもので、 特に発電所のように周波数が大幅に変動するような電力
系統を保護する目的で設置されるディジタルリレーにお
いて、保護リレーの周波数特性を改善する方式として、
電力系統の周波数に同期したサンプリング方式を採用し
た場合の、アナログ入力回路の自動監視方法に関する。 なお以下各図において同一の符号は同一もしくは相当部
分を示す。
The present invention relates to a method for automatically monitoring analog input circuits in digital relays installed for the purpose of protecting power systems, and particularly for power systems installed for the purpose of protecting power systems where the frequency fluctuates significantly, such as in power plants. As a method for improving the frequency characteristics of protective relays in digital relays,
This invention relates to an automatic monitoring method for analog input circuits when a sampling method synchronized with the frequency of the power grid is adopted. Note that in the following figures, the same reference numerals indicate the same or corresponding parts.

【従来の技術】[Conventional technology]

ディジタルリレーのアナログ入力回路の自動監視回路と
して、従来、第4図のような高調波重畳監視回路が知ら
れている。このリレーは、第4図のように発信器CLK
Iのクロックfo1を分周器DVIでn1分周(固定)
して電力系統の周波数に同期したサンプリングクロック
rsを作り、該サンプリングクロックfsによって定ま
るサンプ1jング間隔でサンプルホルダS Hを介し電
力系統の電気量(系統入力ともいう)[1をサンプリン
グし、このサンプリング値をA 、/ D変換器ADを
介しA/D変換した後に、マイクロコンビューク2A内
のディジタルフィルタDPIで基本波成分を抽出し、保
護リレー演算を行うものである。そして前記のサンプル
ホルダS HおよびA/D変換器ADからなるアナログ
入力回路口の不具合を検出するには発信器CL K2の
クロック120を分周器DV2にてn2分周(固定)し
、一定量の高調波fh(監視入力ともいう、一般に第3
調波)を作り、これを電力系統の電気量f1に重畳し、
前記と同様にこのアナログ入力回路を介しA/D変換後
にマイクロコンピュータ2八内のディジタルフィルタD
F2により高調波成分を抽出し、その大きさを監視する
ことにより行うものである。
A harmonic superimposition monitoring circuit as shown in FIG. 4 is conventionally known as an automatic monitoring circuit for an analog input circuit of a digital relay. This relay is connected to the oscillator CLK as shown in Figure 4.
Divide I's clock fo1 by n1 using frequency divider DVI (fixed)
A sampling clock rs synchronized with the frequency of the power grid is created, and the electrical quantity (also called grid input) [1] of the power grid is sampled via a sample holder SH at sampling intervals determined by the sampling clock fs. After the sampled value is A/D converted via the A/D converter AD, the fundamental wave component is extracted by the digital filter DPI in the microcombuque 2A, and a protection relay calculation is performed. In order to detect a malfunction in the analog input circuit consisting of the sample holder SH and the A/D converter AD, the clock 120 of the oscillator CLK2 is divided by n2 (fixed) by the frequency divider DV2, and the frequency is kept constant. harmonic of the quantity fh (also called the monitoring input, generally the third
harmonics) and superimposes this on the electrical quantity f1 of the power system,
Similarly to the above, after A/D conversion, the digital filter D in the microcomputer 28 is connected via this analog input circuit.
This is done by extracting harmonic components using F2 and monitoring their magnitude.

【発明が解決しようとする課題】[Problem to be solved by the invention]

第4図のような構成とすれば、重畳した高調波fhの値
と、これをA/D変換して演算した結果とを比較照合す
ることによりアナログ入力回路の精度不良などの不具合
を常時監視することができる。 しかしながら、発電所等のように周波数が大幅に変動す
る電力系統において第4図のようなディジタルリレーを
適用すると、サンプリングクロックfsは発信器CLK
Iのクロック[01をn1分周(固定)して作っており
、サンプリングの時間間隔が一定であるので、電力系統
の電気量flの周波数が変動するとサンプリングの電気
角間隔が変動し、ディジタルフィルタDF1およびリレ
ー演算処理に誤差が発生し、保護リレーとしての機能が
充分に果たせない。 これを解決する1つの方法として、第5図のように周波
数計測回路Pにより電力系統の周波数を計測し、周波数
に対応した分周比n1を分周器D■1に設定し、電力系
統の周波数「1に同期したサンプリングクロックfSを
発生させ、常に一定の電気角間隔でサンプリングを行う
方法がある。 この方法においてはサンプリングクロックfsは電力系
統の周波数f1に常に同期しているから保護リレ・−演
算の演算誤差は改善されるが、これに第4図のような高
調波重畳回路を単純に付加した方式では、電力系統の周
波数が変動すると、監視人力rhの周波数が固定のまま
であるためにディジタルフィルタDF2および監視演算
処理に誤差が生じるので、アナログ入力回路の自動監視
ができないという問題があった。 そこで本発明は、電力系統の周波数に同期したサンプリ
ング方式を適用したディジタルリレーにおいて、系統入
力に重畳される高調波(監視入力)の周波数も電力系統
の周波数に同期したサンプリングクロックを分周して作
成することにより、電力系統の周波数変動に対して安定
なアナログ入力回路の自動監視方法を提供することを課
題とする。
With the configuration shown in Figure 4, defects such as poor precision in the analog input circuit can be constantly monitored by comparing and comparing the value of the superimposed harmonic fh with the result of A/D conversion and calculation. can do. However, when a digital relay as shown in Fig. 4 is applied to a power system where the frequency fluctuates significantly, such as in a power plant, the sampling clock fs is set to the oscillator CLK.
It is created by dividing (fixed) the I clock [01 by n1, and the sampling time interval is constant. Therefore, when the frequency of the electrical quantity fl in the power system changes, the sampling electrical angle interval changes, and the digital filter An error occurs in DF1 and relay calculation processing, and the function as a protection relay cannot be fully performed. One way to solve this problem is to measure the frequency of the power system using a frequency measuring circuit P, as shown in Figure 5, and set the frequency division ratio n1 corresponding to the frequency in the frequency divider D■1. There is a method of generating a sampling clock fS synchronized with the frequency "1" and always sampling at constant electrical angle intervals. In this method, the sampling clock fs is always synchronized with the frequency f1 of the power grid, so the protection relay - Although the calculation error in calculations is improved, in a method that simply adds a harmonic superimposition circuit as shown in Figure 4, the frequency of the monitoring human power rh remains fixed even if the frequency of the power system fluctuates. Therefore, an error occurs in the digital filter DF2 and the monitoring calculation processing, so there is a problem in that the analog input circuit cannot be automatically monitored.The present invention therefore provides a digital relay that uses a sampling method synchronized with the frequency of the power system. The frequency of the harmonics (monitoring input) superimposed on the grid input is created by dividing the sampling clock synchronized with the frequency of the power grid, allowing automatic monitoring of analog input circuits that are stable against frequency fluctuations in the power grid. The task is to provide a method.

【課題を解決するための手段】[Means to solve the problem]

前記の課題を解決するために、本発明の方法では「電力
系統の周波数(flなど)に同期したサンプリングクロ
ック(fsなと)を用いて前記電力系統の電気量(系統
人力f1など)をサンプリングするサンプリング手段(
サンプリングホルダSHなど)と、 該サンプリング手段を介して抽出されたアナログ値をデ
ジタル値に変換するA/D変換手段(A/D変換器AD
など)と、を少なくとも持つアナログ入力回路(l^、
18など)を備え、前記A/D変換手段の出力データを
(ディジタルフィルタDPIなどを介し)演算処理して
前記電力系統の保護を行うディジタルリレーにおいて、
前記サンプリングクロックに同期した所定振巾の高調波
(監視人力fhなど)を、前記電力系統の電気量に重畳
してなる新たな電気量を被サンプリング量として前記ア
ナログ入力回路に入力させ、このときの前記アナログ入
力回路の出力データを(ディジタルフィルタDF2など
を介し)処理して前記高調波を抽出し、この抽出された
高調波の大きさを監視して前記アナログ回路の不具合を
検出するように1するか、またはさらに「前記アナログ
入力回路は、前記サンプリング手段の前段に前記電気量
に含まれる不要成分を取除くアナログフィルタ(AFな
ど)を備え、 前記の監視は、抽出された前記高調波の大きさに対し、
該高調波の周波数変化に対応する前記アナログフィルタ
の通過利得(Gなど)の変化の影響を(除算手段1/G
などを介し)補正した後に行われるように」するものと
する。
In order to solve the above-mentioned problems, the method of the present invention "samples the amount of electricity (system power f1, etc.) of the power system using a sampling clock (fs) synchronized with the frequency (f1, etc.) of the power system. sampling means (
sampling holder SH, etc.), and an A/D conversion means (A/D converter AD) that converts the analog value extracted through the sampling means into a digital value.
) and an analog input circuit (l^,
18, etc.), and performs arithmetic processing on the output data of the A/D conversion means (via a digital filter DPI, etc.) to protect the power system,
A new amount of electricity obtained by superimposing harmonics of a predetermined amplitude (monitoring power fh, etc.) synchronized with the sampling clock on the amount of electricity of the power system is inputted to the analog input circuit as the amount to be sampled, and at this time, Processing output data of the analog input circuit (via digital filter DF2 or the like) to extract the harmonics, and monitor the magnitude of the extracted harmonics to detect a malfunction in the analog circuit. 1, or further, ``The analog input circuit includes an analog filter (such as AF) that removes unnecessary components contained in the electrical quantity upstream of the sampling means, and the monitoring is performed using the extracted harmonics. For the size of
The influence of the change in the passage gain (G, etc.) of the analog filter corresponding to the frequency change of the harmonic is calculated by (dividing means 1/G)
etc.) shall be performed after correction.

【作 用】[For use]

本発明は、ディジタルリレーのアナログ入力回路の監視
用として、電力系統の入力に重畳させる高調波を、電力
系統の周波数に同期したサンプリングクロックを分周し
て作成するようにしているので、電力系統の周波数が変
動してサンプリング周波数が変わっても、前記高調波も
常に一定の′、3気角開角間隔ンプリングされ、監視演
算処理に誤差が生じないことになる。 まだディジタルリレーのアナログ入力回路監視用高調波
の周波数変動によるアナログフィルタの利得変動を、周
波数に応じて補償するようにしているので、電力系統の
周波数の変動により監視用高調波の周波数が変動しても
、アナログフィルタによる利得変動に起因する監視演算
の誤差を抑制することができる。
The present invention creates harmonics to be superimposed on the power system input for monitoring analog input circuits of digital relays by dividing a sampling clock synchronized with the frequency of the power system. Even if the sampling frequency changes due to variations in the frequency of the harmonics, the harmonics are always sampled at constant intervals of 1 and 3 air angle openings, so that no error occurs in the monitoring calculation process. The digital relay's analog input circuit is still designed to compensate for analog filter gain fluctuations due to frequency fluctuations of the monitoring harmonics depending on the frequency, so the frequency of the monitoring harmonics will fluctuate due to power system frequency fluctuations. However, it is possible to suppress errors in monitoring calculations caused by gain fluctuations caused by the analog filter.

【実施例】【Example】

第1図は本発明の第1の実施例としてのディジタルリレ
ー・アナログ入力回路の自動監視回路の構成を示す。同
図において電力系統の電気lflの周波数は周波数計測
回路Pにおいて計測され、周波数に対応した分周比nl
が分周器DVIに設定され、サンプリングクロックfs
が作られる。 これにより、サンプリングクロックfsの周波数は電力
系統の周波数に比例して変わることになる。 一方、サンプリングクロックfsは分周器DV2に与え
られ、ここにおいてサンプリングクロックはn2分周さ
れ、一定量の監視用高調波rhが出力される。監視用高
調波fhは電力系統の電気量flに重畳され、アナログ
入力回路に印加される。 アナログ入力回路IAでは、前記の監視用高調波「hが
重畳された電力系統の電気Mf1を、前記サンプリング
クロックfsによって定まるサンプリング間隔でサンプ
リングし、A/D変換を行う。このA/D変換された信
号のうち、基本波成分はディジタルフィルタDPIによ
って抽出されて保護リレー演算に使用され、高調波成分
はディジタルフィルタDF2によって抽出されて監視演
算に使用される。 この方式によれば、監視用の高調波はサンプリングクロ
ックfsを分周して作られているから、電力系統の周波
数が変動してサンプリング周波数が変わっても、常に一
定の電気角間隔でサンプリングされることになり、監視
演算処理に誤差を生じなくなる。 とごろで電力系統に使用されるディジタルリレーには、
強電回路から侵入するサージやノイズの除去などのため
にアナログフィルタを備えものがある。このようなアナ
ログフィルタを備えたディジタルリレーに本方法を単純
に適用したものが第6図である。同図は、アナログ入力
回路IBの中にアナログフィルタAFが挿入されている
以外は第1図と同じである。第6図の方式を用いると、
監視用高調波rhの周波数は電力系統の周波数r1に比
例して変動するので、ディジクルフィルタDF2で抽出
される監視用高調波の大きさは、アナログフィルタAF
の通過利得の周波数特性により変動し、監視演算に誤差
を生じるという問題が起こってくる。 第2図はこの問題を解決するために本発明を適用したデ
ィジタルリレーの自動監視回路の第2の実施例である。 同図においてはアナログ入力回路IBにアナログフィル
タAFが挿入されており、監視用高調波fhを重畳され
た系統人力flは前記アナログフィルタAFを通って演
算部分に送られる。また周波数計測回路Pの出力である
分周比nlがマイクロコンピュータ2B内の演算手段C
Pに送られている。この分周比n1は、電力系統の周波
数に対応して変化し、これにより電力系統の周波数がわ
かる。 一方、アナログフィルタAFの利得の周波数特性は第3
図のようになり、1つの周波数(この場合監視人力rh
)に対し利得Gが一義的に決まる。 従ってマイクロコンピュータ2Bに入力された分周比n
lから演算手段CPによりアナログフィルタAFの利得
Gが算出される。ディジタルフィルタDF2で抽出され
る監視用高調波は、除算手段・1/Gを介して利得Gで
除され、監視演算が行われる。 従って、電力系統の周波数の変動によって監視用高調波
の周波数が変動しても、アナログフィルタAFの利得の
周波数特性による誤差は打ち消され、正しい監視演算を
することができるのである。
FIG. 1 shows the configuration of an automatic monitoring circuit for a digital relay/analog input circuit as a first embodiment of the present invention. In the figure, the frequency of electricity lfl in the power system is measured in a frequency measuring circuit P, and the frequency division ratio nl corresponding to the frequency is
is set in the frequency divider DVI, and the sampling clock fs
is made. As a result, the frequency of the sampling clock fs changes in proportion to the frequency of the power system. On the other hand, the sampling clock fs is given to a frequency divider DV2, where the frequency of the sampling clock is divided by n2, and a fixed amount of monitoring harmonic rh is output. The monitoring harmonic fh is superimposed on the electrical quantity fl of the power system and applied to the analog input circuit. The analog input circuit IA samples the electricity Mf1 of the power system on which the monitoring harmonic "h" is superimposed at a sampling interval determined by the sampling clock fs, and performs A/D conversion. Of the signals, the fundamental wave component is extracted by the digital filter DPI and used for the protection relay calculation, and the harmonic component is extracted by the digital filter DF2 and used for the monitoring calculation. Since harmonics are created by dividing the sampling clock fs, even if the frequency of the power system fluctuates and the sampling frequency changes, the harmonics will always be sampled at constant electrical angle intervals, making it difficult for monitoring calculation processing. No errors occur.Digital relays used in power systems in Togoro include
Some devices are equipped with analog filters to remove surges and noise that enter from high-voltage circuits. FIG. 6 shows a simple application of this method to a digital relay equipped with such an analog filter. This figure is the same as FIG. 1 except that an analog filter AF is inserted in the analog input circuit IB. Using the method shown in Figure 6,
Since the frequency of the monitoring harmonic rh changes in proportion to the frequency r1 of the power system, the magnitude of the monitoring harmonic extracted by the digital filter DF2 is the same as that of the analog filter AF.
A problem arises in that the pass gain varies depending on the frequency characteristics of the pass gain, causing errors in monitoring calculations. FIG. 2 shows a second embodiment of an automatic monitoring circuit for digital relays to which the present invention is applied in order to solve this problem. In the figure, an analog filter AF is inserted into the analog input circuit IB, and the system human power fl superimposed with the monitoring harmonic fh is sent to the calculation section through the analog filter AF. Furthermore, the frequency division ratio nl, which is the output of the frequency measuring circuit P, is determined by the calculation means C in the microcomputer 2B.
It is sent to P. This frequency division ratio n1 changes in accordance with the frequency of the power system, and thereby the frequency of the power system can be determined. On the other hand, the frequency characteristic of the gain of analog filter AF is
As shown in the figure, one frequency (in this case, the monitoring human power rh
), the gain G is uniquely determined. Therefore, the frequency division ratio n input to the microcomputer 2B
The gain G of the analog filter AF is calculated from l by the calculating means CP. The monitoring harmonic extracted by the digital filter DF2 is divided by a gain G via a dividing means 1/G, and a monitoring calculation is performed. Therefore, even if the frequency of the monitoring harmonic changes due to fluctuations in the frequency of the power system, errors due to the frequency characteristics of the gain of the analog filter AF are canceled out, and correct monitoring calculations can be performed.

【発明の効果】【Effect of the invention】

本発明によれば電力系統の周波数に同期したサンプリン
グクロックを用いて前記電力系統の電気差をサンプリン
グするサンプリング手段と、該サンプリング手段を介し
て抽出されたアナログ値をデジタル値に変換するA/D
変換手段と、を少なくとも持つアナログ入力回路を備え
、前記A/D変換手段の出力データを演算処理して前記
電力系統の保護を行うディジタルリレーにおいて、 前記サンプリングクロックに同期した所定振巾の高調波
を前記電力系統の電気量に重畳してなる新たな電気量を
被サンプリング量として前記アナログ入力回路に入力さ
せ、このときの前記アナログ入力回路の出力データを処
理して前記高調波を抽出し、この抽出された高調波の大
きさを監視して前記アナログ入力回路の不具合を検出す
るようにしたので、電力系統の周波数が変動してサンプ
リング周波数が変わっても常に一定の電気角間隔でサン
プリングされ、ディジタルフィルタによる高調波抽出お
よび監視演算処理において原理的に誤差が生じないとい
う効果が得られ、電力系統の周波数に同期したサンプリ
ング方式を適用したディジタルリレーにおける高調波重
畳監視が可能となる。 また前記アナログ入力回路は、前記サンプリング手段の
前段に前記電気量に含まれる不要成分を取除くアナログ
フ・イルタを備え、 前記の監視は、抽出された前記高調波の大きさに対し、
該高調波の周波数変化に対応する前記アナログフィルタ
の通過利得の変化の影響を補正した後に行われるように
したので、電力系統の周波数の変動により監視高調波の
周波数が変動しても、アナログフィルタによる利得変動
に起因する監視演算の誤差を抑制できるという効果があ
る。
According to the present invention, there is provided a sampling means for sampling the electrical difference in the power system using a sampling clock synchronized with the frequency of the power system, and an A/D for converting the analog value extracted through the sampling means into a digital value.
A digital relay that protects the power system by processing output data of the A/D converter, the digital relay comprising an analog input circuit having at least a converter and a harmonic of a predetermined amplitude synchronized with the sampling clock. A new amount of electricity obtained by superimposing the amount of electricity on the amount of electricity of the power system is inputted to the analog input circuit as a sampled amount, and the output data of the analog input circuit at this time is processed to extract the harmonics, The size of the extracted harmonics is monitored to detect a malfunction in the analog input circuit, so even if the frequency of the power system fluctuates and the sampling frequency changes, sampling is always performed at constant electrical angle intervals. This has the effect that, in principle, no error occurs in harmonic extraction and monitoring calculation processing using a digital filter, and it becomes possible to monitor harmonic superposition in a digital relay using a sampling method synchronized with the frequency of the power system. Further, the analog input circuit includes an analog filter for removing unnecessary components included in the electrical quantity at a stage before the sampling means, and the monitoring is performed based on the magnitude of the extracted harmonics.
This is done after correcting the influence of the change in the pass gain of the analog filter that corresponds to the change in the frequency of the harmonic, so even if the frequency of the monitored harmonic changes due to changes in the frequency of the power system, the analog filter This has the effect of suppressing errors in monitoring calculations caused by gain fluctuations caused by.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の第1の実施例の構成を示すブロック回
路図、第2図は同じ(第2の実施例の構成を示すブロッ
ク回路図、第3図はアナログフィルタの利得の周波数特
性を示す図、第4図は第1図に対応する従来の構成を示
すブロック回路図、第5図は電力系統の周波数に同期し
たサンプリングクロック生成回路の構成例を示す図、第
6図はアナログフィルタを備えたアナログ入力回路の利
得誤差を説明するためのブロック回路図である。 rl :系統入力、f2 :監視入力、rs:サンプリ
ングクロック、fol:クロック、nl、n2’:分周
比、CLKI  :発振器、DVI、DV2  :分周
器、SH:サンプルホルダ、AD:A/D変換器、DP
I、DF2  :ディジタルフィルタ、P:周波数計測
回路、AF:アナログフィルタ、CP:演算演算手段、
1/G:利得Gでの除算手段、IA。
Figure 1 is a block circuit diagram showing the configuration of the first embodiment of the present invention, Figure 2 is the same (block circuit diagram showing the configuration of the second embodiment, and Figure 3 is the frequency characteristic of the gain of the analog filter. FIG. 4 is a block circuit diagram showing a conventional configuration corresponding to FIG. It is a block circuit diagram for explaining the gain error of an analog input circuit equipped with a filter. rl: System input, f2: Monitoring input, rs: Sampling clock, fol: Clock, nl, n2': Frequency division ratio, CLKI : Oscillator, DVI, DV2 : Frequency divider, SH: Sample holder, AD: A/D converter, DP
I, DF2: Digital filter, P: Frequency measurement circuit, AF: Analog filter, CP: Arithmetic calculation means,
1/G: means of division by gain G, IA.

Claims (1)

【特許請求の範囲】 1)電力系統の周波数に同期したサンプリングクロック
を用いて前記電力系統の電気量をサンプリングするサン
プリング手段と、 該サンプリング手段を介して抽出されたアナログ値をデ
ジタル値に変換するA/D変換手段と、を少なくとも持
つアナログ入力回路を備え、前記A/D変換手段の出力
データを演算処理して前記電力系統の保護を行うディジ
タルリレーにおいて、 前記サンプリングクロックに同期した所定振巾の高調波
を前記電力系統の電気量に重畳してなる新たな電気量を
被サンプリング量として前記アナログ入力回路に入力さ
せ、このときの前記アナログ入力回路の出力データを処
理して前記高調波を抽出し、この抽出された高調波の大
きさを監視して前記アナログ入力回路の不具合を検出す
るようにしたことを特徴とするディジタルリレー・アナ
ログ入力回路の自動監視方法。 2)特許請求の範囲第1項に記載の方法において、 前記アナログ入力回路は、前記サンプリング手段の前段
に前記電気量に含まれる不要成分を取除くアナログフィ
ルタを備え、 前記の監視は、抽出された前記高調波の大きさに対し、
該高調波の周波数変化に対応する前記アナログフィルタ
の通過利得の変化の影響を補正した後に行われるように
したことを特徴とするディジタルリレー・アナログ入力
回路の自動監視方法。
[Claims] 1) Sampling means for sampling the quantity of electricity of the power system using a sampling clock synchronized with the frequency of the power system, and converting the analog value extracted through the sampling means into a digital value. A/D conversion means; and a digital relay that protects the power system by processing output data of the A/D conversion means, the predetermined amplitude synchronized with the sampling clock. A new quantity of electricity obtained by superimposing the harmonics of 2000 on the quantity of electricity of the power system is inputted to the analog input circuit as a sampled quantity, and the output data of the analog input circuit at this time is processed to extract the harmonics. A method for automatically monitoring a digital relay/analog input circuit, characterized in that a malfunction in the analog input circuit is detected by extracting harmonics and monitoring the magnitude of the extracted harmonics. 2) In the method according to claim 1, the analog input circuit includes an analog filter that removes unnecessary components contained in the electrical quantity upstream of the sampling means, and the monitoring For the magnitude of the harmonics,
A method for automatically monitoring a digital relay/analog input circuit, characterized in that the monitoring is carried out after correcting the influence of a change in the pass gain of the analog filter corresponding to a change in the frequency of the harmonic.
JP63225302A 1988-09-08 1988-09-08 Automatic monitoring method of digital relay analog input circuit Pending JPH0274119A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63225302A JPH0274119A (en) 1988-09-08 1988-09-08 Automatic monitoring method of digital relay analog input circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63225302A JPH0274119A (en) 1988-09-08 1988-09-08 Automatic monitoring method of digital relay analog input circuit

Publications (1)

Publication Number Publication Date
JPH0274119A true JPH0274119A (en) 1990-03-14

Family

ID=16827214

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63225302A Pending JPH0274119A (en) 1988-09-08 1988-09-08 Automatic monitoring method of digital relay analog input circuit

Country Status (1)

Country Link
JP (1) JPH0274119A (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5911715A (en) * 1982-07-12 1984-01-21 株式会社日立製作所 Control detection system for ground-fault direction relay
JPS61285021A (en) * 1985-06-07 1986-12-15 株式会社東芝 Inspection system of protective relay
JPS62211694A (en) * 1986-03-13 1987-09-17 セイコーインスツルメンツ株式会社 Filter for tremolo of electronic musical apparatus
JPS63194500A (en) * 1987-02-07 1988-08-11 Fujitsu Ten Ltd Stereoscopic reproducing device
JPS63206109A (en) * 1987-02-23 1988-08-25 株式会社東芝 Digital relay

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5911715A (en) * 1982-07-12 1984-01-21 株式会社日立製作所 Control detection system for ground-fault direction relay
JPS61285021A (en) * 1985-06-07 1986-12-15 株式会社東芝 Inspection system of protective relay
JPS62211694A (en) * 1986-03-13 1987-09-17 セイコーインスツルメンツ株式会社 Filter for tremolo of electronic musical apparatus
JPS63194500A (en) * 1987-02-07 1988-08-11 Fujitsu Ten Ltd Stereoscopic reproducing device
JPS63206109A (en) * 1987-02-23 1988-08-25 株式会社東芝 Digital relay

Similar Documents

Publication Publication Date Title
DE69027292T2 (en) Digital signal processing method and system.
Routray et al. A novel Kalman filter for frequency estimation of distorted signals in power systems
Fardanesh et al. Multifunctional synchronized measurement network [power systems]
CN110221116B (en) Voltage flicker envelope detection method based on windowed interpolation and analytic mode decomposition
JP3191060B2 (en) Digital signal processing method and apparatus
US5889398A (en) Process for determining the harmonic oscillations of the fundamental component of an electrical signal
JP2010074901A (en) Power system protection control device
JPH0274119A (en) Automatic monitoring method of digital relay analog input circuit
JP2011160497A (en) Digital protection control unit and method of detecting abnormality thereof
Funaki et al. Error estimation and correction of DFT in synchronized phasor measurement
JPH0398418A (en) Monitor for digital protective relay
JPH0568321A (en) Automatic monitor for digital protective relay
JP2856750B2 (en) AC electricity detection device
Henville Digital relay reports verify power system models
JPH01198213A (en) Digital protective relay
JPH08221387A (en) Higher harmonic detection method by fixed sampling
JP2012222846A (en) Digital protection control apparatus
JPS6364519A (en) Monitor for input part of protective relay
JPH09222440A (en) Electrical quantity measuring method at time of system fault
JPS58208671A (en) Correction of error due to frequency variation for computation of digital effective value
JP4166048B2 (en) Digital type protective relay
JPS6124900B2 (en)
KR0146148B1 (en) Input circuit of 3phase overcurrent relay
JPS6116756Y2 (en)
JP2020150655A (en) Protection and control device, and protection and control method