JPH026032B2 - - Google Patents

Info

Publication number
JPH026032B2
JPH026032B2 JP52102861A JP10286177A JPH026032B2 JP H026032 B2 JPH026032 B2 JP H026032B2 JP 52102861 A JP52102861 A JP 52102861A JP 10286177 A JP10286177 A JP 10286177A JP H026032 B2 JPH026032 B2 JP H026032B2
Authority
JP
Japan
Prior art keywords
time
program
display
circuit
current time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP52102861A
Other languages
English (en)
Other versions
JPS5435781A (en
Inventor
Tadahiko Nakamura
Yoshio Kitamura
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP10286177A priority Critical patent/JPS5435781A/ja
Publication of JPS5435781A publication Critical patent/JPS5435781A/ja
Publication of JPH026032B2 publication Critical patent/JPH026032B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)

Description

【発明の詳細な説明】 本発明は、VTR等の各種電気機器を所定時間
後に動作させ始めたり、若しくは停止させたり、
或はまた動作開始と動作終了との双方の時刻を設
定したりするのに用いるタイマー装置に関するも
のである。
従来、タイマーを用いて動作開始時刻や動作終
了時刻をセツトする場合、時計目盛に対して指針
または指標を相対的に移動させることによつて動
作時刻のセツトを行い、また時計目盛と指針また
は指標との相対位置でもつてタイマーにセツトし
た時刻を表示していた。
しかしセツトする時刻の数を増やしたい場合、
少くとも指針または指標の数を増やす必要があ
り、また用いられる指針または指標の種類をプロ
グラムの種類やその開始時間及び終了時間に応じ
て区別する必要があり、このために時刻をセツト
する操作が煩雑となる欠点があつた。
また上述のようなタイマーにおいては、現在時
刻を表示する機構が設けられている。この現在時
刻表示機構を、例えば、現在時刻信号を発生する
時計信号発生部と、この現在時刻信号に基いて現
在時刻を表示する時刻表示部とから構成すること
が考察され得る。またこのような現在時刻表示機
構における現在時刻の表示を時報等に基いて正し
い値に時刻合せするために、時刻合せスイツチと
歩進スイツチとを設けることが考察され得る。こ
の場合、例えば、上記時刻合せに際し、上記時刻
合せスイツチを押して時計部のカウンタを調整状
態としてから、上記歩進スイツチを押して上記カ
ウンタを早送り状態にすることによつて所望の時
刻を表示させた時に、歩進スイツチを元にもどし
てこの所望の時刻を継続して表示させ、次いで時
報等から知り得る正確な現在時刻が上記所望の時
刻に一致した時点で上記時刻合せスイツチを元に
もどすことによつて、時刻合せを行うことが出来
る。
しかしこのような方法であれば、時刻合せスイ
ツチと歩進スイツチの双方を押したままでカウン
タを早送りさせ、所望の時刻表示がなされた時点
で歩進スイツチのみを元にもどす必要があるの
で、その操作が面倒で誤操作する恐れがある。ま
た上記所望の時刻を上記時刻表示部において表示
させることも考察され得るが、この所望の時刻の
表示と上記現在時刻の表示との区別がつき難く、
このために一層誤操作する恐れが大きくなる。
本発明は以以上に述べた夫々の欠陥を総て是正
すべく発明されたものであつて、特に設定すべき
動作時刻が多い場合でも、その設定操作が容易で
かつその構成が簡単であり、また時刻合せ操作が
簡単で正確かつ確実に時刻合せを行うことが出来
るようにしている。
本発明のタイマー装置は、タイマー動作を行わ
せるための動作時刻と現在時刻を調整するための
調整用時刻とを夫々設定する置数キーK0〜K9と、
この置数キーK0〜K9によつて設定された動作時
刻及び調整用時刻を記憶するための時刻記憶用メ
モリー手段(プログラムメモリー回路38、時計
プリセツト回路69)と、現在時刻を表示するた
めの現在時刻信号を発生する現在時刻信号発生手
段と、(時計部37)と、現在時刻を発光表示し
得る時刻表示手段(時間表示部28)と、上記時
刻表示手段が上記現在時刻信号発生手段からの上
記現在時刻信号に基づく現在時刻を連続的に発光
表示するように、上記現在時刻信号発生手段の出
力を上記時刻表示手段に供給する表示内容選択・
駆動回路42,52と、上記置数キーによつて調
整用時刻が上記時刻記憶用メモリー手段に設定さ
れた時には、上記現在時刻信号に代えて上記時刻
記憶用メモリー手段からの調整用時刻信号を上記
表示内容選択・駆動回路を経て上記時刻表示手段
に供給し且つ上記調整用時刻を点滅発光表示させ
るように上記表示内容選択・駆動回路に接続され
た時間表示ブランキング回路及びフラツシユ表示
回路48,49と、上記点滅発光状態において操
作する操作手段であつて、上記現在時刻信号発生
手段の内容を上記時刻記憶用メモリー手段に設定
された調整用時刻に修正すると共に、上記時間表
示ブランキング回路及びフラツシユ回路の動作を
停止させて、上記現在時刻信号発生手段からの調
整された現在時刻信号を上記時刻表示手段に供給
して現在時刻を連続発光表示させる時刻調整用操
作手段(時間合せスイツチ33)とを具備する。
この構成により、時間のプリセツトが簡単にで
きるようにしている。
次に本発明をVTRに適用した一実施例に付き
説明する。
第1図は本発明を適用したVTRの操作機構の
正面図である。第1図はその操作機構を示す上記
VTR1は電子式のタイマーを内臓しており、予
め設定した時刻に記録の動作の開始及び終了を自
動的に行い得るようになつている。なお再生その
他の動作をも自動的に行い得るように構成しても
よく、この場合には記録/再生操作部4によつて
そのモードを選択し得るようにすればよい。
このVTR1の操作機構2はタイマー操作部3、
記録/再生操作部4及びプログラム動作操作部5
を備えている。また操作部2の左側端の下部には
電源スイツチ22が設けられ、右側端の上部には
テープカウンタ23が設けられている。
操作機構2の中央の記録/再生操作部4には再
生釦7、記録釦8、早送り釦9、巻戻し釦10、
停止釦11、一時停止釦12及びカセツトエジエ
クト釦13が設けられている。なおこれらの操作
釦7〜13は電気的な接点スイツチを作動させる
ものであつてよく、VTR1はこれらの接点スイ
ツチの開閉に応じて所定の記録/再生等の動作を
行う。そしてこれらの操作釦7〜10及び12,
13の上部には操作釦7〜13が操作されたこと
を示す表示ランプ7a〜10a及び12a,13
aが取付けられている。なおVTR1は操作釦7
〜13のスイツチの開閉による電気信号に応じて
動作すると共に、VTRに内臓のプログラム動作
部及びタイマーからの電気信号によつても動作す
る。
プログラム動作操作部5には内臓のプログラム
動作部を操作するための各種の操作スイツチが設
けられている。即ち、サーチスイツチ15,16
は、一本のカセツトテープに複数個記録された記
録帯の頭出しをするためのもので、サーチスイツ
チ15はテープの送り方向のサーチ、16はテー
プの戻し方向のサーチのために用いられる。なお
この操作部5のプログラムサーチスイツチ17を
押した後にサーチスイツチ15または16を押し
た場合には、夫々の記録帯の頭の部分に記録され
た信号を検出することによる頭出しが行われる。
またカウンタサーチスイツチ18を押した場合に
は、テープカウンタ23の零カウント〔000〕へ
の復帰信号を用いた頭出しが行われる。リピート
スイツチ19はテープカウンタ23のリセツト釦
24の操作時点とこのリピートスイツチ19の操
作時点との間の記録画像を自動的に反復して再生
するためのものである。なお一時停止スイツチ2
0はプログラム動作部が動作状態のときにVTR
を一時停止(ポーズ)させるためのものである。
VTR1の記録/再生操作部4の左側に設けら
れたタイマー操作部3はVTR1に内臓されたタ
イマーの操作部であつて、表示部25及びキー入
力部26を備えている。表示部25は時間を表示
するための時間表示部28、時間表示部28の表
示が記録の開始時間であるか或は終了時間である
かを示す開始/終了表示部29及びチヤンネル表
示部30から成つている。そして各表示部28〜
30の前面は半透明(ダークトーン)の表示パネ
ルとなつていて、開始/終了表示部29の表示パ
ネルには「REC START」及び「REC END」
の文字が夫々上下に印刷されている。
表示パネルの上記文字の夫々背後には開始時間
指示ランプ31及び終了時間指示ランプ32が設
けられている。また時間表示部28の表示パネル
の背後にには「時」及び「分」を表示するための
4桁の数字表示管が設けられ、チヤンネル表示部
30の表示パネルの背後にはチヤンネル数字を表
示するための2桁の数字表示管が設けられてい
る。また時間表示部28の右側部にはタイマーの
時計部に現在時刻をセツトするための時間合せス
イツチ33が設けられている。
表示部25の下部にはキー入力部26が配設さ
れている。このキー入力部26は、数字0,1〜
9に相当する置数キースイツチK0、K1〜K9、チ
ヤンネルキースイツチCH、時キースイツチH、
分キースイツチM、クリアキースイツチC、第1
及び第2のプログラムキースイツチA及びB、プ
ログラムキヤンセルキースイツチPCを備えてい
る。なおプログラムキースイツチA及びBの上部
にはプログラムがタイマーにセツトされたことを
示すプリセツト表示ランプ34A,34Bが設け
られている。
更に、プリセツト表示ランプ34A,34Bの
左側には、プログラムされた時間のトータルが所
定の基準値以上になつたときに点灯するプログラ
ム時間オーバー表示ランプ35が設けられてい
る。また更にその左側には、プログラムAとBと
が時間的にオーバーラツプして設定されたときに
点灯するプログラム不適当表示ランプ36が設け
られている。
次に第2図はVTR1に組み込まれているタイ
マーのブロツク回路図である。第2図に示すよう
に、タイマーは主として、時計部37、プログラ
ムメモリー回路38、状態制御回路39、プログ
ラム時間正誤判別回路40、現在時間/プログラ
ム時間比較回路41及びデコーダ/表示駆動回路
42から構成されている。時計部37は水晶発振
器、カウンタ及びメモリーから成るデジタル時計
である。プログラムメモリー回路38は第1図の
キー入力部26のキー操作によつて設定される記
録プログラムA及びBの夫々のチヤンネル開始時
間及び終了時間のデータを記憶する回路である。
状態制御回路39はキー入力部36の入力データ
の読込み、タイマーの各ブロツクの状態判断及び
制御、各ブロツクへのデータの分配及びこれらの
各機能のシーケンス制御を行うための回路であ
る。
プログラム時間正誤判別回路40は、タイマー
にプログラムされた時間の総和と装着されたカセ
ツトテープの記録可能時間との比較をして、プロ
グラム時間が適切か否かの判別をすると共に、2
つのプログラムAとBとの時間帯オーバーラツプ
部分があるか否かの判別をする回路である。現在
時間/プログラム時間比較回路41は、時計部3
7から得られる現在時間とプログラムメモリー回
路38に記憶されているプログラム時間との比較
を行つて、夫々の時間が一致したときにVTRに
記録開始信号及び終了信号を与えるための回路で
ある。デコーダ/表示駆動回路42はキー入力部
26、プログラムメモリー回路38、時計部37
からのデータを表示し得る信号にデコードし、こ
の信号に基いて第1図の時間表示部28の数字表
示管の点灯を行うための回路である。
次に第2図に示すタイマーのプログラム動作を
第3図〜第6図のフローチヤートに基いて説明す
る。なおフローチヤートの菱形ボツクスは判断分
岐事項を示し、また方形ボツクスは処理事項を示
している。そして判断分岐事項は第2図の状態制
御回路39によつて行なわれ、処理事項はこの状
態制御回路39の制御に基いて第2図の各回路ブ
ロツクにおいて行われる。
まず状態制御回路39において、プログラムキ
ースイツチAまたはBを操作したか否かの判断J
1及びJ2が行われる。即ち、キーAを押した時
には、第2図のキー読込回路43を経てキー入力
信号が状態制御回路39に供給され、この入力発
生信号はフアンクシヨン入力メモリー回路45に
一時的に蓄えられる。これと共に状態制御回路3
9において、既にプログラムAまたはBが行われ
ているか否かの判断J3,J3′(FlagA=1?、
Flag=1?)が行われる。そしてキーAを押し
たときに、FlagA=1であれば既にプログラムA
が記憶されているので、プログラムAについて後
述のチエツクルーチンL2が行われる。また
FlagB=1であれば既にプログラムBが記憶され
ているので、プログラムBついてチエツクルーチ
ンL2が行われる。そして未だプログラムAが行
なわれていないときには、状態制御回路39にお
いてフリツプ・フロツプFlagAがセツトされる
(処理P1)。なおキーA及びBが押されていない
場合には、第2図の現在時間/プログラム時間比
較回路41において、現在時間プログラム時間比
較ルーチンL1が行なわれる。
次にFlagA=1になると、第1図の開始/終了
表示部28の開始時間指示ランプ31及びキーA
の上のプリセツト表示ランプ34Aがオンとな
る。また第2図の時詰表示ブランキング回路48
及びフラツシユ表示回路49が動作して、時間表
示部28の時間表示がブランチングされると共
に、上記ランプ31,34Aが点滅する。また第
2図のメモリー書込回路50によつてプログラム
メモリー回路38の開始時間A用のメモリーが選
択される(処理P2)。なおランプ31,34A
の点滅によつて、プログラムが入力可能であるこ
とが示されている。
次に記録すべきチヤンネルの設定が行われる。
まず置数キースイツチK0〜K9によつてチヤンネ
ル数字が入力され(判断J4)。このデータは第
2図のキー読込回路41、状態制御回路39を経
て置数入力メモリー回路46に一時的に蓄えられ
る(処理P3)。次にチヤンネルキースイツチ
CHが押されると、状態制御回路39がこれを判
断J5して、置数入力メモリー回路46に蓄えら
れたチヤンネルデータがメモリー書込回路50を
経てプログラムメモリー回路38のプログラムA
のチヤンネルメモリーに転送される。これと共に
メモリー読出回路51が動作し、表示内容選択/
タイミング回路52が状態制御回路39によつて
制御され、チヤンネルデータがデコーダ/表示駆
動回路42を経てチヤンネル表示部30に表示さ
れる(処理P4)。
なおタイマーを用いずにVTR1の記録/再生
操作部を操作してVTR1を手動モードで使用す
る場合にも、チヤンネル指定は置数キーK0〜K9
とチヤンネルキーCHとによつて行われる。この
場合、上述と同様にしてプログラムメモリー回路
38に記憶されたチヤンネルデータは、チヤンネ
ル表示部30において表示されると共にメモリー
読出回路51を経てDA変換器(図示せず)に供
給される。そしてここで適当なDC電圧に変換さ
れた後、電子チユーナーの同調回路の可変容量ダ
イオードに供給される。
次に第4図にその詳細なフローチヤートを示す
プログラムルーチンL3によつてプログラムの設
定が行われる。まず置数キースイツチK0〜K9
押されると、状態制御回路39の判断J6に基い
て入力データが第2図のキー読込回路44、状態
制御回路39を経て置数入力メモリー回路46に
一時的に蓄えられる(処理P3)。なお置数キー
K0〜K9が押されていない場合には、現在時間/
プログラム時間比較ルーチンL1が行われてい
る。次に2桁目の置数キーK0〜K9が押されると、
判断J5によつて入力データが2桁目の数字とし
て置数入力メモリー回路46に記憶される。そし
て置数キーK0〜K9の後に時キースイツチHを押
した場合には、判断J8によつて時データが置数
入力メモリー回路46から状態制御回路33に送
られて、ここで時データが適当か否かの判断J1
0が行なわれる。
そして時データが適当であれば、状態制御回路
39、メモリー書込回路50を経てプログラムメ
モリー回路38にプログラムAの開始時間の
“時”のデータが記憶される。また状態制御回路
39においてフリツプ・フロツプFlag“時”がセ
ツトされる(処理P5)。この結果、第2図のメ
モリー読出回路51及び表示内容選択/タイミン
グ回路52が動作してメモリー回路38のデータ
が読出され、このデータはデコーダ/表示駆動回
路42を経て時間表示部28において表示される
(処理P9)。この場合、フラツシユ表示回路49
によつて時間表示は点滅表示となつている。なお
時データが例えば“30時”のように不適当である
場合には、判断J10によつて処理P7が行われ
ないので、時データの記憶及び表示が行われな
い。そしてこの場合には操作者はクリアキースイ
ツチCを押して置数入力メモリー回路46のデー
タをクリアした後、再びプログラムルーチンL3
を行う。
次にプログラムルーチンL3の始めに戻り、時
データの入力と同様な分データの入力が行われ
る。既ち、置数キーK0〜K9によつて分データが
入力され(判断J6、処理P5、判断J7、処理
P6)、次いで分キースイツチMが押されると、
分データが適当であるか否かの判断J11が行わ
れる。そして分データが適当であれば、プログラ
ムメモリー回路38にプログラムAの開始時間の
分のデータが記憶される。また状態制御回路にお
いてFlag“分”がセツトされる(処理P8)。こ
の結果、時間表示部においてプログラムAの開始
時間が点滅して表示される。なお分データが例え
ば“70分”のように不適当である場合には、判断
J11によつて処理P8が行われないので、操作
者はクリアキーCを押して再び分データの入力を
行う必要がある。
次に状態制御回路39においてFlag“時”及び
Flag“分”が共に1であるか否かの判断J12が
行われ、共に1であれば第3図に示すように約1
秒間時間表示が行なわれた後(処理P10)、開
始時間指示ランプ31がオフ、終了時間指示ラン
プ32がオン(フラツシユ点灯)となる。これに
よつてプログラムAの終了時間のデータが入力可
能であることが操作者に知らされる。これと同時
に、時間表示ブランキング回路48が動作して、
前に設定されたプログラムAの開始時間の時間表
示が消灯される。またメモリー書込回路50によ
つてプログラムメモリー回路38の終了時間A用
のメモリーが選択される。なお現在時間/プログ
ラム時間比較回路41においては、第6図に示す
現在時間とプログラム時間との比較ルーチンL1
が常に行われている。
次に置数キースイツチK0〜K9、時キースイツ
チH、分キースイツチMを操作して終了時間の設
定が行われる。この設定は開始時間の設定と同様
に第4図に示すようなプログラムルーチンL3に
よつて行われる。そしてプログラムルーチンL3
が終了すると、即ち、分キーMを押してデータ入
力が終了すると、終了時間指示ランプ32がオフ
となり、また時間表示部28の終了時間表示がブ
ランキングされる。またフラツシユ表示回路49
がオフとなつてプリセツト表示ランプ34Aが連
続点灯となる。これによつてプログラムAの開始
時間と終了時間の設定が完了したことが表示され
る。
次に時間表示部28のブランキングが約0.2秒
間行われた後(処理P13)、状態制御回路39
からの指令に基いて表示内容選択/タイミング回
路52において時計部37からの現在時間のデー
タが選択される。そしてこの現在時間のデータは
デコーダ/表示駆動回路42を経て時間表示部2
8において表示される(処理P14)。
プログラムAの設定が完了すると再びプログラ
ムキーAを押してプログラムAの内容の確認を行
う。即ち、キーAが押されると(判断J13)、
第5図にその詳細なフローチヤートを示すチエツ
クルーチンL2が行われる。なおこの場合、プロ
グラムAの設定が完了した時点で自動的にチエツ
クルーチンL2が行われるようにしてもよい。
第5図はチエツクルーチンL2のフローチヤー
トである。まずチエツクルーチンL2になると、
第2図の状態制御回路39の指令に基いてプログ
ラム時間正誤判別回路40においてプログラム時
間TPと装着されたカセツトテープの記録可能時
間TR(テープ残量)との比較が行われる。(判断
J21)なおプログラムBが既に設定されている
場合には、プログラムA及びBのプログラム時間
の総和TPとTRとが比較される。そしてTP>TR
場合には、プログラム時間オーバー表示ランプ3
5が点灯される。更に判別回路40においてプロ
グラムAとBとの時間帯にオーバーラツプ部分が
あるか否かの判断J22が行われ、オーバーラツ
プ部分がある場合にはプログラム不適当表示ラン
プ36が点灯される。そしてプログラム時間がオ
ーバーしているかまたはオーバーラツプ部分があ
る場合には、状態制御回路39においてチエツク
終了F/Fがセツトされる。
プログラム時間正誤判別回路40においてプロ
グラム時間が正しいと判別された場合には、時間
表示部28における現在時間の表示が約0.2秒間
ブラツキングされる(処理P23,24)。次い
でプリセツトランプ34Aが点滅点灯されると共
に、開始/終了表示部29において開始時間指示
ランプ31が点滅点灯される。同時にプログラム
Aのチヤンネルと開始時間が点滅表示される。こ
の表示は約1秒間行われ(処理P26)、次いで
開始時間指示ランプ31が消灯されると共に、時
間表示がブランキングされる(処理P27)。そ
して約0.2秒後(処理P28)に終了時間指示ラ
ンプ32が点滅点灯されると共に、プログラムA
の終了時間が点滅表示される(処理P29)。こ
の表示は約1秒間行われ(処理P30)、その後
終了時間指示ランプ32がオフになり、終了時間
表示がブラツキングされる。またフラツシユ表示
回路49がオフとなる(処理P31)ので、プリ
セツト表示ランプ34Aが連続点灯となる。
第5図にその詳細を示すチエツクルーチンL2
において、上述の動作を終了すると、状態制御回
路39のチエツク終了F/Fがセツトされる(処
理P32)。そしてその後プログラムキヤンセル
キーPCが押されかつこの時にプログラムキーA
が押されている場合(判断J32,34)、後述
のように設定されたプログラムAがキヤンセル
(クリア)される(処理P34)。またキヤンセル
キーPCが押されない場合には、処理P31の約
0.2秒後にプログラムAの終了時間の表示に代つ
て現在時間の表示が行われる。そしてその後現在
時間/プログラム時間比較ルーチンL1が続行さ
れ、タイマーが機能している状態となる。
なおチエツクルーチンL2は第3図のフローチ
ヤートのいずれの部分にも挿入することができ
る。即ち、プログラム中であつても、キーAまた
はBを押すことによつて、既にプログラムされて
いる時間の表示が行われるので、これを確認して
プログラムを設定することができる。
次にプログラムBの設定について説明する。ま
ずプログラムキーBを押すと、第3図の判断J1
2(FlagB=1か?)が行われる。そしてプログ
ラムBが既に設定されている場合には、状態制御
回路39においてフリツプフロツプFlagBがセツ
トされているので、プログラムBについてのチエ
ツクルーチンL2(第5図)が行われる(通常の
チエツク)。またプログラムBが未だ設定されて
いない場合には、IlagA=1か否かの判断J13
が行われ、プログラムAが設定されていれば、プ
ログラムAについてのチエツクルーチンL2が行
われる。即ち、プログラムBの設定をするために
キーBを押すと、まず既に設定されている他方の
プログラムAの表示が自動的に行われ、これによ
つてプログラムBがAの時間帯とオーバーラツプ
して設定されたり或はAとBとの記録時間が記録
可能時間をオーバーするようなことがないように
している。そしてチエツクルーチンL2が終了し
た後は、第3図の処理P1以下と同様のフローチ
ヤートに準じてプログラムBの設定が行われる。
次に第2図の現在時間/プログラム時間比較回
路41の動作、即ちタイマー動作について説明す
る。タイマー動作は第6図に示す現在時間/プロ
グラム時間比較ルーチンのフローチヤートに基い
て行われる。まずプログラムAが設定されている
と、Flag A=1であるから判断J40が行なわ
れ、次にVTR1がプログラムに従つて記録動作
中である場合にセツトしているフリツプ・フロツ
プFlag Rec Aがセツトされているか否かの判断
J42が行われる。そしてFlag RecA=0であ
れば、現在時間toとプログラムAの開始時間ts
の比較が行われる。
to=tsになると、判断J43に基いてプリセツ
ト表示ランプ34Aが点滅点灯され、また比較回
路41からVTR1に記録開始信号が送られ、
VTR1が記録モードになる(処理P40)。また
このときFlag Rec Aがセツトされるので、判断
J42に基いて現在時間toと終了時間teとの比較
が行われるようになる。そしてプログラムAが実
行されてto=teとなると、判断J44に基いて比
較回路41からVTR1に停止信号が送られ、
VTR1が停止される。これと共に、記録中に点
滅点灯されていたプリセツト表示ランプ34Aが
オフとなり、またフリツプ・フロツプFlag Rec
A並びにFlagAがリセツトされる(処理P41)。
このようにしてプログラムAによる所定の記録
が実行され、次にプログラムBが設定されていれ
ば判断J41が行われる。そして判断J42以降
はプログラムAの実行と同じ手順(J42→J4
3→P40……)でプログラムBの実行が行われ
る。なおプログラムAとBとの時間帯の前後関係
を特に規定しないようにしてもよい。例えば、プ
ログラムAに基いて設定された時間帯の前にプロ
グラムBの時間帯を設定し得るようにしてもよ
い。この場合、第6図の判断J40とJ41とが
並列して行われるようにすれば、プログラムAま
たはBのいずれか早い方のプログラムが先に実行
される。
次に設定したプログラムの取消し(キヤンセ
ル)について説明する。既述のようにプログラム
のキヤンセルは、まずプログラム内容のチエツク
を行い、チエツクルーチンL2(第4図)の終了
時にチエツク終了F/Fがセツトされた時(P3
2)にプログラムキヤンセルキーPCを押すこと
によつて可能になる。そしてこのときキヤンセル
するプログラムのキーAまたはBを押している場
合のみキヤンセルされるようになつている。第7
A図は状態制御回路39のプログラムキヤンセル
に関係した回路のみを取出して示している。また
第7B図は第7A図の各部の波形である。
まずプログラムキーA、置数キーK0〜K9等を
押してプログラムAを設定すると、アンドゲート
54を介してキーAの入力信号がFlag Aフリツ
プ・フロツプ56のセツト入力に供給され、この
フリツプ・フロツプ56がセツトされる。従つ
て、プログラムAの設定後にキーAを押すと、
Flag A=1であるからアンドゲート58及びオ
アゲート60を通つてキーAの入力信号がチエツ
クルーチン制御回路61に供給される。そして第
5図に示すチエツクルーチンL2が行われて、チ
エツクルーチン制御回路61においてチエツク終
了信号が形成される。この信号とキーAの入力信
号とがオアゲート62並びにアンドゲート63を
介してチエツク終了フリツプ・フロツプ65に供
給され、これがセツトされる。そしてチエツク終
了フリツプ・フロツプ65の出力、キーA入力信
号及びFlag Aフリツプ・フロツプ56の出力信
号がアンドゲート66に供給され、プログラムA
クリア信号が形成される。このクリア信号は第2
図のメモリー書込回路50を経てプログラムメモ
リー回路に供給され、プログラムAがキヤンセル
される。なおプログラムBのキヤンセルも同様に
して行われる。
このようにして、第7B図に示すように、時点
t1においてプログラムキーAを押すことによつ
て、時点t2までにチヤンネル表示、開始時間及び
終了時間の表示が行われる。そしてこのチエツク
が終了するとチエツク終了F/Fがセツトされ、
このときプログラムキーAを押したまま例えば時
点t3でキヤンセルキーPCを押すことによつてプ
ログラムクリア信号Aが形成され、この信号によ
つてプログラムAのキヤンセルが行われる。
なおチエツクルーチンL2が終了した後に所定
期間(例えば2秒間)だけチエツク終了フリツ
プ・フロツプ65がセツト状態となり、この期間
にキヤンセルキーPCを押した場合のみプログラ
ムのキヤンセルが行われるように構成してもよ
い。またチエツク終了後であればいつでもキヤン
セルキーPCを押してプログラムキヤンセルを行
い得るようにしてもよい。
次に第8図は第2図のタイマーの時計部28に
現在時間をセツトする場合のフローチヤートであ
る。現在時間をセツトする場合には、まず第1図
に示す時間表示部28の横の時間合せスイツチ3
3を押す。そして状態制御回路39において判断
J50が行われ、これによつて処理P51が行わ
れて時間表示ブランキング回路48がオンとな
り、このために時間表示部28がブランキングさ
れ、これと共にフラツシユ表示回路49がオンと
なる。次に第4図のプログラムルーチンL3と同
様にして、時間及び分のデータが時計プリセツト
回路69に記憶されると共に、Flag“時”及び
Flag“分”が共に1となる(判断J51〜56、
処理P52〜55)。そしてこの状態では状態制
御回路39の制御に基いて時計プリセツト回路6
9から入力データが読出され、表示内容選択/タ
イミング回路52及びデコーダ/表示駆動回路4
2を通じて入力データが時間表示部28に点滅表
示される(処理P56)。
そしてFlag“時”及びFlag“分”が共に1であ
る場合には、判断J57が行われて入力が完了し
たことが判断される。そしてこの状態で外部の時
報に合わせて時間合せスイツチ33を再び操作す
ると、状態制御回路39が判断J58を行い、パ
ラレルロード70に対して時計プリセツト回路6
9に蓄えられた時及び分のデータを時計部37に
ロードするように指示が行われる。そして時計部
37が現在時間にセツトされ、またこのとき秒リ
セツト回路71が動作して時計部37の秒カウン
タ(表示は行われていない)も正しく0秒にリセ
ツトされる。そして判断J58に基いて時間表示
が時間表示部28において行われる。なおフラツ
シユ表示回路49がオフとなるので、時間表示は
連続表示となる(処理57)。
なお上述の構成のタイマーをVTR1とは別体
のタイマーとすることもでき、またタイマーを上
述の実施例の場合とは別の用途に用いる場合に
は、セツトされた動作開始時間から動作終了時間
までの動作期間のみタイマーがオンとなるように
する代りに、逆にオフになるようにしてもよい。
また上述の実施例では2つのプログラムキーA及
びBを設けたが、プログラムキーを1つとし、こ
のプログラムキーと置数キーとの組合わせ(例え
ばプログラムキーと置数キーK1又はK2との組合
せ)によつてプログラムの選択を行うようにする
こともできる。また上述の実施例では時キーH及
び分キーMを設けたが、時間入力データを例えば
4桁のデータとし、上位2桁を時間、下位2桁を
分に予め定めておけば、時キーH及び分キーHを
用いずにプログラム時間または現在時間を設定す
ることができる。
本発明は上述の如く、タイマー動作を行わせる
ための動作時刻や現在時刻を調整するための調整
用時刻を設定するのに置数キイーを用い、この置
数キイーによつて設定された動作時刻及び調整用
時刻を時刻記憶用メモリー手段によつて記憶する
ようにしたので、特に設定すべき動作時刻が多い
場合にも、その設定操作が容易でかつその構成が
簡単である。
また現在時刻を調整する際には、置数キイーに
よつて設定した調整用時刻を時刻記憶用メモリー
手段に記憶させると共に時刻表示手段において現
在時刻に代えて点滅表示させ、時刻調整操作手段
を操作して時刻調整操作を行つた時には上記調整
用時刻に応じて調整された現在時刻が連続発光表
示されるようにした。従つて共通の時刻表示手段
において現在時刻と調整用時刻とを夫々選択的に
発光表示することが出来、また前者は連続発光表
示でかつ後者は間欠発光表示であるので、その構
成が簡単であり、また夫々の時刻を明確かつ確実
に表示することが出来る。また時報等に基いて現
在時刻の時刻合せをする場合、予め置数キイーに
よつて調整用時刻を設定した後、時報等から知り
得る正確な現在時刻が上記調整用時刻に一致した
時点で時刻調整操作手段を操作すればよく、この
ために時刻合せ操作が簡単であり、また正確かつ
確実に時刻合せを行うことが出来る。
【図面の簡単な説明】
図面は本発明を適用したVTRの一実施例を示
すものであつて、第1図はVTRの操作機構の正
面図、第2図はVTRに組込まれているタイマー
のブロツク回路図、第3図はタイマーのプログラ
ム動作のフローチヤート、第4図はタイマーのプ
ログラムルーチンのフローチヤート、第5図はタ
イマーのチエツクルーチンのフローチヤート、第
6図はタイマーの現在時間/プログラム時間比較
ルーチンのフローチヤート、第7A図はプログラ
ムキヤンセル回路の回路図、第7B図は第7A図
の各部の波形を示す波形図、第8図はタイマーの
時計部に現在時間をセツトする場合のフローチヤ
ートである。 なお図面に用られている符号において、26…
キー入力部、28…時間表示部、29…開始/終
了表示部、33…時間合せスイツチ、37…時計
部、38…プログラムメモリー回路、42…デコ
ーダ/表示駆動回路、48…時間表示ブランキン
グ回路、49…フラツシユ表示回路、52…表示
内容選択/タイミング回路、69…時計プリセツ
ト回路、である。

Claims (1)

  1. 【特許請求の範囲】 1 タイマー動作を行わせるための動作時刻と現
    在時刻を調整するための調整用時刻とを夫々設定
    する置数キーと、 この置数キーによつて設定された動作時刻及び
    調整用時刻を記憶するための時刻記憶用メモリー
    手段と、 現在時刻を表示するための現在時刻信号を発生
    する現在時刻信号発生手段と、 現在時刻を発光表示し得る時刻表示手段と、 上記時刻表示手段が上記現在時刻信号発生手段
    からの上記現在時刻信号に基づく現在時刻を連続
    的に発光表示するように、上記現在時刻信号発生
    手段の出力を上記時刻表示手段に供給する表示内
    容選択・駆動回路と、 上記置数キーによつて調整用時刻が上記時刻記
    憶用メモリー手段に設定された時には、上記現在
    時刻信号に代えて上記時刻記憶用メモリー手段か
    らの調整用時刻信号を上記表示内容選択・駆動回
    路を経て上記時刻表示手段に供給し且つ上記調整
    用時刻を点滅発光表示させるように上記表示内容
    選択・駆動回路に接続された時間表示ブランキン
    グ回路及びフラツシユ表示回路と、 上記点滅発光状態において操作する操作手段で
    あつて、上記現在時刻信号発生手段の内容を上記
    時刻記憶用メモリー手段に設定された調整用時刻
    に修正すると共に、上記時間表示ブランキング回
    路及びフラツシユ回路の動作を停止させて、上記
    現在時刻信号発生手段からの調整された現在時刻
    信号を上記時刻表示手段に供給して現在時刻を連
    続発光表示させる時刻調整用操作手段とを具備す
    るタイマー装置。
JP10286177A 1977-08-25 1977-08-25 Timer device Granted JPS5435781A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10286177A JPS5435781A (en) 1977-08-25 1977-08-25 Timer device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10286177A JPS5435781A (en) 1977-08-25 1977-08-25 Timer device

Publications (2)

Publication Number Publication Date
JPS5435781A JPS5435781A (en) 1979-03-16
JPH026032B2 true JPH026032B2 (ja) 1990-02-07

Family

ID=14338690

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10286177A Granted JPS5435781A (en) 1977-08-25 1977-08-25 Timer device

Country Status (1)

Country Link
JP (1) JPS5435781A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56138895A (en) * 1980-03-31 1981-10-29 Matsushita Electric Works Ltd Illumination load control device
US4775208A (en) * 1986-06-06 1988-10-04 Polaroid Corporation Planar waveguide mode converter device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS491272A (ja) * 1972-04-17 1974-01-08

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5110491U (ja) * 1974-07-12 1976-01-26

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS491272A (ja) * 1972-04-17 1974-01-08

Also Published As

Publication number Publication date
JPS5435781A (en) 1979-03-16

Similar Documents

Publication Publication Date Title
JPS5951054B2 (ja) 記録再生装置
US4825200A (en) Reconfigurable remote control transmitter
JP3118819B2 (ja) リモートコントロールシステム
US4755883A (en) Removable information inputting device for an electronic recording apparatus
EP0283304A2 (en) Optical disc reproduction apparatus
US5506826A (en) Life span detector for a laser diode and a compact disk player having the same
US8315723B2 (en) Recording and/or reproducing apparatus and recording apparatus
US4135086A (en) Automatic record player of linear tracking pickup arm type
US3800316A (en) Record control circuit for multi-track cartridge tape player-recorder
JPH026032B2 (ja)
US4495607A (en) Circuit device for selecting station and tape in tape player with built-in radio
JPS6130229B2 (ja)
JPS5923036B2 (ja) 情報ブロツク表題再生表示装置
US20050171765A1 (en) Recording apparatus, reproducing apparatus, and recording and/or reproducing apparatus
JPH0679413B2 (ja) デイスクチエンジヤ−装置
JPS61264576A (ja) テ−プデツキのセグメント表示装置の制御方式
US20050185804A1 (en) Recording and/or reproducing apparatus and recording apparatus
US4091611A (en) Digital alarm watch
US4446495A (en) Tape player repeat reproduction with overlap
KR830002543B1 (ko) 기록 재생장치
JPS62219387A (ja) デイスクプレ−ヤ
US20050192689A1 (en) Recording and/or reproducing apparatus and recording apparatus
KR920006993B1 (ko) 디지틀 오디오 테이프 레코더의 곡번자동입력방법
KR950014649B1 (ko) 브이티알의 연속 예약 녹화제어장치 및 연속 녹화방법
JPH0216475Y2 (ja)