JPH0245842B2 - - Google Patents

Info

Publication number
JPH0245842B2
JPH0245842B2 JP58223724A JP22372483A JPH0245842B2 JP H0245842 B2 JPH0245842 B2 JP H0245842B2 JP 58223724 A JP58223724 A JP 58223724A JP 22372483 A JP22372483 A JP 22372483A JP H0245842 B2 JPH0245842 B2 JP H0245842B2
Authority
JP
Japan
Prior art keywords
current
input terminal
input
flowing
detection transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58223724A
Other languages
Japanese (ja)
Other versions
JPS60116210A (en
Inventor
Nobuyuki Narita
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP58223724A priority Critical patent/JPS60116210A/en
Publication of JPS60116210A publication Critical patent/JPS60116210A/en
Publication of JPH0245842B2 publication Critical patent/JPH0245842B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【発明の詳細な説明】 本発明は電流検出回路に係り、特に第1の入力
電流と第2の入力電流との差電流を検出する回路
に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a current detection circuit, and particularly to a circuit for detecting a difference current between a first input current and a second input current.

従来、第1の入力電流と第2の入力電流との差
電流を検出する回路として、第1図に示すような
電流検出回路がある。
2. Description of the Related Art Conventionally, there is a current detection circuit as shown in FIG. 1 as a circuit for detecting a difference current between a first input current and a second input current.

第1図において、カレントミラー回路1の入力
端子は、第1の電流入力端子2へ接続され、この
カレントミラー回路1の出力は第2の電流入力端
子3へ接続されているとともに、電流検出用トラ
ンジスタ4のエミツタにも接続され、また電流検
出用トランジスタ4のベースはバイアス電源5へ
接続され、電流検出トランジスタ4のコレクタは
出力端子6へ接続されている。
In FIG. 1, the input terminal of a current mirror circuit 1 is connected to a first current input terminal 2, and the output of this current mirror circuit 1 is connected to a second current input terminal 3. It is also connected to the emitter of the transistor 4 , the base of the current detection transistor 4 is connected to the bias power supply 5 , and the collector of the current detection transistor 4 is connected to the output terminal 6 .

このような構成になつているため、第1の電流
入力端子2に流れる第1の入力電流はカレントミ
ラー回路1の入力端子に流れ、カレントミラー回
路1の出力端子からは第1の電流入力端子に流れ
た第1の入力電流と等しい電流が取り出される。
一方、カレントミラー回路1の出力端子は第2の
電流入力端子3と電流検出用トランジスタ4のエ
ミツタへ接続されているため、第2の電流入力端
子3に流れる第2の入力電流の方が前記第1の入
力電流より大きいときには、両者の差電流分だけ
電流検出用トランジスタ4のコレクタへ接続され
た出力端子6からこの電流が取り出されていた。
ここで、バイアス電源5は電流検出用トランジス
タ4のベースへバイアス電圧を供給するためのも
のである。
With this configuration, the first input current flowing to the first current input terminal 2 flows to the input terminal of the current mirror circuit 1, and the first input current flows from the output terminal of the current mirror circuit 1 to the first current input terminal. A current equal to the first input current flowing through the first input current is extracted.
On the other hand, since the output terminal of the current mirror circuit 1 is connected to the second current input terminal 3 and the emitter of the current detection transistor 4, the second input current flowing to the second current input terminal 3 is When the current is larger than the first input current, this current is taken out from the output terminal 6 connected to the collector of the current detection transistor 4 by the difference current between the two.
Here, the bias power supply 5 is for supplying a bias voltage to the base of the current detection transistor 4.

ところで、第1の電流入力端子2に流れる第1
の入力電流の方が第2の電流入力端子3に流れる
第2の入力電流より大きい場合は、電流検出用ト
ランジスタ4はカツトオフとなり、出力に電流は
流れない。この電流検出回路では、第2の電流入
力端子3に流れる第2の入力電流の方が第1の電
流入力端子2に流れる第1の入力電流より大きい
場合にだけ両者の差電流を取り出すことができバ
イアス電源が必要となる欠点があつた。
By the way, the first current flowing to the first current input terminal 2
If the input current is larger than the second input current flowing to the second current input terminal 3, the current detection transistor 4 is cut off and no current flows to the output. In this current detection circuit, the difference current between the two can be extracted only when the second input current flowing to the second current input terminal 3 is larger than the first input current flowing to the first current input terminal 2. The drawback was that it required a bias power supply.

本発明の目的は、このような欠点をなくし、バ
イアス電源の不要な電流検出回路を提供すること
にある。
An object of the present invention is to eliminate such drawbacks and provide a current detection circuit that does not require a bias power supply.

本発明は、カレントミラー回路と電流検出用ト
ランジスタとを備え、前記カレントミラー回路の
入力端子から前記電流検出用トランジスタのエミ
ツタと第1の電流入力端子とへ接続し、前記カレ
ントミラー回路の出力端子から前記電流検出用ト
ランジスタのベースと第2の電流入力端子とへ接
続し、前記電流検出用トランジスタのコレクタか
ら出力電流を取り出すように構成されていること
を特徴とする電流検出回路にある。
The present invention includes a current mirror circuit and a current detection transistor, an input terminal of the current mirror circuit is connected to an emitter of the current detection transistor and a first current input terminal, and an output terminal of the current mirror circuit is connected to an emitter of the current detection transistor and a first current input terminal. The current detection circuit is connected to the base of the current detection transistor and the second current input terminal, and is configured to extract an output current from the collector of the current detection transistor.

次に図面を参照しながら本発明を詳細に説明す
る。
Next, the present invention will be explained in detail with reference to the drawings.

第2図は本発明の第1の実施例の電流検出回路
を示す回路図である。第2図において、カレント
ミラー回路1の入力端子はダイオード7を介して
第1の電流入力端子2と電流検出用トランジスタ
4のエミツタへ接続され、カレントミラー回路1
の出力端子は第2の電流入力端子3と電流検出用
トランジスタ4のベースに接続され、電流検出用
トランジスタ4のコレクタは出力端子6へ接続さ
れている。
FIG. 2 is a circuit diagram showing a current detection circuit according to the first embodiment of the present invention. In FIG. 2, the input terminal of the current mirror circuit 1 is connected to the first current input terminal 2 and the emitter of the current detection transistor 4 via the diode 7.
The output terminal of is connected to the second current input terminal 3 and the base of the current detection transistor 4, and the collector of the current detection transistor 4 is connected to the output terminal 6.

本電流検出回路においては、第1の電流入力端
子2が電流検出用トランジスタ4のエミツタに接
続されているとともに、ダイオード7を介してカ
レントミラー回路1の入力端子へ接続されている
ため、次式が成立する。
In this current detection circuit, the first current input terminal 2 is connected to the emitter of the current detection transistor 4 and also connected to the input terminal of the current mirror circuit 1 via the diode 7, so that holds true.

I1=I2+I3 …(1) ここで、I1;第1の電流入力端子2に流れる電
流、I2;カレント・ミラー回路の入力端子に流れ
る電流、I3;電流検出用トランジスタ4に流れる
電流、 またカレントミラー回路1の入力端子に流れる
電流I2と等しい電流I2がカレントミラー回路1の
出力端子より取り出されている。
I 1 = I 2 + I 3 ...(1) Here, I 1 : Current flowing to the first current input terminal 2, I 2 : Current flowing to the input terminal of the current mirror circuit, I 3 : Current detection transistor 4 A current I 2 which is equal to the current flowing through the current mirror circuit 1 and the current I 2 flowing through the input terminal of the current mirror circuit 1 is taken out from the output terminal of the current mirror circuit 1 .

一方、第2の電流入力端子3に流れる電流をI4
とするとI2>I4の場合は、I2とI4の差電流が電流
検出用トランジスタ4を駆動し、電流検出用トラ
ンジスタ4に流れる電流I3が増加するとともに、
カレントミラー回路1の入力端子に流れる電流I2
は減少する。逆に、I2<I4の場合は、電流検出用
トランジスタ4に流れる電流I3が減少し、一方カ
レントミラー回路1の入力端子に流れる電流I2
増加することになり、結局 I2=I4 …(2) となる。よつて、前記(1)式と(2)式より、 I3=I1−I4 …(3) となる。すなわち、出力端子6からは、第1の電
流入力端子2に流れた入力電流と第2の電流入力
端子3に流れた入力電流との差電流が取り出され
ることになる。
On the other hand, the current flowing through the second current input terminal 3 is I 4
Then, when I 2 > I 4 , the difference current between I 2 and I 4 drives the current detection transistor 4, and as the current I 3 flowing through the current detection transistor 4 increases,
Current I 2 flowing through the input terminal of current mirror circuit 1
decreases. Conversely, when I 2 < I 4 , the current I 3 flowing to the current detection transistor 4 decreases, while the current I 2 flowing to the input terminal of the current mirror circuit 1 increases, so that I 2 = I 4 …(2) becomes. Therefore, from the above equations (1) and (2), I 3 =I 1 −I 4 (3). That is, the difference current between the input current flowing through the first current input terminal 2 and the input current flowing through the second current input terminal 3 is extracted from the output terminal 6.

ここで、ダイオード7はカレントミラー回路1
の出力端子の動作を、カレントミラー回路が正常
に動作する範囲に保つための電圧降下回路として
動作している。一方、電流検出用トランジスタ4
のベースがカレントミラー回路1の出力端子に接
続されているため、電流検出用トランジスタ4の
ベース・バイアス電流もカレントミラー回路1の
出力端子に流れる結果、検出される差電流に誤差
を与えることとなるが、電流検出用トランジスタ
4の直流電流増幅率hFEを約100以上に選べば通常
は問題とならない。特に高精度の動作が必要であ
れば、電流検出用トランジスタ4をダーリントン
接続された2つ以上のトランジスタに置き換えれ
ばよい。
Here, the diode 7 is the current mirror circuit 1
It operates as a voltage drop circuit to keep the operation of the output terminal within the range in which the current mirror circuit operates normally. On the other hand, current detection transistor 4
Since the base of the transistor 4 is connected to the output terminal of the current mirror circuit 1, the base bias current of the current detection transistor 4 also flows to the output terminal of the current mirror circuit 1, which may cause an error in the detected difference current. However, if the DC current amplification factor h FE of the current detection transistor 4 is selected to be about 100 or more, there is usually no problem. If particularly high-precision operation is required, the current detection transistor 4 may be replaced with two or more Darlington-connected transistors.

また、第1の電流入力端子2に流れる第1の入
力電流の方が第2の電流入力端子3に流れる第2
の入力電流より小さい場合は、電流検出用トラン
ジスタ4はカツトオフとなり、出力に電流は流れ
ない。
Furthermore, the first input current flowing to the first current input terminal 2 is higher than the second input current flowing to the second current input terminal 3.
When the input current is smaller than the input current, the current detection transistor 4 is cut off and no current flows to the output.

このように、本発明の第1の実施例の電流検出
回路によつて、第2の電流入力端子3に流れる第
2の入力電流の方が第1の電流入力端子2に流れ
る第1の入力電流より小さい場合に、両者の差電
流を取り出すことができ、しかもバイアス電源が
必要とならないという利点がある。
In this way, with the current detection circuit of the first embodiment of the present invention, the second input current flowing to the second current input terminal 3 is higher than the first input current flowing to the first current input terminal 2. When the current is smaller than the current, the difference current between the two can be taken out, and there is an advantage that a bias power supply is not required.

第3図は本発明の第2の実施例の電流検出回路
を示す回路図である。第3図に示す第2の実施例
は、第2図に示した第1の実施例より電流検出用
トランジスタ4の導電形式が異なり、さらに電流
検出用トランジスタ4のベースと第2の電流入力
端子3の共通接続点とカレントミラー回路1の出
力端子との間のダイオード7がなくなり、第1の
電流入力端子2と第2の電流入力端子3との間に
ダイオード8が接続され、その他は同様である。
FIG. 3 is a circuit diagram showing a current detection circuit according to a second embodiment of the present invention. The second embodiment shown in FIG. 3 is different from the first embodiment shown in FIG. The diode 7 between the common connection point of 3 and the output terminal of the current mirror circuit 1 is removed, and the diode 8 is connected between the first current input terminal 2 and the second current input terminal 3, and the other aspects are the same. It is.

ここで、第1の電流入力端子2と第2の電流入
力端子3との間に、ダイオード8が接続されてお
り、そのダイオード8の方向が電流検出用トラン
ジスタのベース・エミツタ間の導通方向とは逆方
向に選ばれている。
Here, a diode 8 is connected between the first current input terminal 2 and the second current input terminal 3, and the direction of the diode 8 is the direction of conduction between the base and emitter of the current detection transistor. are selected in the opposite direction.

第3図に示した本発明の実施例の電流検出回路
において、第2の電流入力端子3に流れる入力電
流の方が第1の電流入力端子2に流れる第1の入
力電流より大きい場合はダイオード8は逆バイア
スとなり、第2の電流入力端子3に流れた第2の
入力電流はカレントミラー回路1の出力端子に流
れる。このため、カレントミラー回路1の入力端
子からは、第2の入力電流と等しい電流が取り出
されるため、電流検出用トランジスタ4には第1
の入力電流と第2の入力電流との差電流が流れ、
電流検出用トランジスタ4のコレクタに接続され
た出力端子6よりこの差電流が取り出されてい
る。
In the current detection circuit of the embodiment of the present invention shown in FIG. 3, if the input current flowing to the second current input terminal 3 is larger than the first input current flowing to the first current input terminal 2, the diode 8 becomes a reverse bias, and the second input current flowing to the second current input terminal 3 flows to the output terminal of the current mirror circuit 1. Therefore, since a current equal to the second input current is taken out from the input terminal of the current mirror circuit 1, the current detection transistor 4 is supplied with the first input current.
A difference current between the input current and the second input current flows,
This difference current is taken out from an output terminal 6 connected to the collector of the current detection transistor 4.

一方、第2の電流入力端子3に流れる第2の入
力電流I2の方が第1の電流入力端子2に流れる第
1の入力電流I1より小さい場合は、ダイオード8
に電流I3が流れ、電流検出用トランジスタ4はカ
ツトオフとなり出力端子6には電流が流れない。
On the other hand, if the second input current I2 flowing to the second current input terminal 3 is smaller than the first input current I1 flowing to the first current input terminal 2, the diode 8
A current I 3 flows through the output terminal 6, the current detection transistor 4 is cut off, and no current flows through the output terminal 6.

ここでダイオード8に流れる電流をI5とすると
このI5は次式のようになる。
Here, if the current flowing through the diode 8 is I5 , this I5 becomes as shown in the following equation.

I5=(I1−I4)/2 …(4) すなわち、カレントミラー回路1の出力端子に
は第2の入力電流I4とダイオード8に流れる電流
I5と合計の電流〔I4+I5〕が流れるため、カレン
トミラー回路1の入力端子にも〔I4+I5〕の電流
が流れ、この電流とダイオード8に流れる電流I5
の合計が第1の入力電流I1と等しくなつて回路は
バランスしている。すなわち、 〔I4+I5〕+I5=〔I4+(I1−I4)/2〕 +(I4−I4)/2=I1 …(5) このようにダイオード8は回路のバランスを保
つ働きをしている。
I 5 = (I 1 − I 4 )/2 (4) In other words, the output terminal of the current mirror circuit 1 has the second input current I 4 and the current flowing through the diode 8.
I 5 and the total current [I 4 + I 5 ] flow, so the current [I 4 + I 5 ] also flows to the input terminal of the current mirror circuit 1, and this current and the current I 5 flowing through the diode 8
is equal to the first input current I 1 and the circuit is balanced. That is, [I 4 + I 5 ] + I 5 = [I 4 + (I 1 − I 4 )/2] + (I 4 − I 4 )/2 = I 1 …(5) In this way, diode 8 is It works to maintain balance.

以上説明したように、本発明によれば、第1の
電流入力端子に流れる第1の入力電流の方が、第
2の電流入力端子に流れる第2の入力電流より小
さい場合に、両者の差電流を取り出すことがで
き、しかもバイアス電源は必要とならない等の効
果が得られる。
As explained above, according to the present invention, when the first input current flowing to the first current input terminal is smaller than the second input current flowing to the second current input terminal, the difference between the two Effects such as being able to extract current and not requiring a bias power supply can be obtained.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来の電流検出回路を示す回路図、第
2図は本発明の第1の実施例の電流検出回路を示
す回路図、第3図は本発明の第2の実施例の電流
検出回路を示す回路図である。 尚図において、1……カレントミラー回路、2
……第1の電流入力端子、3……第2の電流入力
端子、4……電流検出用トランジスタ、5……バ
イアス電源、6……出力端子、7,8……ダイオ
ード。
Fig. 1 is a circuit diagram showing a conventional current detection circuit, Fig. 2 is a circuit diagram showing a current detection circuit according to a first embodiment of the present invention, and Fig. 3 is a circuit diagram showing a current detection circuit according to a second embodiment of the present invention. FIG. 2 is a circuit diagram showing a circuit. In the figure, 1...current mirror circuit, 2
...First current input terminal, 3...Second current input terminal, 4... Current detection transistor, 5... Bias power supply, 6... Output terminal, 7, 8... Diode.

Claims (1)

【特許請求の範囲】[Claims] 1 カレントミラー回路と電流検出用トランジス
タとを備え、前記カレントミラー回路の入力端子
から前記電流検出用トランジスタのエミツタと第
1の電流入力端子とへ接続し、前記カレントミラ
ー回路の出力端子から前記電流検出用トランジス
タのベースと第2の電流入力端子とへ接続し、前
記電流検出用トランジスタのコレクタから出力電
流を取り出すように構成されていることを特徴と
する電流検出回路。
1 comprises a current mirror circuit and a current detection transistor, the input terminal of the current mirror circuit is connected to the emitter of the current detection transistor and a first current input terminal, and the current mirror circuit is connected to the emitter of the current detection transistor and a first current input terminal; A current detection circuit, characterized in that the current detection circuit is connected to a base of a detection transistor and a second current input terminal, and is configured to take out an output current from a collector of the current detection transistor.
JP58223724A 1983-11-28 1983-11-28 Current detecting circuit Granted JPS60116210A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58223724A JPS60116210A (en) 1983-11-28 1983-11-28 Current detecting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58223724A JPS60116210A (en) 1983-11-28 1983-11-28 Current detecting circuit

Publications (2)

Publication Number Publication Date
JPS60116210A JPS60116210A (en) 1985-06-22
JPH0245842B2 true JPH0245842B2 (en) 1990-10-12

Family

ID=16802683

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58223724A Granted JPS60116210A (en) 1983-11-28 1983-11-28 Current detecting circuit

Country Status (1)

Country Link
JP (1) JPS60116210A (en)

Also Published As

Publication number Publication date
JPS60116210A (en) 1985-06-22

Similar Documents

Publication Publication Date Title
JPS61230411A (en) Electric circuit
JP3697679B2 (en) Stabilized power circuit
JPH0546571B2 (en)
JPH04227104A (en) Amplifier circuit
JPH0245842B2 (en)
US5477171A (en) Full wave rectifier using current mirror bridge
JPH0158684B2 (en)
JPH0145242B2 (en)
JPH04295222A (en) Stabilized power supply circuit
JPH0522873B2 (en)
JPH0753297Y2 (en) Differential amplifier circuit
JPH0210664Y2 (en)
JPS6126848B2 (en)
JPH0624298B2 (en) Current amplifier circuit
JPS59108411A (en) Current source circuit
JPH0252884B2 (en)
JPS60187262A (en) Full-wave rectifier circuit
JP2853485B2 (en) Voltage-current converter
JPS6040963A (en) Electric current detecting circuit
JPH0542485Y2 (en)
JP2517667B2 (en) Rectifier circuit
JPH0152929B2 (en)
JPH0122256Y2 (en)
JP2661138B2 (en) Current amplifier circuit
JPS6216015Y2 (en)