JPH0228825A - Picture memory device - Google Patents

Picture memory device

Info

Publication number
JPH0228825A
JPH0228825A JP63179603A JP17960388A JPH0228825A JP H0228825 A JPH0228825 A JP H0228825A JP 63179603 A JP63179603 A JP 63179603A JP 17960388 A JP17960388 A JP 17960388A JP H0228825 A JPH0228825 A JP H0228825A
Authority
JP
Japan
Prior art keywords
data
display
image
memory
picture
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63179603A
Other languages
Japanese (ja)
Other versions
JP2719355B2 (en
Inventor
Kazuaki Okamoto
一晃 岡本
Hiroki Miura
三浦 宏喜
Kazuyuki Tanaka
一行 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP63179603A priority Critical patent/JP2719355B2/en
Publication of JPH0228825A publication Critical patent/JPH0228825A/en
Application granted granted Critical
Publication of JP2719355B2 publication Critical patent/JP2719355B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Image Input (AREA)
  • Image Processing (AREA)
  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

PURPOSE:To effectively utilize a picture memory by independently executing display to the plural picture memories which can simultaneously execute reading and writing. CONSTITUTION:The picture memory device is used for a fault picture photograph system, for example, in which picture data to be obtained from a micro- processor and a main memory through an address bus and a data bus are stored and displayed by a display means. The device is equipped with a drawing display control means 1, multiplexer 2, display address generating means 3, control register 4, picture memory 5, data converting means 6 and a display means 7. When the data are written to this picture memory 5, at first, the position of a picture element to be written, an address is given by using an address bus 9 for reading and writing at first. Then, a screen, to which the picture element is written, is given by a control signal from the control register 4. When the data are read from the picture memory 5, the data are sent to the drawing display control means 1 by samely using the said bus 9 and a data bus 8.

Description

【発明の詳細な説明】 (イ〉 産業上の利用分野 本発明は画像データの表示手段を有する情報処理装置に
おいて、複数の画像データを格納し、それら複数の画像
データを例えばCRTなとの画像表示装置に重畳表示す
る機能をもった画像メモリ装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION (A) Industrial Application Field The present invention relates to an information processing apparatus having an image data display means, which stores a plurality of image data, and displays the plurality of image data as an image on a CRT, for example. The present invention relates to an image memory device having a function of superimposing display on a display device.

(ロ)従来の技術 画面表示きれている主画像データによる主画像上に例え
は文字などの2値画像データによる従画像ヲ重畳表示す
る場合、これら複数の画像データを一括して画像メモリ
に格納する方法として、例えは昭和60年5月20日付
で発行きれた日経エレクLロニ:クス誌の第257頁か
ら第281頁の記事「主記憶と同様にアクセスでさるフ
レーム・バッファを備えたカラービットマツプデイスプ
レィ」に示されているようにカラー画像プレーンの他に
オーバレイ・プレーンを設ける方法がある。この例では
、表示画面上の表示位置に対応する1つのビクセル(画
素)について、6ビツトのカラー画像ブレンのカラー画
像データと2ビツトのオーバーレイ・プレーンのオーバ
レイ・データの計8ビットで表わされている。即ち、6
ビツトからなるカラ画像データと2枚の2値画像データ
を合わせて3種類の全く独立した画像データを、画素ご
とに括’−−CHeみ出しあるいは書き込みすることか
できる。
(B) Conventional technology When displaying a sub-image made of binary image data such as characters over a main image made of main image data that cannot be displayed on the screen, for example, multiple image data are stored in the image memory all at once. For example, an article on pages 257 to 281 of the Nikkei Electronic Lroni: Kuss magazine published on May 20, 1985, ``A color system with a frame buffer that can be accessed in the same way as the main memory'' There is a method of providing an overlay plane in addition to the color image plane, as shown in ``Bitmap Display''. In this example, one pixel (pixel) corresponding to the display position on the display screen is represented by a total of 8 bits: 6-bit color image data of the color image blur and 2-bit overlay data of the overlay plane. ing. That is, 6
Three types of completely independent image data, including color image data consisting of bits and two pieces of binary image data, can be extracted or written in blocks for each pixel.

(ハン 発明が解決しようとする課題 しかしながら上記の従来方法では、画像データt−CR
T等の表示装置に表示する際も読み出し/書さ迷み時と
同一の画像メモリ群が選択きれるため、4−・・・し・
イ・ブレーンとカラー画像ブレーンとt任意の組み合わ
せで表示することができなかった。したがって、カラー
画像ブレーンとオー・・L (・ブレーンとが対になっ
たフレート・ハック)・を複数画面分備えた画像メモリ
装置においては、1つのカラー画像画面上に重畳表示す
ることり)できるオーバレイ画面が一意的に決められて
しまうという欠点がある。即ち、例えば特定の画面のカ
ラー画像データが表示装置に表示されている時は、画面
上に重畳表示できるオーバレイ・データはこの特定画面
のものに限られており、別の画面のオーバレイ・データ
をこの特定画面に重畳表示することはできない。このた
め、種々の画像に同一の図形を重畳表示したい時には複
数のオーバレイ・ブレーンに同一の図形を書き込んでお
かねばならず、メモリの使用効率が非常番こ悪いもので
あった。
(Han) Problems to be Solved by the Invention However, in the above conventional method, the image data t-CR
When displaying on a display device such as T, the same image memory group as when reading/writing can be selected.
It was not possible to display an arbitrary combination of i-brane, color image brane, and t-brane. Therefore, in an image memory device equipped with multiple screens of color image brains and O. The disadvantage is that the screen is uniquely determined. That is, for example, when color image data of a specific screen is displayed on a display device, the overlay data that can be superimposed on the screen is limited to that of this specific screen, and overlay data of another screen cannot be displayed. It cannot be displayed superimposed on this specific screen. For this reason, when it is desired to display the same figure superimposed on various images, the same figure must be written in a plurality of overlay brains, resulting in extremely poor memory usage efficiency.

(ニ) 課題を解決するための手段 大発明の画像メモリ装置は、画像メモリに格納されてい
る画像データの表示出力を制御するための制御レジスタ
を設けて、カラー画像ブレーンの表示とオーバレイ・ブ
レーンの表示とをそれぞれ独立に制御するようにしたも
のである。
(d) Means for Solving the Problems The image memory device of the great invention is provided with a control register for controlling the display output of image data stored in the image memory, and is capable of displaying color image brains and overlay brains. The display is controlled independently.

即し、本発明の画像メモリ部は、互いに独立した複数の
画像データを格納する複数の画像メモリより構成されて
おり、それら複数の画像メモリに一括してデータの読み
出しあるいは書き込みが行えるように、共通の読み出し
/書き込み用アドレスバスが接続されている。そして画
像データの読み出しあるいは書き込み時には、このアド
レスバスよりアドレスを与え、データバスよりデータの
読み出し/書き込みをか行なえる構成である。
That is, the image memory unit of the present invention is composed of a plurality of image memories that store a plurality of mutually independent image data, and so that data can be read or written to the plurality of image memories at once. A common read/write address bus is connected. When reading or writing image data, an address is given from this address bus, and data can be read or written from the data bus.

方、画像メモリに格納されている画像データを表示する
ために表示アドレス生成手段が設けられ、この表示アド
レスをマルチプレクサにより選択することで、表示アド
レスを各メモリに与え、そして制御l−レジスタらの制
御信号により、各々の画像メモリにおける画像データの
読み出しを独立番:二制御することで各々の表示を制御
し、それにより任意の組み合わせでの各々の画像データ
の重畳表示を可能にしている。
On the other hand, a display address generation means is provided to display the image data stored in the image memory, and by selecting this display address by a multiplexer, a display address is given to each memory, and the control l-register etc. By independently controlling the readout of image data in each image memory using a control signal, each display is controlled, thereby making it possible to display each image data in an arbitrary combination in a superimposed manner.

(ホ)作用 本発明の画像メモリ装置によれば、画像メモリに一括し
で書き込みあるいは読み出しの行なえる独立した複数の
画像データを、独立して表示させる二とができ、従って
任意の画像データの表示画面上に、別の任意の画像デー
タを重畳表示することができる。
(E) Function According to the image memory device of the present invention, it is possible to independently display a plurality of independent image data that can be written into or read out from the image memory all at once. Any other image data can be superimposed and displayed on the display screen.

(へ) 実施例 以下に本発明による画像メモリ装置の具体例を示す。第
1図は本発明の画像メモリ装置[IM]を組み込んだ画
像処理装置の例であり、同図の画像メモリ装置[IM]
はアドレスバス並びにデータバスを介してつなか〜っ/
−マイクロブロセッt[MP]とメインメモリ[MMコ
から得た画像データを格納してこれを表示手段で表示す
る構成となっており、例えは医療用の断層写真撮影シス
テムに用いられる。第2図は本発明の画像メモリの実施
例の全体構成図であり、(1)は描画表示制御手段、(
2)はマルチプレクサ、(3)は表示アドレス生成手段
、(4〉は制御レジスタ、く5)は画像メモリ、(6)
はデータ変換手段、(7)は表示手段を示している。ま
た本装置に用いられる画像メモリ部(5)は第3図に示
すようにカラー画像メモリ(51)とオーバレイ・メモ
リ(52)の2つの独立した画像メモリ(5)をそれぞ
れ4画面分備えていおり、制御レジスタ(4)からのメ
モリ制御情報がデコーダ(53)、(54)、(55)
で解読されて直接或いは各マルチプレクサ(561)〜
(568)を介して、これらメモリ(51)、(52)
の各画面に伝達きれる。
(f) Examples Specific examples of the image memory device according to the present invention will be shown below. FIG. 1 is an example of an image processing device incorporating the image memory device [IM] of the present invention.
are connected via the address bus and data bus.
- It is configured to store image data obtained from the microblossom set [MP] and the main memory [MM] and display it on a display means, and is used, for example, in a medical tomography system. FIG. 2 is an overall configuration diagram of an embodiment of the image memory of the present invention, in which (1) is a drawing display control means, (
2) is a multiplexer, (3) is a display address generation means, (4> is a control register, 5) is an image memory, (6)
(7) indicates a data conversion means, and (7) a display means. In addition, the image memory unit (5) used in this device has two independent image memories (5), each for four screens, a color image memory (51) and an overlay memory (52), as shown in Figure 3. The memory control information from the control register (4) is sent to the decoders (53), (54), and (55).
decoded directly or each multiplexer (561) ~
(568), these memories (51), (52)
It can be transmitted to each screen.

これ等の図に基づき、以下に動作を説明する。The operation will be explained below based on these figures.

画像メモリ(5)にデータを書き込む時は、まず書き込
む画素の位置を読み出し/書き込み用アドレスバク(9
)を使ってアドレスの形で与える。この時それぞれの画
像メモリ<51.)(52)の画面1〜4に同じア[゛
レスが与えられ、どの画面に書き込むかは制御し・ンス
タく4)から制御信号で与えられる。
When writing data to the image memory (5), first read/write the position of the pixel to be written and write the address back (9).
) to give it in the form of an address. At this time, each image memory <51. The same address is given to screens 1 to 4 of )(52), and which screen is to be written to is given by a control signal from the controller 4).

制御し・ンスタ(4)の内容はデコーダB (54)で
デコドさJtて書き込み/読み出し制御信号(58)と
なり、カラー画像メモリ(51)およびオーバレイ・メ
モリ(52)の両方の画面1〜4のどれかを書き込み−
fネーブルにする。これにより、カラー画像メモ) (
51)とオーバレイ・メモリ(52)との両方の画像メ
モリに対し、−括して書き込みを行なうことができる。
The contents of the control star (4) are decoded by the decoder B (54) to become the write/read control signal (58), which outputs screens 1 to 4 of both the color image memory (51) and the overlay memory (52). Write one of -
f enable. This allows you to create a color image memo) (
It is possible to write to both image memories (51) and overlay memory (52) at the same time.

なお書き込むデータはデータバス(8)を通して与える
Note that the data to be written is provided through the data bus (8).

また、画像メモリ〈5〉からデータを読み出す時も同様
に読み出し/書き込みアドレスバス(9)とデータバス
(8)を用いる。この時は、デコーダB(54)からの
書き込み/読み出し制御信号(58)がマルチブし・フ
サ(56]、)〜(568)で選択きれて、同じ様に両
方の画像メモリ(51)(52)の画面1〜4のどれか
を今度は読み出しイネーブルにする。読み出されたデー
タはデータバス(8)を通−って、描画・表示制御手段
(1)に送られる。
Similarly, when reading data from the image memory <5>, the read/write address bus (9) and data bus (8) are used. At this time, the write/read control signal (58) from the decoder B (54) can be selected by the multiplexer (56) to (568), and in the same way both image memories (51) (52) ) will now be read-enabled. The read data is sent to the drawing/display control means (1) through the data bus (8).

一方、この画像メモリ(5)に格納されている画像デー
タをCRTなどの表示手段(7)に表示する時は、表示
アドレス生成装置く3)で画面内の表示アドレスを発生
し、マルチプレクサ(2)でこれを選択して各々の画像
メモリ(51)(52)に与える。また制御レジスタ(
4)の内容がデコーダA <53)およびデコーダC(
55)でデコードきれ、それぞれオーバし・イ表示制御
信号(57)、カラー画像表示制御信号(59)となっ
で送り出される。この2つの制御信号がそれぞれマルチ
プレクサ(561)〜(564)、(565)〜(56
8)で選択されて、各々の画像メモリ(51)(52)
のそれぞれ画面1〜4のどれかを読み出しイネーブルに
する。各々の画像メモリ(51)(52)から読み出さ
れたデータは、データバス(8)を通してまとめてデー
タ変換手段(6)に送られ、表示手段く7)に適した情
報に変換されて表示手段(7ンに送られる。これによっ
て、カラー画像メモリ(51〉とオーバレイ・メモリ(
52)の異なる2つのメモリに格納される画像データを
、任意の組み合わせで重畳表示することかできる。
On the other hand, when displaying the image data stored in the image memory (5) on a display means (7) such as a CRT, the display address generation device (3) generates a display address within the screen, and the multiplexer (2) generates a display address on the screen. ) is selected and given to each image memory (51) (52). Also, the control register (
The contents of 4) are determined by decoder A <53) and decoder C (
The decoding is completed at step 55), and an over/out display control signal (57) and a color image display control signal (59) are sent out. These two control signals are sent to multiplexers (561) to (564) and (565) to (56), respectively.
8), each image memory (51) (52)
Read-enable any one of screens 1 to 4, respectively. The data read from each of the image memories (51) and (52) is collectively sent to the data conversion means (6) through the data bus (8), where it is converted into information suitable for the display means (7) and displayed. The color image memory (51) and the overlay memory (51) are sent to the means (7).
Image data stored in two different memories (52) can be displayed in an arbitrary combination in a superimposed manner.

従って、」一連の構成の画像メモリ装置を医療用の断層
写真撮影システムに採用した場合には、同人物の複数枚
の断層写真を同日に撮影する時、カラー画像メモリ(5
1)に複数枚の断層写真を格納することになるが、オー
バーレイメモリには一枚の人名と日付の文字画像を格納
しておくだけで全〔の断層写真に人名と日付を付加した
合成画像を表示できる。
Therefore, when an image memory device with a series of configurations is adopted in a medical tomography system, when multiple tomograms of the same person are taken on the same day, the color image memory (5
In 1), multiple tomograms are stored, but by simply storing one character image with the person's name and date in the overlay memory, a composite image with the person's name and date added to all tomograms can be created. can be displayed.

()〜〉 発明の効果 上述のごとく、本発明の画像メモリ装置は、括して読み
出し/書き込みの行える複数の画像メモリに対しその表
示を独立に行うことができるので、異なる画面同士の画
像データを任意の組合わせで重畳表示することが可能と
なり、画像メモリの有効利用が望める。
() ~> Effects of the Invention As described above, the image memory device of the present invention can independently display multiple image memories that can be read/written all at once, so image data on different screens can be It is possible to superimpose and display images in any combination, and it is hoped that the image memory will be used effectively.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明を組み込んだ画像処理装置の一例の全体
構成図、第2図は本発明の画像表示メモリの一実施例の
全体構成図、第3図は本発明の実流側における画像メモ
リ部の構成図を示す。 (1)・・・描画表示制御装置、(2〉・・・マルチプ
レクサ、(3)・・・表示アドレス生成手段、(4)・
・・制御レジスタ、(5)・・・画像メモリ、(6)・
・・データ変換手段、(7)・・・表示手段、(8〉・
・・データバス、(9)・・・読み出し/書き込み用ア
ドレス、(51)・・・カラー画像メモリ、(52)・
・・オーバレイメモリ、(53)〜(55)・・・デコ
ーダ、り57)・・・オーバレイ表示制御信号、(58
)・・・読み出し/書き込み制御信号、(59)・・・
カラー画像表示制御信号。
FIG. 1 is an overall configuration diagram of an example of an image processing device incorporating the present invention, FIG. 2 is an overall configuration diagram of an example of an image display memory of the invention, and FIG. A configuration diagram of a memory section is shown. (1)...Drawing display control device, (2>...Multiplexer, (3)...Display address generation means, (4)...
...Control register, (5)...Image memory, (6)...
・Data conversion means, (7) ・Display means, (8>・
...Data bus, (9)...Read/write address, (51)...Color image memory, (52)...
... Overlay memory, (53) to (55) ... Decoder, 57) ... Overlay display control signal, (58
)...read/write control signal, (59)...
Color image display control signal.

Claims (1)

【特許請求の範囲】[Claims] (1)画像データの表示手段を備えた画像メモリ装置に
於いて、複数の主画像データを格納するための複数の主
画像メモリ、前記各主画像データにそれぞれ対応する複
数の従画像データを格納するための複数の従画像メモリ
、対応する前記主画像メモリと従画像メモリとに主画像
データと従画像データとを一括して同時に書き込む画像
データ書き込み手段、並びに前記各主画像メモリ及び各
従画像メモリから独立して任意の主画像データと従画像
データとの組み合わせを読み出して表示手段に表示する
読み出し表示手段を備えた事を特徴とした画像メモリ装
置。
(1) In an image memory device equipped with an image data display means, a plurality of main image memories for storing a plurality of main image data and a plurality of subsidiary image data corresponding to each of the main image data are stored. a plurality of sub-image memories, an image data writing means for simultaneously writing main image data and sub-image data into the corresponding main image memory and sub-image memory, and each of the main image memories and each sub-image memory; An image memory device characterized by comprising readout and display means for reading out any combination of main image data and sub-image data independently from the memory and displaying it on a display means.
JP63179603A 1988-07-19 1988-07-19 Image memory device Expired - Fee Related JP2719355B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63179603A JP2719355B2 (en) 1988-07-19 1988-07-19 Image memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63179603A JP2719355B2 (en) 1988-07-19 1988-07-19 Image memory device

Publications (2)

Publication Number Publication Date
JPH0228825A true JPH0228825A (en) 1990-01-30
JP2719355B2 JP2719355B2 (en) 1998-02-25

Family

ID=16068632

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63179603A Expired - Fee Related JP2719355B2 (en) 1988-07-19 1988-07-19 Image memory device

Country Status (1)

Country Link
JP (1) JP2719355B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10756133B2 (en) 2017-08-17 2020-08-25 Canon Kabushiki Kaisha Semiconductor device and method of manufacturing semiconductor device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61110196A (en) * 1984-11-05 1986-05-28 アルプス電気株式会社 Multiwindow control system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61110196A (en) * 1984-11-05 1986-05-28 アルプス電気株式会社 Multiwindow control system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10756133B2 (en) 2017-08-17 2020-08-25 Canon Kabushiki Kaisha Semiconductor device and method of manufacturing semiconductor device

Also Published As

Publication number Publication date
JP2719355B2 (en) 1998-02-25

Similar Documents

Publication Publication Date Title
KR960004652B1 (en) Method and apparatus for increasing the speed of operation of a double buffer display system
US5448307A (en) System for combining multiple-format multiple-source video signals
JPS6145369A (en) Digital image frame processor
KR930013968A (en) Scalable multi-image buffer for graphics systems
JP2771858B2 (en) Multi-screen synthesis device
JPS582874A (en) Picture structure alteration circuit for full graphic display unit
JPH0228825A (en) Picture memory device
JPS63146094A (en) Display control circuit
KR100315131B1 (en) Image display unit for displaying simultaneously plural images
JPH0352066B2 (en)
JPS62236076A (en) Access system for frame buffer memory
JPS6138987A (en) Crt controller
JPH09130710A (en) Liquid crystal display video signal generator
JPS62216077A (en) Address generator
JP3024175B2 (en) Multi-window display device
JPH01158486A (en) Multimedia processor
JPH01233882A (en) Picture synthesis circuit
JPH0683932A (en) Image display device
JPH02195424A (en) Image work station
JPH10145585A (en) Magnified image generator
JPS63680A (en) Multi-window display device
JPH0215785A (en) Television picture processor
JPS60209785A (en) Screen shifter for display unit
JPH0432894A (en) Image display device
JPS58118694A (en) Writing for reflesh memory of character display

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees