JPH02253293A - Display device - Google Patents

Display device

Info

Publication number
JPH02253293A
JPH02253293A JP7573589A JP7573589A JPH02253293A JP H02253293 A JPH02253293 A JP H02253293A JP 7573589 A JP7573589 A JP 7573589A JP 7573589 A JP7573589 A JP 7573589A JP H02253293 A JPH02253293 A JP H02253293A
Authority
JP
Japan
Prior art keywords
signal
scanning
information
line
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7573589A
Other languages
Japanese (ja)
Inventor
Hideo Sugano
英雄 菅野
Yuji Inoue
裕司 井上
Atsushi Mizutome
敦 水留
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP7573589A priority Critical patent/JPH02253293A/en
Publication of JPH02253293A publication Critical patent/JPH02253293A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

PURPOSE:To apparently speed up the display response of a large liquid crystal display screen using ferroelectric liquid crystal or a liquid crystal display panel made of a large number of picture elements by serially generating an address signal specifying a scanning line on which a scanning selection signal is impressed and a picture signal for addressing an information signal impressed on an information line. CONSTITUTION:The address signal A to be sent to a scanning electrode driving circuit 3 and the serial picture signal to be B sent to an information electrode driving circuit 2 are serially outputted to one address data line 11. The address signal A for addressing the scanning line electrode to be selected is carried at the head and consecutively the picture signal B corresponding to the selected scanning line electrode is sent to an information line electrode. When, a written display screen is partially rewritten, the address signal A is controlled by a CPU 14 so as to impress the scanning selection signal on only the scanning electrode in the area where the partial rewriting is performed. Partial rewriting system by impressing the scanning selection signal on only the scanning electrode is applied to cursor display and mouth display on the display screen.

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は液晶装置の信号転送方式に関し、詳しくは走査
線を往復に選択して書き換えを行なう強誘電性液晶表示
パネルを用いた液晶表示装置の信号転送方式に関する。
[Detailed Description of the Invention] [Industrial Application Field] The present invention relates to a signal transfer method for a liquid crystal device, and more specifically, a liquid crystal display device using a ferroelectric liquid crystal display panel in which scanning lines are selected and rewritten in a reciprocating manner. The present invention relates to a signal transfer method.

[従来の技術] 従来、この種の表示装置で例えば走査電極群と情報電極
群を7トリクス状に構成し、その電極間に液晶を充填し
、多数の画素を形成して画像表示を行なう液晶表示装置
においては、走査電極群に順次一定周期で走査信号を印
加し、情報電極群には走査信号と同期させて映像信号を
印加して駆動する方法が採用されているが、この時の映
像信号の転送方式と走査電極の選択の方法は、!84図
のように垂直同期信号VD、水平回期信号11D、映像
信号Dataの少なくとも3木の信号線で行なわれてい
る。垂直同期信号VDは、−・画面(lフレーム)を構
成するのに要する時間の周期で一定に保たれて垂直同期
信号が出力されており、lフレーム期間内に少なくとも
水平走査電極を走査する本数分だけ一定周期(l)1期
+1Jff)で水平同期信号が出力される。更に、この
ν0とHDは定まった関係、つまり常に同期された状態
にあり、lH期間内に映像信号Dataは情報電極群の
本数分であるnヶ転送される。
[Prior Art] Conventionally, in this type of display device, for example, a scanning electrode group and an information electrode group are configured in a 7-trix shape, and liquid crystal is filled between the electrodes to form a large number of pixels to display images. In display devices, a method is adopted in which a scanning signal is sequentially applied to the scanning electrode group at a constant period, and a video signal is applied to the information electrode group in synchronization with the scanning signal to drive the information electrode group. How to select the signal transfer method and scanning electrode! As shown in FIG. 84, this is performed using at least three signal lines: a vertical synchronizing signal VD, a horizontal periodic signal 11D, and a video signal Data. The vertical synchronizing signal VD is kept constant at a cycle of the time required to configure a screen (1 frame), and the vertical synchronizing signal is output, and the number of horizontal scanning electrodes scanned at least within the 1 frame period. A horizontal synchronizing signal is output at a constant period (l) 1 period + 1 Jff). Furthermore, this ν0 and HD have a fixed relationship, that is, are always in a synchronized state, and n video signals Data, which is the number of information electrode groups, are transferred within the IH period.

このような3s類の信号線を用いた転送方式では通常、
 VDパルスのところで画面の先頭走査電極か選択され
、その走査電極から走査し始め、順次HDパルスによっ
て走査電極を画面の−Lから下へと1ラインずつ順次操
作している。同時に、これと乎行して映像信号Data
か順次選択される走査電極に対応して転送されてきて一
画面を構成する。J!上の動作を18′間に30回(3
0フレーム)、又はそれ以上の回数て繰り返している。
In a transfer method using such a 3s class signal line,
At the VD pulse, the first scanning electrode on the screen is selected, and scanning begins from that scanning electrode, and the HD pulse sequentially operates the scanning electrode line by line from -L down on the screen. At the same time, along with this, the video signal Data
The images are transferred in correspondence with scanning electrodes that are sequentially selected to form one screen. J! Repeat the above motion 30 times (3
0 frames) or more times.

ところで、大画面、多画素数になると表示パネルを毎秒
30フレーム以tで駆動する場合、VD、HD、Dat
aの周波数は必然的に速くなってくる。ちなみに走査電
極数400本の表示パネルで毎秒30フレームの速さで
駆動することを考えた場合、IH期間は約80 g s
ecとなる。
By the way, when driving a display panel at 30 frames per second or more for a large screen and a large number of pixels, VD, HD, Da
The frequency of a inevitably becomes faster. By the way, assuming that a display panel with 400 scanning electrodes is driven at a speed of 30 frames per second, the IH period is approximately 80 g s.
It becomes ec.

しかしながら、このような表示パネルの液晶材料として
強誘電性液晶を用いた場合、走査電極をIH期間約80
μsecで所望のパルスを印加して書き込み(書き換え
)できるような性能を有する実用的な強誘電性液晶材料
はない。しかも、IH期間80g5ecより多くの時間
を与えて、所望のパルス印加して全画面の書き込み(書
き換え)を、前述した従来の信号転送方大、駆動方法を
用いると、毎秒30フレームより少ないフレーム数とな
ってしまう、これは人間の視覚に走査状態が認識されて
しまい、表示上問題となってしまう、更には、走査電極
が順次走査し、全情報電極が走査信号に同期して常に印
加状態にあるため、消費電力も大きい値となってしまう
However, when ferroelectric liquid crystal is used as the liquid crystal material of such a display panel, the scanning electrode is
There is no practical ferroelectric liquid crystal material that has the ability to write (rewrite) data by applying a desired pulse in microseconds. Moreover, if you apply a desired pulse and write (rewrite) the entire screen by giving more time than the IH period of 80g5ec and using the conventional signal transfer method and driving method described above, the number of frames is less than 30 frames per second. This causes the scanning state to be recognized by human vision, which causes a display problem.Furthermore, the scanning electrodes scan sequentially, and all information electrodes are synchronized with the scanning signal and are constantly applied. Therefore, the power consumption also becomes a large value.

又、υS P 4655561には、一画面の所定部を
書き換える時に、その書き換える領域内の走査電極のみ
を駆動することが明らかにされている。前述の制御方式
によって制御される表示パネルに、上述の部分書き換え
方式を適用するためには1部分書き換えが行なわれる走
査電極は、走査用開始信号と走査終了信号によって制御
する必要があった。このために1回路設計か複雑になる
などの問題点があった。
Further, υS P 4655561 discloses that when rewriting a predetermined portion of one screen, only the scanning electrodes within the area to be rewritten are driven. In order to apply the above-described partial rewriting method to a display panel controlled by the above-described control method, the scan electrodes on which partial rewriting is performed must be controlled by a scan start signal and a scan end signal. This has led to problems such as a single circuit design becoming complicated.

[発明の概!l!] 本発明は、上記従来例の欠点を除去し、大画面、多画素
数の表示パネルの表示の応答をみかけ上速くシ、且つ低
消費電力化を可能とした表示装置を提供することを目的
とする。
[Summary of the invention! l! ] An object of the present invention is to provide a display device that eliminates the drawbacks of the above-mentioned conventional example, has a large screen, a display panel with a large number of pixels, has an apparently fast display response, and can reduce power consumption. shall be.

又、本発明の別の目的は、マウス表示、カーソル表示や
マルチウィンドー表示を可能とした部分書き換え方式の
適用を可能とした表示装置を提供することにある。
Another object of the present invention is to provide a display device capable of applying a partial rewriting method that enables mouse display, cursor display, and multi-window display.

本発明は、 a、走査線と情報線とを交差配置して形成したマトリク
ス電極、 b、走査線と情報線との交差部のスイッチングを独立に
制御するスイッチング素子、 c、走査線に走査選択信号をシリアルに印加するための
走査線駆動手段及び情報線に情報信号をパラレルに印加
するための情報線駆動手段5 d、走査選択信号を印加する走査線を指定するアドレス
信号と、情報線に印加する情報信号をアドレスするため
の画像信号とをシリアルに発生する手段、並びに e、アドレス信号の走査線駆動手段への転送と画像信号
の情報線駆動手段への転送の切り換えを指定するための
信号を発生する手段。
The present invention provides: a) a matrix electrode formed by intersecting scanning lines and information lines; b) a switching element that independently controls switching at the intersection of the scanning line and the information line; c) a scanning selection device for the scanning line. A scanning line driving means for applying a signal serially and an information line driving means 5 for applying an information signal to the information line in parallel; d. An address signal specifying a scanning line to which a scanning selection signal is applied; means for serially generating an image signal for addressing the information signal to be applied; A means of generating a signal.

を有する表示装置に特徴を有している。The display device has the following characteristics.

[発明の態様の詳細な説明] 以下1図面を参照しながら1本発明の詳細な説明する。[Detailed description of aspects of the invention] The present invention will be described in detail below with reference to the drawings.

先ず、第1図は、本発明に使用される表示パネルの概略
構成を示す図である。ここで1は表示パネルで情報線電
極DL (640本)と走査線電極5L(400本)と
の間に強誘電性液晶が射入されて構成されている。2は
情報線駆動回路で情報線電極DLに信号を印加する為の
ものである。
First, FIG. 1 is a diagram showing a schematic configuration of a display panel used in the present invention. Here, reference numeral 1 denotes a display panel, which is constructed by injecting ferroelectric liquid crystal between information line electrodes DL (640 lines) and scanning line electrodes 5L (400 lines). Reference numeral 2 denotes an information line drive circuit for applying a signal to the information line electrode DL.

3は、走査線駆動回路で走査線電極SLに信号を印加す
る為のものである。4は、シフトレジスタで、この表示
パネルlによって表示すべく送られてきた第2図に示す
画像信号の1ライン分のシリアルデータな受ける。5は
、ラインメモリで、シフトレジスタ4に送られてきた1
912分のシリアルデータなパラレルに受けて記憶して
おく、6は、情報信号出力回路で、ラインメモリ5に記
憶された1912分のデータに従って、情報線電極DL
の各電極に対して情報信号を印加する。
3 is a scanning line drive circuit for applying a signal to the scanning line electrode SL. Reference numeral 4 denotes a shift register which receives one line of serial data of the image signal shown in FIG. 2 sent to be displayed on the display panel 1. 5 is a line memory, and 1 sent to shift register 4
6 is an information signal output circuit which receives and stores 912 minutes of serial data in parallel, and outputs the information line electrode DL according to 1912 minutes of data stored in the line memory 5.
An information signal is applied to each electrode.

7は、アドレスデータラッチで、走査線電極SLの内の
1本の電極を指定することのできる第2図に示すアドレ
ス信号をラッチする。
Reference numeral 7 denotes an address data latch which latches an address signal shown in FIG. 2 that can designate one of the scanning line electrodes SL.

8は、アドレスデコーダで、アドレスデータラッチ7に
ラッチされたアドレス信号に従って、走査選択信号を印
加すべき走査線電極SLの1本を選択する。
An address decoder 8 selects one of the scanning line electrodes SL to which a scanning selection signal is applied, according to the address signal latched by the address data latch 7.

9は、走査信号出力回路で、アドレスデコーダ8によっ
て選択された走査線電極SLの1本に対して、走査選択
信号を印加する。
A scanning signal output circuit 9 applies a scanning selection signal to one of the scanning line electrodes SL selected by the address decoder 8.

lOは切換指示信号線て、水平同期信号が出力されてい
る。llは、画像メモリVRAMからの出力信号(第2
図に示すVRAM出力信号)を表示パネルl側に転送す
るアドレス・データ線である。12は、スイッチで、ア
ドレス・データ線11からのVRAIII出力信号を切
換指示信号線からの信号(水平同期信号)に従って、シ
フトレジスタ4に転送するか、アドレスデータラッチ7
に転送するかを切り換えることかできる。本発明では、
第2図に示す様に、 VRAM出力信号には、走査選択
信号を印加すべき走査電極をアドレスするアドレス信号
Aと情報電極群に印加すべき情報信号を情報電極毎に指
示するための画像信号Bが含まれ、スイッチ12の動作
によってアドレス信号Aがアドレスデータラッチに転送
され、画像信号Bかシフトレジスタ4に転送される。
1O is a switching instruction signal line, and a horizontal synchronizing signal is output therefrom. ll is the output signal from the image memory VRAM (second
This is an address/data line that transfers the VRAM output signal (shown in the figure) to the display panel l side. 12 is a switch which transfers the VRA III output signal from the address/data line 11 to the shift register 4 or to the address/data latch 7 according to the signal from the switching instruction signal line (horizontal synchronization signal).
You can switch whether to transfer to In the present invention,
As shown in FIG. 2, the VRAM output signal includes an address signal A that addresses the scan electrode to which a scan selection signal is to be applied, and an image signal that instructs each information electrode about the information signal to be applied to the information electrode group. By operating the switch 12, the address signal A is transferred to the address data latch, and the image signal B is transferred to the shift register 4.

13は、画像メモリで5表示パネル1の情報線電極DL
と走査線電極SLとの交点を画素とする画像データを、
この画素に対応するビット毎に記憶している。
13 is an image memory 5 Information line electrode DL of display panel 1
Image data whose pixels are the intersections of the and scanning line electrodes SL,
Each bit corresponding to this pixel is stored.

14は、CPUで、lj像メモリ13の出力を制御する
ことができる。特に画像メモリ13で部分古き換えか発
生した時に、その部分書き換えデータから、その書き換
え行に対応するアドレスすべき走査電極の順位を読み取
り、そのアドレス信号Aを出力させることかできる。
14 is a CPU that can control the output of the lj image memory 13; In particular, when a partial rewrite occurs in the image memory 13, the order of the scan electrode to be addressed corresponding to the rewritten row can be read from the partial rewrite data, and the address signal A can be output.

次に、上記表示装置における信号転送方式について説明
する。
Next, a signal transfer method in the above display device will be explained.

第2図は切換指示信号線10に表われる指示信号10S
とアドレス・データ線11に表われるVRAM出力信号
11Sのタイミングチャートを示す。
FIG. 2 shows an instruction signal 10S appearing on the switching instruction signal line 10.
A timing chart of the VRAM output signal 11S appearing on the address/data line 11 is shown.

指示信号10Sがハイレベルのとき、 VRAM出力信
号IIsは、走査線電極SLの内の1本を指示するアド
レス信号Aを含み、その後の指示信号10Sがローレベ
ルのとき、VRAM出力信号11Sは1画像信号走査期
間内にシリアルに出力されてくる画像信号B、即ち情報
線電極OLの1本、1本に対応する情報信号のデータを
シリアルに転送している。又、次の切換指示信号11s
がハイレベルになる前にデッドタイムCという期間かあ
るが、これは、外部転送装置に使われる処理時間で極め
て短い時間である。
When the instruction signal 10S is at a high level, the VRAM output signal IIs includes an address signal A that instructs one of the scanning line electrodes SL, and when the subsequent instruction signal 10S is at a low level, the VRAM output signal 11S is at a level of 1. The image signal B that is serially output during the image signal scanning period, that is, the data of the information signal corresponding to one information line electrode OL is serially transferred. Also, the next switching instruction signal 11s
There is a period called dead time C before the signal becomes high level, but this is an extremely short processing time used by the external transfer device.

この指示信号IQsかハイレベルのとき、スイッチ12
は、アドレス・データ線11をアドレスデータラッチ7
偶に切り換える。この為、VRAM出力信号11S内の
アドレス信号Aがアドレスデータラッチ7にラッチされ
て、アドレスデコーダ8を介して走査信号出力回路9に
よって走査線電極SLの1本に走査選択信号が印加され
る。
When this instruction signal IQs is at a high level, the switch 12
connects the address/data line 11 to the address data latch 7
Switch evenly. Therefore, the address signal A in the VRAM output signal 11S is latched by the address data latch 7, and a scan selection signal is applied to one of the scan line electrodes SL by the scan signal output circuit 9 via the address decoder 8.

そして、指示信号IQsがローレベルになると、スイッ
チ12はアドレス・データ線11をシフトレジスタ4側
に切り換える。この為に、VRAM出力信号11S内の
画像信号Bはシフトレジスタ4に送られて、ラインメモ
リ5を介して、情報信号出力回路6によって、情報線電
極OLの各電極には、情報に応じて白の情報信号と黒の
情報信号とが選択的に印加される。
Then, when the instruction signal IQs becomes low level, the switch 12 switches the address/data line 11 to the shift register 4 side. For this purpose, the image signal B in the VRAM output signal 11S is sent to the shift register 4, via the line memory 5, and then sent to each electrode of the information line electrode OL by the information signal output circuit 6 according to the information. A white information signal and a black information signal are selectively applied.

つまり、走査電極駆動回路3へ送るアドレス信号Aと情
報電極駆動回路2へ送るシリアルな画像信号Bを一本の
アドレス・データ線11にシリアルに出力し、先頭に選
択される走査線電極をアドレスするためのアドレス信号
Aをのせ、その後に続けてその選択された走査線′it
t極に対応する画像信号Bを情報線電極に送ることかて
きる。続<、2#を目、3番目、・・・の走査電極につ
いても−1;述と同様制御することによって一画面を形
成することかできる。
In other words, the address signal A to be sent to the scanning electrode drive circuit 3 and the serial image signal B to be sent to the information electrode drive circuit 2 are serially output to one address/data line 11, and the scanning line electrode to be selected first is addressed. Then, the address signal A for the selected scanning line 'it' is applied.
It is possible to send the image signal B corresponding to the t-pole to the information line electrode. One screen can be formed by controlling the scanning electrodes of the second <, 2#, the third, and so on as -1; in the same manner as described above.

又、本発明の好ましい具体例では、すでに書き込まれた
表示画面の一部を書き換える(表示画面内の文字訂正、
マルチウィンド表示など)時に、その部分的に書き換え
る領域内の走査電極のみに走査選択信号が印加される様
に前述のアドレス信号AをCPU14が制御することか
できる。又、走査電極のみに走査選択信号を印加するこ
とによる部分書き換え方式は1表示画面のカーソル表示
やマウス表示にも適用することができる。
Further, in a preferred embodiment of the present invention, a part of the display screen that has already been written is rewritten (character correction in the display screen,
(multi-window display, etc.), the CPU 14 can control the aforementioned address signal A so that the scan selection signal is applied only to the scan electrodes within the area to be partially rewritten. Further, the partial rewriting method by applying a scan selection signal only to the scan electrodes can also be applied to cursor display or mouse display on a single display screen.

ここで第2図において、指示信号lO8は、水平同期信
号+10と同期しており、IOSがハイレベルの時が、
水平帰線期間、ローレベルの時が映像信号走査期間に時
間的に割り当てられている。又、l水平走査期間内にシ
リアルに出力される画像データ1,2,3,4.・・・
640は。
Here, in FIG. 2, the instruction signal lO8 is synchronized with the horizontal synchronization signal +10, and when IOS is at high level,
The horizontal blanking period, when the signal is at low level, is temporally allocated to the video signal scanning period. Also, image data 1, 2, 3, 4, . . . are output serially within l horizontal scanning period. ...
640 is.

1番目、2番目、3番目、4番目、・・・640番目の
情報電極に印加する情報信号の画像データに対応してい
る。
This corresponds to the image data of the information signal applied to the 1st, 2nd, 3rd, 4th, . . . 640th information electrode.

ところで1部分書き込みを行なうためには液晶材料およ
び液晶セルにメモリー性という性格を持っていなくては
ならない、ここでメモリー性についてその現象を述べて
おく。第3図に示すように強誘電性液晶を上下電極基板
31゜32の間に保持し、一定の閾値以上の電界Eを印
加すると、液晶分子は第1の安定状態33に配向するが
、この状態は電界Eを切っても保たれる。また、逆向き
の電界−Eを印加すると、液晶分子は第2の安定状態3
4に配向するが。
By the way, in order to perform partial writing, the liquid crystal material and the liquid crystal cell must have the characteristic of memory property.Here, we will discuss the phenomenon of memory property. As shown in FIG. 3, when a ferroelectric liquid crystal is held between upper and lower electrode substrates 31 and 32 and an electric field E of a certain threshold value or more is applied, the liquid crystal molecules are oriented in a first stable state 33; The state is maintained even if the electric field E is turned off. Furthermore, when an opposite electric field -E is applied, the liquid crystal molecules enter the second stable state 3.
Although it is oriented to 4.

やはり電界−Eを切ってもこの状態に留まる。It remains in this state even if the electric field -E is turned off.

更に、与える電界Eまたは−Eが一定のvR値を越えな
い限り、それぞれの配向状態はやはり維持されている。
Furthermore, the respective orientation states are still maintained as long as the applied electric field E or -E does not exceed a certain vR value.

この現象によって、情報線電極DLと走査線電極SLと
に電圧を印加すると、その交点の電界によって強誘電性
液晶の配向を変えることかでき、一端変えた後は、電圧
の印加をなくしてもその配向状態は保たれるのである。
Due to this phenomenon, when a voltage is applied to the information line electrode DL and the scanning line electrode SL, the orientation of the ferroelectric liquid crystal can be changed by the electric field at the intersection, and once the orientation has been changed, even if the voltage application is removed, the orientation of the ferroelectric liquid crystal can be changed. The orientation state is maintained.

以上は強誘電性液晶表示パネルを用いた時の液晶表示装
置の信号転送方法を示したものであるが、本信号転送方
法は画素の性格として多かれ、少なかれメモリー性を有
していれば応用できるものである0例えば、各画素に非
線形素子を設けたアクティブマトリクス型表示パネルと
か、放電持続が特にあるプラズマ表示パネルとか、発光
持続が特にあるEL表示パネル等に用いることが可能で
ある。
The above describes a signal transfer method for a liquid crystal display device using a ferroelectric liquid crystal display panel, but this signal transfer method can be applied as long as the pixel has some memory characteristics. For example, it can be used in an active matrix type display panel in which each pixel is provided with a nonlinear element, a plasma display panel in which a discharge duration is particularly high, an EL display panel in which a light emission duration is particularly long.

第5図に3端子型薄膜トランジスタアクティブマトリク
ス型液晶表示パネルの概略構成図を示す、ここで51は
表示パネルで、一方の基板に情報電極5(640本)と
走査電極G(400本)と各画素ごとに非線形素子65
(3端子薄膜トランジスタ)を設けたマトリクスアレイ
を形成し、他方の基板上には対向電極を備え、両基板の
交点において画素(液晶セル)を形成している。52は
情報電極駆動回路で情報信号な印加するためのものであ
る。53は走査電極駆動回路で、走査信号を印加するた
めのものである。
FIG. 5 shows a schematic configuration diagram of a three-terminal thin film transistor active matrix type liquid crystal display panel. Here, 51 is a display panel, and one substrate has information electrodes 5 (640 lines) and scanning electrodes G (400 lines). 65 nonlinear elements per pixel
A matrix array including three-terminal thin film transistors (three-terminal thin film transistors) is formed, a counter electrode is provided on the other substrate, and pixels (liquid crystal cells) are formed at the intersections of both substrates. 52 is an information electrode drive circuit for applying information signals. 53 is a scanning electrode drive circuit for applying a scanning signal.

54は、映像データシフトレジスタで、この表示パネル
51によって表示すべく送られてきた映像データの1ラ
イン分のシリアルデータな受ける。55は、ラインメモ
リで、映像データシフトレジスタ54に送られてきた1
912分のシリアルデータなパラレルに受けて記憶して
オく、映像データがデジタルの時は、レジスタ回路アレ
イで、アナログの詩はサンプル/ホールド回路アレイで
ある。56は、情報電極ドライバで、ラインメモリ55
に記憶された1912分のデータに従って、情報線電極
Sの各電極に対して電圧を印加する。
A video data shift register 54 receives serial data for one line of video data sent to be displayed by the display panel 51. 55 is a line memory that stores 1 data sent to the video data shift register 54.
912 minutes of serial data is received and stored in parallel. When the video data is digital, it is a register circuit array, and when it is analog, it is a sample/hold circuit array. 56 is an information electrode driver, and line memory 55
A voltage is applied to each electrode of the information line electrode S according to 1912 minutes of data stored in the data line S.

57は、アドレスデータラッチで、この表示パネル51
によって表示すべく送られてきた映像データとともに送
られてきた走査線電極Gの内の1本の電極を指示するこ
とのできるアドレスデータなラッチする。
57 is an address data latch, and this display panel 51
Address data that can designate one of the scanning line electrodes G sent together with the video data sent to be displayed is latched.

58はアドレスデコーダで、アドレスデータラッチ57
にラッチされたアドレスデータに従って、電圧を印加す
べき走査線電極Gの1本を選択する。
58 is an address decoder, and address data latch 57
One of the scanning line electrodes G to which a voltage is to be applied is selected according to the address data latched in .

59は、走査電極ドライバで、アドレスデコーダ58に
よって選択された走査線電極Gの1本に対して、電圧を
印加する。
A scanning electrode driver 59 applies a voltage to one of the scanning line electrodes G selected by the address decoder 58.

d、は、指示信号線で1表示すべく送られて来るデータ
のアドレス部、データ部を指示する。
d indicates the address part and data part of the data sent to be displayed as 1 on the instruction signal line.

61は、画像メモリVRAMからの情報信号を転送する
アドレス・データ線である。
61 is an address/data line for transferring information signals from the image memory VRAM.

62は、スイッチでアドレス・データ線61からの情報
信号を切換信号線d、からの信号に従って、映像データ
シフトレジスタ54に送るか、アドレスデータラッチ5
7に送るかを切り換える。
62 is a switch that sends the information signal from the address/data line 61 to the video data shift register 54 according to the signal from the switching signal line d, or sends the information signal from the address/data line 61 to the address data latch 5.
7.

63は1画像メモリて、画素に対応するビット毎に記憶
している。
Reference numeral 63 denotes one image memory, which stores each bit corresponding to a pixel.

64は、CPUで1画像メモリ63の古き換え制御や、
書き換えのあった行に対応する走査線アドレス信号、そ
の行の画像データである映像情報信号とをアドレス・デ
ータ線61に送出したり、指示信号を指示信号線d、に
送ったりする。
64 is the old control of one image memory 63 by CPU,
A scanning line address signal corresponding to the rewritten row and a video information signal that is the image data of that row are sent to the address/data line 61, and an instruction signal is sent to the instruction signal line d.

次に、上記表示装置における信号転送方式について説明
する。
Next, a signal transfer method in the above display device will be explained.

WIJ6図は指示信号線d、に表われる指示信号SOS
とアドレス・データ線61に表われる情報信号61Sの
タイミングチャートを示す。
WIJ6 diagram shows the instruction signal SOS appearing on the instruction signal line d.
A timing chart of the information signal 61S appearing on the address/data line 61 is shown.

指示信号d、Sがハイレベルのとき、情報信号61Sは
、走査線電極Gの内の1本を指示する走査線アドレスA
を含み、その後の指示信号d、Sがローレベルのとき、
情報信号 61Sは、映像情報B、即ち情報線電極Sの1本、1本
に対する電圧のデータをシリアルに転送している。又1
次に指示信号61Sがハイレベルになる前にデッドタイ
ムCという期間があるが、これは、外部転送装置に使わ
れる処理時間で極めて短い時間である。
When the instruction signals d and S are at high level, the information signal 61S is a scanning line address A that indicates one of the scanning line electrodes G.
, and when the subsequent instruction signals d and S are at low level,
The information signal 61S serially transfers video information B, that is, voltage data for each information line electrode S. Again 1
Next, there is a period called dead time C before the instruction signal 61S becomes high level, but this is an extremely short processing time used by the external transfer device.

この指示信号d、Sがハイレベルのとき、スイッチ62
は、アドレス・データ線61をアドレスデータラッチ5
7偏に切り換える。この為、情報信号61S内の走査線
電極アドレスかアドレスデータラッチ57にラッチされ
て、アドレスデコーダ58を介して走査電極ドライバ5
9によって走査線電極Gの1本に電圧が印加される。
When the instruction signals d and S are at high level, the switch 62
connects the address/data line 61 to the address data latch 5
Switch to 7 bias. Therefore, the scanning line electrode address in the information signal 61S is latched by the address data latch 57 and sent to the scanning electrode driver 5 via the address decoder 58.
A voltage is applied to one of the scanning line electrodes G by 9.

そして、指示信号d、Sがローレベルになると、スイッ
チ62はアドレス・データ線61を映像データシフトレ
ジスタ54側に切り換える。この為に、情報信号61S
内の映像情報は映像データシフトレジスタ54に送られ
て、ラインメそす55を介して、情報電極ドライバ56
によって、情報線電極Sの各電極へ信号が印加される。
Then, when the instruction signals d and S become low level, the switch 62 switches the address/data line 61 to the video data shift register 54 side. For this purpose, the information signal 61S
The video information in
A signal is applied to each electrode of the information line electrode S.

第5図においては3端子型の非線形素子を用いたときの
アクティブマトリクス型液晶表示パネルであるが、2m
子型の非線形素子(例えば、導体−絶縁体一導体構造、
バリスタ、ダイオードなどの様な電圧−電流特性におい
て非線形特性を示す素子)を用いたアクティブマトリク
ス型表示パネルについても同様な信号転送方法が適用で
きる。
Figure 5 shows an active matrix type liquid crystal display panel using a three-terminal type nonlinear element.
child-type nonlinear elements (e.g., conductor-insulator-conductor structure,
A similar signal transfer method can also be applied to an active matrix type display panel using elements that exhibit nonlinear voltage-current characteristics such as varistors and diodes.

更に、情報電極となる陽極と走査電極となる陰極が互い
に直交し、その交点において画素(放電セル)を形成し
ているプラズマ表示パネルにおいても、情報電極駆動回
路及び走査電極駆動回路とともに、前述した5強誘電性
液晶表示パネルやアクティブマトリクス型液晶表示パネ
ルと同様な機能・構成とすることにより、本信号転送方
法を適用させることが可能である。
Furthermore, in a plasma display panel in which an anode serving as an information electrode and a cathode serving as a scanning electrode are orthogonal to each other and a pixel (discharge cell) is formed at the intersection, the above-mentioned information electrode drive circuit and scan electrode drive circuit are used. This signal transfer method can be applied by providing the same function and configuration as a ferroelectric liquid crystal display panel or an active matrix liquid crystal display panel.

(但し、電極ドライバ部は各表示素子により異なる) また、EL表示パネルにおいても、プラズマ表示パネル
と同様に1表示パネル部と電極ドライバ部を除き、同じ
周辺の機能・構成で本信号転送方法は対応できる。
(However, the electrode driver section differs depending on each display element.) Also, in the EL display panel, this signal transfer method can be applied with the same peripheral functions and configuration except for the 1 display panel section and the electrode driver section, similar to the plasma display panel. I can handle it.

以上説明したように1本発明によれば、この部分書き込
み(書き換え)操作をすることにより、所望の応答速度
を満足できない強誘電性液晶を用いた大画面、多画素数
の液晶表示パネルの表示の応答をみかけ上速くすること
ができる。更に1部分書き込み(書き換え)操作により
、印加する走査電極数は必要最小限になり、単発的とも
なるので低消費電力化が可能となる。又1本発明によれ
ば、従来で使用されていた。垂直同期信号の使用を省略
することができる。
As explained above, according to the present invention, by performing this partial writing (rewriting) operation, display of a large-screen, multi-pixel liquid crystal display panel using ferroelectric liquid crystal that cannot satisfy the desired response speed is achieved. The response can be made apparently faster. Furthermore, by performing a partial write (rewrite) operation, the number of scan electrodes to be applied is minimized, and the voltage can be applied only once, so that power consumption can be reduced. According to the present invention, there is also one that has been used in the past. The use of a vertical synchronization signal can be omitted.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本発明の表示装置を示すブロック図である。 第2図は、VRAIj出力信号、指示信号及び水平同期
信号のタイミングチャート図である。第3図は、メモリ
ー性強誘電性液晶素子の斜視図である。第4図は、従来
のVRAIII出力信号、水平同期信号及び垂直同期信
号のタイミングチャート図である。第5図は、本発明の
別の表示装置を示すブロック図である。第6図は、第5
図の装置におけるVRAM出力信号、指示信号及び水平
同期信号のタイミングチャート図である。
FIG. 1 is a block diagram showing a display device of the present invention. FIG. 2 is a timing chart of the VRAIj output signal, instruction signal, and horizontal synchronization signal. FIG. 3 is a perspective view of a ferroelectric liquid crystal device with memory properties. FIG. 4 is a timing chart of a conventional VRA III output signal, horizontal synchronization signal, and vertical synchronization signal. FIG. 5 is a block diagram showing another display device of the present invention. Figure 6 shows the fifth
FIG. 4 is a timing chart diagram of a VRAM output signal, an instruction signal, and a horizontal synchronization signal in the device shown in the figure.

Claims (12)

【特許請求の範囲】[Claims] (1)a、走査線と情報線とを交差配置して形成したマ
トリクス電極、 b、走査線と情報線との交差部のスイッ チングを独立に制御するスイッチング 素子、 c、走査線に走査選択信号をシリアルに 印加するための走査線駆動手段及び情 報線に情報信号をパラレルに印加する ための情報線駆動手段、 d、走査選択信号を印加する走査線を指 定するアドレス信号と、情報線に印加 する情報信号をアドレスするための画 像信号とをシリアルに発生する手段、 並びに e、アドレス信号の走査線駆動手段への 転送と画像信号の情報線駆動手段への 転送の切り換えを指定するための信号 を発生する手段 を有する表示装置。
(1) a. Matrix electrodes formed by intersecting scanning lines and information lines; b. Switching elements that independently control switching at intersections of scanning lines and information lines; c. Scanning selection signals for scanning lines. scanning line driving means for serially applying the information signal and information line driving means for applying the information signal to the information line in parallel; d. an address signal specifying the scanning line to which the scanning selection signal is applied; means for serially generating an image signal for addressing the information signal to be addressed, and (e) a signal for specifying switching between transfer of the address signal to the scanning line drive means and transfer of the image signal to the information line drive means A display device having means for generating.
(2)前記スイッチング素子が薄膜トランジスタで形成
されている請求項(1)の表示装 置。
(2) The display device according to claim (1), wherein the switching element is formed of a thin film transistor.
(3)前記スイッチング素子が電圧−電流特性において
非線型特性を生じる非線型素子で ある請求項(1)の表示装置。
(3) The display device according to claim (1), wherein the switching element is a nonlinear element that produces nonlinear characteristics in voltage-current characteristics.
(4)前記非線型素子が導体−絶縁体−導体構造を有し
ている請求項(1)の表示装置。
(4) The display device according to claim 1, wherein the non-linear element has a conductor-insulator-conductor structure.
(5)前記アドレス信号の走査線駆動手段への転送が1
水平走査期間を定める水平同期信 号と同期している請求項(1)の表示装 置。
(5) Transfer of the address signal to the scanning line driving means is 1
The display device according to claim 1, wherein the display device is synchronized with a horizontal synchronization signal that determines a horizontal scanning period.
(6)前記走査線と情報線との間に液晶が配置されてい
る請求項(1)の表示装置。
(6) The display device according to claim (1), wherein a liquid crystal is disposed between the scanning line and the information line.
(7)a、走査線と情報線とを交差配置して形成したマ
トリクス電極、 b、走査線と情報線との交差部のスイッ チングを独立に制御するスイッチング 素子、 c、走査線に走査選択信号をシリアルに 印加するための走査線駆動手段及び情 報線に情報信号をパラレルに印加する ための情報線駆動手段、 d、部分書き換え領域内の走査線のみに 走査選択信号が印加される様に走査線 を指定するアドレス信号と、情報線に 印加する情報信号をアドレスするため の書き換え画像信号とをシリアルに発 生する手段、並びに e、アドレス信号の走査線駆動手段への 転送と書き換え画像信号の情報線駆動 手段への転送の切り換えを指定するた めの信号を発生する手段、 を有する表示装置。
(7) a. Matrix electrodes formed by intersecting scanning lines and information lines; b. Switching elements that independently control switching at intersections of scanning lines and information lines; c. Scanning selection signals for scanning lines. scanning line driving means for serially applying information signals and information line driving means for applying information signals in parallel to information lines; d. scanning so that the scanning selection signal is applied only to the scanning lines in the partial rewriting area; Means for serially generating an address signal for specifying a line and a rewritten image signal for addressing the information signal applied to the information line, and e. Transfer of the address signal to the scanning line driving means and information on the rewritten image signal. A display device comprising: means for generating a signal for specifying switching of transfer to the line driving means.
(8)前記スイッチング素子が薄膜トランジスタで形成
されている請求項(7)の表示装 置。
(8) The display device according to claim (7), wherein the switching element is formed of a thin film transistor.
(9)前記スイッチング素子が電圧−電流特性において
非線型特性を生じる非線型素子で ある請求項(7)の表示装置。
(9) The display device according to claim 7, wherein the switching element is a nonlinear element that produces nonlinear characteristics in voltage-current characteristics.
(10)前記非線型素子が導体−絶縁体−導体構造を有
している請求項(7)の表示装 置。
(10) The display device according to claim 7, wherein the non-linear element has a conductor-insulator-conductor structure.
(11)前記アドレス信号の走査線駆動手段への転送が
1水平走査期間を定める水平同 期信号と同期している請求項(7)の表 示装置。
(11) The display device according to claim (7), wherein the transfer of the address signal to the scanning line driving means is synchronized with a horizontal synchronization signal that defines one horizontal scanning period.
(12)前記走査線と情報線との間に液晶が配置されて
いる請求項(7)の表示装置。
(12) The display device according to claim (7), wherein a liquid crystal is disposed between the scanning line and the information line.
JP7573589A 1989-03-27 1989-03-27 Display device Pending JPH02253293A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7573589A JPH02253293A (en) 1989-03-27 1989-03-27 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7573589A JPH02253293A (en) 1989-03-27 1989-03-27 Display device

Publications (1)

Publication Number Publication Date
JPH02253293A true JPH02253293A (en) 1990-10-12

Family

ID=13584830

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7573589A Pending JPH02253293A (en) 1989-03-27 1989-03-27 Display device

Country Status (1)

Country Link
JP (1) JPH02253293A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010217876A (en) * 2009-03-18 2010-09-30 Keiho Kagi Yugenkoshi Non-volatile display module and non-volatile display apparatus

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6365494A (en) * 1986-09-08 1988-03-24 キヤノン株式会社 Memorizing liquid crystal display device
JPS63236012A (en) * 1987-03-25 1988-09-30 Seiko Epson Corp Driving method for electro-optical device
JPS6432237A (en) * 1987-07-28 1989-02-02 Alps Electric Co Ltd Driving method for liquid crystal display element

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6365494A (en) * 1986-09-08 1988-03-24 キヤノン株式会社 Memorizing liquid crystal display device
JPS63236012A (en) * 1987-03-25 1988-09-30 Seiko Epson Corp Driving method for electro-optical device
JPS6432237A (en) * 1987-07-28 1989-02-02 Alps Electric Co Ltd Driving method for liquid crystal display element

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010217876A (en) * 2009-03-18 2010-09-30 Keiho Kagi Yugenkoshi Non-volatile display module and non-volatile display apparatus
US8643639B2 (en) 2009-03-18 2014-02-04 Pervasive Display Co., Ltd. Non-volatile display module and non-volatile display apparatus

Similar Documents

Publication Publication Date Title
JP2833546B2 (en) Liquid crystal display
US5136282A (en) Ferroelectric liquid crystal apparatus having separate display areas and driving method therefor
JP3476241B2 (en) Display method of active matrix type display device
JP3229250B2 (en) Image display method in liquid crystal display device and liquid crystal display device
US20070206262A1 (en) Electrophoretic Display Activation for Multiple Windows
JP2007505340A (en) Driving an electrophoretic display using a blanking frame
JP2001343941A (en) Display device
US7006113B2 (en) Display apparatus with pixels arranged in matrix
US5264839A (en) Display apparatus
JPH04204628A (en) Liquid crystal display device
JPH0736406A (en) Dot matrix display device and method for driving it
US20030107544A1 (en) Display devices and driving method therefor
JP2007505348A (en) Driving an electrophoretic display using symmetrical data frames
JPH07140933A (en) Method for driving liquid crystal display device
JPH03109524A (en) Driving method for display panel and display device
US5815133A (en) Display apparatus
WO1998002773A1 (en) Display device
JPS6363093A (en) Display device
JP2007079301A (en) Method for driving electrophoretic display element
JPH02253293A (en) Display device
JPH0854601A (en) Active matrix type liquid crystal display device
JPH06105390B2 (en) Liquid crystal device signal transfer method
US5734365A (en) Liquid crystal display apparatus
JP2614213B2 (en) Display device
JP3108844B2 (en) Display device