JPH0223108B2 - - Google Patents

Info

Publication number
JPH0223108B2
JPH0223108B2 JP57165579A JP16557982A JPH0223108B2 JP H0223108 B2 JPH0223108 B2 JP H0223108B2 JP 57165579 A JP57165579 A JP 57165579A JP 16557982 A JP16557982 A JP 16557982A JP H0223108 B2 JPH0223108 B2 JP H0223108B2
Authority
JP
Japan
Prior art keywords
terminal
line
information
monitor pattern
timing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP57165579A
Other languages
English (en)
Other versions
JPS5954347A (ja
Inventor
Kazuo Murano
Tetsuo Soejima
Shigeo Amamya
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57165579A priority Critical patent/JPS5954347A/ja
Priority to CA000436623A priority patent/CA1212737A/en
Priority to DE19833333379 priority patent/DE3333379A1/de
Priority to US06/533,968 priority patent/US4562573A/en
Priority to GB08325280A priority patent/GB2130847B/en
Publication of JPS5954347A publication Critical patent/JPS5954347A/ja
Publication of JPH0223108B2 publication Critical patent/JPH0223108B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40032Details regarding a bus interface enhancer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M9/00Arrangements for interconnection not involving centralised switching
    • H04M9/02Arrangements for interconnection not involving centralised switching involving a common line for all parties
    • H04M9/022Multiplex systems
    • H04M9/025Time division multiplex systems, e.g. loop systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Small-Scale Networks (AREA)

Description

【発明の詳細な説明】 (A) 発明の技術分野 本発明は、チヤネル挿入タイミング調整方式、
特にいわゆるインフオーメーシヨン・ネツトワー
ク・システム(INS)に用いられるネツトワー
ク・ターミネーシヨンと各端末との間の交信に採
用されるフレーム情報中に,各端末に対応づけら
れているチヤネルを正しい位相タイミングで挿入
し得るようにするためのタイミング調整を行うチ
ヤネル挿入タイミング調整方式に関するものであ
る。
(B) 技術の背景と問題点 最近いわゆるINS構想が考慮されるようにな
り、ネツトワーク・ターミネーシヨンから上り線
(T線)と下り線(R線)とが配線され、各種の
端末(端末機器)が上記T線やR線上のフレーム
情報中のチヤネルを利用して上記ネツトワーク・
ターミネーシヨンと交信するよう構成され、該ネ
ツトワーク・ターミネーシヨンがいわば外部回線
と上記各種端末との間で伝送仲介機能装置として
働らくようにすることが考慮されている。
第1図はネツトワーク・ターミネーシヨンと各
端末との接続の態様を示し、第2図AはR線上の
従来のフレーム情報、第2図BはT線上の従来の
フレーム情報を示している。
第1図において、1はネツトワーク・ターミネ
ーシヨン、2は外部回線、3はR線(下り線)、
4はT線(上り線)、5―1,……は端末を表わ
している。各端末5―1,……はネツトワーク・
ターミネーシヨン1から任意の距離l1,……の所
に位置変更可能に設置される。そして、ネツトワ
ーク・ターミネーシヨン1は、第2図A図示の如
く、フレーム同期信号Fと複数のチヤネルCH
1、CH2……とをもつフレーム情報をR線上に
送出し、一方各端末例えば5―iは上記フレーム
同期信号Fを受信したことを基準として、第2図
B図示の如く、自己に割当てられたチヤネルCHj
のタイミング時に当該チヤネルCHj上に情報を載
せるように動作する。換言すると、ネツトワー
ク・ターミネーシヨン1は、第2図B図示の如く
フレーム情報がT線上を伝送されてくるのを検出
するようにされる。
上記の如き従来の態様において、ネツトワー
ク・ターミネーシヨン1から各端末5が設置され
る距離l1,……が異なることから、各端末が夫々
自己に割当てられているチヤネルCHのタイミン
グを判定して情報を当該チヤネルCH上に載せた
とすると、例えば第2図B図示のチヤネルCH1
の末尾とチヤネルCH2の先頭とが交錯してしま
うおそれが生じる。このために、従従来において
も、第2図B図示の如くチヤネルとチヤネルとの
間に複数ビツト分のガード・ビツトGを介在せし
めて、各端末間でタイミング判定に誤差があつて
も上記交錯が生じないように配慮されている。ま
た第2図A図示のR線上のフレーム情報において
も、上記の点を配慮して、チヤネルとチヤネルと
の間に複数ビツト分のアイドル・ビツトIを介在
せしめている。
しかし、上記の如くガード・ビツトGなどを介
在したとしてもなお問題を残している。即ち、上
記ガード・ビツトGは、各端末毎のタイミング判
定の誤差を補うものであるため、第1図図示の端
末5―1の設置距離l1と端末5―Nの設置距離lN
との差が大きくなるにつれて、介在せしめるべき
ガード・ビツトGのビツト数を非所望に大にする
必要が生じる。
(C) 発明の目的と構成 本発明は上記の点を解決することを目的として
おり、本発明のチヤネル挿入タイミング調整方式
は、主局と、該主局に対する共通の上り線と下り
線とに対して分岐される複数の端末とを具え、上
記主局より下り線に送信されるフレーム同期信号
を受信し、該フレーム同期信号を基準にして所定
時間経過時に、上記上り線に自端末の情報を送信
する情報伝送方式において、上記各々の端末が情
報を送信するタイミングを、上記主局から最も遠
い端末と上記各々の端末との往復の伝送遅延時間
差に相当する時間だけ遅延させることを特徴とし
ている。以下図面を参照しつつ説明する。
(D) 発明の実施例 第3図は本発明の一実施例構成を示し、第4図
AはR線上の一実施例フレーム情報、第4図Bは
T線上の一実施例フレーム情報を示す。また第5
図は第1図図示のネツトワーク・ターミネーシヨ
ンの一実施例構成、第6図は第5図図示構成にお
いて本発明にいうモニタ・パターンを折返す態様
を説明するタイム・チヤート、第7図は第5図図
示の端末における一実施例構成、第8図は上記モ
ニタ・パターンを送出しかつ検出する態様を説明
するタイム・チヤートを示す。
第3図において符号1,2,3,4,5は第1
図に対応し、6は上り線モニタ・パターン挿入機
構、7は下り線モニタ・パターン検出機構、8は
位相調整機構、9はモニタ・パターン折返し機構
を表わしている。
本発明の場合、各端末毎の設置位置による位相
ずれを救済するために、端末5―i上に位相調整
機構8をもうけ、極端な形で上記位相ずれが生じ
る如き場合に、各端末における位相ずれが略一様
に生じるように当該位相調整機構8を調整できる
ようにしている。
当該調整を行うために、第4図B図示のT線上
のフレーム情報中に、任意の端末が上り線モニ
タ・パターンMTを挿置せしめ得るようにし、第
3図図示のネツトワーク・ターミネーシヨン1に
おいて上記上り線モニタ・パターンMTに対応し
て、第4図A図示のR線上のフレーム情報中に下
り線モニタ・パターンMRを挿置するように構成
されている。これによつて、例えば端末5―i
は、自己のタイミング判断のもとで、上り線モニ
タ・パターン挿入機構6によつて上り線モニタ・
パターンMTを挿入してT線上に送出し、R線を
介して折返されてくる下り線モニタ・パターン
MRが端末5―iのタイミング判断のもとで下り
線モニタ・パターン検出機構7が正しく検出でき
るか否かを調べる。そして、正しく検出できるよ
うに、上記上り線モニタ・パターンMTの挿入タ
イミングを位相調整機構8によつて調整するよう
にする。このように位相調整機構8による位相調
整が行われることによつて、上り線上で端末5―
iの出力信号位相が他の端末の出力信号位相とほ
ぼ一致させることが可能となる。
なお、上記上り線モニタ・パターンMTおよび
下り線モニタ・パターンMRは、各フレーム情報
中に1ビツトが載置され、複数フレーム情報中の
当該1ビツトをまとめて1つのパターンが構成さ
れるものと考えてもよい。
第5図はネツトワーク・ターミネーシヨンの一
実施例構成を示す。図中の符号1,3,4,9は
第3図に対応し、10はレシーバ、11は上り線
モニタ・パターン検出用フリツプ・フロツプ,1
2はクロツク回路であつて第4図A図示のフレー
ム情報を組上げる上でのタイミング・クロツクを
出力するもの、13はドライバ、14は選択回路
部を表わしている。
今T線4を介して、第4図B図示の如きフレー
ム情報が伝送されてきて、レシーバ10の出力信
号Aとして第6図図示の如き情報が得られたとす
る。クロツク回路12は自己のタイミング判断に
もとづいて、上り線モニタ・パターンMTが載置
されているであろうタイミング時に信号Bを発
し、当該上り線モニタ・パターンMT(1ビツト)
をフリツプ・フロツプ11に取込む。即ちその時
のパターンMTの1ビツトが論理「1」であれば
フリツプ・フロツプ11の出力Qが論理「1」と
され、論理「0」であれば出力Qが論理「0」と
なる。該フリツプ・フロツプ11の出力は信号C
として選択回路14に供給されている。
一方ネツトワーク・ターミネーシヨン1は第4
図図示信号Dの如く各チヤネル情報を選択回路1
4、ドライバ13を介してR線3に出力してお
り、第4図A図示の下り線モニタ・パターン挿入
タイミング時に、信号Eが発せられてフリツプ・
フロツプ11からの信号Cが選択され、図示信号
Fの如き形でモニタ・パターンMRが折返される。
第7図は端末の一実施例構成を示し、図中の符
号3,4,5,6,7,8は第3図に対応し、1
5はレシーバ、16はPLL回路であつて受信信
号に位相同期するもの、17は受信信号用フリツ
プ・フロツプであつて第4図A図示のフレーム情
報上の各ビツトに対応してセツトされるもの、1
8はフレーム同期回路であつて自己に必要とする
情報を抽出するもの、19はクロツク回路、20
は下り線モニタ・パターン検出用フリツプ・フロ
ツプ、21はランダム・パターン発生器であつて
上り線モニタ・パターンに対応するビツトを各フ
レームに対応して発生するもの、22は上り線モ
ニタ・パターン用1フレーム分遅延フリツプ・フ
ロツプであつて上り線モニタ・パターン(1ビツ
ト)を1フレーム分(即ち折返されてくるまで)
遅延せしめるもの、23は選択回路であつて第4
図B図示フレーム情報中の或るチヤネルCH上に
載せる情報(DATA OUT)と上記上り線モニ
タ・パターンとを選択するもの、24はシフト・
レジスタであつて選択回路23の出力を順次シフ
トしてゆき位相を異にした複数個のフレーム情報
K,L,Mを得るもの、25はセレクタであつて
情報K,L,Mのいずれか1つを選択して情報N
として抽出するもの、26はドライバ、27は比
較回路であつて検出された下り線モニタ・パター
ン(1ビツト―フリツプ・フロツプ20の出力)
と上り線モニタ・パターンを1フレーム分遅延せ
しめたもの(1ビツト―フリツプ・フロツプ22
の出力)とを比較するもの、28はシフト・レジ
スタであつて1フレーム毎に上記比較回路27に
よつて比較され結果をシフトしつつ複数フレーム
分保持して図示QaないしQdを発するもの、29
は複数フレーム分にわたる比較の結果において不
一致である場合に後述のカウンタ30を歩進可能
にするゲート、30はカウンタであつてゲート2
9により不一致が指示されるとカウンタ内容が歩
進されてゆきそれに対応してセレクタ25におい
て情報K,L,M…のうち位相がより遅延された
情報を抽出せしめるものを表わしている。
R線3を介して第4図A図示のフレーム情報が
受信され、図示受信信号Aが得られたとする。以
下第8図図示のタイム・チヤートを参照するとよ
り明瞭となる。そして、各チヤネルCH1,CH
2…の内容はフリツプ・フロツプ17にセツトさ
れる。そしてフレーム同期回路18によつて必要
な信号が抽出される。クロツク回路19は、自己
のタイミング判断にもとづいてフリツプ・フロツ
プ20にクロツク信号Eを発し、フリツプ・フロ
ツプ20において下り線モニタ・パターン(1ビ
ツト)と判断される1ビツトをフリツプ・フロツ
プ20上に取込む。
一方第7図図示下方のランダム・パターン発生
器21は、上り線モニタ・パターンを1フレーム
毎に1ビツト発しており、この上り線モニタ・パ
ターンはフリツプ・フロツプ22にセツトされる
と共に、選択回路23を介して信号iの如く所定
のタイミング時に出力情報(DATA OUT)と
混合される。選択回路23は、クロツク回路19
が出力する選択信号Hすなわちフレーム同期信号
Dより所定時間経過後に“0”となりかつその時
間よりさらに所定時間経過後に“1”となる選択
信号Hに従つてモニタパターンとデータを切り換
えることによつて、上り線上のフレーム上の所定
タイミングにモニタパターンを出力できるように
している。該信号iはシフト・レジスタ24に供
給され、夫々位相を異にした情報K…,L…Mが
セレクタ25に供給される。そして、当該時点に
おけるカウンタ30の内容にもとづいた形でセレ
クタ25が1つの情報を抽出して情報Nとしてド
ライバ26に供給する。即ち、端末5―iは、自
己のタイミング判断の下で、T線上のフレーム情
報中に上り線モニタ・パターンMRを挿入せしめ
ている。該挿入された上り線モニタ・パターン
MRが上述の如くネツトワーク・ターミネーシヨ
ン1において折返され、上述の上り線モニタ・パ
ターンとしてフリツプ・フロツプ20に取込まれ
たと考えてよい。
端末5―iにおけるタイミング判断が大きくず
れていると、図示比較回路27は不一致ビツトを
各フレーム毎に発し、この結果がシフト・レジス
タ28上に1フレーム毎にシフトされてゆく。複
数フレームにわたつて不一致であると、上記タイ
ミング判断にずれがあるとされて、カウンタ30
が歩進される。そして、情報K,…L……Mのう
ち位相のより遅れた情報が情報Nとして抽出され
る。即ち、上り線モニタ・パターンが折り返され
てきた所の下り線モニタ・パターンが正しく受信
できるように、位相調整機構8によつて位相調整
が行われる。
このように端末5―iにおいて、T線上のフレ
ーム情報に挿入されるチヤネルの位相を正しく合
わせることができ、非所望に大きいガード・ビツ
トを介在せしめることがなくなる。なお以上ガー
ド・ビツトを用いる実施例について述べたが、位
相調整回路を充分精度よく調整できれば、隣接チ
ヤネル間の信号の重なりをほとんど無にできるの
でかかる精度の高い制御をすれば、ガード・ビツ
トは不要となる。
(E) 発明の効果 以上説明した如く、本発明によれば、非所望に
大きいガード・ビツトを介在せしめる必要がなく
なり、T線およびR線の長さを十分大にとること
が可能となる。
【図面の簡単な説明】
第1図および第2図は従来の態様を説明する説
明図、第3図は本発明の一実施例構成を示し、第
4図AはR線上の一実施例フレーム情報、第4図
BはT線上の一実施例フレーム情報を示す。第5
図は第1図図示のネツトワーク・ターミネーシヨ
ンの一実施例構成、第6図は第5図図示構成にお
いて本発明にいうモニタ・パターンを折返す態様
を説明するタイム・チヤート、第7図は第5図図
示の端末における一実施例構成、第8図は上記モ
ニタ・パターンを送出しかつ検出する態様を説明
するタイム・チヤートを示す。 図中、1はネツトワーク・ターミネーシヨン、
2は外部回線、3は下り線、4は上り線、5は端
末、6は上り線モニタ・パターン(MT)挿入機
構、7は下り線モニタ・パターン(MR)検出機
構、8は位相調整機構、9はモニタ・パターン折
返し機構を表わしている。

Claims (1)

    【特許請求の範囲】
  1. 1 主局と、該主局に対する共通の上り線と下り
    線とに対して分岐される複数の端末とを具え、上
    記主局より下り線に送信されるフレーム同期信号
    を受信し、該フレーム同期信号を基準にして所定
    時間経過時に、上記上り線に自端末の情報を送信
    する情報伝送方式において、上記各々の端末が情
    報を送信するタイミングを、上記主局から最も遠
    い端末と上記各々の端末との往復の伝送遅延時間
    差に相当する時間だけ遅延させることを特徴とす
    るチヤネル挿入タイミング調整方式。
JP57165579A 1982-09-22 1982-09-22 チヤネル***タイミング調整方式 Granted JPS5954347A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP57165579A JPS5954347A (ja) 1982-09-22 1982-09-22 チヤネル***タイミング調整方式
CA000436623A CA1212737A (en) 1982-09-22 1983-09-13 Method for adjusting channel insertion timing
DE19833333379 DE3333379A1 (de) 1982-09-22 1983-09-15 Verfahren zur einstellung von kanaleinfuegungszeitsteuerungen
US06/533,968 US4562573A (en) 1982-09-22 1983-09-20 Method and apparatus for adjusting channel insertion timing
GB08325280A GB2130847B (en) 1982-09-22 1983-09-21 The timing of reception and transmission channels in communications systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57165579A JPS5954347A (ja) 1982-09-22 1982-09-22 チヤネル***タイミング調整方式

Publications (2)

Publication Number Publication Date
JPS5954347A JPS5954347A (ja) 1984-03-29
JPH0223108B2 true JPH0223108B2 (ja) 1990-05-22

Family

ID=15815032

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57165579A Granted JPS5954347A (ja) 1982-09-22 1982-09-22 チヤネル***タイミング調整方式

Country Status (5)

Country Link
US (1) US4562573A (ja)
JP (1) JPS5954347A (ja)
CA (1) CA1212737A (ja)
DE (1) DE3333379A1 (ja)
GB (1) GB2130847B (ja)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59191993A (ja) * 1983-03-31 1984-10-31 Toshiba Corp 集線分配方式
JPS6059834A (ja) * 1983-09-12 1985-04-06 Nippon Telegr & Teleph Corp <Ntt> 通信システム
EP0173984A3 (en) * 1984-08-31 1989-06-07 Fujitsu Limited System for controlling the isdn activation sequence
US4601029A (en) * 1984-09-21 1986-07-15 Itt Corporation Communication switching system
US4692918A (en) * 1984-12-17 1987-09-08 At&T Bell Laboratories Reliable local data network arrangement
JPS61145995A (ja) * 1984-12-20 1986-07-03 Toshiba Corp 集線分配装置
DE3544797A1 (de) * 1985-12-18 1987-06-19 Deutsche Bundespost System zum gleichzeitigen betrieb mehrerer endgeraete an einer netzabschlusseinheit eines breitbandnetzes
GB2188216A (en) * 1986-03-17 1987-09-23 Plessey Co Plc Ring bus communications systems
US4773066A (en) * 1986-04-15 1988-09-20 The Mitre Corporation Synchronized multiple access apparatus and method for a local area network
DK155265C (da) * 1986-06-09 1989-07-31 Rovsing As Christian Fremgangsmaade til indkobling af en datasendeenhed paa en signaleringsledning og apparat til udoevelse af fremgangsmaaden
US4807222A (en) * 1986-08-25 1989-02-21 American Telephone And Telegraph Company At&T Bell Laboratories Cordless accessed high-speed high-capacity local area networks
JPS63103536A (ja) * 1986-10-20 1988-05-09 Fujitsu Ltd 自動振幅制御方式
US4771422A (en) * 1986-12-04 1988-09-13 Itt Corporation, Defense Communications Division Priority user protection in multiple priority switching systems
IT1202598B (it) * 1987-02-27 1989-02-09 Etefin Spa Impianti di controllo e gestione automatizzata di dispositivi,apparecchiature e umita' periferiche per la commutazione ed elaborazione di segnali in genere,in particolare di fonici e/o di dati e/o immagini
NL8700736A (nl) * 1987-03-30 1988-10-17 Philips Nv Een-kanaalsbussysteem voor meermeester gebruik, met bitcelsynchronisatie, en meesterstation voorzien van een bitcelsynchronisatie-element daarvoor.
US4805196A (en) * 1987-04-29 1989-02-14 Gte Laboratories Incorporated Line delay compensation for digital transmission systems utilizing low power line drivers
ATE85180T1 (de) * 1987-08-04 1993-02-15 Siemens Ag Kommunikationssystem mit einem isdnendger|teanschluss fuer unterschiedliche isdnschnittstellen in einem isdnvermittlungseinrichtungsnetz.
US4933955A (en) * 1988-02-26 1990-06-12 Silicon General, Inc. Timing generator
US5487066A (en) * 1988-03-21 1996-01-23 First Pacific Networks, Inc. Distributed intelligence network using time and frequency multiplexing
JPH0712166B2 (ja) * 1988-12-05 1995-02-08 富士通株式会社 同期多重伝送装置
EP0381878B1 (en) * 1989-02-08 1994-11-30 Hewlett-Packard Company Network diagnosis apparatus and method
US5124980A (en) * 1989-03-20 1992-06-23 Maki Gerald G Synchronous multiport digital 2-way communications network using T1 PCM on a CATV cable
FR2644659B1 (fr) * 1989-03-20 1991-05-31 France Etat Procede et equipements d'extremite perfectionnes pour etablir des liaisons de telecommunications de debit eleve a travers des canaux independants
US5043982A (en) * 1989-05-24 1991-08-27 At&T Bell Laboratories Multichannel multipoint network using time-division multiplexing incorporating a time offset for propagation delay
JPH0710116B2 (ja) * 1989-06-14 1995-02-01 松下電器産業株式会社 ホームバスシステム及びこのシステムに用いる装置
EP0439646B1 (en) * 1990-01-30 1995-03-15 Hewlett-Packard Company Optical star network protocol and system with minimised delay between consecutive packets
US5177739A (en) * 1990-04-20 1993-01-05 Racal Data Communications, Inc. Multiport - multipoint digital data service
US5414832A (en) * 1992-12-17 1995-05-09 International Business Machines Corporation Tunable synchronous electronic communication apparatus
US6671261B1 (en) * 1999-12-15 2003-12-30 At&T Corp. Method for measuring transmission delay
US6801936B1 (en) * 2000-04-07 2004-10-05 Arif Diwan Systems and methods for generating customized bundles of information
US7017086B2 (en) * 2002-06-18 2006-03-21 Sun Microsystems, Inc. Round-robin updating for high speed I/O parallel interfaces
US7062688B2 (en) * 2002-07-16 2006-06-13 Sun Microsystems, Inc. Updating high speed parallel I/O interfaces based on counters
US7043379B2 (en) * 2002-10-22 2006-05-09 Sun Microsystems, Inc. Method for quantifying I/O chip/package resonance
US7043683B2 (en) 2003-02-07 2006-05-09 Sun Microsystems, Inc. Data transmission update technique in low power modes
US9071234B2 (en) 2013-03-07 2015-06-30 Raytheon Company High-resolution link-path delay estimator and method for estimating a signal-path delay
US9198150B2 (en) 2013-03-07 2015-11-24 Raytheon Company Link path delay estimator that combines coarse and fine delay estimates
US10495727B2 (en) 2017-02-07 2019-12-03 Raytheon Company Phase difference estimator and method for estimating a phase difference between signals

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3418579A (en) * 1964-09-08 1968-12-24 Comm And Systems Inc Satellite communication synchronizing system
DE2208159B2 (de) * 1972-02-22 1976-06-24 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Nachrichtenuebertragungssystem fuer ein vielfach verzweigtes netz
US4140877A (en) * 1977-04-19 1979-02-20 Tie/Communications, Inc. Muliple highway time division multiplexed PABX communication system
DE2943059C2 (de) * 1979-10-25 1984-01-05 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Funksystem mit Synchronisation der Teilnehmereinrichtungen
US4464749A (en) * 1982-02-24 1984-08-07 General Electric Company Bi-directional token flow system

Also Published As

Publication number Publication date
DE3333379C2 (ja) 1987-06-04
JPS5954347A (ja) 1984-03-29
CA1212737A (en) 1986-10-14
GB2130847A (en) 1984-06-06
GB8325280D0 (en) 1983-10-26
DE3333379A1 (de) 1984-03-22
US4562573A (en) 1985-12-31
GB2130847B (en) 1985-10-30

Similar Documents

Publication Publication Date Title
JPH0223108B2 (ja)
US4773065A (en) Data framing system for time division multiplexing transmission
JPH055711Y2 (ja)
US4528661A (en) Ring communications system
KR860001259B1 (ko) 단일 모선에서의 전송정보의 동기화장치
US4502137A (en) Digital signal transmitting method
US4225939A (en) Bidirectional data communication system
US5579350A (en) Clock change circuit preventing spike generation by delaying selection control signal
US6108352A (en) Circuit and method for synchronizing outputs of two simultaneously transmitting devices in a multiplexed communication system
EP0065641A1 (en) Synchronizer for medium speed multiplex data
US5751770A (en) Data transmission system
US5729578A (en) Data receiver for rearranging the frame pattern of data received
EP0578437A1 (en) Arrangement for synchronizing data signals in an optical switched system
US5233608A (en) Method of and a device for receiving data packet form
JPS59502009A (ja) パケツト形式の高速デ−タを受信する装置
JP2687744B2 (ja) 移動体衛星通信システム
JPH05236576A (ja) 伝送端局装置用クロック同期方式
JP2693759B2 (ja) 情報通信システム
JP2578758B2 (ja) Tdma無線通信方式の出力信号同期装置
JPS601952A (ja) 周波数同期方式
JPS62290234A (ja) ル−プ形通信網のフレ−ム同期方式
KR19990057168A (ko) 다채널 모뎀 구조를 갖는 시스템에서의 송신 동기 획득 방법
JPS6172443A (ja) デイジタル多重化伝送システムの同期方式
JPS63256024A (ja) 位相同期回路
JPH01276849A (ja) バス形時分割多重伝送方法