JPH0221815Y2 - - Google Patents

Info

Publication number
JPH0221815Y2
JPH0221815Y2 JP1982059979U JP5997982U JPH0221815Y2 JP H0221815 Y2 JPH0221815 Y2 JP H0221815Y2 JP 1982059979 U JP1982059979 U JP 1982059979U JP 5997982 U JP5997982 U JP 5997982U JP H0221815 Y2 JPH0221815 Y2 JP H0221815Y2
Authority
JP
Japan
Prior art keywords
output
frequency
variable frequency
frequency divider
division ratio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1982059979U
Other languages
Japanese (ja)
Other versions
JPS58164342U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP5997982U priority Critical patent/JPS58164342U/en
Publication of JPS58164342U publication Critical patent/JPS58164342U/en
Application granted granted Critical
Publication of JPH0221815Y2 publication Critical patent/JPH0221815Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【考案の詳細な説明】 本考案は、無線機の局部発振器等に使用するこ
とができる周波数シンセサイザーに関する。
[Detailed Description of the Invention] The present invention relates to a frequency synthesizer that can be used as a local oscillator of a radio device, etc.

無線機の局部発振器に使用されている先行技術
の周波数シンセサイザーには、例えば第1図に示
すごとき構成のものがある。ところで、第1図に
おける先行技術のものは、第2可変分周器SVO
の分周比(1/N)を或る値に定めて第1出力周波 数の発振出力を電圧制御発振器VCから出力させ
ているときに第1可変分周器FVOの分周比
(1/M)を変えると、第1出力周波数が或る変化分 △F01だけ変化する。ところが、第2可変分周器
SVOの分周比1/Nを別の値に定めて第2出力周波 数の発振出力を電圧制御発振器VCから出力させ
ているときに第1可変分周器FVOの分周比
(1/M)を上記と同条件で変えると、第2出力周波 数が前記変化分△F01とは異なる変化分△F02にて
変化する。このことを更に具体的に説明する。
Prior art frequency synthesizers used in local oscillators in radio equipment include, for example, the configuration shown in FIG. By the way, in the prior art shown in FIG. 1, the second variable frequency divider SVO
When the frequency division ratio (1/N) of the first variable frequency divider FVO is set to a certain value and the oscillation output of the first output frequency is outputted from the voltage controlled oscillator VC, the frequency division ratio (1/M ), the first output frequency changes by a certain amount of change ΔF 01 . However, the second variable frequency divider
When the frequency division ratio 1/N of SVO is set to a different value and the oscillation output of the second output frequency is output from the voltage controlled oscillator VC, the frequency division ratio (1/M) of the first variable frequency divider FVO is When is changed under the same conditions as above, the second output frequency changes by a change amount ΔF 02 that is different from the change amount ΔF 01 . This will be explained more specifically.

即ち、第1図において基準発振器SOの出力周
波数FR1は、分周化が1/Mの第1可変分周器FVO により次式(1)で与えられる周波数FR2に分周され
る。
That is, in FIG. 1, the output frequency F R1 of the reference oscillator SO is divided by the first variable frequency divider FVO with frequency division of 1/M to the frequency F R2 given by the following equation (1).

1/M・FR1=FR2 ……(1) 電圧制御発振器VCの出力周波数F0は、分周化
が1/Nの第2可変分周器SVOにより、次式(2)で与 えられる周波数FR3に分周される。
1/M・F R1 = F R2 ...(1) The output frequency F 0 of the voltage controlled oscillator VC is given by the following equation (2) by the second variable frequency divider SVO with frequency division of 1/N. Divided to frequency F R3 .

1/N・F0=FR3 ……(2) 位相比較器PCに対する第1、第2可変分周器
FVO,SVOからの分周出力の各周波数FR2,FR3
は相等しいので、前記式(1)(2)から次式(3)が成立す
る。
1/N・F 0 =F R3 ...(2) First and second variable frequency dividers for phase comparator PC
Each frequency F R2 and F R3 of the divided output from FVO and SVO
Since they are equal, the following equation (3) holds true from equations (1) and (2) above.

1/M・FR1=1/N・F0=FR2 ……(3) 前記式(3)を変形することにより、次式(4)が得ら
れる。
1/M·F R1 =1/N·F 0 =F R2 (3) By transforming the above formula (3), the following formula (4) is obtained.

F0=N/M・FR1 ……(4) 次に、第1可変分周器FVOの分周化を1/Mから 1/M′に変化させると、前記式(4)から出力周波数は 次式(5)に示す値に変化する。 F 0 = N/M・F R1 ...(4) Next, if the frequency division of the first variable frequency divider FVO is changed from 1/M to 1/M', the output frequency will be changes to the value shown in the following equation (5).

F0′=N/M′・FR1 ……(5) ここで、M′=M+1であると、前記式(5)は次
式(6)になる。
F 0 ′=N/M′·F R1 (5) Here, if M′=M+1, the above equation (5) becomes the following equation (6).

F0′=N/M+1・FR1 ……(6) したがつて、第1可変分周器FVOの分周比を
変化させることによる出力周波数の変化分△F0i
は次式(7)で与えられる。
F 0 '=N/M+1・F R1 ...(6) Therefore, the change in output frequency due to changing the division ratio of the first variable frequency divider FVO △F 0 i
is given by the following equation (7).

△F0i=F0−F0′=N・FR1・ 1/M−1/M+1=N・FR1・1/M(M+1
) ……(7) ここで、Mが非常に大きい値であると仮定する
と、M≒M+1であるとみなすことができる。し
たがつて、前記式(7)に前記式(4)を代入するととも
に、M≒M+1とすると、次式(8)が得られる。
△F 0 i=F 0 −F 0 ′=N・F R1・1/M−1/M+1=N・F R1・1/M(M+1
) ...(7) Here, assuming that M is a very large value, it can be considered that M≈M+1. Therefore, by substituting the above equation (4) into the above equation (7) and setting M≈M+1, the following equation (8) is obtained.

△F=F0・M・(1/M2) ……(8) ここで、出力周波数F0は、第2可変分周器
SVOの分周比(1/N)の変化に対応して変化す る。したがつて、その分周比(1/N)を変化させ て出力周波数F0を第1出力周波数F01と第2出力
周波数F02とに変化させた場合、第1、第2出力
周波数F01,F02における第1可変分周器FVOの
分周比の変化による出力周波数の各変化分△F01
△F02は前記式(8)から次式(9)(10)で与えられる。
△F= F0・M・(1/ M2 )...(8) Here, the output frequency F0 is the second variable frequency divider
It changes in response to changes in the SVO frequency division ratio (1/N). Therefore, when the frequency division ratio (1/N) is changed to change the output frequency F 0 to the first output frequency F 01 and the second output frequency F 02 , the first and second output frequencies F Each change in the output frequency due to a change in the division ratio of the first variable frequency divider FVO in 01 , F 02 △F 01 ,
ΔF 02 is given by the following equations (9) and (10) from the above equation (8).

△F01=F01/M ……(9) △F02=F02/M ……(10) 前記式(9)(10)から明らかなように、出力周波数
F01,F02が異なるのに、第1可変分周器FVOの
分周比が同一に変化すると、各出力周波数を基点
としての周波数変化分△F01,△F02は、異なつた
値となる。具体的な数値で言うと、第1出力周波
数が100KHz〔第2可変分周器SVOの第1分周比
は1/1000〕、基準発振器SOの発振周波数が1MHz、 第1可変分周器FVOの分周化が1/10000であると きに、第1可変分周器FVOの分周化が1/10001に 変化すると、第1出力周波数は約99.99KHzに変
化する。したがつて、第1出力周波数の変化分△
F01は約10Hzとなる。一方、第2出力周波数が
200KHz〔第2可変分周器SVOの第2分周比は
1/2000〕で他は上記と同様であるときに、第1可 変分周器FVOの分周比は第2可変分周器SVOの
分周比に係わりなく上記と同一の1/10000から 1/10001に変化する。このため、第2出力周波数は 約199.980KHzに変化する。したがつて、この場
合の第2出力周波数の変化分△F02は約20Hzとな
る。結局、先行技術では、第2可変分周器SVO
の分周比の変化により出力周波数を100KHzや
200KHzに設定することができるが、第1可変分
周器FVOの分周比が、第2可変分周器SVOの分
周比に係わりなく同じ値から変化するので、各出
力周波数を100KHzや200KHzを基点としてそこか
らその出力周波数を一定の割合でステツプ的に変
化させることができない。このため、先行技術で
は、無線機等においては例えば10Hzステツプの周
波数シンセサイザーとして使用することができず
単に出力周波数の設定のための補助装置(クラリ
フアイヤ)としてしか使用することができない。
△F 01 =F 01 /M ...(9) △F 02 =F 02 /M ...(10) As is clear from the above formulas (9) and (10), the output frequency
If the division ratio of the first variable frequency divider FVO changes the same even though F 01 and F 02 are different, the frequency changes △F 01 and △F 02 with each output frequency as the base point will be different values. Become. In terms of specific numbers, the first output frequency is 100KHz [the first frequency division ratio of the second variable frequency divider SVO is 1/1000], the oscillation frequency of the reference oscillator SO is 1MHz, and the first variable frequency divider FVO When the frequency division of the first variable frequency divider FVO is 1/10000, when the frequency division of the first variable frequency divider FVO changes to 1/10001, the first output frequency changes to about 99.99KHz. Therefore, the amount of change in the first output frequency △
F 01 is approximately 10Hz. On the other hand, the second output frequency is
200KHz [the second frequency division ratio of the second variable frequency divider SVO is 1/2000] and the other things are the same as above, the frequency division ratio of the first variable frequency divider FVO is 1/2000, and the frequency division ratio of the first variable frequency divider FVO is 1/2000. It changes from 1/10000, which is the same as above, to 1/10001, regardless of the frequency division ratio. Therefore, the second output frequency changes to approximately 199.980KHz. Therefore, the amount of change ΔF 02 in the second output frequency in this case is approximately 20 Hz. After all, in the prior art, the second variable frequency divider SVO
The output frequency can be changed to 100KHz or
However, since the frequency division ratio of the first variable frequency divider FVO changes from the same value regardless of the frequency division ratio of the second variable frequency divider SVO, each output frequency can be set to 100KHz or 200KHz. It is not possible to take the output frequency as a base point and change the output frequency stepwise at a constant rate from there. For this reason, in the prior art, it cannot be used as a frequency synthesizer of, for example, 10 Hz steps in radio equipment, etc., and can only be used as an auxiliary device (clarifier) for setting the output frequency.

本考案の目的は、上述に鑑み、第1可変分周器
の分周比を、第2可変分周器の分周比に対応して
変化させ、変化した分周比に基づいて出力周波数
を変化させるようにすることにより、どの出力周
波数を基点としても、その出力周波数をステツプ
的に一定の変化分で変化させることができるよう
にし、無線機等において出力周波数をステツプ的
に変化させるのに好適な周波数シンセサイザーを
提供することである。
In view of the above, an object of the present invention is to change the frequency division ratio of the first variable frequency divider in accordance with the frequency division ratio of the second variable frequency divider, and to adjust the output frequency based on the changed frequency division ratio. By changing the output frequency, the output frequency can be changed stepwise by a constant amount of change regardless of which output frequency is used as the base point. An object of the present invention is to provide a suitable frequency synthesizer.

以下、図面を参照して本考案の一実施例を詳細
に説明する。
Hereinafter, one embodiment of the present invention will be described in detail with reference to the drawings.

第2図は、本考案の一実施例のブロツク回路図
である。本実施例は、第1図の回路構成に、一点
鎖線で囲まれた付加回路ADDを付加して構成さ
れる。本実施例は、原理的には前記式(8)におい
て、第2可変分周器SVOの分周比が変化して、
右辺の分子にある出力周波数F0が変化しても、
右辺の分母にある第1可変分周器FVOの分周比
1/Mが第2可変分周器の分周比の変化に対応して 変化するようにし、これにより、左辺の周波数変
化分△F0が常に一定となるようにしたものであ
る。
FIG. 2 is a block circuit diagram of one embodiment of the present invention. This embodiment is constructed by adding an additional circuit ADD surrounded by a chain line to the circuit configuration shown in FIG. In this embodiment, in principle, the frequency division ratio of the second variable frequency divider SVO changes in the above equation (8),
Even if the output frequency F 0 in the numerator on the right side changes,
The frequency division ratio 1/M of the first variable frequency divider FVO in the denominator on the right side is made to change in accordance with the change in the frequency division ratio of the second variable frequency divider, thereby increasing the frequency change △ on the left side. This is so that F 0 is always constant.

次に、本実施例の構成について説明する。 Next, the configuration of this embodiment will be explained.

本実施例において、第1可変分周器FVO、第
1位相比較器FPC、第1ローパスフイルタFLP、
第1電圧制御発振器FVC、第2可変分周器SVO
および基準発振器SOは、それぞれ、第1図の第
1可変分周器FVO、位相比較器PC、ローパスフ
イルタLP、電圧制御発振器VC、第2可変分周器
SVOおよび基準発振器SOに対応する。付加回路
ADDは、第2電圧制御発振器SVCと、第2ロー
パスフイルタSLPと、第2位相比較器SPCと、第
3可変分周器TVOとから構成される。基準発振
器SOの出力部は、付加回路ADD内の第2位相比
較器SPCの第1入力部に接続される。付加回路
ADDにおいて、第2位相比較器SPCの出力部は、
第2ローパスフイルタSLPの入力部に接続されて
おり、第2ローパスフイルタSLPの出力部は第2
電圧制御発振器SVCの入力部に接続されている。
第2電圧制御発振器SVCの出力部は、付加回路
ADD外の第1可変分周器FVOの入力部に接続さ
れる。また、付加回路ADDにおいて、第3可変
分周器TVOの入力部は、第2電圧制御発振器
SVCの出力部に接続されており、同分周器TVO
の出力部は、第2位相比較器SPCの第2入力部に
接続される。第3可変分周器TVOの分周比は、
第2可変分周器SVOの分周比1/Nと同じ値に設定 される。
In this embodiment, a first variable frequency divider FVO, a first phase comparator FPC, a first low-pass filter FLP,
First voltage controlled oscillator FVC, second variable frequency divider SVO
and reference oscillator SO are the first variable frequency divider FVO, phase comparator PC, low-pass filter LP, voltage controlled oscillator VC, and second variable frequency divider shown in FIG. 1, respectively.
Compatible with SVO and reference oscillator SO. Additional circuit
ADD is composed of a second voltage controlled oscillator SVC, a second low pass filter SLP, a second phase comparator SPC, and a third variable frequency divider TVO. The output of the reference oscillator SO is connected to a first input of a second phase comparator SPC in the additional circuit ADD. Additional circuit
In ADD, the output part of the second phase comparator SPC is
The input part of the second low-pass filter SLP is connected to the second low-pass filter SLP, and the output part of the second low-pass filter SLP is connected to the second low-pass filter SLP.
Connected to the input of the voltage controlled oscillator SVC.
The output section of the second voltage controlled oscillator SVC is connected to an additional circuit
Connected to the input of the first variable frequency divider FVO outside ADD. In addition, in the additional circuit ADD, the input part of the third variable frequency divider TVO is connected to the second voltage controlled oscillator.
Connected to the output section of SVC, and the same frequency divider TVO
is connected to a second input of a second phase comparator SPC. The division ratio of the third variable frequency divider TVO is
It is set to the same value as the frequency division ratio 1/N of the second variable frequency divider SVO.

このような構成を有する本実施例における周波
数制御動作について説明する。
The frequency control operation in this embodiment having such a configuration will be explained.

第1電圧制御発振器FVCの出力周波数F0は、
分周比が1/Nの第2可変分周器SVCにより次式(11) で与えられる周波数FR3に分周される。
The output frequency F 0 of the first voltage controlled oscillator FVC is
The second variable frequency divider SVC with a frequency division ratio of 1/N divides the frequency into a frequency F R3 given by the following equation (11).

1/N・F0=FR3 ……(11) 一方、第2電圧制御発振器SVCの出力周波数
FMは、分周比が1/Nの第1可変分周器FVOにより 次式(12)で与えられる周波数FR2に分周される。
1/N・F 0 =F R3 ...(11) On the other hand, the output frequency of the second voltage controlled oscillator SVC
F M is divided into a frequency F R2 given by the following equation (12) by a first variable frequency divider FVO with a frequency division ratio of 1/N.

1/M・FM=FR2 ……(12) 第1位相比較器FPCに対する第1、第2可変
分周器FVO,SVOからの分周出力の各周波数
FR2,FR3は相等しいので、前記式(11)(12)から、次式
(13)が成立する。
1/M・F M =F R2 ...(12) Each frequency of the divided output from the first and second variable frequency dividers FVO and SVO to the first phase comparator FPC
Since F R2 and F R3 are equal, the following equation (13) holds true from equations (11) and (12).

1/M・FM=1/N・F0=FR2 ……(13) 前記式(13)を変形することにより、次式
(14)が得られる。
1/M·F M =1/N·F 0 =F R2 (13) By transforming the above formula (13), the following formula (14) is obtained.

F0=N/M・FM ……(14) ここで、基準発振器SOの発振出力が、第2位
相比較器SPCの第1入力部に、また、分周比が
1/Nの第3可変分周器TVOの分周出力が、第2位 相比較器SPCの第2入力部に、それぞれ入力され
るが、基準発振器SOの出力周波数FR1と、第3可
変分周器TVOの出力周波数FR4とは相等しいので
次式(15)が成立する。
F 0 =N/M・F M ...(14) Here, the oscillation output of the reference oscillator SO is input to the first input part of the second phase comparator SPC, and the third The divided outputs of the variable frequency divider TVO are respectively input to the second input part of the second phase comparator SPC, and the output frequency F R1 of the reference oscillator SO and the output frequency of the third variable frequency divider TVO are input to the second input part of the second phase comparator SPC. Since the phase is equal to F R4 , the following equation (15) holds true.

FR1=FR4 ……(15) 一方、第3可変分周器TVOの出力周波数FR4
次式(16)で与えられる。
F R1 =F R4 (15) On the other hand, the output frequency F R4 of the third variable frequency divider TVO is given by the following equation (16).

1/N・FM=FR4 ……(16) したがつて、第2電圧制御発振器SVCの出力
周波数FMは前記式(15)(16)から次式(17)で
与えられる。
1/N·F M =F R4 (16) Therefore, the output frequency F M of the second voltage controlled oscillator SVC is given by the following equation (17) from the above equations (15) and (16).

FM=N・FR1 ……(17) したがつて、第1電圧制御発振器FVCの出力
周波数F0は、前記式(14)(17)から次式(18)
で与えられる。
F M =N・F R1 ... (17) Therefore, the output frequency F 0 of the first voltage controlled oscillator FVC is calculated from the above equations (14) and (17) by the following equation (18).
is given by

F0=N/M(N・FR1) =N2/M・FR1 ……(18) 次に、第1可変分周器FVOの分周比が1/Mから 1/M′=1/M+1に変化したと仮定すると、出力周 波数F0は次式(19)で与えられる周波数F0′に変
化する。
F 0 = N/M (N・F R1 ) = N 2 /M・F R1 ...(18) Next, the division ratio of the first variable frequency divider FVO changes from 1/M to 1/M'=1 /M+1, the output frequency F 0 changes to the frequency F 0 ' given by the following equation (19).

F0′=N2/M+1・FR1 ……(19) そうすると、第1可変分周器FVOの分周比が
上述のように変化したことによる第1電圧制御発
振器FVCの出力周波数の変化分△Fは、前記式
(18)(19)から次式(20)で与えられる。
F 0 ′=N 2 /M+1・F R1 ...(19) Then, the change in the output frequency of the first voltage controlled oscillator FVC due to the above-mentioned change in the division ratio of the first variable frequency divider FVO ΔF is given by the following equation (20) from the above equations (18) and (19).

△F=N2/M・FR1−N2/M+1・FR1 =N2・FR1・1/M(M+1) ……(20) ここで、Mが非常に大きい値であると仮定する
とM≒M+1であるとみなすことができるので、
前記式(20)は、前記式(18)およびM≒M+1
から、次式(21)に変形することができる。
△F=N 2 /M・F R1 −N 2 /M+1・F R1 = N 2・F R1・1/M(M+1) ……(20) Here, assuming that M is a very large value Since it can be considered that M≒M+1,
The above formula (20) is the same as the above formula (18) and M≒M+1
can be transformed into the following equation (21).

△F=(F0・M)・1/M2=F0/M ……(21) 次に、前記式(13)と(21)とから次式(22)
が得られる。
△F=(F 0・M)・1/M 2 =F 0 /M ...(21) Next, from the above equations (13) and (21), the following equation (22) is obtained.
is obtained.

M=F0/△FN・1/△F・FR2 ……(22) したがつて、出力周波数の変化分△Fを常に一
定にするための第1可変分周器FVOの分周比は、
式(22)で与えられる。具体的に数値をもつて説
明する。今、出力周波数F0の設定範囲が100KHz
から200KHzまでの間で、10Hzステツプで、第1
可変分周器FVOの分周出力の周波数をFR2=100
Hzとする。そうすると、前記各式から、N=1000
〜2000、M=10000〜20000、FM=1〜2MHz、
FR1=1KHzが得られる。したがつて、第1電圧制
御発振器FVCの第1出力周波数がF0=100KHzの
ときは、第2、第3可変分周器SVO,TVOの分
周比が1/N=1/1000になると、第1可変分周器 FVOの分周比は1/M=1/10000になる。そして、第 1可変分周器FVOの分周比を1/M′=1/10001に変 化させると、前記式(18)から第1出力周波数
F0は、約99.99KHzとなる。したがつて、第1可
変分周器FVOの分周比を変化させることによる
第1出力周波数の変化分△Fは約10Hzとなる。一
方、第1電圧制御発振器FVCの第2出力周波数
がF0=200KHzのときは、第2、第3可変分周器
SVO,TVOの分周比が1/N=1/2000になると、第 1可変分周器FVOの分周比は1/M=1/20000にな る。そして、第1可変分周器FVOの分周比を
1/M′=1/20001に変化させると、前記と同様の計算 により、第2出力周波数F0は約199.99KHzとな
る。したがつて、第1可変分周器FVOの分周比
を変化させることによる第2出力周波数の変化分
△Fは約10Hzとなる。このようにして、第1可変
分周器FVOの分周比をあらわす1/Mの式におい て、分母の値Mを、前記式(22)を満足するよう
に例えば、N=1000のときはM=10000、N=
2000のときはM=20000となるように変化させる
と、第2可変分周器SVOの分周比を変化させて
出力周波数を様々に設定し、各設定出力周波数を
基点にして出力周波数を例えば100KHzからでも
200KHzからでも10Hzずつステツプ的に変化させ
ることができる。
M=F 0 /△FN・1/△F・F R2 ...(22) Therefore, the division ratio of the first variable frequency divider FVO to keep the change in output frequency △F always constant is ,
It is given by equation (22). This will be explained in detail using numerical values. Now, the setting range of output frequency F 0 is 100KHz
to 200KHz in 10Hz steps.
The frequency of the divided output of the variable frequency divider FVO is F R2 = 100
Hz. Then, from each formula above, N=1000
~2000, M=10000~20000, F M =1~2MHz,
F R1 = 1KHz is obtained. Therefore, when the first output frequency of the first voltage controlled oscillator FVC is F 0 = 100KHz, the division ratio of the second and third variable frequency dividers SVO and TVO is 1/N = 1/1000. , the frequency division ratio of the first variable frequency divider FVO is 1/M=1/10000. Then, when the frequency division ratio of the first variable frequency divider FVO is changed to 1/M' = 1/10001, the first output frequency
F 0 is approximately 99.99KHz. Therefore, the change ΔF in the first output frequency due to changing the division ratio of the first variable frequency divider FVO is approximately 10 Hz. On the other hand, when the second output frequency of the first voltage controlled oscillator FVC is F 0 = 200KHz, the second and third variable frequency dividers
When the frequency division ratio of SVO and TVO becomes 1/N=1/2000, the frequency division ratio of the first variable frequency divider FVO becomes 1/M=1/20000. Then, when the frequency division ratio of the first variable frequency divider FVO is changed to 1/M'=1/20001, the second output frequency F 0 becomes approximately 199.99 KHz by the same calculation as above. Therefore, the change ΔF in the second output frequency due to changing the division ratio of the first variable frequency divider FVO is approximately 10 Hz. In this way, in the equation 1/M expressing the frequency division ratio of the first variable frequency divider FVO, the value M of the denominator is adjusted so as to satisfy the above equation (22), for example, when N=1000, M =10000, N=
2000, if you change it so that M=20000, you can change the division ratio of the second variable frequency divider SVO to set the output frequency variously, and set the output frequency based on each set output frequency, for example. Even from 100KHz
Even from 200KHz, it can be changed in steps of 10Hz.

以上説明したように、本考案は、基準発振器の
出力部に接続される第1可変分周器と、電圧制御
発振器の出力部に接続される第2可変分周器と、
第1、第2可変分周器からの各分周出力を位相比
較する位相比較器とを有し、位相比較器からの位
相比較出力に応答して電圧制御発振器の出力周波
数を制御する周波数シンセサイザーにおいて、前
記の基準発振器と第1可変分周器との間に、該第
1可変分周器への入力周波数を変化させる付加回
路を設け、この付加回路を、前記基準発振器の出
力を一方の入力部から入力する第2位相比較器
と、この第2位相比較器の出力の低周波成分を通
過させるローパスフイルタと、このローパスフイ
ルタの出力電圧により制御されその発振出力を第
1可変分周器に与える第2電圧制御発振器と、前
記第2可変分周器とほぼ同じ分周比で第2電圧制
御発振器の発振出力を分周して第2位相比較器の
他方の入力部に与える第3可変分周器とで構成し
たもので、第2可変分周器の分周比を変えること
で、出力周波数を大幅に粗調整し、第1可変分周
器の分周比を変えることで、出力周波数を小幅に
微調整することができる。
As explained above, the present invention includes a first variable frequency divider connected to the output part of the reference oscillator, a second variable frequency divider connected to the output part of the voltage controlled oscillator,
A frequency synthesizer that has a phase comparator that compares the phases of each frequency division output from the first and second variable frequency dividers, and that controls the output frequency of the voltage controlled oscillator in response to the phase comparison output from the phase comparator. An additional circuit for changing the input frequency to the first variable frequency divider is provided between the reference oscillator and the first variable frequency divider, and this additional circuit is used to convert the output of the reference oscillator to one of the reference oscillators. A second phase comparator that receives input from the input section, a low-pass filter that passes the low frequency component of the output of the second phase comparator, and a first variable frequency divider that is controlled by the output voltage of the low-pass filter and transmits its oscillation output. and a third voltage controlled oscillator which divides the oscillation output of the second voltage controlled oscillator at substantially the same frequency division ratio as the second variable frequency divider and supplies the oscillation output to the other input section of the second phase comparator. By changing the frequency division ratio of the second variable frequency divider, the output frequency can be roughly adjusted, and by changing the frequency division ratio of the first variable frequency divider, The output frequency can be finely adjusted within a small range.

この場合、第1可変分周器の前段には、第2可
変分周器とほぼ同一の分周比の第3可変分周器を
含む付加回路が設けられているから、第2可変分
周器の分周比をどのように設定しても、第2可変
分周器での分周比の設定による出力周波数を基点
として、第1可変分周器の分周比を変化させるこ
とにより、常にほぼ一定の変化分でもつてステツ
プ的に出力周波数を変化させることができ、した
がつて、無線機に好適な、たとえば、10Hzステツ
プの周波数シンセサイザーが得られる。
In this case, since an additional circuit including a third variable frequency divider having almost the same frequency division ratio as the second variable frequency divider is provided before the first variable frequency divider, the second variable frequency divider No matter how the frequency division ratio of the device is set, by changing the frequency division ratio of the first variable frequency divider based on the output frequency determined by the frequency division ratio setting of the second variable frequency divider, It is possible to change the output frequency in steps with a substantially constant amount of change, and therefore, a frequency synthesizer with steps of 10 Hz, for example, suitable for radio equipment can be obtained.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は先行技術のブロツク回路図、第2図は
本考案の一実施例のブロツク回路図である。 FVO,SVO,TVO……第1、第2、第3可変
分周器、FPC,SPC……第1、第2位相比較器、
FVC,SVC……第1、第2電圧制御発振器、SO
……基準発振器、ADD……付加回路。
FIG. 1 is a block circuit diagram of the prior art, and FIG. 2 is a block circuit diagram of an embodiment of the present invention. FVO, SVO, TVO...first, second, third variable frequency divider, FPC, SPC...first, second phase comparator,
FVC, SVC...first and second voltage controlled oscillators, SO
...Reference oscillator, ADD...additional circuit.

Claims (1)

【実用新案登録請求の範囲】 基準発振器の出力部に接続される第1可変分周
器と、電圧制御発振器の出力部に接続される第2
可変分周器と、第1、第2可変分周器からの各分
周出力を位相比較する位相比較器とを有し、位相
比較器からの位相比較出力に応答して電圧制御発
振器の出力周波数を制御する周波数シンセサイザ
ーにおいて、 前記の基準発振器と第1可変分周器との間に、
該第1可変分周器への入力周波数を変化させる付
加回路を設け、 この付加回路は、 前記基準発振器の出力を一方の入力部から入力
する第2位相比較器と、 この第2位相比較器の出力の低周波成分を通過
させるローパスフイルタと、 このローパスフイルタの出力電圧により制御さ
れその発振出力を前記第1可変分周器に与える第
2電圧制御発振器と、 前記第2可変分周器とほぼ同じ分周比で第2電
圧制御発振器の発振出力を分周して第2位相比較
器の他方の入力部に与える第3可変分周器と、 で構成したことを特徴とする周波数シンセサイザ
ー。
[Claims for Utility Model Registration] A first variable frequency divider connected to the output part of the reference oscillator, and a second variable frequency divider connected to the output part of the voltage controlled oscillator.
It has a variable frequency divider and a phase comparator that compares the phases of each divided output from the first and second variable frequency dividers, and the output of the voltage controlled oscillator responds to the phase comparison output from the phase comparator. In a frequency synthesizer that controls frequency, between the reference oscillator and the first variable frequency divider,
An additional circuit for changing the input frequency to the first variable frequency divider is provided, and the additional circuit includes: a second phase comparator that inputs the output of the reference oscillator from one input section; and the second phase comparator. a second voltage-controlled oscillator that is controlled by the output voltage of the low-pass filter and provides its oscillation output to the first variable frequency divider; and the second variable frequency divider. A frequency synthesizer comprising: a third variable frequency divider that divides the oscillation output of the second voltage controlled oscillator at substantially the same frequency division ratio and supplies the divided signal to the other input section of the second phase comparator.
JP5997982U 1982-04-23 1982-04-23 frequency synthesizer Granted JPS58164342U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5997982U JPS58164342U (en) 1982-04-23 1982-04-23 frequency synthesizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5997982U JPS58164342U (en) 1982-04-23 1982-04-23 frequency synthesizer

Publications (2)

Publication Number Publication Date
JPS58164342U JPS58164342U (en) 1983-11-01
JPH0221815Y2 true JPH0221815Y2 (en) 1990-06-12

Family

ID=30070247

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5997982U Granted JPS58164342U (en) 1982-04-23 1982-04-23 frequency synthesizer

Country Status (1)

Country Link
JP (1) JPS58164342U (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2508226B2 (en) * 1988-12-16 1996-06-19 岩崎通信機株式会社 Signal generator

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55663A (en) * 1978-06-19 1980-01-07 Toshiba Corp Frequency synthesizer

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55663A (en) * 1978-06-19 1980-01-07 Toshiba Corp Frequency synthesizer

Also Published As

Publication number Publication date
JPS58164342U (en) 1983-11-01

Similar Documents

Publication Publication Date Title
JPS63219225A (en) Clock signal generator
JPH0221815Y2 (en)
US4540945A (en) Variable-frequency oscillation circuit
JPS6363137B2 (en)
GB1173203A (en) Improvements in or relating to Variable Frequency Crystal Stabilised Signal Generators
JPS6247212A (en) Synthesizer device
JPS5550191A (en) Electronic timepiece
JPH0548453A (en) Frequency synthesizer
JPS5869125A (en) Variable frequency oscillator using crystal oscillator
JPS5918757Y2 (en) Frequency synthesizer using PLL circuit
JPS5776930A (en) Frequency shift signal generating system using pll
JP2004096470A (en) Phase-locked loop circuit
JPH02192318A (en) Frequency synthesizer
JPS5811140B2 (en) atomic oscillator
JPH025622A (en) Pll frequency synthesizer
JPH05327493A (en) Pll synthesizer
JPH0528830Y2 (en)
JPS62140517A (en) Pll circuit
JPH09223963A (en) Frequency multiplication device
JP3400758B2 (en) External reference input frequency automatic switching circuit
JPS62285521A (en) Frequency synthesizer
JPH0537370A (en) Frequency synthesizer
JPH03175819A (en) Test circuit for voltage controlled oscillator
JPS5928272A (en) Controller for rotational frequency of record player
JPH02233019A (en) Frequency synthesizer