JPH02206773A - 半導体集積回路のテスト回路 - Google Patents

半導体集積回路のテスト回路

Info

Publication number
JPH02206773A
JPH02206773A JP1027276A JP2727689A JPH02206773A JP H02206773 A JPH02206773 A JP H02206773A JP 1027276 A JP1027276 A JP 1027276A JP 2727689 A JP2727689 A JP 2727689A JP H02206773 A JPH02206773 A JP H02206773A
Authority
JP
Japan
Prior art keywords
output
semiconductor integrated
integrated circuit
terminals
tester
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1027276A
Other languages
English (en)
Inventor
Kazuo Aoki
一夫 青木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP1027276A priority Critical patent/JPH02206773A/ja
Publication of JPH02206773A publication Critical patent/JPH02206773A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
〔産業上の利用分野〕 この発明は半導体集積回路のテスト回路に関するもので
ある。 〔従来の技術〕 第3図は従来一般に行われている半導体集積回路のテス
ト回路を示す回路図である。 図において、αQは半導体集積回路、Oυは半導体集積
@l路αりの出力端子、@は入力端子、Q3及びα4は
電源端子、(至)はこの半導体集積回路四シこ接続され
た半導体集積回路テスト装置(以F、テスターと呼ぶ)
、α0はテスター(至)のテストグローブであるO 欠番こ動作について説明する。 テスター四は半導体集積回路αQの総ての機能が正常に
動作しているか、特性が規格を満足しているかをチエツ
クするためであり、半1体集積回絡αQの総ての端子と
接続される。 また、半1体集積回路αQの動作が正常かどうかをチエ
ツクする場合、テスターaFJは半導体集積回路αQ 
ic @源電圧を与えた後、入力端子@に対し動作確認
用の入力信号を印加する。そして、この入力信号6ζ対
して出力されるべき信号波形が半導体集積回路αりの出
力端子θυに出力されているかどうか、総ての出力端子
番こついてチエツクをする。 〔発明が解決しようとするH題〕 従来の半導体集積回路のテスト回路は以上のように構成
されていたので、近年半導体集積回路規模の増大、特に
入・出力端子数の増加に伴って。 テスターはテストグローブの数を増加させる必要があり
、また、テスターの内部回路構成も増大、増強する必要
があり、当然この様な多大・出力を持つ半導体集積回路
用テスターは高価になり、また、半1体集積回路の端子
数の増加ととも番こ、テスターを改造又は新規基こ準備
を要するなどの問題点があった。 この発明は上記のような問題点を解決するため番こなさ
れたもので、半導体集積1回路の端子数の増加(こ対し
、テスター側の負担を軽減するために特に半導体集積回
路の出力端子数が増えても、従来使用されていたテスタ
ーでテストを可能にすることを目的とする。 〔課題を解決するための手段〕 この発明に係る半導体集積回路のテストIal路は半導
体集積回路の複数の出力をセレクトスイッチを介して1
つの出力端子に接続するようにしたものである。 〔作用〕 この発明に2けるセレクトスイッチは複数の出力の内、
任意の1つの出力を選択して半導体集積回路の外部に出
力する。 〔実施例〕 以下、この発明の一実施例を図ぶこつぃて説明する。第
1図において、川は第1の出力(OUTI)(2)は第
2の出力、(3)は第3の出力、(4)は第nの出力で
ある。(6)は第1の出力と第2の出力(2)番こ出力
されるべき内部からの出力信号が入力される第1のセレ
クトスイッチで、その出力は第2の出力(2]となる。 (6)は同様に第2の出力+21と内部からの出力信号
が入力され、第3の出力(3)に出力する第2のセレク
トスイッチ、17)は上記と同様な回路構成を持つ第n
 −1のセレクトスイッチ、(8)は外部より与えられ
る入力信号、(9)は入力信号(8)より得られ、上記
第1〜第n−1のセレクトスイッチを制御する制御信号
である。 次に動作について説明する。テスターは第nの出力(4
)に接続する。シフトレジスタ■は外部からの入力信号
(8)から、セレクトスイッチ(51〜f71の制御信
号(9)を発生する。 すなわち、シリアルデータをシフトクロックでシフトレ
ジスタ内に取り込み、パラレルに変換されたデータがセ
レクトスイッチの制御信号となっている。ここで、セレ
クトスイッチ(51〜17)総てを出力11)〜(3)
側の信号を選択するよう蚤こ、テスターより入力信号(
8)を与えたとすると、テスターが接続されている出力
]4)蟇こは出力Illに出る出力信号が現われる1図
では極性が反転する)。 つまり、テスターは出力litに接続されていなくても
出力旧の信号(Ol)をチエツクできる。 また、出力+2)に出力されるべき信号(02)をチエ
ツクする場合は、セレクトスイッチ〔5)が内部からの
信号(σ2)を選択するように、シフトレジスタ■の入
力信号(8)をテスターから与えることにより、出力(
4)に信号(買2)が現われる。 以上のように、テスターは1つの出力(4)をモニター
するだけで総ての出力の状態をチエツクすることができ
る。 なお、上記実施例ではセレクトスイッチ(2)にトラン
スばツ7ヨンゲートを用いた場合を示したが、これは例
えば、第2図に示Tような回路でもよい。 また、セレクトスイッチ
【2】の制御信号はシフトレジ
スタ(6)によって発生した場合を示したが、これは例
えば1回゛絡内部にある信号(データ)をテスターから
与えた入力信号とゲーティングしたり。 またはテスターから与えられた入力信号によりランチし
たりして発生させても同様の効果を奏する。 〔発明の効果〕 以上のようにこの発明によれば、多数の出力端子を持つ
半導体集積回路の動作テストが極めて少ない出力端子に
よってチエツクできるため、テストグローブ端子数の少
ない安価なテスターを何ら改造することなく使用するこ
とができる効果がある0
【図面の簡単な説明】
第1図はこの発明の一実施例による半導体集積回路のテ
スト回路の回路図、第2図はこの発明の他の実施例によ
るセレクトスイッチ回路図、第3図は従来の半導体集積
回路のテスト回路の回路図である。 図に2いて、Ill〜(4)は出力、(5)〜+71は
セレクトスイッチ、(8)は入力信号、(9〕は制御信
号である。 な21図中、同一符号は同一 または相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 複数の出力端子を持つ半導体集積回路において、1番目
    の出力信号は1番目のセレクトスイッチの第1の入力に
    接続され、第2の入力には2番目の出力信号が接続され
    、3番目のセレクトスイッチの出力は2番目の出力端子
    に接続され、2番目のセレクトスイッチの第1の入力に
    接続され、以下n−1番目のセレクトスイッチの第1の
    入力にはn−1番目の出力が入力され、第2の入力には
    n番目の出力が接続され、そしてn−1番目セレクトス
    イッチの出力はn番目の出力端子に接続され、1〜n−
    1のセレクトスイッチは、外部から与えられた入力信号
    から得られた制御信号により制御されることを特徴とす
    る半導体集積回路のテスト回路。
JP1027276A 1989-02-06 1989-02-06 半導体集積回路のテスト回路 Pending JPH02206773A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1027276A JPH02206773A (ja) 1989-02-06 1989-02-06 半導体集積回路のテスト回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1027276A JPH02206773A (ja) 1989-02-06 1989-02-06 半導体集積回路のテスト回路

Publications (1)

Publication Number Publication Date
JPH02206773A true JPH02206773A (ja) 1990-08-16

Family

ID=12216554

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1027276A Pending JPH02206773A (ja) 1989-02-06 1989-02-06 半導体集積回路のテスト回路

Country Status (1)

Country Link
JP (1) JPH02206773A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100444788B1 (ko) * 2000-10-20 2004-08-21 인피니언 테크놀로지스 아게 테스트 동작 모드를 가진 집적 회로 및 다수의 상기 집적회로를 테스트하기 위한 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100444788B1 (ko) * 2000-10-20 2004-08-21 인피니언 테크놀로지스 아게 테스트 동작 모드를 가진 집적 회로 및 다수의 상기 집적회로를 테스트하기 위한 방법

Similar Documents

Publication Publication Date Title
US5090035A (en) Linear feedback shift register
KR20000005251A (ko) 프로그램가능한 딜레이를 제공하는 장치 및 방법
JPS63256877A (ja) テスト回路
JPS63263480A (ja) 半導体集積論理回路
JPH02206773A (ja) 半導体集積回路のテスト回路
JPH0192673A (ja) カウンタ・テスト装置
JP2588244B2 (ja) 半導体装置
JPS62133371A (ja) 半導体装置
JP2598580Y2 (ja) Ic試験装置
US20020193960A1 (en) Method for operating a TAP controller and corresponding TAP controller
JPH0798995A (ja) リニアフィードバックシフトレジスタ
JPH06201780A (ja) 集積回路
JPH02206774A (ja) 半導体集積回路のテスト回路
JPH1010194A (ja) 半導体集積回路
JP2654604B2 (ja) 論理回路
JPH0325382A (ja) 半導体集積回路
JP2006118995A (ja) 半導体集積回路
JPS61126821A (ja) ロジツクlsi回路
KR100496793B1 (ko) 직렬테스트패턴회로
JP3156870B2 (ja) 半導体集積回路装置及びその電気的特性試験方法
JPH0312570A (ja) 半導体集積回路
JPS63233384A (ja) プリント板ユニツトの論理チエツク方法
JPH07211864A (ja) 回路基板テスト回路内蔵集積回路
JPH07146344A (ja) 論理回路およびその試験方法
JPH0682148B2 (ja) テストパターン発生器