JPH02135995A - テレビジョン受像機 - Google Patents

テレビジョン受像機

Info

Publication number
JPH02135995A
JPH02135995A JP29080788A JP29080788A JPH02135995A JP H02135995 A JPH02135995 A JP H02135995A JP 29080788 A JP29080788 A JP 29080788A JP 29080788 A JP29080788 A JP 29080788A JP H02135995 A JPH02135995 A JP H02135995A
Authority
JP
Japan
Prior art keywords
pulse
signal
pulse width
circuit
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29080788A
Other languages
English (en)
Inventor
Hidefumi Naito
内藤 秀文
Toshio Sarugaku
寿雄 猿楽
Masaharu Tokuhara
徳原 正春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP29080788A priority Critical patent/JPH02135995A/ja
Publication of JPH02135995A publication Critical patent/JPH02135995A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野〕 本発明はPAL方式或はSECAM方式のカラー映像信
号を再生するのに使用して好適なテレビジョン受像機に
関する。
〔発明の概要] 本発明はPAL方式或はSECAM方式のカラー映像信
号を再生するのに使用して好適なテレビジョン受像機に
関し、映像信号のフィールド周波数を倍にするテレビジ
ョン受像機に於いて、この映像信号の垂直同期期間に存
在する水平同期信号と異なる周期を有するパルスを除去
するパルス除去手段と、この水平同期信号とパルス幅の
異なる所定幅以上のパルスをこの水平同期信号と同じパ
ルス幅とするパルス幅一定手段とを設けることにより、
水平同期信号に同期した安定したクロックパルスを得、
これによりフィールド周波数が2倍のフリッカの改善さ
れた良好な画像を得る様にしたものである。
〔従来の技術〕
一般にPAL方式或はSECAM方式のカラー映像信号
は垂直周波数が50七の50フイ一ルド方式であり、こ
のPAL方式、 SECAM方式のカラー映像信号を大
型画面で再生したときにはフリッカを生じ比較的見ずら
くなる不都合がある。そこで先にこのカラー映像信号の
フィールド周波数を2倍にしてフリッカを軽減する様に
したテレビジョン受像機が提案されている。第3図は本
出願人が先に提案したフリッカを軽減するようにしたテ
レビジョン受像機の例であり、この第3図に於いて、(
1)はPAL方式或はSECAM方式の様に垂直周波数
が50七の50フイ一ルド方式のカラー映像信号が供給
される映像信号入力端子を示し、この映像信号入力端子
(1)に供給されるカラー映像信号を輝度信号と色度信
号とに分離するアナログY/C分離回路(2)及び同期
信号を分離する同期分離回路(3)に夫々奇異する。こ
のアナログY/C分離回路(2)では輝度信号Yと色差
信号R−Y、B−Y (ここでRは赤信号、Bは青信号
である。)とに分離され、輝度信号Yはアナログ−デジ
タル変換回路(4)でデジタル信号に変換された後に、
ノイズリダクション回路(5)とフィールドメモリ(6
Y) (6Y’)の系を通ってデジタル−アナログ変換
回路(7)に供給される。この場合、フィールドメモリ
(6Y) (6Y’)の読み出しコントロール信号M8
を書き込みコントロール信号Mwの2倍の周波数として
、このデジタル−アナログ変換回路(7)に出力される
輝度信号をフィールド周波数が2倍の輝度信号としRG
B変換回路(8)に2倍のフィールド周波数のアナログ
輝度信号2Yを供給する。またアナログY/C分離回路
(2)で分離された色差信号R−Y、B−Yをアナログ
スイッチ(9)を介してR−Y、B−Y、R−Y、B−
Y・・・・の様にシリアルな色差データとし、これをア
ナログ−デジタル変換回路00でデジタル化し、色差用
のノイズリダクション回路(Iυを介してメモリ(6C
) (6C’)に供給する。このメモリ(6C) (6
C’)は4ビツト構成で8ビツトのシリアルデータをパ
ラレルに4ビット単位でメモリする。このメモリ(6c
)(6C’)の出力信号をフリッカリダクション回路(
+21に8ビツトで入力し、フィールド周波数が2倍の
色差信号2 (R−Y)、2 (B−Y)として、この
フリッカリダクション回路02)よりデジタル−アナロ
グ変換回路(力に出力される。この為メモリ(6c)(
6C’)の読み出しコントロール信号M、は書き込みコ
ントロール信号M。の2倍の周波数とする。このデジタ
ル−アナログ変換回路(7)の出力側に得られるアナロ
グのフィールド周波数が2倍の色差信号2 (R−Y)
、2 (B−Y)をRGB変換回路(8)に供給し、こ
のRGB変換回路(8)に於いてフィールド周波数が2
倍の赤信号2R,緑信号2G及び青信号2Bを出力する
如くなす。このRGB変換回路(8)の出力側に得られ
るフィールド周波数が2倍の赤信号2R,緑信号2G及
び青信号2Bをカラー陰極線管に供給し、面フリカの軽
減された画像を得る如くしている。また同期分離回路(
3)では垂直同期信号■、と水平同期信号H3とを分離
し、この水平同期信号H8を例えば28MHzのクロッ
ク信号を発生するAFC回路側に規準信号として供給す
る。このAFC回路θ■よりのクロック信号をフリッカ
リダクション回路0のに供給すると共にこのクロック信
号をメモリ(6Y) (6Y’) (6C) (6C’
) 、デジタル−アナログ変換回路(7)に夫々供給す
る。また同期分離回路(3)よりの垂直同期信号■sを
フリッカリダクション回路021に供給する。このフリ
ッカリダクション回路021はアナログY/C分離回路
(2)。
アナログスイッチ(9)、アナログ−デジタル変換回路
(4)0ω、ノイズリダクション回路(5)(I +)
 、カラー陰極線管の水平及び垂直偏向を制御する偏向
回路04)をコントロールする如くなされている。
このフリッカリダクションの動作を第4図A。
B、第5図A、Bの画像及び走査線の三次元モデルで説
明するに、PAL或はSECAM方式では垂直周波数が
第4図A、Bに示す如くiフィールド05)とi+1フ
ィールドGOとはインクレース走査され、iフィールド
0ω、i+1フィールドθ6)、i+2フィールド07
)・・・・間は5〇七で20m5であるが、この様な5
0フイ一ルド方式のものでは大画面としたときにはちら
つきが目立つ問題があるのでフィールド周波数を第5図
A、Bに示す様に2倍の100Hz。
1011Isとして大画面としたときの面フリッカを低
減させている。
〔発明が解決しようとする課題〕
ところでフィールド周波数を2倍としたときには垂直ブ
ランキング期間が−となり、水平開期信号Hsに同期し
た例えば28MHzのクロック信号を発生するAFC回
路a9に於いて垂直同期信号Vs部によるAFCのエラ
ーが、この垂直ブランキング期間内で集束せず有効画面
に影響を及ぼす不都合があった。特にビデオテープレコ
ーダの再生信号を再生しているときにはヘッド切換時の
スキューが垂直同期信号VsO数水平期間前にあるので
、このスキューが集束する前にこの垂直同期信号Vs部
が来てしまうので、このビデオテープレコーダの再生時
はこのAFCのエラーが集束するのに更に時間を要し、
有効画面への影響が太き(なる不都合があった。このA
FC回路0りの垂直同期信号部でのAFCエラーの原因
はこの垂直同期信号部に水平同期信号とはパルス幅も周
期も異なる等化パルス、切込パルスが存在するためであ
る。
本発明は斯る点に鑑みこの垂直同期信号部でのAFC回
路面のAFCエラーを小さくすることを目的とする。
〔課題を解決するための手段〕
本発明テレビジョン受像機は例えば第1図、第3図に示
す如く映像信号のフィールド周波数を倍にするテレビジ
ョン受像機に於いて、この映像信号の垂直同期期間に存
在する水平同期信号と異なる周期を有するパルスを除去
するパルス除去手段08)、θ9)、 12G、 (3
3)と、この水平同期信号とパルス幅の異なる所定幅以
上のパルスをこの水平同期信号と同じパルス幅とするパ
ルス幅一定手段(21)とを設けたものである。
〔作用〕
斯る本発明に依れば垂直同期期間のハーフ水平周期の等
化パルスを除去すると共にこの部分のパルス幅を水平同
期信号と同じにした水平同期信号をAFC回路側に供給
しているので、この垂直同期期間のAFCエラーは小さ
くなり、このAFCエラーが有効画面に影響することが
な(なりフィールド周波数を2倍としたフリッカの軽減
された良好な映像画面を得ることができる。
〔実施例〕
以下第1図、第2図及び第3図を参照して本発明テレビ
ジョン受像機の一実施例につき説明しよう。
本例に於いては第3図に於けるテレビジョン受像機の同
期信号分離回路(3)よりの同期信号を第1図に示す如
き水平同期信号処理回路を介してAFC回路O■に供給
する様にしたものである。
この第1図に於いて(22)は同期信号分離回路(3)
よりの第2図Aに示す如き水平同期パルス(22a) 
等化パルス(22b)及び垂直同期パルス(22c)よ
り成るコンポジットの同期信号が供給される同期信号入
力端子を示し、この同期信号入力端子(22)をパルス
幅一定回路(21)を構成するパルス幅変換回路(23
)に供給する。このパルス幅変換回路(23)は入力側
に供給されるパルスのパルス幅が1.4us以上4.7
μs以下であるかどうかを測定し、このパルスが1.4
us以上467μs以下のパルス幅であるときは出力側
に水平同期パルス(22a)のパルス幅と同じ4.7μ
sの一定パルス幅のパルス(23a)を発生する如くな
されたものである。この場合水平同期パルス(22a)
のパルス幅は4.7μsであり、等化パルス(22b)
のパルス幅は2.3us、垂直同期パルス(22c)も
それ以上であるので、このパルス幅変換回路(23)の
出力側には第2図Bに示す如く、第2図Aの水平同期パ
ルス(22a)及び等化パルス(22b)が夫々−定パ
ルス幅4.7μsとされ垂直同期パルス(22c)はそ
のままのパルス(23a)が得られる。この場合パルス
幅が1.4μs以下のノイズは除去することができる。
このパルス幅変換回路(23)の出力側に得られるパル
ス(23a)をアンド回路(24)の一方の入力端子に
供給する。
またこの同期信号入力端子(22)に供給された同期信
号をハイレベル時間測定回路(25)に供給する。
このハイレベル時間測定回路(25)はパルスの立上り
よりハイレベル゛°lパとなっている時間を測定し、こ
の測定時間が4.7us以上となったときに出力信号が
ハイレベル“°1”となり、この入力側に供給される同
期信号がローレベル“0°“のときはこの出力信号がロ
ーレベル“0゛となる如くなされたものである。この場
合同期信号入力端子(22)に第2図Aに示す如き同期
信号が供給されたときはこのハイレベル時間測定回路(
25)の出力側には第2図Cに示す如く水平同期パルス
(22a)及び等化パルス(22b)のパルス幅は4.
7μs以下なので、このときの出力信号はローレベル“
0”でアリ、垂直同期パルス(22c)に於いてこのパ
ルスの立上りより4.7μs後にハイレベル“1″とな
り、この垂直同期パルス(22c)が立下ったときにロ
ーレベル“0”となる信号(25a)が得られる。この
ハイレベル時間測定回路(25)の出力信号(25a)
をインバータ回路(26)を介してアンド回路(24)
の他方の入力端子に供給する。従ってこのアンド回路(
24)の入力端には第2図Cに示す信号(25a)の反
転信号と第2図Bに示す如きパルス(23a)が供給さ
れるので、このアンド回路(24)の出力側には第2図
りに示す如きパルス幅が4.7μsの一定なパルス(2
4a)が得られる。このアンド回路(24)の出力側に
得られる第2図りに示す如き水平同期パルス(22a)
 、等化パルス(22b)及び垂直同期パルス(22c
)が夫々−定パルス幅例えば4.7μsとされたパルス
(24a)をナンド回路QOの一方の入力端子に供給す
る。
(27)は同期分離回路(3)よりの垂直同期信号Vs
が供給される垂直同期信号入力端子を示し、この垂直同
期信号入力端子(27)に供給される垂直同期信号Vs
をハーフ水平周期パルス除去信号発生回路08)を構成
する8H(Hは1水平期間)の時定数のリトリガブルモ
ノマルチバイブレーク(28)のセット端子に供給する
と共にカウンタ(29)のクリア端子に供給する。また
(30)は4 f、(f、は水平周波数)のクロック信
号が供給されるクロック信号入力端子を示し、このクロ
ック信号入力端子(30)に供給される4foのクロッ
ク信号をカウンタ(29)及びモノマルチバイブレーク
(28)の夫々のクロック入力端子に供給する。この場
合カウンタ(29)は308 Hに相当する1232を
カウントする様になされたもので、この1232をカウ
イントしたときにこのカウンタ(29)の出力端子に出
力パルスが得られ、このカウンタ(29)の出力パルス
によりこのリトリガブルモノマルチバイブレーク(28
)をセットする様になす。従ってこのモノマルチバイブ
レータ(28)はカウンタ(29)の出力パルスにより
垂直同期パルス(22c)部より4.5H早く(前の垂
直同期パルスより308Hの位置)セットされ、その後
再び垂直同期パルス(22c)によりセットされること
になるので、このモノマルチバイブレーク(28)の出
力側には第2図已に示す如く初めの垂直同期パルス(2
2c)の4.5H早く立上り、この初めの垂直同期パル
ス(22c)の立上りより8H後に立下がる12.5H
間ハイレベル゛°l゛の矩形波信号(28a)が得られ
る。
このモノマルチバイブレータ(28)の出力側に得られ
る矩形波信号(28a)をアンド回路(31)の一方の
入力端子に供給する如くする。また(32)はハーフ水
平周期パルス除去信号発生回路00を構成する中間パル
ス発生回路を示し、この中間パルス発生回路(32)は
1水平期間Hを4つの等区間に分は順にH,、H,、H
,、H4区間としたとき第2図Fに示す如<H,及びH
1区間がハイレベル“1゛となりH,及びH4区間がロ
ーレベル“0パとなるハーフ水平周期パルス除去信号(
32a)を得る如くなしたものである。この中間パルス
発生回路(32)の出力側に得られる第2図Fに示す如
きハーフ水平周期パルス除去信号(32a)をアンド回
路(31)の他方の入力端子に供給する。従ってこのア
ンド回路(31)の出力側には第2図已に示す如き垂直
同期パルス(22c)を含むその前後の12.5H期間
だけ第2図Fに示す如きハーフ水平周期パルス除去信号
(32a)が得られる。このアンド回路(31)の出力
側に得られる垂直同期パルス(22c)を含むその前後
の12.5H期間だけの第2図Fに示す毎きハーフ水平
周期パルス除去信号(32a)をノア回路(33)の一
方の入力端子に供給する。
また上述パルス幅一定回路(21)に於いては弱電界時
には垂直同期パルス(22c)部でノイズが多くなり、
このパルス幅一定回路が良好に動作しなくなる不都合が
あるので本例に於いては更に垂直同期パルス(22c)
を除去する如くする。
即ち本例に於いては同期信号分離回路(3)よりの垂直
同期信号Vsをジッタ除去回路(34)を介して垂直同
期パルス除去信号発生回路θ9)を構成するモノマルチ
バイブレータ(35)のセット端子に供給すると共にク
ロック信号入力端子(30)よりの4f。
のクロック信号をクロック端子に供給する。この場合モ
ノマルチバイブレータ(35)の時定数を例えば2.5
Hとする。従ってこのモノマルチバイブレーク(35)
の出力側には第2図Gに示す如く初め垂直同期パルス(
22c)の立上りより2.5H間ハイレベル“I”とな
る矩形波信号の垂直同期パルス除去信号(35a)が得
られる。このモノマルチバイブレークの出力側に得られ
る矩形波信号の垂直同期パルス除去信号(35a)をノ
ア回路(33)の他方の入力端子に供給する。したがて
このノア回路(33)の出力側には第2図Hに示す如く
、第2図Hに示す如きハーフ水平周期パルス除去信号(
32a)と第2図Gに示す如き垂直同期パルス除去信号
(35a)との加算し反転された信号(33a)が得ら
れる。この第2図Hに示す如きノア回路(33)の出力
信号のハーフ水平周期パルス除去信号(32a)と垂直
同期パルス除去信号(35a)との加算し反転された信
号(33a)をナンド回路QOの他方の入力端子に供給
する。従ってこのナンド回路Q0の出力側より導出した
AFC回路面への出力端子(36)には第2図りに示す
如き水平同期パルス(22a) 、等化パルス(22b
)及び垂直同期パルス(22c)の夫々が一定幅パルス
とされた信号(24a)と第2図Hに示す如きハーフ水
平周期パルス除去信号(32a)及び垂直同期パルス除
去信号(35a)の加算し、反転された信号(33a)
との乗算し反転された第2図■に示す如き垂直同期パル
ス(22c)の2.5H期間が除かれた水平周期Hで一
定パルス幅の反転された水平同期信号(36a)が得ら
れる。
本例に於いてはこの水平同期信号(36a)をAFC回
路03)に規準信号として供給する。この他は第3図と
同様に構成する。
本例に於いては上述の如く垂直同期期間、本例では初め
の垂直同期パルス(22c)の立上りより4.5H前よ
りその後8H期間の12.5H期間のハーフ水平周期の
等化パルス(例えば1本おきの等化パルス)を除去する
と共に垂直同期パルス(22c)を除去し、パルス幅が
一定とされた水平周期Hの規準信号(36a)がAFC
回路0湯に供給されるので、この垂直同期期間でのAF
Cエラーは小さくなり、垂直ブランキング期間内で集束
させることができ、このAFCエラーが有効画面に影響
することがないのでフィールド周波数を2倍としたフリ
ッカの軽減された良好な映像画面を得ることができる利
益がある。
尚本発明は上述実施例に限ることなく本発明の要旨を逸
脱することなくその他種々の構成が取り得ることは勿論
である。
(1)は映像信号入力端子、(3)は同期分離回路、(
6Y)(6Y’) (6C) (6C’)はメモリ、0
2)はフリッカリダクション回路、(+3)はAFC回
路、θωはハーフ水平周期パルス除去信号発生回路、θ
9)は垂直同期パルス除去信号発生回路、(21)はパ
ルス幅一定回路、(22)は同期信号入力端子、(36
)は出力端子である。
〔発明の効果〕
本発明に依れば垂直同期期間でのAFCエラーを小さく
でき、AFCエラーが有効画面に影響することがないの
でフィールド周波数を2倍としたフリッカの軽減された
良好な映像画面を得ることができる。
【図面の簡単な説明】
第1図は本発明テレビジョン受像機の一実施例の要部を
示す構成図、第2図、第4図及び第5図は夫々本発明の
説明に供する線図、第3図はテレビジョン受像機の例を
示す構成図である。

Claims (1)

  1. 【特許請求の範囲】 映像信号のフィールド周波数を倍にするテレビジョン受
    像機に於いて、 上記映像信号の垂直同期期間に存在する水平同期信号と
    異なる周期を有するパルスを除去するパルス除去手段と
    、 上記水平同期信号とパルス幅の異なる所定幅以上のパル
    スを上記水平同期信号と同じパルス幅とするパルス幅一
    定手段とを設けたことを特徴とするテレビジョン受像機
JP29080788A 1988-11-17 1988-11-17 テレビジョン受像機 Pending JPH02135995A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29080788A JPH02135995A (ja) 1988-11-17 1988-11-17 テレビジョン受像機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29080788A JPH02135995A (ja) 1988-11-17 1988-11-17 テレビジョン受像機

Publications (1)

Publication Number Publication Date
JPH02135995A true JPH02135995A (ja) 1990-05-24

Family

ID=17760741

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29080788A Pending JPH02135995A (ja) 1988-11-17 1988-11-17 テレビジョン受像機

Country Status (1)

Country Link
JP (1) JPH02135995A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0479135A2 (en) * 1990-09-29 1992-04-08 Canon Kabushiki Kaisha Image signal processing device
EP0769870A1 (fr) * 1995-10-20 1997-04-23 STMicroelectronics S.A. Circuit de synchronisation

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5895483A (ja) * 1981-12-01 1983-06-07 Pioneer Video Corp 水平同期信号分離回路
JPS58116874A (ja) * 1981-12-29 1983-07-12 Fujitsu Ltd 水平同期信号発生回路
JPS5925435A (ja) * 1982-07-31 1984-02-09 Nec Home Electronics Ltd 等化パルスの除去回路
JPS60117976A (ja) * 1983-11-30 1985-06-25 Hitachi Ltd サンプリングパルス発生装置
JPS62139478A (ja) * 1985-12-13 1987-06-23 Nec Home Electronics Ltd 複合同期信号の水平位相同期回路
JPS6318779A (ja) * 1986-07-10 1988-01-26 Brother Ind Ltd 水平同期信号分離装置
EP0287168A1 (en) * 1987-04-16 1988-10-19 Koninklijke Philips Electronics N.V. Picture display device including a field number conversion circuit

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5895483A (ja) * 1981-12-01 1983-06-07 Pioneer Video Corp 水平同期信号分離回路
JPS58116874A (ja) * 1981-12-29 1983-07-12 Fujitsu Ltd 水平同期信号発生回路
JPS5925435A (ja) * 1982-07-31 1984-02-09 Nec Home Electronics Ltd 等化パルスの除去回路
JPS60117976A (ja) * 1983-11-30 1985-06-25 Hitachi Ltd サンプリングパルス発生装置
JPS62139478A (ja) * 1985-12-13 1987-06-23 Nec Home Electronics Ltd 複合同期信号の水平位相同期回路
JPS6318779A (ja) * 1986-07-10 1988-01-26 Brother Ind Ltd 水平同期信号分離装置
EP0287168A1 (en) * 1987-04-16 1988-10-19 Koninklijke Philips Electronics N.V. Picture display device including a field number conversion circuit

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0479135A2 (en) * 1990-09-29 1992-04-08 Canon Kabushiki Kaisha Image signal processing device
EP0769870A1 (fr) * 1995-10-20 1997-04-23 STMicroelectronics S.A. Circuit de synchronisation
FR2740288A1 (fr) * 1995-10-20 1997-04-25 Sgs Thomson Microelectronics Circuit de synchronisation
US6052153A (en) * 1995-10-20 2000-04-18 Sgs-Thomson Microelectronics S.A. Synchronization circuit and methods for screens with scanning circuits that reduce the effects of variations in frequency of an input signal

Similar Documents

Publication Publication Date Title
EP0096628B1 (en) Apparatus for combining a video signal with graphics and text from a computer
US4599611A (en) Interactive computer-based information display system
US4672434A (en) Stereoscopic television system and apparatus with 4 to 1 interlace display
JPH0832059B2 (ja) ディジタルテレビジョン信号処理装置
CA1214866A (en) Progressive scan television receiver with adaptive memory addressing
US4884151A (en) Recording and/or reproducing apparatus with photo-electric image device
GB2026278A (en) Television frame synchronizer having a write-inhibit circuit
US4298890A (en) Digital vertical synchronization system for a television receiver
CA1143830A (en) Television horizontal afpc with phase detector driven at twice the horizontal frequency
US4870490A (en) Television receiver
CA1240388A (en) Digital scan converter
EP0241284B1 (en) Television display system
JPH02135995A (ja) テレビジョン受像機
EP0278733B1 (en) Video signal recording and reproducing apparatus
KR960003040B1 (ko) 선명한 영상을 얻기위해 pal 방식의 수평주사 주기신호를 발생하는 장치
JP2794581B2 (ja) 映像信号処理装置
JP2716037B2 (ja) ディジタルテレビジョン受信機
JP2852256B2 (ja) ディジタルテレビジョン信号処理装置
JP3056555B2 (ja) 時間軸誤差補正用基準信号記録及び再生回路
JP2982165B2 (ja) 映像信号受像機
JP2705145B2 (ja) テレビジョン受像機
JP2571038B2 (ja) ディジタルテレビジョン信号処理装置
JP3662997B2 (ja) デジタルエンコーダとフレームバッファー間の映像制御信号出力装置
JP2506927B2 (ja) 非標準信号検出回路
JP2876610B2 (ja) 色信号処理回路