JPH02103098A - Automatic rhythm playing device - Google Patents

Automatic rhythm playing device

Info

Publication number
JPH02103098A
JPH02103098A JP1206959A JP20695989A JPH02103098A JP H02103098 A JPH02103098 A JP H02103098A JP 1206959 A JP1206959 A JP 1206959A JP 20695989 A JP20695989 A JP 20695989A JP H02103098 A JPH02103098 A JP H02103098A
Authority
JP
Japan
Prior art keywords
sound source
rhythm
ram
data
sound sources
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1206959A
Other languages
Japanese (ja)
Other versions
JP2585807B2 (en
Inventor
Shigeo Sakashita
坂下 重夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP1206959A priority Critical patent/JP2585807B2/en
Publication of JPH02103098A publication Critical patent/JPH02103098A/en
Application granted granted Critical
Publication of JP2585807B2 publication Critical patent/JP2585807B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)

Abstract

PURPOSE:To allow the selection of rhythm sound sources from many sound sources without increasing the capacity of memories by providing an interface device which relays the 2nd internal memory and an external memory device in addition to the 1st internal memory. CONSTITUTION:A user assigns desired patterns and rhythm sound sources by selecting switches from a ROM 7 for patterns and operates a rhythm start switch at the time of rhythm performance. A CPU 1 outputs a key on instruction emitted from the ROM 7 to an address control circuit 2 and an address change circuit 3, successively accesses the ROM 4 for sound sources or RAM 5 for sound sources, and releases desired performance from a speaker 13 via a converter 8 and a preamplifier 12. This RAM 5 and the attachable/detachable external memory device 16 which stores the ample rhythm sound source data can be relayed by the interface 15 and, therefore, the addition of the ample sound sources is possible.

Description

【発明の詳細な説明】 [発明の技術分野] この発明は自動リズム演奏装置に関し、特にそ[従来技
術とその問題点] 従来の自動リズム演奏装置では代表的なリズム音源、例
えばバスドラム、バイバット、シンバル等の代表的リズ
ム楽器の音源データを記憶させたROMを用いて自動的
なリズムを演奏していた。
[Detailed Description of the Invention] [Technical Field of the Invention] The present invention relates to an automatic rhythm performance device, and in particular [Prior Art and Problems Therewith] Conventional automatic rhythm performance devices use typical rhythm sound sources such as bass drums and bibats. Automatic rhythms were played using a ROM that stored sound source data for typical rhythm instruments such as cymbals and cymbals.

しかし、音源の組合せに制限があることから、同一出願
人は追加音源RAMを用いた装置を提案している(例え
ば、特願昭60−7871号)、すなわち、このRAM
にユーザーが入手可能な希望する音源をマイク、EXT
/IN等を介して書き込み、自動リズム演奏の際、上記
ROMとともにRAMをアクセスし、追加音源を加えた
かたちでリズムを発生させている。これにより任意のリ
ズム音源を利用できるという効果がもたらされるが、コ
スト等の関係から追加音源RAMに書き込むことのでき
る音源数には限りがあり(例えば数個の音源)、音源数
の豊富化の必要性が求められている。
However, since there are restrictions on the combinations of sound sources, the same applicant has proposed a device using an additional sound source RAM (for example, Japanese Patent Application No. 7871/1982).
Microphone, EXT to select the desired sound source available to the user.
/IN, etc., and during automatic rhythm performance, the RAM is accessed together with the ROM, and rhythms are generated by adding an additional sound source. This has the effect of making it possible to use any rhythm sound source, but due to cost reasons, the number of sound sources that can be written to the additional sound source RAM is limited (for example, several sound sources), and it is difficult to increase the number of sound sources. The need is demanded.

[発明の目的1 この発明は上述した事情に鑑みてなされたもので、その
目的とするところは、内部メモリの容量を増加させるこ
となくリズム演奏に使用できるリズム音源を多数の音源
から適宜選べるようにした自動リズム演奏装置を提供す
ることにある。
[Objective of the Invention 1 This invention was made in view of the above-mentioned circumstances, and its purpose is to enable the selection of a rhythm sound source that can be used for rhythm performance from a large number of sound sources without increasing the internal memory capacity. An object of the present invention is to provide an automatic rhythm performance device that has a high level of performance.

[発明の要点] この発明は上記の目的を達成するため、第1の内部メモ
リのほかに設けた書き込み読出し可能な第2の内部メモ
リと外部記憶装置との間で行われるデータの授受を中継
するインターフェース装置を設けたことをその要点とす
る。
[Summary of the Invention] In order to achieve the above object, the present invention relays data exchange between an external storage device and a second internal memory that is provided in addition to the first internal memory and is readable and writable. The key point is that an interface device is provided for this purpose.

[実施例] 以下1図面を参照してこの発明の一実施例を説明する。[Example] An embodiment of the present invention will be described below with reference to one drawing.

第1図はこの発明の一実施例のブロック図を示し、1は
CPUで、自動リズム演奏装置の種々の制御を行う、2
はアドレス制御回路で、自動リズム演奏の際、CPUI
からのプログラムデータに従って音源用ROM4と音源
用RAM5へのアドレスを生成するものである。このア
ドレス制御回路2は時分割方式で音源用ROM4または
音源用RAM5内の複数の音源をアクセスするタイプか
、複数のアドレス生成回路を用いて同時に複数の音源を
アクセスするもので構成されている。3はアドレスバス
上に設けられたアドレスの方向を切り換るアドレス切換
回路で、第4図に示すその構成例かられかるようにCP
UIからのA81信号が「書き込み」を指定している場
合、すなわち、後述するマイク11を介して音源用RA
M5にデータを書き込む場合、及び後述するインターフ
ェース装置(I/F)15を介して音源用RAM5と外
部記憶装置16との間でデータのやりとりを行う場合に
は、CPU1からのアドレスデータが音源用RAM5に
供給されるように関連するゲートが開き、逆にABI信
号が「読み出し」を指定している場合はアドレス制御回
路2からのアドレスデータが音源用RAM5に供給され
るように関連するゲートが開く。
FIG. 1 shows a block diagram of an embodiment of the present invention, in which 1 is a CPU, which performs various controls of the automatic rhythm performance device, 2
is an address control circuit, and during automatic rhythm performance, the CPU
The addresses for the sound source ROM 4 and the sound source RAM 5 are generated according to program data from the ROM 4 and the RAM 5 for the sound source. The address control circuit 2 is of a type that accesses a plurality of sound sources in the sound source ROM 4 or sound source RAM 5 in a time-sharing manner, or of a type that accesses a plurality of sound sources simultaneously using a plurality of address generation circuits. 3 is an address switching circuit provided on the address bus to switch the direction of the address, and as can be seen from the configuration example shown in FIG.
If the A81 signal from the UI specifies "writing", that is, the sound source RA is
When writing data to the M5 and when exchanging data between the sound source RAM 5 and the external storage device 16 via the interface device (I/F) 15 described later, the address data from the CPU 1 is used for the sound source. The related gate opens so that the address data is supplied to the RAM 5, and conversely, when the ABI signal specifies "read", the related gate opens so that the address data from the address control circuit 2 is supplied to the sound source RAM 5. open.

上記の音源用ROM4は代表的なリズム楽器のモデル的
な波形データを記憶するメモリで、第2図に示すアドレ
スマツプ例では、バスドラム、スネアドラム、クラベス
、バイバット、シンバルの各モデル波形データが入って
いる。上記の音源用RAM5は音源追加用のメモリで、
第2図に示す例では3つの音源を自由に読出したり書き
込んだりすることができる。なお、CPUIより音源用
RAM5に供給されるAB2信号は音源用RAM5の読
出/書込信号である。
The above-mentioned sound source ROM 4 is a memory that stores model waveform data of typical rhythm instruments. In the address map example shown in Fig. 2, each model waveform data of bass drum, snare drum, claves, bibat, and cymbal is stored. It's in. The above sound source RAM 5 is a memory for adding sound sources.
In the example shown in FIG. 2, three sound sources can be freely read and written. Note that the AB2 signal supplied from the CPU to the sound source RAM 5 is a read/write signal for the sound source RAM 5.

6は各種制御スイッチ群(キー人力装H)で。6 is a group of various control switches (key human power unit H).

例えば、音源用RAMの書き込モード指定スイッチ(録
音スイッチ)、読出しモード指定スイッチ(再生スイッ
チ)、リズムパターン選択スイッチ、音源選択スイッチ
等が設けられている。
For example, a write mode designation switch (recording switch), a readout mode designation switch (playback switch), a rhythm pattern selection switch, a sound source selection switch, etc. for the sound source RAM are provided.

7は各種のリズムパターンをパターンごとにアクセス可
能なかたちで記憶するメモリとしてのリズムパターン用
ROM (RAM)である、このメモリとしてRAM 
(書込/読出しメモリ)を用いた場合は、使用者が希望
するリズムパターンを同RAM内に設定することができ
る(なお、第1図にはパターン書込みのための回路は図
示していない)。
7 is a rhythm pattern ROM (RAM) as a memory that stores various rhythm patterns in an accessible form for each pattern; this memory is a RAM;
(write/read memory), the user can set the desired rhythm pattern in the RAM (note that the circuit for writing the pattern is not shown in Figure 1). .

8は上記音源用ROM4、音源用RAM5からのディジ
タル波形データを対応するアナログ信号に変換するD/
Af換器で、その出力はプリアンプ12.スピーカ13
を介して放音される。
A D/8 converts the digital waveform data from the sound source ROM 4 and sound source RAM 5 into corresponding analog signals.
The output of the Af converter is sent to the preamplifier 12. Speaker 13
The sound is emitted through.

11は外部アナログ入力手段で、マイクあるいはEXT
/INで構成される。外部アナログ入力手段11を通っ
たオーディオ信号はプリアンプ10、A/D変換器9を
経て、対応するディジタル波形データに変換され、上記
の音源用RAM5に入力される。
11 is an external analog input means, such as a microphone or EXT
/IN. The audio signal that has passed through the external analog input means 11 is converted to corresponding digital waveform data via the preamplifier 10 and the A/D converter 9, and is input to the sound source RAM 5.

データ切換回路14はデータバスの方向を切り換るもの
で、第5図に示すその構成例かられかるように、AB3
B3信号I/F転送」を指定しているときは音源用RA
M5よりのデータがCPU1を介してインターフェース
装N(1/F)15へ転送されるように関連するゲート
が開き、AH3信号がrRAM転送」を指定していると
きはインターフェース装置(I/F)15よりCPUI
を介して音源用RAM5にデータ転送されるように関連
するゲートが開く。
The data switching circuit 14 switches the direction of the data bus, and as can be seen from the configuration example shown in FIG.
When "B3 signal I/F transfer" is specified, the sound source RA
The related gate is opened so that the data from M5 is transferred to the interface device N (1/F) 15 via the CPU1, and when the AH3 signal specifies "rRAM transfer", the interface device (I/F) CPUI from 15
A related gate is opened so that the data is transferred to the sound source RAM 5 via the sound source RAM 5.

インターフェース装置(I/F)15は着脱可能な外部
記憶装置16と自動リズム演奏装置とのインターフェー
スを行うものである。インターフェース装置(I/F)
15は外部記憶装置16のタイプ(オーディオカセット
デツキ、フロッピィディスク等々)やその記録方式に従
って異なった構成を有する。
An interface device (I/F) 15 serves as an interface between a removable external storage device 16 and an automatic rhythm performance device. Interface device (I/F)
15 has different configurations depending on the type of external storage device 16 (audio cassette deck, floppy disk, etc.) and its recording method.

以上の構成の自動リズム演奏装置の動作について以下説
明する。
The operation of the automatic rhythm playing device having the above configuration will be explained below.

(イ)外部アナログ入力手段を介してのデータの音源用
RAM5への書込 この場合、使用者は各種制御スイッチ群6内の書込スイ
ー、チ、サンプル音源選択スイッチを操作する。書込ス
イッチの操作に応答してCPUIはABI信号を指定し
てアドレス切換回路3を切換設定しCPUIからアドレ
スデータが音源用RAM5に供給され得る状態にする。
(a) Writing data to the sound source RAM 5 via external analog input means In this case, the user operates the write switch, the switch in the control switch group 6, and the sample sound source selection switch. In response to the operation of the write switch, the CPU designates the ABI signal to switch and set the address switching circuit 3 so that address data can be supplied from the CPU to the sound source RAM 5.

さらにCPUIはAB2信号により音源用RAM5を書
込指定する。またAB3B3信号りデータ切換回路14
を設定してA/D変換器9の発生するデータがCPU1
に入力されるようにする。
Furthermore, the CPUI designates writing to the sound source RAM 5 using the AB2 signal. Also, AB3B3 signal data switching circuit 14
is set, the data generated by the A/D converter 9 is sent to the CPU 1.
so that it is entered in

ここで外部アナログ入力手段11より例えばカラベルの
アナログ波形がプリアンプ10を通りA/D変換器9に
入力される。CPUIは適当な開始信号(例えばCPU
Iに入力される信号があるレベルを越えたときに発生す
る。あるいは各種制御スイッチ群6上の開始スイッチに
応じて発生する)により、音源用RAM5のアドレスを
開始させ、順次アドレスを進めてA/D変換されたカラ
ベルの波形データを音源用RAM5に書き込んでいく、
サンプルエリアの最終アドレスになるとCPUは書込み
を停止し、1サンプル(カラベル)の書込み(録音)が
完了する。
Here, for example, a caravel analog waveform is input from the external analog input means 11 to the A/D converter 9 through the preamplifier 10. The CPUI sends an appropriate start signal (e.g. CPU
This occurs when the signal input to I exceeds a certain level. or generated in response to the start switch on the various control switch group 6), the address of the sound source RAM 5 is started, and the addresses are sequentially advanced to write the A/D converted caravel waveform data to the sound source RAM 5. ,
When the final address of the sample area is reached, the CPU stops writing and the writing (recording) of one sample (caravelle) is completed.

同様にして、第2、第3のサンプル(コンゴ。Similarly, the second and third samples (Congo).

ボンゴ)の書込みを行うことができる(第2図参照)。bongo) can be written (see Figure 2).

(a)外部記憶装ご16より音源用RAM5への書込 この場合、使用者はデジタル書込スイッチを操作し、ま
たサンプル音源スイッチを操作して音源用RAM5のサ
ンプルエリアを指定し、さらに外部記憶装M16より音
源用RAM5に入力するためのサンプル音を指定するス
イッチ(例えばテンキーあるいは文字キー)を操作する
。外部記憶装置16内には各サンプルデータの前にイン
デックス情報としてサンプル名(ファイル名)が付いて
おり、CPUIはファイル管理プログラムに従って、指
定されたサンプルデータをサーチする。
(a) Writing from the external storage device 16 to the sound source RAM 5 In this case, the user operates the digital write switch and the sample sound source switch to specify the sample area of the sound source RAM 5, and then A switch (for example, a numeric keypad or a character key) for specifying a sample sound to be input from the storage device M16 into the sound source RAM 5 is operated. In the external storage device 16, a sample name (file name) is attached in front of each sample data as index information, and the CPUI searches for designated sample data according to the file management program.

データを見つけた後、そのデータの音源用RAM5への
転送が実行される。すなわち、CPUIはABI信号に
よりアドレス切換回路3を設定してCPUIにより音源
用RAM5がアドレスできるようにする。またAB2信
号により音源用RAM5を書込指定する。ざらにAB3
B3信号り、CPUIのデータ端子BO”B7のデータ
が音源用RAM5に供給されるようデータ切換回路14
の位置を設定する。かくして、外部記憶yt置16はイ
ンターフェース装置(I/F)15を介して指定された
サンプル音の波形データをCPUIに入力する。CPU
Iは受信波形データをデータ切換回路14を介して音源
用RAM5に送り、音源用RAM5へのアドレスを順次
進めて、指定されたサンプルエリアに波形データを順次
書き込んでいく、エリアの最終アドレスに達するとCP
UIは古さ込みを停止する。これにより、外部記憶装置
16に入っている多数のサンプル音のひとつを選択して
それを音源用RAM5に記録する処理が完了する。同様
にして他のサンプル音を選んで音源用RAM5に書き込
むことができる。
After finding the data, the data is transferred to the sound source RAM 5. That is, the CPU sets the address switching circuit 3 using the ABI signal so that the sound source RAM 5 can be addressed by the CPU. Further, the AB2 signal specifies writing into the sound source RAM 5. Zarani AB3
B3 signal, data switching circuit 14 so that data of data terminal BO''B7 of CPUI is supplied to sound source RAM 5.
Set the position of In this way, the external storage device 16 inputs the waveform data of the specified sample sound to the CPUI via the interface device (I/F) 15. CPU
I sends the received waveform data to the sound source RAM 5 via the data switching circuit 14, advances the addresses in the sound source RAM 5 sequentially, and writes the waveform data in the designated sample area in sequence until the final address of the area is reached. Then CP
The UI stops adding staleness. This completes the process of selecting one of the many sample sounds stored in the external storage device 16 and recording it in the sound source RAM 5. Similarly, other sample sounds can be selected and written into the sound source RAM 5.

(ハ)音源用RAM5より各種制御スイッチ群6への転
送 この場合、使用者はデジタル読出スイッチを操作し、ま
たサンプル音源スイッチを操作して音源用RAM5より
取り出すサンプル音のエリアを指定し、さらに後で外部
記憶装置16により音源用RAM5にデータを戻すのに
必要となるサンプル名(ファイル名)をテンキー等によ
り入力する。
(c) Transfer from the sound source RAM 5 to the various control switch group 6 In this case, the user operates the digital readout switch and the sample sound source switch to specify the area of the sample sound to be extracted from the sound source RAM 5, and then A sample name (file name), which will be necessary for later returning the data to the sound source RAM 5 from the external storage device 16, is input using a numeric keypad or the like.

これに対し、CPUIはファイル管理プログラムに従っ
てファイル名コードを発生し、インターフェース装置(
17F)15を介して外部記憶装置16に送る。さらに
CPUIはAB3B3信号り、音源用RAM5からのデ
ータがCPUIに入力されるようにデータ切換回路14
の位置を設定し、またAB2信号により音源用RAM5
からのデータをCPUIに入力されるようにデータ切換
回路14の位置を設定し、またAB2信号により音源用
RAM5を読出し指定し、ABI信号によりCPUIが
音源用RAM5をアドレシングできるようアドレス切換
回路3の位置を設定する。
On the other hand, the CPUI generates a file name code according to the file management program, and the interface device (
17F) Send to external storage device 16 via 15. Furthermore, the CPU receives the AB3B3 signal, and the data switching circuit 14 inputs the data from the sound source RAM 5 to the CPU.
and set the position of the sound source RAM 5 using the AB2 signal.
The position of the data switching circuit 14 is set so that the data from the CPU is inputted to the CPUI, and the AB2 signal specifies reading of the sound source RAM 5, and the address switching circuit 3 is set so that the CPU can address the sound source RAM 5 using the ABI signal. Set the position.

かくして、CPUIは音源用RAM5の指定されたサン
プルエリアを順次アクセスしてデータを取り出しインタ
ーフェース装′a(I/F)15に送り、これを介して
データは(必要なデータ変換をしたフォーマットで)外
部記憶装置16に書き込まれる。指定されたサンプルエ
リアの最終アドレスの発生後CPUIは読出しを停止さ
せる。これにより、指定されたサンプルエリアにあった
音源用RAM5内のデータを外部記憶袋m16に転送す
る処理を完了する。同様にして他のサンプルエリアにあ
るデータを外部記憶装置16に転送することができる。
In this way, the CPUI sequentially accesses the designated sample areas of the sound source RAM 5, retrieves the data, and sends it to the interface device a (I/F) 15, through which the data is transferred (in a format with necessary data conversion). The data is written to the external storage device 16. After the final address of the designated sample area is generated, the CPUI stops reading. This completes the process of transferring the data in the sound source RAM 5 in the designated sample area to the external storage bag m16. Similarly, data in other sample areas can be transferred to external storage device 16.

(:)リズム演奏時 この場合、使用者は、読出しスイッチを操作し、また、
リズムパターン用ROM (RAM)7にある多数のリ
ズムパターンのうち希望するリズムパターンを選択スイ
ッチにより指定するとともにリズム音源選択スイッチを
操作して使用するリズム音源を選択する。
(:) When playing rhythm In this case, the user operates the readout switch and also
A desired rhythm pattern is designated from among a large number of rhythm patterns in the rhythm pattern ROM (RAM) 7 using a selection switch, and a rhythm sound source to be used is selected by operating a rhythm sound source selection switch.

これにより、CPUIはABI信号を介して音源用RA
M5のアドレス指定がアドレス制御回路2により行なわ
れるようアドレス切換回路3の位置を設定し、AB2信
号により音源用RAM5を読出指定する。さらにCPU
Iはリズム音源の選択により選択された音源のみがアク
セスされるようにセットする。ここで使用者がリズムス
タートスイッチを操作すると、CPUIはリズムパター
ン用ROM (I(AM)7より与えられる[ey O
N命令をアドレス制御回路2に出力する。この命令は第
3図に例示するような形式で与えられる。この例によれ
ば、タイミングlではバスドラムとバイバットをONに
することになる。
This allows the CPU to connect to the sound source RA via the ABI signal.
The position of the address switching circuit 3 is set so that the address control circuit 2 specifies the address of M5, and the reading of the sound source RAM 5 is specified by the AB2 signal. Furthermore, CPU
I is set so that only the sound source selected by rhythm sound source selection is accessed. Here, when the user operates the rhythm start switch, the CPU starts the rhythm pattern ROM (I(AM)7).
Outputs the N command to the address control circuit 2. This command is given in a format as illustrated in FIG. According to this example, at timing 1, the bass drum and bibat are turned on.

この場合、アドレス制御回路2は第2図に示すように音
源用ROM4のバスドラムとバイバットのエリアを順次
アクセスし、データをD/A変換器8に送り出す、D/
A変換器8により対応するアナログ信号に変換され、プ
リアンプ12、スピーカ13を介してバスドラムとバイ
バットの音が放音される。なお、タイミング8ではサン
プル1(カラベル)がONとなっており、この場合、ア
ドレス制御回路2は音源用RAM5内のサンプル1のエ
リ7アをアクセスし、上と同様にスピーカ13よりサン
プルlの音、すなわちカラベルの音が放音される。
In this case, the address control circuit 2 sequentially accesses the bass drum and bibat areas of the sound source ROM 4 as shown in FIG. 2, and sends the data to the D/A converter 8.
The A converter 8 converts the signal into a corresponding analog signal, and the bass drum and bibat sounds are emitted via the preamplifier 12 and speaker 13. Note that at timing 8, sample 1 (carabel) is ON, and in this case, the address control circuit 2 accesses area 7 of sample 1 in the sound source RAM 5, and similarly to the above, the sample 1 is output from the speaker 13. A sound, the sound of a caravel, is emitted.

記憶装置との間で行われるリズム音源データの授受を中
継するインターフェース装置を設けているから、第1、
第2の内部メモリの音源容量を増大することなく、自動
リズム演奏装置の使用できる7g源を豊富化できる。こ
の結果、よりバリエイジョンに富んだリズム演奏を行う
ことができ、そのメリットは大きい。
Since an interface device is provided to relay rhythm sound source data to and from the storage device, the first,
The number of 7G sources that can be used by the automatic rhythm performance device can be increased without increasing the sound source capacity of the second internal memory. As a result, it is possible to perform rhythm performances with greater variety, which is a great advantage.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例を示す構成ブロック図、第
2図は第1図の音源用ROMとRAMの構成アドレスマ
ツプ例を示す図、第3図は自動演奏されるリズムパター
ン例を示す図、第4図は第1図のアドレス切換回路の構
成例を示す図、第5図は第1図のデータ切換回路の構成
例を示す図である。 [発明の効果]                  
4・・・・・・音源用ROM、5・・・・・・音源用R
AM、この発明によれば内部の限られた数の追加リズ 
  15・・・・・・インターフェース装22 (I/
F) 、  16ム音源データを記憶する第2の内部メ
モリと外部  001.9.外部記憶装置。 萱澹1M 5ド¥ン7予、y弓 第 図 (yイ ミレフ゛) 第 図
FIG. 1 is a configuration block diagram showing an embodiment of the present invention, FIG. 2 is a diagram showing an example of a configuration address map of the sound source ROM and RAM in FIG. 1, and FIG. 3 is an example of an automatically played rhythm pattern. FIG. 4 is a diagram showing a configuration example of the address switching circuit of FIG. 1, and FIG. 5 is a diagram showing a configuration example of the data switching circuit of FIG. 1. [Effect of the invention]
4...ROM for sound source, 5...R for sound source
AM, according to this invention a limited number of internal additional rhythms
15...Interface device 22 (I/
F) A second internal memory for storing 16-channel sound source data and an external memory 001.9. External storage device.萱澹1M 5 do 7 yo, y archery diagram (y Imirefu) diagram

Claims (1)

【特許請求の範囲】[Claims] 所定のリズム音源データを記憶する第1の内部メモリと
、限られた数の追加リズム音源データを書き込み読出し
可能な第2の内部メモリを有し、両内部メモリ内のリズ
ム音源データを用いてリズム演奏を行う自動リズム演奏
装置において、上記第2の内部メモリと所定のリズム音
源データを記憶する着脱可能な外部記憶装置との間に設
けられ、これらの間で行われるデータの授受を中継する
インターフェース装置を設けたことを特徴とする自動リ
ズム演奏装置。
It has a first internal memory that stores predetermined rhythm sound source data and a second internal memory that can write and read a limited number of additional rhythm sound source data, and uses the rhythm sound source data in both internal memories to create a rhythm. In an automatic rhythm performance device that performs a performance, an interface is provided between the second internal memory and a removable external storage device that stores predetermined rhythm sound source data, and that relays data exchange between them. An automatic rhythm performance device characterized by being provided with a device.
JP1206959A 1989-08-11 1989-08-11 Automatic rhythm playing device Expired - Lifetime JP2585807B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1206959A JP2585807B2 (en) 1989-08-11 1989-08-11 Automatic rhythm playing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1206959A JP2585807B2 (en) 1989-08-11 1989-08-11 Automatic rhythm playing device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP4273530A Division JP2715833B2 (en) 1992-09-18 1992-09-18 Tone generator

Publications (2)

Publication Number Publication Date
JPH02103098A true JPH02103098A (en) 1990-04-16
JP2585807B2 JP2585807B2 (en) 1997-02-26

Family

ID=16531845

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1206959A Expired - Lifetime JP2585807B2 (en) 1989-08-11 1989-08-11 Automatic rhythm playing device

Country Status (1)

Country Link
JP (1) JP2585807B2 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5790491U (en) * 1980-11-25 1982-06-03
JPS59116998U (en) * 1983-01-28 1984-08-07 ヤマハ株式会社 electronic musical instruments
JPS59164090U (en) * 1983-04-19 1984-11-02 ヤマハ株式会社 Chord signal generator for automatic performance machines

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5790491U (en) * 1980-11-25 1982-06-03
JPS59116998U (en) * 1983-01-28 1984-08-07 ヤマハ株式会社 electronic musical instruments
JPS59164090U (en) * 1983-04-19 1984-11-02 ヤマハ株式会社 Chord signal generator for automatic performance machines

Also Published As

Publication number Publication date
JP2585807B2 (en) 1997-02-26

Similar Documents

Publication Publication Date Title
US5321198A (en) Tone signal generator utilizing ancillary memories for electronic musical instrument
JPH04339000A (en) Music reproduction device
JPH02103098A (en) Automatic rhythm playing device
JP2715833B2 (en) Tone generator
JP2798077B2 (en) Sound source device for electronic musical instruments
JPH0727517Y2 (en) Electronic musical instrument
JPH01177591A (en) Automatic player
JP3029339B2 (en) Apparatus and method for processing sound waveform data
JPH0677196B2 (en) Playing device
JPS6253839B2 (en)
JP2641851B2 (en) Automatic performance device
JPS648837B2 (en)
JP2570783B2 (en) Automatic performance device
JPH1091160A (en) Effect adding device of electronic musical instrument
JPH10288987A (en) Electronic musical instrument and musical sound control data generating device
JPH0723839Y2 (en) Automatic rhythm playing device
JPS6312389Y2 (en)
JPS63187295A (en) Automatic performer
JPS6267596A (en) Rhythm performer
JPH0430638Y2 (en)
JPS6275594A (en) Electronic musical instrument
JP4082313B2 (en) Tone generator and program
JP2697287B2 (en) Electronic musical instrument
JPH046958B2 (en)
JPS628798B2 (en)