JPH01191434A - Tab実装方法 - Google Patents

Tab実装方法

Info

Publication number
JPH01191434A
JPH01191434A JP63014486A JP1448688A JPH01191434A JP H01191434 A JPH01191434 A JP H01191434A JP 63014486 A JP63014486 A JP 63014486A JP 1448688 A JP1448688 A JP 1448688A JP H01191434 A JPH01191434 A JP H01191434A
Authority
JP
Japan
Prior art keywords
electrodes
film
insulating film
leads
tape
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63014486A
Other languages
English (en)
Inventor
Toshiji Takagi
高木 利治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP63014486A priority Critical patent/JPH01191434A/ja
Publication of JPH01191434A publication Critical patent/JPH01191434A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto

Landscapes

  • Wire Bonding (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の目的〕 (産業上の利用分野) この発明は、ICのTAB実装方法に関するものである
(従来の技術) ICの高密度実装方法の1つとしてTABがあげられる
。この実装例を第3,4図に示す。従来のTAB実装方
法では、実装するIC4の電極部5にリード3の位置を
合わせた後、それをフィルム1上に配置して、接続され
ている。
この場合、IC4の品種が変わると、電極部5の位置も
変わってしまい、リード3の位置を変えなければならな
いため、各ICごとに専用のテープが必要となる。その
ため、このテープの製作に要する費用及び時間が問題と
なり、多品種少量の実装では実用的でなく、汎用性が無
い。
(発明が解決しようとする課題) ICのTAB実装では各ICにそれぞれの専用テープが
必要となり、これの製作に要する費用及び時間が問題と
なり、汎用性も無い。本発明はこの専用テープの製作に
要する費用・時間共に削減でき、またテープに汎用性を
もたせる事を目的とする。
〔発明の構成〕
(課題を解決するための手段) フィルム上に中心から放射状に多数のリードを設け、全
面絶縁膜で覆った後、ICの電極部と重なる部分のみ絶
縁膜を除去する。
(作 用) フィルム上に多数のリードを設ける事によって、ICの
電極部の位置に関係無くリードと重なる部分が出来る。
その部分のみの絶縁膜を除去する事により、リードと電
極部だけが接続される。つまり、ICの電極部の位置が
判れば、その部分の絶縁膜を除去するだけで専用のテー
プが製作可能となり、リードを配置するための設計が不
要で製造も簡単に短時間で出来る。
又、全面絶縁膜で覆われているため、未使用であれば、
どのICにでも対応出来、汎用性があるため、テープの
余剰生産という事は無くなる。
(実施例) 第1図は本発明によるTAB実装図であり、第2図はそ
の断面図である。長尺状のポリイミド或いはガラスエポ
キシ等の樹脂フィルム1上にIRf’Rを貼り、フォト
エツチングを利用して、リード3を中心から放射状にI
Cの電極部5及び電極部5間の幅の2分の1未満の大き
さ及び間隔で形成する。その上を全面絶縁膜2で覆う。
その上にICを重ね合わせた場合に電極部5に位置する
絶縁膜2をフォトエツチングなどで除去すると、リード
3が露出される。IC電極部5には、Ti−Ni−Pd
、 Ti−W−Au、 Ti−Pt−Au、 Cr−C
u −Au等のバリヤメタル層上にAuメツキにより形
成される突起電極5を設ける。これとり−ド3を重ね合
わせ、フィルム表面から熱(350〜500℃)と荷重
(30〜80g/電極)を加え熱圧着接合を利用して接
続する。これだけで、専用テープの製作からIC実装ま
で終了する。
〔発明の効果〕
本発明のTAB実装であれば、専用テープがICの品種
に関係無く、安価で短時間に製作可能となり、又テープ
に汎用性がもたせられる。
【図面の簡単な説明】
第1図は本発明によるTAB実装の平面図、第2図はそ
の断面図で、第3図は従来のTAB実装の平面図、第4
図はその断面図である。 1・・・フィルム、    2・・・絶縁膜、3・・・
リード、     4・・・ICl3・・・電極部、 
    6・・・突起電極。 代理人 弁理士 則 近 憲 佑 同  松山光之 第1図   第2図 第3図    第4図

Claims (2)

    【特許請求の範囲】
  1. (1)フィルム上にIC電極部の位置に関係無く、中心
    から放射状にリードを多数配置させ、それを全面絶縁膜
    で覆いフィルムとICを重ね合わせる場合、電極部の位
    置と重なる部分の絶縁膜を除去し、そこで露出されたリ
    ードと電極部とを接続することを特徴とするTAB実装
    方法。
  2. (2)上記のリード及びリード間隔はIC電極部の幅及
    び電極部間隔の2分の1未満とすることを特徴とする請
    求項1記載のTAB実装方法。
JP63014486A 1988-01-27 1988-01-27 Tab実装方法 Pending JPH01191434A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63014486A JPH01191434A (ja) 1988-01-27 1988-01-27 Tab実装方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63014486A JPH01191434A (ja) 1988-01-27 1988-01-27 Tab実装方法

Publications (1)

Publication Number Publication Date
JPH01191434A true JPH01191434A (ja) 1989-08-01

Family

ID=11862379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63014486A Pending JPH01191434A (ja) 1988-01-27 1988-01-27 Tab実装方法

Country Status (1)

Country Link
JP (1) JPH01191434A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020065705A (ko) * 2001-02-07 2002-08-14 삼성전자 주식회사 테이프 배선 기판과 그 제조 방법 및 그를 이용한 반도체칩 패키지

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020065705A (ko) * 2001-02-07 2002-08-14 삼성전자 주식회사 테이프 배선 기판과 그 제조 방법 및 그를 이용한 반도체칩 패키지

Similar Documents

Publication Publication Date Title
JPH02235351A (ja) 半導体チップの組立体
US4843191A (en) Interconnection technique using dielectric layers
JPH06295939A (ja) 半導体装置
USH1267H (en) Integrated circuit and lead frame assembly
JPH0582977B2 (ja)
JPH01191434A (ja) Tab実装方法
JPH05326622A (ja) 液晶表示駆動用集積回路装置
JPH07106523A (ja) 半導体素子及びその製造方法
JPH03283646A (ja) 半導体装置
JPS62260343A (ja) 半導体装置
JPS63248155A (ja) 半導体装置
JPH05283473A (ja) フィルムキャリア半導体装置とその製造方法
JPH0533824B2 (ja)
JPH0258245A (ja) 半導体装置
JPH01173747A (ja) 樹脂封止形半導体装置
JPH0430441A (ja) 半導体装置
JPH077817B2 (ja) 複合リードフレームの製造方法
JPS6081852A (ja) 半導体装置
JPS5834953A (ja) 半導体装置
JPH1174400A (ja) Bga型半導体装置及びその製造方法
JPH0246743A (ja) 半導体集積回路装置
JPH01128533A (ja) 半導体装置およびその製造方法
JPH10229104A (ja) 半導体装置およびその製造に用いるテープキャリヤ
JPH05315536A (ja) 半導体装置用リードフレーム
JPS62183536A (ja) 混成集積回路の製造方法