JPH01183920A - 送信機 - Google Patents
送信機Info
- Publication number
- JPH01183920A JPH01183920A JP63007452A JP745288A JPH01183920A JP H01183920 A JPH01183920 A JP H01183920A JP 63007452 A JP63007452 A JP 63007452A JP 745288 A JP745288 A JP 745288A JP H01183920 A JPH01183920 A JP H01183920A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- frequency
- pll circuit
- fluctuated
- amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 7
- 230000010355 oscillation Effects 0.000 abstract description 13
- 239000003990 capacitor Substances 0.000 abstract description 7
- 230000005540 biological transmission Effects 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L3/00—Starting of generators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/14—Details of the phase-locked loop for assuring constant frequency when supply or correction voltages fail or are interrupted
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/02—Details
- H03B5/04—Modifications of generator to compensate for variations in physical values, e.g. power supply, load, temperature
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transmitters (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明は、p L L (Phase Locked
Loop)回路と、このPLL回路の出力を増幅する増
幅回路とを備えた送信機に関し、特に増幅回路の電源を
ON/ OFFすることに伴うPLL回路の発振周波数
の変動を防止した送信機に関する。
Loop)回路と、このPLL回路の出力を増幅する増
幅回路とを備えた送信機に関し、特に増幅回路の電源を
ON/ OFFすることに伴うPLL回路の発振周波数
の変動を防止した送信機に関する。
[従来の技術]
従来の送信機には、所望の周波数に発振周波数を設定す
る変調機能を備えたPLL回路と、PLL回路の高周波
出力を所望の出力レベルまで増幅する増幅回路を備え、
スイッチにより送信時のみ増幅回路へ電源を供給するよ
うにしたものがあった。
る変調機能を備えたPLL回路と、PLL回路の高周波
出力を所望の出力レベルまで増幅する増幅回路を備え、
スイッチにより送信時のみ増幅回路へ電源を供給するよ
うにしたものがあった。
[解決すべき問題点]
上述した従来の送信機は、送信時のみ増幅回路へ電源供
給するようになっていたので、PLL回路が特定の周波
数で発振しているときに(すなわち、ロック状態となっ
ているときに)、増幅回路に電源が供給され送信状態に
なると、その瞬間。
給するようになっていたので、PLL回路が特定の周波
数で発振しているときに(すなわち、ロック状態となっ
ているときに)、増幅回路に電源が供給され送信状態に
なると、その瞬間。
増幅回路の内部に使われているトランジスタ等の増幅素
子のインピーダンスが変動する。そして。
子のインピーダンスが変動する。そして。
そのインピーダンスの変動は、PLL回路内の電圧制御
発振器(V CO)に使われているトランジスタ等の発
振素子にも影響してそのインピーダンスをも変動させる
ため、VCOの発振周波数が変・動じてしまう、すなわ
ち、送信機としては、発振周波数が変動してしまい、送
信に支障をきたすという問題があった。
発振器(V CO)に使われているトランジスタ等の発
振素子にも影響してそのインピーダンスをも変動させる
ため、VCOの発振周波数が変・動じてしまう、すなわ
ち、送信機としては、発振周波数が変動してしまい、送
信に支障をきたすという問題があった。
本発明はこのような問題点を解決するためになされたも
ので、増幅回路に電源が供給された瞬間に生じるPLL
回路の発振周波数の変動を押えるようにした送信機の提
供を目的とする。
ので、増幅回路に電源が供給された瞬間に生じるPLL
回路の発振周波数の変動を押えるようにした送信機の提
供を目的とする。
[問題点の解決手段]
上記目的を達成するために1本発明は、PLL回路と、
このPLL回路の高周波出力を所望の出力レベルまで増
幅する増幅回路とを備えた送信機において、上記PLL
回路の信号発生部にPLL回路の周波数変動と逆の周波
数変動を起こさせる逆信号発生回路を設けた構成として
あり、増幅回路の電源が供給されたと同時に、上記送信
信号発。
このPLL回路の高周波出力を所望の出力レベルまで増
幅する増幅回路とを備えた送信機において、上記PLL
回路の信号発生部にPLL回路の周波数変動と逆の周波
数変動を起こさせる逆信号発生回路を設けた構成として
あり、増幅回路の電源が供給されたと同時に、上記送信
信号発。
主回路からの信号をPLL回路の信号発生部に加えるよ
うになっている。
うになっている。
[実施例]
以F、本発明の一実施例について図面を参照して説明す
る。
る。
第1図は本実施例に係る送信機を示す回路図である0図
面において、lは電源供給端子、2は送信ON/ OF
Fを制御するための制御信号入力端子、3は変調信号の
入力端子である。
面において、lは電源供給端子、2は送信ON/ OF
Fを制御するための制御信号入力端子、3は変調信号の
入力端子である。
また、4は所望の周波数を発信するPLL回路で、電源
供給端子lから電源を受けるとともに。
供給端子lから電源を受けるとともに。
入力端子3からの変調信号を人力する。このPLL回路
の概略構成を説明すると、位相比較器と電圧制御発振″
JA(VCO;信号発生部)とからなり、変調信号とv
COの出力とを位相比較器で比較し、この比較出力によ
りvCOの周波数を制御するようになっている。
の概略構成を説明すると、位相比較器と電圧制御発振″
JA(VCO;信号発生部)とからなり、変調信号とv
COの出力とを位相比較器で比較し、この比較出力によ
りvCOの周波数を制御するようになっている。
5はPLL回路4の高周波出力を所望の出力レベルまで
増幅する増幅回路、6は増幅回路5からの高周波信号を
輻射するアンテナである。増幅回路5は、スイッチ回路
7を介して電源供給端子lからの電源を受ける。スイッ
チ7は、制御信号入力端子2に印加された信号にもとづ
きON/ OFF動作を行なう、ここて、スイッチ7は
制御信号がLowレベルでON(送信)、旧ghtレベ
ルでOFFとなる。
増幅する増幅回路、6は増幅回路5からの高周波信号を
輻射するアンテナである。増幅回路5は、スイッチ回路
7を介して電源供給端子lからの電源を受ける。スイッ
チ7は、制御信号入力端子2に印加された信号にもとづ
きON/ OFF動作を行なう、ここて、スイッチ7は
制御信号がLowレベルでON(送信)、旧ghtレベ
ルでOFFとなる。
12は逆信号発生回路で、PLL回路4の信号発生部(
VCO)にPLL回路の周波数変動と逆の周波数変動を
起こさせるものである。この逆信号発生回路は、変調信
号の入力ライン3aにコンデンサ8の一方のリードを接
続し、このコンデンサ8の他方のリードを抵抗9を介し
て電源供給ラインlaに接続するとともに、抵抗10.
ダイオード11を介して制御信号入力ライン2aに接続
した構成となっている。
VCO)にPLL回路の周波数変動と逆の周波数変動を
起こさせるものである。この逆信号発生回路は、変調信
号の入力ライン3aにコンデンサ8の一方のリードを接
続し、このコンデンサ8の他方のリードを抵抗9を介し
て電源供給ラインlaに接続するとともに、抵抗10.
ダイオード11を介して制御信号入力ライン2aに接続
した構成となっている。
次に、動作を説明する。
PLL回路4はある周波数でロック状態になっているも
のとする。ここで、端子2にLowレベルのルf御信号
が印加されると、スイッチ回路7かONとなり、増幅器
5に電源か供給される。この瞬間、増幅器5の内部に使
われているトランジスタ等のインピーダンスが変動する
。これに伴いPLL回路4のvCOに使われているトラ
ンジスタ等のインピーダンスも変動し、その発振周波数
も変動することになる。仮に、このとき正の方向に周波
数が変動したとする。
のとする。ここで、端子2にLowレベルのルf御信号
が印加されると、スイッチ回路7かONとなり、増幅器
5に電源か供給される。この瞬間、増幅器5の内部に使
われているトランジスタ等のインピーダンスが変動する
。これに伴いPLL回路4のvCOに使われているトラ
ンジスタ等のインピーダンスも変動し、その発振周波数
も変動することになる。仮に、このとき正の方向に周波
数が変動したとする。
一方、コンデンサ8の片側リードには電源電圧か加えら
れているとともに制御信号入力ライン2aか加えられて
いる。そして、送信時、制御信号入力ライン2aはLo
wレベルとなるので、上記コンデンサ8の外側リードの
電位は降下し、その結果、変調信号の入力ライン3aに
負のパルスが加えられる。これによりPLL回路4の発
振周波数は、負の方向に変動することになる。
れているとともに制御信号入力ライン2aか加えられて
いる。そして、送信時、制御信号入力ライン2aはLo
wレベルとなるので、上記コンデンサ8の外側リードの
電位は降下し、その結果、変調信号の入力ライン3aに
負のパルスが加えられる。これによりPLL回路4の発
振周波数は、負の方向に変動することになる。
上述した増幅器5の負荷変動による周波数変動か正の方
向であるため、これら二つの変動要因か互いに打ち消し
合い、見掛は上周波数変動が押えられることになる。
向であるため、これら二つの変動要因か互いに打ち消し
合い、見掛は上周波数変動が押えられることになる。
なお、コンデンサ8および抵抗9.10の定数を任意に
選ぶことにより、増幅器5のインピーダンス変動による
周波数変動に対応した、種々のパルス幅およびパルスレ
ベルを設定して、周波数変動をなくすことができる。ま
た、複雑な周波数変動に対しても、それに対応したパル
ス発生回路を付加することにより、周波数変動を打ち消
すことができる。
選ぶことにより、増幅器5のインピーダンス変動による
周波数変動に対応した、種々のパルス幅およびパルスレ
ベルを設定して、周波数変動をなくすことができる。ま
た、複雑な周波数変動に対しても、それに対応したパル
ス発生回路を付加することにより、周波数変動を打ち消
すことができる。
[発明の効果コ
以上説明したように本発明は、PLL回路の信号発生部
にPLL回路の周波数変動と逆の周波数変動を起こさせ
る信号発生回路を設けたので、増幅回路に電源が供給さ
れた瞬間に生じるPLL回路の発振周波数の変動を押え
ることができる。
にPLL回路の周波数変動と逆の周波数変動を起こさせ
る信号発生回路を設けたので、増幅回路に電源が供給さ
れた瞬間に生じるPLL回路の発振周波数の変動を押え
ることができる。
第1図は本発明の一実施例に係る送信機を示す回路図で
ある。 l:電源供給端子 2:制御信号入力端子3:変調
信号入力端子 4 : PLL回路5:増幅回路
6:アンテナ 7:スイッチ回路 8:コンデンサ9.10:抵抗
11:ダイオード12:逆信号発生回路
ある。 l:電源供給端子 2:制御信号入力端子3:変調
信号入力端子 4 : PLL回路5:増幅回路
6:アンテナ 7:スイッチ回路 8:コンデンサ9.10:抵抗
11:ダイオード12:逆信号発生回路
Claims (1)
- PLL回路と、このPLL回路の高周波出力を所望の出
力レベルまで増幅する増幅回路とを備えた送信機におい
て、上記PLL回路の信号発生部にPLL回路の周波数
変動と逆の周波数変動を起こさせる逆信号発生回路を設
けたことを特徴とする送信機。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63007452A JPH0752850B2 (ja) | 1988-01-19 | 1988-01-19 | 送信機 |
EP89300377A EP0325394A3 (en) | 1988-01-19 | 1989-01-17 | Transmitter having pll circuit |
KR1019890000472A KR910007706B1 (ko) | 1988-01-19 | 1989-01-18 | Pll 회로를 갖고 있는 송신기 및 주파수 변동 억제 방법 |
AU28634/89A AU607377B2 (en) | 1988-01-19 | 1989-01-19 | Transmitter having pll circuit |
US07/298,728 US4932073A (en) | 1988-01-19 | 1989-01-19 | Transmitter having PLL circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63007452A JPH0752850B2 (ja) | 1988-01-19 | 1988-01-19 | 送信機 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH01183920A true JPH01183920A (ja) | 1989-07-21 |
JPH0752850B2 JPH0752850B2 (ja) | 1995-06-05 |
Family
ID=11666216
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63007452A Expired - Lifetime JPH0752850B2 (ja) | 1988-01-19 | 1988-01-19 | 送信機 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4932073A (ja) |
EP (1) | EP0325394A3 (ja) |
JP (1) | JPH0752850B2 (ja) |
KR (1) | KR910007706B1 (ja) |
AU (1) | AU607377B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5668082B2 (ja) * | 2011-01-26 | 2015-02-12 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02285817A (ja) * | 1989-04-27 | 1990-11-26 | Nec Corp | 無線送信機 |
NO910106L (no) * | 1990-01-19 | 1991-07-22 | Motorola Inc | Framgangsmaate og anordning for reduksjon av effektforbruk. |
US5341405A (en) * | 1991-06-11 | 1994-08-23 | Digital Equipment Corporation | Data recovery apparatus and methods |
US5412691A (en) * | 1991-06-28 | 1995-05-02 | Digital Equipment Corporation | Method and apparatus for equalization for transmission over a band-limited channel |
US5408473A (en) * | 1992-03-03 | 1995-04-18 | Digital Equipment Corporation | Method and apparatus for transmission of communication signals over two parallel channels |
US5900785A (en) * | 1996-11-13 | 1999-05-04 | Ericsson Inc. | System and method for offsetting load switching transients in a frequency synthesizer |
JPH11274946A (ja) * | 1998-03-20 | 1999-10-08 | Mitsumi Electric Co Ltd | 送信回路 |
KR100296753B1 (ko) * | 1999-01-16 | 2001-07-12 | 윤종용 | 피엘엘을 사용한 티 에스 전송장치 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5668004A (en) * | 1979-11-08 | 1981-06-08 | Sony Corp | Fm modulating circuit |
GB2075293B (en) * | 1980-04-30 | 1984-03-07 | British Comm Corp Ltd | Electrical circuit arrangements |
JPS6059778B2 (ja) * | 1980-10-30 | 1985-12-26 | 富士通株式会社 | 無線送信機 |
US4573026A (en) * | 1984-02-29 | 1986-02-25 | Hewlett-Packard Company | FM Modulator phase-locked loop with FM calibration |
US4564821A (en) * | 1984-10-01 | 1986-01-14 | Motorola, Inc. | Offset cancelling AC level detector using an oscillator |
US4731870A (en) * | 1984-11-23 | 1988-03-15 | The Johns Hopkins University | Platform transmitter terminal (PTT) for use with an ARGOS type satellite system and utilizing a solar array/rechargeable battery power source |
US4747161A (en) * | 1986-02-25 | 1988-05-24 | Varian Associates, Inc. | AM-RF transmitter with compensation for power supply variations |
JPH0732366B2 (ja) * | 1987-02-06 | 1995-04-10 | 日本電気株式会社 | 無線送信機 |
-
1988
- 1988-01-19 JP JP63007452A patent/JPH0752850B2/ja not_active Expired - Lifetime
-
1989
- 1989-01-17 EP EP89300377A patent/EP0325394A3/en not_active Ceased
- 1989-01-18 KR KR1019890000472A patent/KR910007706B1/ko not_active IP Right Cessation
- 1989-01-19 AU AU28634/89A patent/AU607377B2/en not_active Ceased
- 1989-01-19 US US07/298,728 patent/US4932073A/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5668082B2 (ja) * | 2011-01-26 | 2015-02-12 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
EP0325394A3 (en) | 1990-05-02 |
EP0325394A2 (en) | 1989-07-26 |
AU2863489A (en) | 1989-07-20 |
AU607377B2 (en) | 1991-02-28 |
KR910007706B1 (ko) | 1991-09-30 |
JPH0752850B2 (ja) | 1995-06-05 |
KR890012457A (ko) | 1989-08-26 |
US4932073A (en) | 1990-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2847573B2 (ja) | 電圧制御発振器 | |
KR960012710A (ko) | 저항기 없는 전압 제어 발진기 | |
JPH01183920A (ja) | 送信機 | |
KR960016733B1 (ko) | 발진 회로 | |
CA1129019A (en) | Crystal controlled oscillators | |
US3227968A (en) | Frequency modulated crystal controlled oscillator | |
US4028638A (en) | Stabilized crystal controlled oscillator | |
US3845410A (en) | Crystal oscillator having spurious oscillation suppression circuit | |
US5144263A (en) | Method for amplitude control of an oscillator output signal, and circuit configuration for performing the method | |
KR20010050652A (ko) | 개선된 오실레이터 회로 | |
US4453138A (en) | Broadband injection locked oscillator system | |
US3061802A (en) | Frequency modulated crystal oscillator | |
US7205849B2 (en) | Phase locked loop including an integrator-free loop filter | |
US5130674A (en) | Voltage controlled oscilator having controlled bias voltage, AGC and output amplifier | |
JPH0555936A (ja) | 送信電力制御装置 | |
US5332980A (en) | Modulation circuit having frequency sensitive power supply voltage | |
JPS6224970B2 (ja) | ||
JPS6347093Y2 (ja) | ||
KR0122728B1 (ko) | 무선 송수신기의 주파수 편이 조절회로 | |
US4533882A (en) | Frequency modulator wherein modulation takes place in a feedback loop of an oscillator | |
US2570461A (en) | Standard frequency generator | |
KR940001232Y1 (ko) | 출력가변 국부발진 회로 | |
KR100246341B1 (ko) | 전압 제어 발진기 | |
JPS6059780B2 (ja) | Pll回路の同期はずれ検出回路 | |
KR900007914B1 (ko) | 광대역 전압가변발진기의 가변매칭패드(Matching pad) |