JP7438347B2 - 表示装置 - Google Patents
表示装置 Download PDFInfo
- Publication number
- JP7438347B2 JP7438347B2 JP2022527259A JP2022527259A JP7438347B2 JP 7438347 B2 JP7438347 B2 JP 7438347B2 JP 2022527259 A JP2022527259 A JP 2022527259A JP 2022527259 A JP2022527259 A JP 2022527259A JP 7438347 B2 JP7438347 B2 JP 7438347B2
- Authority
- JP
- Japan
- Prior art keywords
- conduction terminal
- transistor
- terminal connected
- power supply
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 27
- 239000002184 metal Substances 0.000 claims description 13
- 230000009977 dual effect Effects 0.000 claims description 7
- 239000011347 resin Substances 0.000 claims description 7
- 229920005989 resin Polymers 0.000 claims description 7
- 239000000463 material Substances 0.000 claims description 4
- 230000001678 irradiating effect Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 28
- 239000010408 film Substances 0.000 description 16
- 241000750042 Vini Species 0.000 description 11
- 230000006866 deterioration Effects 0.000 description 10
- 239000004065 semiconductor Substances 0.000 description 8
- 239000010409 thin film Substances 0.000 description 8
- 230000000694 effects Effects 0.000 description 6
- 230000000903 blocking effect Effects 0.000 description 5
- 238000005070 sampling Methods 0.000 description 5
- 230000007423 decrease Effects 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 206010027146 Melanoderma Diseases 0.000 description 1
- 206010064127 Solar lentigo Diseases 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000002238 attenuated effect Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000006059 cover glass Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/126—Shielding, e.g. light-blocking means over the TFTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78633—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2354/00—Aspects of interface with display user
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/14—Detecting light within display terminals, e.g. using a single or a plurality of photosensors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Description
(1)スキャンオンかつエミッションオフの期間
(2)スキャンオフかつエミッションオフの期間
(3)スキャンオフかつエミッションオンの期間
(4)上記(1)から上記(2)にまたがった期間
(5)上記(2)から上記(3)にまたがった期間
(6)上記(3)から上記(2)にまたがった期間
(7)上記(2)から上記(1)にまたがった期間
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記画素回路に含まれているトランジスタのチャネル層への前記赤外光の照射を防止するための遮光部は、前記画素回路に対応して島状に1つだけ設けられた前記第1の遮光部である。
本開示の他のいくつかの実施形態に係る表示装置は、電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記第1初期化トランジスタは、LDD構造を有する。
本開示の他のいくつかの実施形態に係る表示装置は、電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記第1初期化トランジスタは、直列に接続された2つのトランジスタによって構成されるデュアルゲート構造を有する。
本開示の他のいくつかの実施形態に係る表示装置は、電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記第1の遮光部は、前記赤外光を散乱する性質を有する板状の樹脂部材である。
本開示の他のいくつかの実施形態に係る表示装置は、電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記発光制御トランジスタの第1導通端子は、前記駆動トランジスタの第2導通端子に接続され、
前記発光制御トランジスタの第2導通端子は、前記表示素子の第1端子に接続され、
各画素回路は、
前記複数の発光制御線の1つに接続された制御端子と、前記第1電源線に接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する電源供給制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記表示素子の第1端子に接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第2初期化トランジスタと
を含む。
本開示の他のいくつかの実施形態に係る表示装置は、電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記出射部は、前記赤外光が照射される赤外光照射領域内の全ての画素回路において前記第1初期化トランジスタがオフ状態となっていて、かつ、前記赤外光照射領域内の全ての画素回路において前記書き込み制御トランジスタがオフ状態となっている期間に、前記赤外光を出射する。
<1.1 全体構成>
図2は、第1の実施形態に係る有機EL表示装置の全体構成を示すブロック図である。図2に示すように、この有機EL表示装置は、ホスト100、表示制御回路200、ソースドライバ(データ信号線駆動回路)300、ゲートドライバ(走査信号線駆動回路)400、エミッションドライバ(発光制御線駆動回路)500、表示部600、および近接センサ700を備えている。なお、本実施形態においては、表示部600を含む有機ELパネル6内にゲートドライバ400およびエミッションドライバ500が形成されている。すなわち、ゲートドライバ400およびエミッションドライバ500はモノリシック化されている。但し、ゲートドライバ400およびエミッションドライバ500がモノリシック化されていない構成を採用することもできる。
図3は、近接センサ700が設けられる位置について説明するための図である。なお、図3において、符号65を付した点線は、この有機EL表示装置の筐体を表している。近接センサ700は、表示部600の背面において、データ信号線D(1)~D(i)が延びる方向についての一端側に設けられている。近接センサ700の配置がこのようになっているので、本実施形態においては図4で符号601を付した矢印で示される領域がIR光照射領域となる。ここでは、表示部600内の1~6行目の領域がIR光照射領域601であると仮定する。
<1.3.1 画素回路の構成>
次に、表示部600内の画素回路60の構成について説明する。図1は、第n行第m列の画素回路60の構成を示す回路図である。この画素回路60は、表示素子(電流によって駆動される表示素子)としての1個の有機EL素子(有機発光ダイオード)61と、7個のトランジスタ(典型的には薄膜トランジスタ)T1~T7(第1初期化トランジスタT1、閾値電圧補償トランジスタT2、書き込み制御トランジスタT3、駆動トランジスタT4、電源供給制御トランジスタT5、発光制御トランジスタT6、第2初期化トランジスタT7)と、1個の保持キャパシタCaとを含んでいる。保持キャパシタCaは、2つの電極(第1電極および第2電極)からなる容量素子である。トランジスタT1~T7は、Pチャネル型のトランジスタである。第1初期化トランジスタT1および閾値電圧補償トランジスタT2は、2個のトランジスタが直列に接続されたデュアルゲート構造を有している。このようなデュアルゲート構造を採用することによって、トランジスタの耐圧の向上やオフ電流の低減という効果が得られる。
本実施形態においては、第1初期化トランジスタT1のチャネル層へのIR光(近接センサ700の出射部72から出射されるIR光)の照射を防止する遮光部81が設けられている(図1参照)。これについて、以下に説明する。なお、この遮光部81によって第1の遮光部が実現されている。
上述したように、第1初期化トランジスタT1のオフ電流の増加は、表示品位の低下を引き起こす。そこで、第1初期化トランジスタT1については、オフ電流の増加を抑制するためにLDD構造を採用しても良い。これについて、以下に説明する。なお、LDDは「Lightly Doped Drain」の略である。
次に、図12を参照しつつ、画素回路60の動作について説明する。ここでは、同じ波形の発光制御信号EM(n),EM(n+1)が与えられるn行目および(n+1)行目の画素回路60に着目する。
図13は、IR光の照射タイミングについて説明するためのタイミングチャートである。図13から把握されるように、本実施形態においては、2本の発光制御線EMごとに同じ波形の発光制御信号が与えられる。すなわち、隣接する2本の発光制御線EMをひと組として、同じ組の2本の発光制御線EMには同じ波形の発光制御信号が与えられる。
本実施形態によれば、有機EL表示装置には、画素回路60内の第1初期化トランジスタT1のチャネル層へのIR光の照射が防止されるように遮光部81が設けられる。このため、センシングのために近接センサ700からIR光が出射されても、第1初期化トランジスタT1のチャネル層にはIR光が照射されないので、第1初期化トランジスタT1のオフ電流は増加しない。それ故、IR光の照射に起因する駆動トランジスタT4のゲート電圧(制御ノードNGの電圧)の変動が抑制されるので、表示品位の低下が抑制される。また、遮光部81は画素回路60内の7個のトランジスタのうちの1つのみに対して設けられるにすぎないので、開口率の低下が抑制され、センシングの精度が維持される。以上のように、近接センサを備えた有機EL表示装置において、従来に比べて、IR光の照射に起因する表示品位の低下が抑制される。
本発明の第2の実施形態について説明する。なお、以下では、主に上記第1の実施形態と異なる点についてのみ説明する。
上記第1の実施形態においては、画素回路60内の7個のトランジスタのうち第1初期化トランジスタT1のみに対応して遮光部81が設けられていた。これに対して、本実施形態においては、図14に示すように、第1初期化トランジスタT1に対応する遮光部81に加えて、閾値電圧補償トランジスタT2に対応する遮光部82が設けられる。ところで、第1初期化トランジスタT1の第1導通端子は、保持キャパシタCaの第2電極に電気的に接続されている。また、閾値電圧補償トランジスタT2の第2導通端子も、保持キャパシタCaの第2電極に電気的に接続されている。従って、本実施形態においては、保持キャパシタCaの第2電極に一方の導通端子が接続されたトランジスタ(第1初期化トランジスタT1、閾値電圧補償トランジスタT2)に対して、遮光部が設けられている。以上のように、本実施形態に係る有機EL表示装置には、画素回路60内の第1初期化トランジスタT1のチャネル層へのIR光の照射を防止する遮光部81と、画素回路60内の閾値電圧補償トランジスタT2のチャネル層へのIR光の照射を防止する遮光部82とが設けられる。製造プロセスを考慮すると、遮光部81と遮光部82とは同じ層に同じ材料で形成されることが好ましい。なお、遮光部81によって第1の遮光部が実現され、遮光部82によって第2の遮光部が実現されている。
本実施形態によれば、画素回路60内の第1初期化トランジスタT1および閾値電圧補償トランジスタT2のチャネル層へのIR光の照射が防止される。このため、センシングのために近接センサ700からIR光が出射されても、第1初期化トランジスタT1および閾値電圧補償トランジスタT2のオフ電流は増加しない。それ故、上記第1の実施形態に比べて、IR光の照射に起因する駆動トランジスタT4のゲート電圧(制御ノードNGの電圧)の変動が効果的に抑制される。すなわち、IR光の照射に起因する表示品位の低下が効果的に抑制される。
上記各実施形態では有機EL表示装置を例に挙げて説明したが、これには限定されない。近接センサを備え電流によって駆動される表示素子を採用した表示装置であれば、無機EL表示装置、QLED表示装置などにも本発明を適用することができる。
60…画素回路
61…有機EL素子
72…(近接センサの)出射部
74…(近接センサの)受光部
81,82…遮光部
300…ソースドライバ(データ信号線駆動回路)
400…ゲートドライバ(走査信号線駆動回路)
500…エミッションドライバ(発光制御線駆動回路)
600…表示部
601…IR光照射領域
700…近接センサ
D(1)~D(i)…データ信号線、データ信号
EM(1)~EM(j)…発光制御線、発光制御信号
SCAN(1)~SCAN(j)…走査信号線、走査信号
NG…制御ノード
T1…第1初期化トランジスタ
T2…閾値電圧補償トランジスタ
T3…書き込み制御トランジスタ
T4…駆動トランジスタ
T5…電源供給制御トランジスタ
T6…発光制御トランジスタ
T7…第2初期化トランジスタ
Claims (18)
- 電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記画素回路に含まれているトランジスタのチャネル層への前記赤外光の照射を防止するための遮光部は、前記画素回路に対応して島状に1つだけ設けられた前記第1の遮光部であることを特徴とする、表示装置。 - 電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記第1初期化トランジスタは、LDD構造を有することを特徴とする、表示装置。 - 電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記第1初期化トランジスタは、直列に接続された2つのトランジスタによって構成されるデュアルゲート構造を有することを特徴とする、表示装置。 - 電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記第1の遮光部は、前記赤外光を散乱する性質を有する板状の樹脂部材であることを特徴とする、表示装置。 - 電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記発光制御トランジスタの第1導通端子は、前記駆動トランジスタの第2導通端子に接続され、
前記発光制御トランジスタの第2導通端子は、前記表示素子の第1端子に接続され、
各画素回路は、
前記複数の発光制御線の1つに接続された制御端子と、前記第1電源線に接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する電源供給制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記表示素子の第1端子に接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第2初期化トランジスタと
を含むことを特徴とする、表示装置。 - 電流によって駆動される表示素子を含む画素回路を備えた表示装置であって、
複数行×複数列の前記画素回路と、対応する列の前記画素回路にデータ信号を供給するための複数のデータ信号線と、対応する行の前記画素回路への前記データ信号の書き込みを制御するための複数の走査信号線と、対応する行の前記画素回路に含まれる前記表示素子に電流を供給するか否かを制御するための複数の発光制御線と、ハイレベル電源電圧を供給する第1電源線と、ローレベル電源電圧を供給する第2電源線と、初期化電圧を供給する初期化電源線とを含む表示部と、
前記表示部の背面から赤外光を出射する出射部と、前記赤外光の反射光を受光する受光部とを含む近接センサと
を備え、
各画素回路は、
制御ノードと、
第1端子と、前記第2電源線に接続された第2端子とを有する前記表示素子と、
前記制御ノードに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた駆動トランジスタと、
前記複数の発光制御線の1つに接続された制御端子と、第1導通端子と、第2導通端子とを有し、前記表示素子と直列に設けられた発光制御トランジスタと、
一端が前記第1電源線に接続され、他端が前記制御ノードに接続された保持キャパシタと
前記複数の走査信号線の1つに接続された制御端子と、前記複数のデータ信号線の1つに接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する書き込み制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記駆動トランジスタの第2導通端子に接続された第1導通端子と、前記制御ノードに接続された第2導通端子とを有する閾値電圧補償トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記制御ノードに接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第1初期化トランジスタと
を含み、
前記第1初期化トランジスタのチャネル層への前記赤外光の照射を防止する第1の遮光部が設けられ、
前記出射部は、前記赤外光が照射される赤外光照射領域内の全ての画素回路において前記第1初期化トランジスタがオフ状態となっていて、かつ、前記赤外光照射領域内の全ての画素回路において前記書き込み制御トランジスタがオフ状態となっている期間に、前記赤外光を出射することを特徴とする、表示装置。 - 前記閾値電圧補償トランジスタのチャネル層への前記赤外光の照射を防止する第2の遮光部が設けられていることを特徴とする、請求項2~6のいずれか1項に記載の表示装置。
- 前記第1の遮光部と前記第2の遮光部とは、同じ層に同じ材料で形成されていることを特徴とする、請求項7に記載の表示装置。
- 前記表示部の全体について、画素回路毎に前記第1の遮光部が設けられていることを特徴とする、請求項1~8のいずれか1項に記載の表示装置。
- 前記第1初期化トランジスタは、LDD構造を有することを特徴とする、請求項1または9に記載の表示装置。
- 前記第1初期化トランジスタは、第1導通端子側または第2導通端子側の一方についてのみLDD構造を有し、
前記第1の遮光部は、第1導通端子側または第2導通端子側のうちLDD構造を有さない側に設けられていることを特徴とする、請求項2または10に記載の表示装置。 - 前記第1初期化トランジスタは、直列に接続された2つのトランジスタによって構成されるデュアルゲート構造を有することを特徴とする、請求項1、2、7~11のいずれか1項に記載の表示装置。
- 前記第1の遮光部は、金属部材であって、前記第1初期化トランジスタの第1導通端子または第2導通端子に電気的に接続されていることを特徴とする、請求項1~3、5~12のいずれか1項に記載の表示装置。
- 前記第1の遮光部は、前記複数の走査信号線と同じ材質の板状の金属部材であることを特徴とする、請求項1~3、5~12のいずれか1項に記載の表示装置。
- 前記第1の遮光部は、前記赤外光を吸収する性質を有する板状の樹脂部材であることを特徴とする、請求項1~3、7~12のいずれか1項に記載の表示装置。
- 前記第1の遮光部は、前記赤外光を散乱する性質を有する板状の樹脂部材であることを特徴とする、請求項1~3、7~12のいずれか1項に記載の表示装置。
- 前記発光制御トランジスタの第1導通端子は、前記駆動トランジスタの第2導通端子に接続され、
前記発光制御トランジスタの第2導通端子は、前記表示素子の第1端子に接続され、
各画素回路は、
前記複数の発光制御線の1つに接続された制御端子と、前記第1電源線に接続された第1導通端子と、前記駆動トランジスタの第1導通端子に接続された第2導通端子とを有する電源供給制御トランジスタと、
前記複数の走査信号線の1つに接続された制御端子と、前記表示素子の第1端子に接続された第1導通端子と、前記初期化電源線に接続された第2導通端子とを有する第2初期化トランジスタと
を含むことを特徴とする、請求項1~4、7~16のいずれか1項に記載の表示装置。 - 前記出射部は、前記赤外光が照射される赤外光照射領域内の全ての画素回路において前記第1初期化トランジスタがオフ状態となっていて、かつ、前記赤外光照射領域内の全ての画素回路において前記書き込み制御トランジスタがオフ状態となっている期間に、前記赤外光を出射することを特徴とする、請求項1~5、7~17のいずれか1項に記載の表示装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2020/020466 WO2021240574A1 (ja) | 2020-05-25 | 2020-05-25 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2021240574A1 JPWO2021240574A1 (ja) | 2021-12-02 |
JP7438347B2 true JP7438347B2 (ja) | 2024-02-26 |
Family
ID=78723219
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022527259A Active JP7438347B2 (ja) | 2020-05-25 | 2020-05-25 | 表示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11864434B2 (ja) |
JP (1) | JP7438347B2 (ja) |
CN (1) | CN115380625A (ja) |
WO (1) | WO2021240574A1 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022082331A1 (en) * | 2020-10-19 | 2022-04-28 | Boe Technology Group Co., Ltd. | Array substrate and display apparatus |
US20240029650A1 (en) * | 2020-12-01 | 2024-01-25 | Sharp Kabushiki Kaisha | Display device |
CN117678009A (zh) * | 2022-05-30 | 2024-03-08 | 京东方科技集团股份有限公司 | 像素电路、像素电路的驱动方法以及显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006138953A (ja) | 2004-11-10 | 2006-06-01 | Sharp Corp | 表示装置およびその駆動方法 |
JP2012037857A (ja) | 2010-08-11 | 2012-02-23 | Samsung Mobile Display Co Ltd | 画素及びこれを利用した有機電界発光表示装置 |
WO2013157285A1 (ja) | 2012-04-20 | 2013-10-24 | シャープ株式会社 | 表示装置 |
JP2015034979A (ja) | 2013-07-12 | 2015-02-19 | 株式会社半導体エネルギー研究所 | 表示装置および表示装置の作製方法 |
US10163984B1 (en) | 2016-09-12 | 2018-12-25 | Apple Inc. | Display with embedded components and subpixel windows |
US20190205595A1 (en) | 2017-12-29 | 2019-07-04 | Lg Display Co., Ltd. | Fingerprint Sensing Display Apparatus |
US20200004381A1 (en) | 2018-06-27 | 2020-01-02 | Lg Display Co., Ltd. | Display Device with Built-In Optical Image Sensor |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101458569B1 (ko) | 2008-03-13 | 2014-11-12 | 삼성디스플레이 주식회사 | 표시 장치 |
JP5442087B2 (ja) | 2012-09-28 | 2014-03-12 | キヤノン株式会社 | 放射線検出装置および放射線撮像システム |
CN106504704A (zh) * | 2016-10-28 | 2017-03-15 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法、显示基板和显示装置 |
CN106782366B (zh) * | 2016-12-15 | 2018-09-25 | 武汉华星光电技术有限公司 | 一种栅极驱动电路及其驱动方法、显示装置 |
CN106710506B (zh) * | 2017-01-18 | 2020-07-14 | 京东方科技集团股份有限公司 | 显示面板的驱动方法、驱动电路、显示面板及显示装置 |
KR102568600B1 (ko) * | 2018-02-19 | 2023-08-23 | 삼성디스플레이 주식회사 | 표시 장치, 이를 포함하는 적층 기판, 및 표시 장치 제조방법 |
KR102512725B1 (ko) * | 2018-02-28 | 2023-03-23 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
CN109817146B (zh) * | 2019-03-08 | 2023-02-28 | 京东方科技集团股份有限公司 | 一种显示面板、显示装置及驱动方法 |
-
2020
- 2020-05-25 WO PCT/JP2020/020466 patent/WO2021240574A1/ja active Application Filing
- 2020-05-25 JP JP2022527259A patent/JP7438347B2/ja active Active
- 2020-05-25 US US17/920,426 patent/US11864434B2/en active Active
- 2020-05-25 CN CN202080099648.2A patent/CN115380625A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006138953A (ja) | 2004-11-10 | 2006-06-01 | Sharp Corp | 表示装置およびその駆動方法 |
JP2012037857A (ja) | 2010-08-11 | 2012-02-23 | Samsung Mobile Display Co Ltd | 画素及びこれを利用した有機電界発光表示装置 |
WO2013157285A1 (ja) | 2012-04-20 | 2013-10-24 | シャープ株式会社 | 表示装置 |
JP2015034979A (ja) | 2013-07-12 | 2015-02-19 | 株式会社半導体エネルギー研究所 | 表示装置および表示装置の作製方法 |
US10163984B1 (en) | 2016-09-12 | 2018-12-25 | Apple Inc. | Display with embedded components and subpixel windows |
US20190205595A1 (en) | 2017-12-29 | 2019-07-04 | Lg Display Co., Ltd. | Fingerprint Sensing Display Apparatus |
US20200004381A1 (en) | 2018-06-27 | 2020-01-02 | Lg Display Co., Ltd. | Display Device with Built-In Optical Image Sensor |
Also Published As
Publication number | Publication date |
---|---|
JPWO2021240574A1 (ja) | 2021-12-02 |
CN115380625A (zh) | 2022-11-22 |
WO2021240574A1 (ja) | 2021-12-02 |
US20230247868A1 (en) | 2023-08-03 |
US11864434B2 (en) | 2024-01-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11170721B2 (en) | Pixel circuit and display apparatus | |
JP7438347B2 (ja) | 表示装置 | |
JP3593982B2 (ja) | アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置、並びにそれらの駆動方法 | |
KR101424692B1 (ko) | 화상표시장치 | |
US9262967B2 (en) | Display apparatus and driving method therefor | |
TWI490836B (zh) | 像素電路、顯示裝置、電子設備以及驅動像素電路的方法 | |
US20110164010A1 (en) | Display apparatus, light detection method and electronic apparatus | |
US20050007316A1 (en) | Image display device | |
US20070273621A1 (en) | Image display device | |
WO2017156826A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
US7009591B2 (en) | Active matrix type display apparatus | |
JP2009133912A (ja) | 表示装置とその製造方法および製造装置 | |
KR20080099800A (ko) | 화소회로 및 표시장치 | |
JP2009133913A (ja) | 表示装置 | |
US20120050252A1 (en) | Display device | |
US8022901B2 (en) | Current control driver and display device | |
US20060001616A1 (en) | Active matrix organic light emitting diode (AMOLED) display, a pixel driving circuit, and a driving method thereof | |
JP5034208B2 (ja) | 表示装置および表示装置の駆動方法 | |
CN115867960A (zh) | 像素结构及其驱动方法、显示装置 | |
US8094110B2 (en) | Active matrix display device | |
US20100156966A1 (en) | Image display device | |
WO2021240573A1 (ja) | 表示装置および近接センサの制御方法 | |
US11450276B2 (en) | Display device and method of controlling pixel circuit | |
JP2009098430A (ja) | 表示装置と電子機器 | |
CN110634441A (zh) | Oled显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20221004 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230801 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230919 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20231107 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20231214 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240206 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240213 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7438347 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |