JP7150609B2 - 短チャネルのトレンチパワーmosfet - Google Patents

短チャネルのトレンチパワーmosfet Download PDF

Info

Publication number
JP7150609B2
JP7150609B2 JP2018552752A JP2018552752A JP7150609B2 JP 7150609 B2 JP7150609 B2 JP 7150609B2 JP 2018552752 A JP2018552752 A JP 2018552752A JP 2018552752 A JP2018552752 A JP 2018552752A JP 7150609 B2 JP7150609 B2 JP 7150609B2
Authority
JP
Japan
Prior art keywords
layer
semiconductor device
semiconductor layer
semiconductor
conductivity type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018552752A
Other languages
English (en)
Other versions
JP2019517132A (ja
Inventor
ミナミサワ,レナート
クノール,ラース
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Energy Ltd
Original Assignee
Hitachi Energy Switzerland AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Energy Switzerland AG filed Critical Hitachi Energy Switzerland AG
Publication of JP2019517132A publication Critical patent/JP2019517132A/ja
Application granted granted Critical
Publication of JP7150609B2 publication Critical patent/JP7150609B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • H01L21/046Making n or p doped regions or layers, e.g. using diffusion using ion implantation
    • H01L21/047Making n or p doped regions or layers, e.g. using diffusion using ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02634Homoepitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0475Changing the shape of the semiconductor body, e.g. forming recesses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • H01L29/0623Buried supplementary region, e.g. buried guard ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0856Source regions
    • H01L29/0865Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • H01L29/7828Vertical transistors without inversion channel, e.g. vertical ACCUFETs, normally-on vertical MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • H01L21/223Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a gaseous phase
    • H01L21/2236Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a gaseous phase from or into a plasma phase

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

発明の分野
本発明は、短チャネルのトレンチパワーMOSFETに関し、これを製造するための方法に関する。
発明の背景
US2014/0159053A1から公知である炭化珪素トレンチゲートトランジスタは、n型ドレイン領域と、n型ドレイン領域上に形成されたn型ドリフト領域と、n型ドリフト領域上に形成されたp型ベース領域と、p型ベース領域上に形成されたn型ソース領域と、ゲートトレンチと、ソース領域の下であってゲートトレンチの側壁上のベース領域に位置するn型埋込みチャネル領域とを含む。埋込みチャネル領域は30nm~80nmの厚さを有するものとして記載されている。
US2014/0110723A1から公知である半導体装置は、半導体基板と、半導体基板の主面上に位置するとともに、第1導電型のドリフト領域、第2導電型のボディ領域および第1導電型の不純物領域を含む第1の炭化珪素半導体層と、ドリフト領域の内部に達するように第1の炭化珪素半導体層に設けられるトレンチと、不純物領域およびドリフト領域に接するようにトレンチのうち少なくとも側面上に位置する第1導電型の第2の炭化珪素半導体層と、ゲート絶縁膜と、ゲート電極と、第1のオーミック電極と、第2のオーミック電極とを備える。ボディ領域は、トレンチの側面上における第2の炭化珪素半導体層に接する第1のボディ領域と、ドリフト領域に接するとともに、平均不純物濃度が第1のボディ領域よりも低い第2のボディ領域とを含む。20nm~70nmの範囲の厚さを有する第2の炭化珪素半導体層が開示されている。
パワー金属酸化膜半導体電界効果トランジスタ(metal oxide semiconductor field effect transistor:MOSFET)装置が備えるさまざまな構造の中でも、トレンチパワーMOSFETは、オン状態の抵抗が比較的低いという利点を有する。トレンチパワーMOSFETにおいては、電流が、ウェハの第1の主面(すなわち、第1の主面側)におけるソース電極から、ウェハのうち第1の主面とは反対側の第2の主面(すなわち、第2の主面側)におけるドレイン電極にまで垂直に伝わる。高い駆動能力を達成するために、複数のトレンチは、ウェハのうち第1の主面よりも下方におけるpドープされたボディ領域を貫通している。nドープされたソース領域からトレンチに隣接するpドープされたボディ領域におけるチャネル領域を通りnドープされたドリフト領域にまで至る電界効果による電流伝導を制御するために、ゲート誘電体およびゲート電極が各々のトレンチの内側に形成されている。各々のトレンチはMOSFETセルに対応している。すべてのMOSFETセルは、オン状態の抵抗を減じるために、ソース電極とドレイン電極との間で平行に接続されている。複数のMOSFETセルのチャネル領域とドレイン電極に接するnドープされたドレイン層との間にnドープされたドリフト領域があることで、オフ状態の条件下でも高い電圧が可能となる。オン状態の条件下では、電荷キャリアは、その両端の電位差により、nドリフト領域を通りnドープされたドレイン層に向かって浮遊する。
パワー半導体産業はスケーリングに向かって堅調に進みつつあるが、これにより、装置の静電気の改善が必要となる。公知のトレンチパワーMOSFETにおけるチャネル長を短くすると、オン状態の損失を大幅に減らすことができるが、閾値電圧Vthのシフトが犠牲になるとともに、逆阻止の際に絶縁破壊が早期に生じるという犠牲を伴う。
高い逆阻止能力を得るために、電流がnドープされたソース領域に漏洩して枯渇するのを防ぐような態様で、pドープされたボディ領域を設計することが重要である。共通のトレンチパワーMOSFETにおいては、pドープされたボディ領域は、約1μmの典型的な厚さと約1017cm-3の適度なドーピング濃度とを有する半導体層として実現される。pドープされたボディ領域の層厚みを減らし、これにより、チャネル長を短くすることで、必然的により高いドーピングが必要となる可能性があり、さらに、これにより、クーロン散乱や正極性に向かって大きくシフトするVthのせいで、チャネル移動度が低下する恐れがある。
先行技術文献US8476697B1から、約0.5μmのチャネル長を有する炭化珪素(silicon carbide:SiC)パワー二重拡散金属酸化膜半導体電界効果トランジスタ(double-diffused metal oxide semiconductor field effect transistor:DMOSFET)が公知である。pドープされたボディ領域は、突抜け現象を防ぐために約1・1018cm-3~約3・1018cm-3のピーク濃度を有する。pドープされたボディ領域のドーピングプロファイルは、逆行性のドーピングプロファイルであって、チャネル領域において約2.5・1017cm-3以上であり、かつ、pドープされたボディ領域とnドープされたドリフト領域と間のpn接合付近において約1・1018cm-3~約3・1018cm-3であるp型ドーピング濃度を有する。酸化物電界が閾レベルにまで高くなるのを避けるために、チャネル領域は、約3・1017cm-3~約8・1017cm-3のドーピング濃度のn型ドーパントでカウンタドープされる。これにより、補償後、表面がn型となって、正味のドーピング濃度が約1・1017cm-3~約3・1017cm-3となり、最大で60nmまでのカウンタドーピング深さとなる。炭化珪素UMOSFET装置も開示されている。この場合、表面n型層は、トレンチエッチングの後、トレンチ側壁内への角度を付けたイオン注入によって得られる。しかしながら、US8476697B1に開示されているパワーMOSFETでは、短チャネル効果および高いサブスレッショルドスロープに苦しむ。
発明の概要
本発明の目的は、如何なる短チャネル効果をも防止するとともにサブスレッショルドスロープを小さくしながらも、オン状態の抵抗が低いパワー半導体装置を提供することである。
本発明の目的は請求項1に記載のパワー半導体装置によって達成される。本発明に従ったパワー半導体装置はトレンチパワー電界効果トランジスタであって、第1導電型の補償層を含む。補償層は、チャネル領域に直接隣接している基板層とソース層との間においてゲート絶縁層上に延在している。
Figure 0007150609000001
上述の不等式(1)においては、Lchはチャネル長であり、εCRはチャネル領域の誘電率であり、εGIはゲート絶縁層の誘電率であり、tCOMPは、ゲート絶縁層と補償層との間における界面に対して垂直な方向における補償層の厚さであり、tGIはゲート絶縁層の厚さである。ここで、チャネル長は、ソース層から基板層までのゲート絶縁層に沿った最短経路の長さとして規定されている。補償層がソース層と同じ導電型を有しているので、どのような深さで(すなわち、ウェハの第1の主面側からどのような距離で)ソース層が終わって補償層が始まるのかを決定するのが困難になるかもしれない。したがって、チャネル長を決定する目的で、ソース層が終わって補償層が始まる深さが、ゲート絶縁層から横方向に0.1μmの距離を空けたところではソース層とボディ層との間のpn接合の深さに等しいと想定される。同様に、チャネル長を決定する目的で、補償層が終わって基板層が始まる深さが、ゲート絶縁層から横方向に0.1μmの距離を空けたところではボディ層と基板層との間のpn接合の深さに等しいと想定される。明細書全体にわたって、横方向という語は、ウェハの第1の主面に対して平行な方向を指している。
不等式(1)を満たすことにより、補償層は、先行技術のトレンチパワー電界効果トランジスタが有意な短チャネル効果を呈するようなチャネル長が短い場合であっても、サブスレッショルドスロープを小さくして閾値電圧を最適にすることでトレンチパワー電界効果トランジスタ装置における短チャネル効果を防止することができる。
本発明のパワー半導体装置においては、補償層の厚さは1nm~10nmの範囲である。厚さは、ゲート絶縁層に対して垂直な方向に測定される。下限を1nmとすることにより、確実に、閾値電圧Vthの有意な低下およびチャネルキャリア移動度の向上が達成される。上述の上限であれば、確実に、短チャネル効果を特に効率的に低減させることができる。
本発明のさらなる展開例が従属請求項において規定される。
例示的な実施形態においては、補償層の厚さは2nm~5nmの範囲である。
例示的な実施形態においては、チャネル長は0.5μm未満または0.3μm未満である。チャネル長がこのように短ければ、結果として、オン状態の電圧が低くなり、すなわち、オン状態の損失が低減される。
例示的な実施形態においては、補償層におけるドーピング濃度は、少なくとも1・1018cm-3または少なくとも5・1018cm-3である。補償層のドーピング濃度がこのように高ければ、結果として、補償層によって、短チャネル効果が最も効率的に低下し、閾値電圧が低下することとなる。この明細書全体にわたって、層または領域のドーピング濃度は、ドーピングプロファイルを指していない限り、層についてのピークの正味ドーピング濃度、すなわち、この層についての最大の正味ドーピング濃度、を指しており、仮に、ドーピングプロファイルを指していれば、ドーピング濃度という語は、局所的な正味ドーピング濃度を指すものとする。
例示的な実施形態においては、チャネル領域におけるドーピング濃度は、少なくとも5・1017cm-3、または少なくとも1・1018cm-3、または少なくとも5・1018cm-3である。チャネル領域におけるドーピング濃度がこのように高ければ、高い逆電圧での阻止状態における突抜け現象を効率的に防止することができる。
例示的な実施形態においては、基板層、ボディ層、補償層およびソース層は炭化珪素層である。炭化珪素(SiC)は、シリコン(Si)よりも約10倍高い絶縁破壊強さを有しており、結果として、SiCベースの装置の場合には損失がはるかにより小さくなる。
例示的な実施形態においては、パワー半導体装置は、第2導電型のウェル領域を含む。ウェル領域は、ゲート電極の底部よりも下方においてゲート絶縁層に直接隣接している。このようなウェル領域は、ゲート絶縁層を高電界から効率的に保護することができる。
本発明のパワー半導体装置は請求項11に記載の方法によって製造されてもよい。第1導電型の不純物を少なくとも1つのトレンチの側壁内に添加するステップの後にのみ、第2の半導体層の材料および第1の半導体層の材料を除去することによってトレンチを深くするステップを実行して、深くされたトレンチを第1の半導体層に貫通させることにより、第1導電型の不純物を第2の半導体層および第3の半導体層内にのみ添加することが可能となるとともに、第1導電型の不純物を第1の半導体層内に添加することが回避される。
例示的な実施形態においては、少なくとも1つのトレンチの側壁内に第1導電型の不純物を添加することは、角度を付けてイオン注入すること、またはプラズマイオン注入(plasma immersion ion implantation:PIII)によって実行される。プラズマイオン注入により、トレンチの側壁に対して平行な方向に沿って均一なドーピング濃度プロファイル(すなわち、トレンチにおける深さとはほぼ無関係なドーピング濃度プロファイル)で補償層を形成することが可能となる。さらに、プラズマイオン注入で生じる欠陥はほんのわずかであるので、短チャネル効果がさらに低減される。
図面の簡単な説明
本発明の詳細な実施形態を、添付の図面に関連付けて以下に説明する。
本発明の実施形態に従ったパワー半導体装置の部分断面図である。 図1における断面図の拡大部分を示す図である。 図1のパワー半導体装置を製造するための方法のさまざまなステップを示す部分断面図である。 図1のパワー半導体装置を製造するための方法のさまざまなステップを示す部分断面図である。 図1のパワー半導体装置を製造するための方法のさまざまなステップを示す部分断面図である。 図1のパワー半導体装置を製造するための方法のさまざまなステップを示す部分断面図である。 図1のパワー半導体装置を製造するための方法のさまざまなステップを示す部分断面図である。 図1のパワー半導体装置を製造するための方法のさまざまなステップを示す部分断面図である。 図1のパワー半導体装置を製造するための方法のさまざまなステップを示す部分断面図である。
図において用いられる参照符号およびそれらの意味が参照符号のリストにおいてまとめられている。概して、同様の要素は明細書全体にわたって同じ参照符号を有する。記載される実施形態は、例として意図されたものであり、本発明の範囲を限定するものではない。
好ましい実施形態の詳細な説明
図1には、本発明の実施形態に従ったパワー半導体装置の断面図が示される。図2は、図1の拡大部分を示す。本発明の実施形態に従ったパワー半導体装置は、トレンチパワー金属酸化膜半導体電界効果トランジスタ(MOSFET)1であり、第1の主面3と第2の主面4とを有する炭化珪素(SiC)ウェハ2を含む。明細書全体にわたって、炭化珪素という語は、如何なるポリタイプの炭化珪素を指していてもよく、特に、4H-SiCまたは6H-SiCを指すこともある。SiCウェハ2は、第1の主面3から第2の主面4の順に、nドープされたソース層5、pドープされたボディ層6、nドープされたドリフト層7およびnドープされたドレイン層8を含む。ドリフト層7およびドレイン層8はnドープされた基板層9を形成する。ソース層5は、ボディ層6によってドリフト層7から隔てられており、ボディ層6はドリフト層7によってドレイン層8から隔てられている。複数の導電性ゲート電極10はボディ層6を貫通している。各々のゲート電極10は、ゲート電極10に電位を与える際にボディ層6におけるチャネル領域の導電性を電界によって制御するように構成されている。この場合、各々のチャネル領域は、ソース層5からドリフト層7にまで延在するボディ層6の一部である。MOSチャネルが、ソース層5からチャネル領域を通ってドリフト層7にまで形成されてもよい。ゲート絶縁層11は、ドリフト層7、ボディ層6およびソース層5からゲート電極10を電気的に絶縁している。
チャネル領域に直接隣接しているnドープされた補償層15は、ソース層5とドリフト層7との間においてゲート絶縁層11上に延在している。ゲート絶縁層11と補償層15との間の界面に対して垂直な方向における補償層15の厚さtCOMPと、ゲート絶縁層11と補償層15との間における界面上のソース層5からドリフト層7までの最短経路の長さとして規定されるチャネル長Lchと、ゲート絶縁層11と補償層15との間における界面に対して垂直な方向におけるゲート絶縁層11の厚さtGIとは、以下の不等式を満たしている。
Figure 0007150609000002
ここで、εCRはチャネル領域の誘電率であり、εGIはゲート絶縁層11の誘電率である。上述のとおり、補償層15がソース層5と同じ導電型を有しているので、どのような深さで(すなわち、SiCウェハ2の第1の主面3からどのような距離で)ソース層5が終わって補償層15が始まるのかを決定するのは困難であるかもしれない。チャネル長Lchを決定する目的で、ソース層5が終わって補償層15が始まる深さは、ゲート絶縁層11から横方向に0.1μmの距離を空けたところではソース層5とボディ層6との間におけるpn接合の深さに等しいと想定される。同様に、チャネル長Lchを決定する目的で、補償層15が終わってドリフト層7が始まる深さは、ゲート絶縁層11から横方向に0.1μmの距離を空けたところではボディ層6とドリフト層7との間におけるpn接合の深さに等しいと想定される。チャネル領域は、ボディ層6の一部として規定されており、その導電性はゲート電極10に電位を与えることによって制御することができる。例示的には、チャネル領域は、補償層15から0.1μm未満の距離を空けてボディ層の一部として規定されている。
補償層15の厚さtCOMPは、1nmから10nmの範囲であり、例示的には2nmから5nmの範囲である。チャネル長Lchは、0.5μm未満であってもよく、例示的には0.3μm未満であってもよい。この実施形態に従ったパワー半導体装置においては、ゲート絶縁層11と補償層15との間の界面は第1の主面3に対して垂直である。この場合、チャネル長Lchは、ゲート絶縁層11から横方向に0.1μmの距離を空けたところではソース層5とドリフト層7との間の距離に相当しており、これは、ゲート絶縁層11から横方向に0.1μmの距離を空けたところでは第1の主面3に対して垂直な方向におけるボディ層6の厚さである。
補償層15におけるドーピング濃度は、少なくとも1・1018cm-3、例示的には少なくとも5・1018cm-3であってもよい。チャネル領域におけるドーピング濃度は、少なくとも5・1017cm-3、例示的には少なくとも1・1018cm-3、より例示的には少なくとも5・1018cm-3であってもよい。
ドリフト層7の厚さは、装置を設計する際の基となった公称電圧、すなわち逆方向への最大阻止電圧、に依拠している。たとえば、1kVの公称阻止電圧は、約6μmのドリフト層7の厚さを必要とし、5kVの公称阻止電圧は、約36μmのドリフト層7の厚さを必要とする。ドリフト層7の理想的なドーピング濃度は、公称電圧にも依拠しており、例示的には1・1015cm-3~5・1016cm-3の範囲である。ソース層5の厚さは、例示的には0.5μm~5μmの範囲であり、ソース層5のドーピング濃度は、例示的には1・1018cm-3以上である。
ソース電極17は、SiCウェハ2の第1の主面3上に配置されて、ソース層5に対するオーミック接点を形成する。ボディ層6、ソース層5およびドリフト層7によって形成される寄生バイポーラトランジスタのトリガを防止するために、ボディ層6もソース電極17に電気的に接続される。SiCウェハ2の第2の主面4上にドレイン電極18が配置されて、ドレイン層8に対するオーミック接点を形成する。
各々のゲート電極10よりも下方に、pドープされたウェル領域42が形成されている。pドープされたウェル領域42は、ゲート電極10の底部よりも下方においてゲート絶縁層11に直接隣接している。ウェル領域42はドリフト層7によってボディ層6から隔てられている。ウェル領域42は、ゲート絶縁層11を高電界から効率的に保護することができる。
第1の主面3に対して平行であるとともに第1の主面3よりも下方にある面において、ゲート電極10は如何なる形状の断面を有していてもよく、例示的には、長手方向の線形状、ハニカム形状、多角形状、丸形状または楕円形状であってもよい。
図3A~図3Gを参照すると、図1および図2に示される本発明の実施形態に従ったパワー半導体装置を製造するための方法が以下に記載される。第1の方法ステップにおいては、nドープされた第1の半導体層20が図3Aに示されるように設けられる。第1の半導体層20は、第1の主面23と、第1の主面23とは反対側にある第2の主面24とを有する。第1の半導体層20は、最終的なトレンチパワーMOSFET1においてドレイン層8を形成するnドープされたSiC層25と、最終的なトレンチパワーMOSFET1においてドリフト層7を形成するnドープされたSiC層26とを含む。nドープされたSiC層25はSiC基板ウェハであってもよく、この上に、nドープされたSiC層26を、たとえば化学蒸着(chemical vapour deposition:CVD)によってエピタクティック(epitactically)に堆積させる。代替的には、nドープされたSiC層26は基板ウェハであってもよく、この上に、nドープされたSiC層25を、たとえばCVDによってエピタクティックに堆積させるか、または、この中に、たとえばイオン注入によってp型ドーパントを添加することによって、nドープされたSiC層25を形成してもよい。
その後、pドープされた第2の半導体層27が、図3Bに示されるように、第1の半導体層20と直接接触するように第1の半導体層20の第1の主面23上に形成される。第2の半導体層27は、たとえばCVDによって、nドープされたSiC層26上にエピタクティックに堆積されてもよく、または、たとえばその第1の主面23から第1の半導体層20内にイオン注入でn型ドーパントを添加することによって形成されてもよい。イオン注入によって第2の半導体層27を形成することにより、その後、注入された不純物を熱処理によって活性化することが必要となる。最終的なトレンチパワーMOSFET1においては、第2の半導体層27がpドープされたボディ層6を形成している。
その後、第2の半導体層27と直接接触しているとともに第2の半導体層27によって第1の半導体層20から隔てられているnドープされた第3の半導体層30が、図3Cに示されるように形成される。具体的には、第3の半導体層30は、たとえば図3Bに示されるように注入マスク29を用いてイオン注入することによって、第2の半導体層27内に第1のn型不純物28を添加することによって形成されてもよい。イオン注入によって第3の半導体層30を形成することにより、その後、注入された不純物を熱処理によって活性化することが必要となる。第3の半導体層30は図3Cに示されるような開口部31を有する。後の段階において、この開口部31を介して第2の半導体層27を露出させて、ソース電極17に対する電気接点を形成する(図1を参照)。最終的なトレンチパワーMOSFET1においては、第3の半導体層30がソース層5を形成している。
次の方法ステップにおいて複数のトレンチ35が形成されるが、これら複数のトレンチ35は、第2の半導体層27の材料および第3の半導体層30の材料を除去することによりこれらトレンチ35が第3の半導体層30を通って第2の半導体層27内にまで貫通するように、第1の半導体層20、第2の半導体層27および第3の半導体層30からなる積層体で形成されている。第2の半導体層27の材料および第3の半導体層30の材料は、例示的には、図3Cおよび図3Dに示されるように、エッチングマスク37を用いて、第2の半導体層27および第3の半導体層30を選択的にエッチングすることによって、除去することができる。トレンチ35は、第1の半導体層20と第2の半導体層27との間の界面までの深さまたは界面付近までの深さを有する。
トレンチ35を形成した後、第2のn型不純物38が各々のトレンチ35の側壁に添加されて、nドープされた半導体領域39が形成される。nドープされた半導体領域39は、図3Dおよび図3Eに示されるように、第3の半導体層30から第1の半導体層20にまで延在している。第3の半導体層30から第1の半導体層20にまで延在するように当該nドープされた半導体領域39を形成するために、トレンチ35の深さは、第1の半導体層20と第2の半導体層27との間の界面に十分に近接していなければならない。他方で、第2のn型不純物38を第1の半導体層20内に添加することは回避されるべきであるか、または最小限に減らされるべきである。後者の目的を達成するために、トレンチ30は第1の半導体層20内に延在させるべきでない。第2のn型不純物38は、角度を付けてイオン注入することによって、またはプラズマイオン注入によって、各々のトレンチ35の側壁内に添加されてもよい。図3Dにおける斜めの矢印は角度の付けられたイオン注入を指している。図3Dにおける矢印は一方向のみに向けられている。しかしながら、角度を付けてイオン注入を行なう場合、複数のトレンチ35のそれぞれの側壁に沿って均一なドーピング濃度プロファイルを実現するために、複数の異なる角度が用いられる。
各々のトレンチ35の側壁内に第2のn型不純物38を添加するステップの後、第2の半導体層27の材料および第1の半導体層20の材料を除去することによってトレンチ35が深くされ、これにより、図3Fに示されるように、深くされたトレンチ35′を第1の半導体層20内に貫通させる。第2の半導体層27の材料および第1の半導体層20の材料の除去は、エッチングマスク37を用いてエッチングステップによって実行されてもよい。さらに、pドープされた半導体ウェル領域42は、図3Eおよび図3Fに示されるように、各々の深くされたトレンチ35′の底部を通過して第1の半導体層20内にp型不純物41を添加することによって、深くされた各々のトレンチ35′の底部の下方に形成されてもよい。
次の方法ステップにおいては、図3Gに示されるように、深くされた各々のトレンチ35′の側壁および底部を覆うように絶縁層45が形成され、その後、絶縁層45上における深くされたトレンチ35′に電極層50が形成される。ここでは、電極層50は、絶縁層45によって、第1の半導体層20、第2の半導体層27、第3の半導体層30およびnドープされた半導体領域39から電気的に絶縁されている。絶縁層45を形成する前に、たとえば、選択エッチングによってエッチングマスク37が除去される。電極層50は、たとえばポリシリコン層であってもよく、絶縁層は、たとえば酸化珪素層であってもよい。図1および図2に示される最終的なトレンチパワーMOSFET1においては、電極層50がゲート電極10を形成し、絶縁層45がゲート絶縁層11を形成している。
次いで、電極層50が構造化され(すなわち、最終的な装置1における電極層50のうちゲート電極10の材料ではない材料がいずれも除去され)、付加的な絶縁層によって覆われる。次いで、ソース電極17が第3の半導体層30上に形成され、ドレイン電極18が第1の半導体層20の第2の主面24上に形成されて、図1および図2に示されるように、最終的なトレンチパワーMOSFET1が得られる。
上述の説明においては、特定の実施形態が記載された。しかしながら、上述の実施形態の代替例および変更例が実現可能である。
図1に示されるパワー半導体装置を製造するための上述の方法においては、たとえば、図3Bに示されるように注入マスク29を用いてイオン注入を行なうことによって、第2の半導体層27内に第1のn型不純物28を添加することにより、第3の半導体層30が形成される。しかしながら、たとえば、CDVによって第2の半導体層27上にエピタクティックに、などの他の方法によって第3の半導体層30を形成することもできる。
本発明の上述の実施形態においては、トレンチパワーMOSFET1は、ゲート絶縁層11を高電界から保護するために、pドープされたウェル領域42を含む。しかしながら、実施形態の変更例においては、トレンチパワーMOSFET1はpドープされたウェル領域42を含まない。
上述の説明においては、トレンチパワーMOSFET1は、本発明のパワー半導体装置の実施形態として記載された。しかしながら、本発明はトレンチパワーMOSFETに限定されない。たとえば、本発明のパワー半導体装置の別の実施形態として、トレンチ絶縁ゲートバイポーラトランジスタ(insulated gate bipolar transistor:IGBT)が挙げられる。このようなトレンチIGBTは、SiCウェハ2の第2の主面4上に付加的なpドープ層がある点で、上述のトレンチパワーMOSFET1とは異なる。
上述の実施形態は特定の導電型を用いて説明された。上述の実施形態における半導体層の導電型は、特定の実施形態において、p型層と記載されたすべての層がn型層となり得るように、かつ、n型層と記載されたすべての層がp型層となり得るように、切換えられてもよい。たとえば、実施形態の変更例においては、ソース層5はpドープされた層であってもよく、ボディ層6はnドープされた層であってもよく、基板層9はpドープされた層であってもよい。
「含む(「comprising」)」という語が他の要素またはステップを除外するものではないこと、および、不定冠詞「ある1つの(「a」または「an」)」が複数形を除外するものではないことに留意されたい。また、さまざまな実施形態に関連付けて記載された要素が組合わされてもよい。
参照符号のリスト
1 トレンチパワー金属酸化膜半導体電界効果トランジスタ(MOSFET)、2 炭化珪素(SiC)ウェハ、3、23 第1の主面、4、24 第2の主面、5 (nドープされた)ソース層、6 (pドープされた)ボディ層、7 (nドープされた)ドリフト層、8 (nドープされた)ドレイン層、9 (nドープされた)基板層、10 ゲート電極、11 ゲート絶縁層、15 (nドープされた)補償層、17 ソース電極、18 ドレイン電極、20 (nドープされた)第1の半導体層、23 第1の主面、24 第2の主面、25 nドープされたSiC層、26 nドープされたSiC層、27 (pドープされた)第2の半導体層、28 第1のn型不純物、29 注入マスク、30 (nドープされた)第3の半導体層、31 開口部、35 トレンチ、35′ 深くされたトレンチ、37 エッチングマスク、38 第2のn型不純物、39 nドープされた半導体領域、42 pドープされたウェル領域、45 絶縁層、50 電極層、Lch チャネル長、tCOMP 補償層15の厚さ。

Claims (13)

  1. パワー半導体装置を製造するための方法であって、
    前記パワー半導体装置は、
    第1導電型を有する基板層(9)と、
    前記基板層(9)上に設けられ、第1導電型とは異なる第2導電型を有するボディ層(6)と、
    前記ボディ層(6)上に設けられ、第1導電型を有するソース層(5)とを備え、前記ボディ層(6)は、前記ソース層(5)から前記基板層(9)に延在するチャネル領域を含み、前記パワー半導体装置はさらに、
    前記ボディ層(6)を貫通するとともに前記チャネル領域の導電性を制御するための導電性ゲート電極(10)と、
    前記基板層(9)、前記ボディ層(6)および前記ソース層(5)から前記ゲート電極(10)を電気的に絶縁させるゲート絶縁層(11)と、
    第1導電型の補償層(15)とを備え、前記補償層(15)は、前記チャネル領域に直接隣接している前記基板層(9)と前記ソース層(5)との間において前記ゲート絶縁層(11)上において直接延在しており、前記チャネル領域は、前記補償層(15)から0.1μm未満の距離を空けて前記ボディ層(6)の一部として規定されており、
    Figure 0007150609000003

    chはチャネル長であり、εCRは前記チャネル領域の誘電率であり、εGIは前記ゲート絶縁層(11)の誘電率であり、tCOMPは、前記ゲート絶縁層(11)と前記補償層(15)との間の界面に対して垂直な方向における前記補償層(15)の厚さであり、tGIは前記ゲート絶縁層(11)の厚さであり、
    前記補償層(15)の前記厚さtCOMPは1nmから10nmの範囲であり、
    前記方法は、
    第1導電型の第1の半導体層(20)を設けるステップを含み、前記第1の半導体層(20)は、第1の主面(23)と、前記第1の主面(23)とは反対側の第2の主面(24)とを有し、前記第1の半導体層(20)は、前記パワー半導体装置(1)において前記基板層(9)を形成し、前記方法はさらに、
    第2導電型の第2の半導体層(27)を、前記第1の半導体層(20)と直接接触するように前記第1の半導体層(20)の前記第1の主面(23)上に形成するステップを含み、前記第2の半導体層(27)は、前記パワー半導体装置(1)において前記ボディ層を形成し、前記方法はさらに、
    第1導電型の第3の半導体層(30)を形成するステップを含み、前記第3の半導体層(30)は、前記第2の半導体層(27)と直接接触するとともに前記第2の半導体層(27)によって前記第1の半導体層(20)から隔てられており、前記第3の半導体層(30)は、前記パワー半導体装置(1)において前記ソース層(5)を形成し、前記方法はさらに、
    前記第3の半導体層(30)の材料および前記第2の半導体層(27)の材料を除去することにより、前記第3の半導体層(30)を通って前記第2の半導体層(27)内に貫通する少なくとも1つのトレンチ(35)を形成するステップと、
    第1導電型の半導体領域(39)を形成するように、前記少なくとも1つのトレンチ(35)の側壁内に第1導電型の不純物(38)を添加するステップとを含み、前記半導体領域(39)は前記第3の半導体層(30)を前記第1の半導体層(20)に接続しており、前記半導体領域(39)は、前記パワー半導体装置(1)において前記補償層(15)を形成し、前記方法はさらに、
    前記第2の半導体層(27)の材料および前記第1の半導体層(20)の材料を除去することにより前記トレンチ(35)を深くするステップを含み、前記深くするステップは、深くされたトレンチ(35′)が前記第1の半導体層(20)内に貫通するように行われ、前記方法はさらに、
    前記側壁と前記少なくとも1つの深くされたトレンチ(35′)の底部とを覆う絶縁層(45)を形成するステップとを含み、前記絶縁層(45)は、前記パワー半導体装置(1)において前記ゲート絶縁層(11)を形成し、前記方法はさらに、
    前記少なくとも1つの深くされたトレンチ(35′)に電極層(50)を形成するステップを含み、前記電極層(50)は、前記絶縁層(45)によって、前記第1の半導体層(20)、前記第2の半導体層(27)、前記第3の半導体層(30)および前記第1導電型の前記半導体領域(39)から電気的に絶縁されており、前記電極層(50)は、前記パワー半導体装置(1)において前記ゲート電極(10)を形成する、方法。
  2. 前記少なくとも1つのトレンチ(35)の前記側壁内に第1導電型の前記不純物(38)を添加するステップは、角度を付けてイオン注入することによって実行される、請求項1に記載の、パワー半導体装置を製造するための方法。
  3. 前記少なくとも1つのトレンチ(35)の前記側壁内に第1導電型の前記不純物(38)を添加するステップはプラズマイオン注入によって実行される、請求項1に記載の、パワー半導体装置を製造するための方法。
  4. 第2導電型の不純物を前記少なくとも1つの深くされたトレンチ(35′)の底部を通過して前記第1の半導体層(20)内に添加することによって、前記少なくとも1つの深くされたトレンチ(35′)の前記底部よりも下方に第2導電型の半導体ウェル領域(42)が形成される、請求項1かのいずれか1項に記載の、パワー半導体装置を製造するための方法。
  5. 前記第3の半導体層(30)は、第1導電型の不純物を前記第2の半導体層(27)内に添加することによって形成される、請求項1かのいずれか1項に記載の、パワー半導体装置を製造するための方法。
  6. 前記チャネル長(Lch)は0.5μm未満である、請求項1に記載の、パワー半導体装置を製造するための方法
  7. 前記チャネル長(Lch)は0.3μm未満である、請求項1に記載の、パワー半導体装置を製造するための方法
  8. 前記補償層(15)におけるドーピング濃度は少なくとも1・1018cm-3である、請求項1に記載の、パワー半導体装置を製造するための方法
  9. 前記補償層(15)におけるドーピング濃度は少なくとも5・1018cm-3である、請求項8に記載の、パワー半導体装置を製造するための方法
  10. 前記チャネル領域におけるドーピング濃度は少なくとも5・1017cm-3である、請求項1に記載の、パワー半導体装置を製造するための方法
  11. 前記チャネル領域におけるドーピング濃度は、少なくとも1・1018cm-3または少なくとも5・1018cm-3である、請求項1に記載の、パワー半導体装置を製造するための方法
  12. 前記基板層(9)、前記ボディ層(6)、前記補償層(15)および前記ソース層(5)は炭化珪素層である、請求項1に記載の、パワー半導体装置を製造するための方法
  13. 第2導電型のウェル領域(42)を備え、前記ウェル領域(42)は、前記ゲート電極(10)の底部よりも下方において前記ゲート絶縁層(11)に直接隣接している、請求項1に記載の、パワー半導体装置を製造するための方法
JP2018552752A 2016-04-07 2017-04-04 短チャネルのトレンチパワーmosfet Active JP7150609B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP16164303.6 2016-04-07
EP16164303 2016-04-07
PCT/EP2017/058028 WO2017174603A1 (en) 2016-04-07 2017-04-04 Short channel trench power mosfet

Publications (2)

Publication Number Publication Date
JP2019517132A JP2019517132A (ja) 2019-06-20
JP7150609B2 true JP7150609B2 (ja) 2022-10-11

Family

ID=55699541

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018552752A Active JP7150609B2 (ja) 2016-04-07 2017-04-04 短チャネルのトレンチパワーmosfet

Country Status (5)

Country Link
US (1) US20190035928A1 (ja)
EP (1) EP3363051B1 (ja)
JP (1) JP7150609B2 (ja)
CN (1) CN109314142B (ja)
WO (1) WO2017174603A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166803A (zh) * 2018-08-15 2019-01-08 深圳市南硕明泰科技有限公司 一种晶体管及其制作方法
CN111048587B (zh) * 2018-10-15 2021-07-02 无锡华润上华科技有限公司 沟槽栅耗尽型vdmos器件及其制造方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003273354A (ja) 2002-03-18 2003-09-26 Fuji Electric Co Ltd 半導体装置およびその製造方法
JP2005142243A (ja) 2003-11-05 2005-06-02 Toyota Motor Corp 絶縁ゲート型半導体装置およびその製造方法
JP2008546216A (ja) 2005-06-10 2008-12-18 フェアチャイルド・セミコンダクター・コーポレーション 電荷平衡電界効果トランジスタ
JP2009054638A (ja) 2007-08-23 2009-03-12 Toyota Motor Corp 半導体装置とその製造方法
JP2013219161A (ja) 2012-04-09 2013-10-24 Mitsubishi Electric Corp 半導体装置および半導体装置の製造方法
JP2013254789A (ja) 2012-06-05 2013-12-19 Hitachi Ltd ワイドバンドギャップ半導体装置およびその製造方法
WO2014038225A1 (ja) 2012-09-06 2014-03-13 三菱電機株式会社 炭化珪素半導体装置およびその製造方法
US20140159053A1 (en) 2012-12-07 2014-06-12 Industrial Technology Research Institute Sic trench gate transistor with segmented field shielding region and method of fabricating the same
JP2014239146A (ja) 2013-06-07 2014-12-18 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW388087B (en) * 1997-11-20 2000-04-21 Winbond Electronics Corp Method of forming buried-channel P-type metal oxide semiconductor
JP4225711B2 (ja) * 2001-06-29 2009-02-18 株式会社東芝 半導体素子及びその製造方法
US8133789B1 (en) 2003-04-11 2012-03-13 Purdue Research Foundation Short-channel silicon carbide power mosfet
US7485514B2 (en) * 2006-01-05 2009-02-03 Winslow Thomas A Method for fabricating a MESFET
JP4450241B2 (ja) * 2007-03-20 2010-04-14 株式会社デンソー 炭化珪素半導体装置の製造方法
JP4640439B2 (ja) * 2008-04-17 2011-03-02 株式会社デンソー 炭化珪素半導体装置
JP2011044513A (ja) * 2009-08-20 2011-03-03 National Institute Of Advanced Industrial Science & Technology 炭化珪素半導体装置
US8415671B2 (en) * 2010-04-16 2013-04-09 Cree, Inc. Wide band-gap MOSFETs having a heterojunction under gate trenches thereof and related methods of forming such devices
US8772788B2 (en) 2011-05-30 2014-07-08 Panasonic Corporation Semiconductor element and method of manufacturing thereof
WO2013161116A1 (ja) * 2012-04-26 2013-10-31 三菱電機株式会社 半導体装置及びその製造方法
US20140306284A1 (en) * 2013-04-12 2014-10-16 Infineon Technologies Austria Ag Semiconductor Device and Method for Producing the Same

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003273354A (ja) 2002-03-18 2003-09-26 Fuji Electric Co Ltd 半導体装置およびその製造方法
JP2005142243A (ja) 2003-11-05 2005-06-02 Toyota Motor Corp 絶縁ゲート型半導体装置およびその製造方法
JP2008546216A (ja) 2005-06-10 2008-12-18 フェアチャイルド・セミコンダクター・コーポレーション 電荷平衡電界効果トランジスタ
JP2009054638A (ja) 2007-08-23 2009-03-12 Toyota Motor Corp 半導体装置とその製造方法
JP2013219161A (ja) 2012-04-09 2013-10-24 Mitsubishi Electric Corp 半導体装置および半導体装置の製造方法
JP2013254789A (ja) 2012-06-05 2013-12-19 Hitachi Ltd ワイドバンドギャップ半導体装置およびその製造方法
WO2014038225A1 (ja) 2012-09-06 2014-03-13 三菱電機株式会社 炭化珪素半導体装置およびその製造方法
US20140159053A1 (en) 2012-12-07 2014-06-12 Industrial Technology Research Institute Sic trench gate transistor with segmented field shielding region and method of fabricating the same
JP2014239146A (ja) 2013-06-07 2014-12-18 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法

Also Published As

Publication number Publication date
CN109314142A (zh) 2019-02-05
WO2017174603A1 (en) 2017-10-12
EP3363051A1 (en) 2018-08-22
US20190035928A1 (en) 2019-01-31
EP3363051B1 (en) 2019-07-17
CN109314142B (zh) 2021-12-17
JP2019517132A (ja) 2019-06-20

Similar Documents

Publication Publication Date Title
US9490338B2 (en) Silicon carbide semiconductor apparatus and method of manufacturing same
JP5613995B2 (ja) 炭化珪素半導体装置およびその製造方法
JP4744958B2 (ja) 半導体素子及びその製造方法
JP5717661B2 (ja) 半導体装置とその製造方法
US8564060B2 (en) Semiconductor device with large blocking voltage and manufacturing method thereof
JP6937326B2 (ja) 短チャネルトレンチ型パワーmosfet
JP3719323B2 (ja) 炭化珪素半導体装置
US20140209999A1 (en) Semiconductor device
JP2011512677A (ja) 半導体素子構造及び関連プロセス
US20120193643A1 (en) Semiconductor device
JP6715567B2 (ja) 半導体装置
US9698217B1 (en) Semiconductor device
US11245016B2 (en) Silicon carbide trench semiconductor device
JP2013214551A (ja) 半導体装置及びその製造方法
JP5630552B2 (ja) 炭化珪素半導体装置およびその製造方法
JP7150609B2 (ja) 短チャネルのトレンチパワーmosfet
US9923090B2 (en) Silicon carbide semiconductor element and method for manufacturing the same
JP2010027833A (ja) 炭化珪素半導体装置およびその製造方法
JP5037103B2 (ja) 炭化珪素半導体装置
US20210043735A1 (en) Short channel trench power mosfet and method
JP2006086548A (ja) 電界効果トランジスタ
WO2022135862A1 (en) Silicon carbide power device and method for manufacturing the same
CN115706114A (zh) 晶体管器件以及用于生产晶体管器件的方法
JP2019083354A (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190927

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200917

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20201013

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210105

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20210309

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210701

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20210701

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20210712

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20210713

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20211015

C211 Notice of termination of reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C211

Effective date: 20211019

C22 Notice of designation (change) of administrative judge

Free format text: JAPANESE INTERMEDIATE CODE: C22

Effective date: 20211102

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20211129

C13 Notice of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: C13

Effective date: 20220215

C22 Notice of designation (change) of administrative judge

Free format text: JAPANESE INTERMEDIATE CODE: C22

Effective date: 20220412

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20220428

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220610

C302 Record of communication

Free format text: JAPANESE INTERMEDIATE CODE: C302

Effective date: 20220708

C23 Notice of termination of proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C23

Effective date: 20220712

C03 Trial/appeal decision taken

Free format text: JAPANESE INTERMEDIATE CODE: C03

Effective date: 20220830

C30A Notification sent

Free format text: JAPANESE INTERMEDIATE CODE: C3012

Effective date: 20220830

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220928

R150 Certificate of patent or registration of utility model

Ref document number: 7150609

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350