JP6663103B2 - レギュレータ用半導体集積回路 - Google Patents
レギュレータ用半導体集積回路 Download PDFInfo
- Publication number
- JP6663103B2 JP6663103B2 JP2015164596A JP2015164596A JP6663103B2 JP 6663103 B2 JP6663103 B2 JP 6663103B2 JP 2015164596 A JP2015164596 A JP 2015164596A JP 2015164596 A JP2015164596 A JP 2015164596A JP 6663103 B2 JP6663103 B2 JP 6663103B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- current
- circuit
- transistor
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/561—Voltage to current converters
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/565—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Power Engineering (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Description
また、特許文献1と特許文献2に記載されているいずれの発明においても、レギュレータの入力端子にセンス抵抗を設けて、出力端子へ流れる電流を電圧に変換して、出力端子に接続される負荷のオープンおよびショートを検出するものである。そのため、センス抵抗において余分な電力損失が生じる。
本発明の他の目的は、出力端子に接続される負荷のオープンやショートのような異常を検出する電流値を、適用するシステムに応じて任意に設定することができるレギュレータ用半導体集積回路(レギュレータ用IC)を提供することにある。
直流電圧が入力される電圧入力端子と出力端子との間に接続された電圧制御用トランジスタと、出力のフィードバック電圧に応じて前記電圧制御用トランジスタを制御する制御回路とを備えたレギュレータ用半導体集積回路であって、
前記電圧制御用トランジスタと並列に設けられ前記電圧制御用トランジスタに流れる電流に縮小比例した電流が流れる第1トランジスタおよび第2トランジスタと、
前記第1トランジスタに流れる電流を電圧に変換する電流−電圧変換素子を接続するための第1外部端子と、
前記電流−電圧変換素子により変換された電圧と所定の比較電圧とを比較して大小を判定する第1電圧比較回路と、
前記第2トランジスタに流れる電流を変換した電圧と前記所定の比較電圧とを比較して大小を判定する第2電圧比較回路と、
前記第1電圧比較回路による比較結果を外部へ出力するための第1出力端子と、
前記第2電圧比較回路による比較結果を外部へ出力するための第2出力端子と、
を備え、予め設定されたオープン異常検出電流値よりも小さな電流が前記第1トランジスタに流れるようになった際に前記第1電圧比較回路の出力が反転し、予め設定されたショート異常検出電流値よりも大きな電流が前記第2トランジスタに流れるようになった際に前記第2電圧比較回路の出力が反転するように構成したものである。
該サーマルシャットダウン回路の出力と前記第2電圧比較回路の出力の論理和をとった信号を、ショート異常検出信号として前記第2出力端子より出力可能に構成する。
これにより、動作開始時に出力端子に接続されているコンデンサに向かってラッシュ電流が流れ込むことにより、誤ってショート異常検出信号が出力されてしまうのを回避することができる。
前記第2電圧比較回路は、前記第2外部端子に接続された電流−電圧変換素子により変換された電圧と所定の比較電圧とを比較するように構成する。
かかる構成によれば、ショート異常の判断の基準となる電流値も、システムに応じて任意かつ高精度に設定することができるようになる。
かかる構成によれば、カレントリミット回路とショート異常を検出する回路とで、監視する電流を生成するトランジスタ(カレントミラー・トランジスタ)や一部の回路(コンパレータ等)を兼用することができるため、回路を構成する素子数を減らすことができる。また、電流−電圧変換素子を接続する外部端子数を減らすことも可能であり、チップサイズを小さくすることができる。
図1は、本発明を適用した直流電源装置としてのシリーズレギュレータの一実施形態を示す。なお、図1において、一点鎖線で囲まれた部分は、単結晶シリコンのような半導体チップ上に半導体集積回路(レギュレータIC)10として形成され、該レギュレータIC10の出力端子OUTにコンデンサCoが接続されて安定な直流電圧を供給する直流電源装置として機能する。
このように、本実施形態では、外付け抵抗Rop,Rscでオープン異常とショート異常を検出する電流値を設定するため、使用するシステムに応じて検出電流値(しきい値)を任意に設定できるとともに、コンパレータ16と17に用いられる参照電圧Vref’として同一の電圧値を用いることができ、参照電圧を生成する回路を簡略化することができる。
次に、前記実施形態のレギュレータICの変形例について、図3および図4を用いて説明する。
図3は、このうち第1の変形例のレギュレータICを示す。この変形例は、ラッシュ電流に起因する誤検出信号を防止するため、レギュレータIC10内に、コンパレータ16と17の出力を遅延する抵抗や容量などからなる遅延回路19と、コンパレータ16と17の出力の論理和をとって遅延回路19に入力するNORゲート20と、該遅延回路19の出力と遅延する前のもともとのコンパレータ16,17の出力との論理積をとるANDゲート21,22を設けたものである。
具体的には、遅延回路19は、定電流源IC0と該定電流源IC0によって充電されるキャパシタC1と、定電流源IC0とキャパシタC1との接続ノードN1と接地点の間に直列に接続された抵抗R4およびスイッチ・トラジスタQsと、コンパレータCMPとから構成されており、該トラジスタQsのベース端子に上記NORゲート20の出力電圧が入力されている。また、接続ノードN1に接続された外部端子P5を備え、該端子P5に外付け容量Cdを接続することによりチップサイズを増加させることなく遅延時間を大きくすることができるように構成されている。
上記のような遅延回路19とコンパレータCMPおよびANDゲート21,22を設けたことで、本変形例では、ラッシュ電流の検出に伴う誤検出パルスが出ないようになる。
第2の変形例のレギュレータICによれば、図1の実施形態のレギュレータICに比べて、外部端子の数を1つ減らすことができるとともに、ショート異常検出回路をカレントリミット回路として兼用することができ、その分チップの小型化を図ることができるという利点がある。
前記実施形態のシリーズレギュレータを適用した直流電源装置の特に有効な用途としては例えば自動車のカーナビゲーション装置やETC装置、オーディオ装置、アンテナ装置など車載用の電子機器があるが、直流電源で動作する負荷を有するシステムであればどのようなものにも利用することができる。
11 誤差アンプ
12 基準電圧回路
13 バイアス回路
14 カレントリミット回路
15 サーマルシャットダウン回路
16 オープン異常検出用コンパレータ
17 ショート異常検出用コンパレータ
19 遅延回路
Q1 電圧制御用トランジスタ
Q2〜Q4 カレントミラー・トランジスタ
Claims (8)
- 直流電圧が入力される電圧入力端子と出力端子との間に接続された電圧制御用トランジスタと、出力のフィードバック電圧に応じて前記電圧制御用トランジスタを制御する制御回路とを備えたレギュレータ用半導体集積回路であって、
前記電圧制御用トランジスタと並列に設けられ前記電圧制御用トランジスタに流れる電流に縮小比例した電流が流れる第1トランジスタおよび第2トランジスタと、
前記第1トランジスタに流れる電流を電圧に変換する電流−電圧変換素子を接続するための第1外部端子と、
前記電流−電圧変換素子により変換された電圧と所定の比較電圧とを比較して大小を判定する第1電圧比較回路と、
前記第2トランジスタに流れる電流を変換した電圧と前記所定の比較電圧とを比較して大小を判定する第2電圧比較回路と、
前記第1電圧比較回路による比較結果を外部へ出力するための第1出力端子と、
前記第2電圧比較回路による比較結果を外部へ出力するための第2出力端子と、
を備え、予め設定されたオープン異常検出電流値よりも小さな電流が前記第1トランジスタに流れるようになった際に前記第1電圧比較回路の出力が反転し、予め設定されたショート異常検出電流値よりも大きな電流が前記第2トランジスタに流れるようになった際に前記第2電圧比較回路の出力が反転するように構成されていることを特徴とするレギュレータ用半導体集積回路。 - 直流電圧が入力される電圧入力端子と出力端子との間に接続された電圧制御用トランジスタと、出力のフィードバック電圧に応じて前記電圧制御用トランジスタを制御する制御回路とを備えたレギュレータ用半導体集積回路であって、
前記電圧制御用トランジスタと並列に設けられ前記電圧制御用トランジスタに流れる電流に縮小比例した電流が流れる第1トランジスタおよび第2トランジスタと、
前記第1トランジスタに流れる電流を電圧に変換する第1電流−電圧変換素子を接続するための第1外部端子と、
前記第1電流−電圧変換素子により変換された電圧と、予め設定されたオープン異常検出電流値を電流−電圧変換した電圧に相当する第1比較電圧とを比較して大小を判定する第1電圧比較回路と、
前記第2トランジスタに流れる電流を電圧に変換する第2電流−電圧変換素子を接続するための第2外部端子と、
前記第2電流−電圧変換素子により変換された電圧と、予め設定されたショート異常検出電流値を電流−電圧変換した電圧に相当する第2比較電圧とを比較して大小を判定する第2電圧比較回路と、
前記第1電圧比較回路による比較結果を外部へ出力するための第1出力端子と、
前記第2電圧比較回路による比較結果を外部へ出力するための第2出力端子と、
を備え、予め設定された前記オープン異常検出電流値よりも小さな電流が前記第1トランジスタに流れるようになった際に前記第1電圧比較回路の出力が反転し、予め設定された前記ショート異常検出電流値よりも大きな電流が前記第2トランジスタに流れるようになった際に前記第2電圧比較回路の出力が反転するように構成されていることを特徴とするレギュレータ用半導体集積回路。 - 前記第2トランジスタに流れる電流を電圧に変換するための電流−電圧変換素子を接続するための第2外部端子を備え、
前記第2電圧比較回路は、前記第2外部端子に接続された電流−電圧変換素子により変換された電圧と前記所定の比較電圧とを比較するように構成されていることを特徴とする請求項1に記載のレギュレータ用半導体集積回路。 - 当該半導体集積回路が形成されている半導体基板の温度を検出し、半導体基板の温度が予め設定された所定の温度以上に上昇すると前記制御回路により前記電圧制御用トランジスタをオフさせるサーマルシャットダウン回路を備え、
該サーマルシャットダウン回路の出力と前記第2電圧比較回路の出力の論理和をとった信号を、ショート異常検出信号として前記第2出力端子より出力可能に構成されていることを特徴とする請求項1〜3のいずれかに記載のレギュレータ用半導体集積回路。 - 前記第1電圧比較回路と前記第2電圧比較回路の出力のうち少なくとも第2電圧比較回路の出力を遅延する遅延回路を備え、前記第2電圧比較回路の出力信号と前記遅延回路で遅延した信号の論理積をとった信号を、ショート異常検出信号として前記第2出力端子より出力可能に構成されていることを特徴とする請求項1〜4のいずれかに記載のレギュレータ用半導体集積回路。
- 所定の電流値以上の出力電流が流れないように出力電流を制限するためのカレントリミット回路を備え、該カレントリミット回路は前記第2電圧比較回路の出力に基づいて出力電流が所定の電流値以上になった場合に前記電圧制御用トランジスタに流れる電流を制限するように構成されていることを特徴とする請求項1〜5のいずれかに記載のレギュレータ用半導体集積回路。
- 直流電圧が入力される電圧入力端子と外部の負荷が接続された出力端子との間に接続された電圧制御用トランジスタと、出力のフィードバック電圧に応じて前記電圧制御用トランジスタを制御する制御回路とを備えたレギュレータ用半導体集積回路であって、
前記電圧制御用トランジスタと並列に設けられ前記電圧制御用トランジスタに流れる電流に縮小比例した電流が流れる第1トランジスタおよび第2トランジスタと、
前記第1トランジスタに流れる電流を電圧に変換する第1電流−電圧変換素子を接続するための第1外部端子と、
前記第1電流−電圧変換素子により変換された電圧と、予め設定されたオープン異常検出電流値を電流−電圧変換した電圧に相当する第1比較電圧とを比較して大小を判定する第1電圧比較回路と、
前記第2トランジスタに流れる電流を電圧に変換する第2電流−電圧変換素子を接続するための第2外部端子と、
前記第2電流−電圧変換素子により変換された電圧と、予め設定されたショート異常検出電流値を電流−電圧変換した電圧に相当する第2比較電圧とを比較して大小を判定する第2電圧比較回路と、
前記予め設定されたオープン異常検出電流値よりも小さな電流が前記第1トランジスタに流れるようになった際に、前記負荷がオープン異常と判定する信号を外部へ出力するための第1出力端子と、
前記予め設定されたショート異常検出電流値よりも大きな電流が前記第2トランジスタに流れるようになった際に、前記負荷がショート異常と判定する信号を外部へ出力するための第2出力端子と、
を備え、前記オープン異常及び前記ショート異常をそれぞれ単独で外部へ出力するように構成されていることを特徴とするレギュレータ用半導体集積回路。 - 直流電圧が入力される電圧入力端子と出力端子との間に接続された電圧制御用トランジスタと、出力のフィードバック電圧に応じて前記電圧制御用トランジスタを制御する制御回路とを備えたレギュレータ用半導体集積回路であって、
前記電圧制御用トランジスタと並列に設けられ前記電圧制御用トランジスタに流れる電流に縮小比例した電流が流れる第1トランジスタおよび第2トランジスタと、
前記第1トランジスタに流れる電流を電圧に変換する第1電流−電圧変換素子を接続するための第1外部端子であって、該第1外部端子に接続された第1電圧比較回路が、前記第1電流−電圧変換素子により変換された電圧と、予め設定されたオープン異常検出電流値を電流−電圧変換した電圧に相当する第1比較電圧とを比較して大小を判定する、第1外部端子と、
前記第2トランジスタに流れる電流を電圧に変換する第2電流−電圧変換素子を接続するための第2外部端子であって、該第2外部端子に接続された第2電圧比較回路が、前記第2電流−電圧変換素子により変換された電圧と、予め設定されたショート異常検出電流値を電流−電圧変換した電圧に相当する第2比較電圧とを比較して大小を判定する、第2外部端子と、
予め設定された前記オープン異常検出電流値よりも小さな電流が前記第1トランジスタに流れるようになった際に、前記出力端子がオープン異常と判定するオープン異常判定回路と、
前記オープン異常判定回路がオープン異常信号を外部へ出力するための第1出力端子と、
予め設定された前記ショート異常検出電流値よりも大きな電流が前記第2トランジスタに流れるようになった際に前記出力端子がショート異常と判定するショート異常判定回路と、
前記ショート異常判定回路がショート異常信号を外部へ出力するための第2出力端子と、を備え、
前記第1電流−電圧変換素子は前記第1外部端子に接続された外部の抵抗、前記第2電流−電圧変換素子は前記第2外部端子に接続された外部の抵抗であり、
前記オープン異常信号及び前記ショート異常信号をそれぞれ単独で外部へ出力可能に構成され、
前記第1電圧比較回路は、前記出力端子がオープン異常であるか否か判定する前記オープン異常判定回路であり、
前記第2電圧比較回路は、前記出力端子がショート異常であるか否か判定する前記ショート異常判定回路であることを特徴とするレギュレータ用半導体集積回路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015164596A JP6663103B2 (ja) | 2015-08-24 | 2015-08-24 | レギュレータ用半導体集積回路 |
US15/238,809 US9996093B2 (en) | 2015-08-24 | 2016-08-17 | Semiconductor integrated circuit for regulator, which detects abnormalities in a connected load |
CN201610711496.2A CN106484017B (zh) | 2015-08-24 | 2016-08-23 | 稳压器用半导体集成电路 |
CN202110028871.4A CN112882525B (zh) | 2015-08-24 | 2016-08-23 | 稳压器用半导体集成电路、车载用电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015164596A JP6663103B2 (ja) | 2015-08-24 | 2015-08-24 | レギュレータ用半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017045096A JP2017045096A (ja) | 2017-03-02 |
JP6663103B2 true JP6663103B2 (ja) | 2020-03-11 |
Family
ID=58096100
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015164596A Active JP6663103B2 (ja) | 2015-08-24 | 2015-08-24 | レギュレータ用半導体集積回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9996093B2 (ja) |
JP (1) | JP6663103B2 (ja) |
CN (2) | CN112882525B (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016126359A (ja) * | 2014-12-26 | 2016-07-11 | 日立オートモティブシステムズ株式会社 | 電子装置 |
WO2019008817A1 (ja) * | 2017-07-03 | 2019-01-10 | 三菱電機株式会社 | 半導体スイッチング素子の短絡保護回路 |
US10831222B2 (en) | 2018-04-03 | 2020-11-10 | Mitsumi Electric Co., Ltd. | Semiconductor apparatus for power supply control and output voltage variable power supply apparatus |
CN110134176B (zh) * | 2018-09-05 | 2024-05-28 | 江西联智集成电路有限公司 | Ldo电路及无线充电*** |
JP7265140B2 (ja) | 2019-05-20 | 2023-04-26 | ミツミ電機株式会社 | 電源制御用半導体装置および出力電圧可変電源装置並びに設計方法 |
JP2021022281A (ja) | 2019-07-30 | 2021-02-18 | ミツミ電機株式会社 | 電源制御用半導体装置および出力電圧可変電源装置 |
JP7352086B2 (ja) * | 2019-12-18 | 2023-09-28 | ミツミ電機株式会社 | レギュレータ用半導体集積回路およびファンモータシステム |
JP2022037436A (ja) | 2020-08-25 | 2022-03-09 | ミツミ電機株式会社 | レギュレータ用半導体集積回路 |
JP2022044133A (ja) | 2020-09-07 | 2022-03-17 | ミツミ電機株式会社 | 電源用半導体集積回路 |
JP2022044215A (ja) | 2020-09-07 | 2022-03-17 | ミツミ電機株式会社 | 電源用半導体集積回路 |
US11782087B2 (en) | 2021-08-05 | 2023-10-10 | Mitsumi Electric Co., Ltd. | Semiconductor integrated circuit |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3442942B2 (ja) * | 1996-10-08 | 2003-09-02 | シャープ株式会社 | 直流安定化電源回路の出力ドライブ回路 |
JP3680978B2 (ja) * | 1998-11-04 | 2005-08-10 | 株式会社デンソー | 車載用電源装置 |
CN100521437C (zh) * | 2002-04-24 | 2009-07-29 | 三洋电机株式会社 | 装有过流保护电路的混合集成电路装置 |
CN100550560C (zh) * | 2004-07-15 | 2009-10-14 | 罗姆股份有限公司 | 过流保护电路 |
JP4627165B2 (ja) * | 2004-09-02 | 2011-02-09 | 三菱電機株式会社 | 電力用半導体装置の制御用回路および制御用集積回路 |
US7352245B2 (en) * | 2006-06-30 | 2008-04-01 | Silicon Touch Technology Inc. | Auto-range current mirror circuit |
KR100855584B1 (ko) * | 2006-12-26 | 2008-09-01 | 삼성전자주식회사 | 불휘발성 반도체 메모리에 채용하기 적합한 전압레귤레이팅 회로 |
JP5487568B2 (ja) * | 2008-06-30 | 2014-05-07 | 株式会社リコー | 半導体装置 |
JP2010277226A (ja) * | 2009-05-27 | 2010-12-09 | Sharp Corp | 直流安定化電源装置及びそれを備えた電子機器 |
JP5581921B2 (ja) * | 2010-09-09 | 2014-09-03 | ミツミ電機株式会社 | レギュレータ及びdc/dcコンバータ |
US8476938B2 (en) * | 2010-09-16 | 2013-07-02 | Samsung Electro-Mechanics Co., Ltd. | Device and method for generating three mode signal |
JP2012093296A (ja) | 2010-10-28 | 2012-05-17 | Clarion Co Ltd | 電源回路、車載ナビゲーション装置 |
JP6006913B2 (ja) * | 2010-11-19 | 2016-10-12 | ミツミ電機株式会社 | 電流制限回路及び電源回路 |
JP2012164268A (ja) * | 2011-02-09 | 2012-08-30 | Toshiba Corp | 半導体集積回路 |
JP5806853B2 (ja) * | 2011-05-12 | 2015-11-10 | セイコーインスツル株式会社 | ボルテージレギュレータ |
JP2013012000A (ja) * | 2011-06-29 | 2013-01-17 | Mitsumi Electric Co Ltd | レギュレータ用半導体集積回路 |
KR20140009712A (ko) * | 2012-07-12 | 2014-01-23 | 삼성전자주식회사 | 전압 레귤레이터, 전압 레귤레이팅 시스템, 메모리 칩, 및 메모리 장치 |
TWI470399B (zh) * | 2012-12-20 | 2015-01-21 | Integrated Circuit Solution Inc | 低電壓能隙參考電路 |
JP6180815B2 (ja) | 2013-06-21 | 2017-08-16 | エスアイアイ・セミコンダクタ株式会社 | ボルテージレギュレータ |
JP6224365B2 (ja) * | 2013-07-10 | 2017-11-01 | サイプレス セミコンダクター コーポレーション | 電源装置及び半導体装置 |
-
2015
- 2015-08-24 JP JP2015164596A patent/JP6663103B2/ja active Active
-
2016
- 2016-08-17 US US15/238,809 patent/US9996093B2/en active Active
- 2016-08-23 CN CN202110028871.4A patent/CN112882525B/zh active Active
- 2016-08-23 CN CN201610711496.2A patent/CN106484017B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
US20170063232A1 (en) | 2017-03-02 |
US9996093B2 (en) | 2018-06-12 |
CN106484017B (zh) | 2020-12-22 |
CN106484017A (zh) | 2017-03-08 |
CN112882525A (zh) | 2021-06-01 |
JP2017045096A (ja) | 2017-03-02 |
CN112882525B (zh) | 2023-02-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6663103B2 (ja) | レギュレータ用半導体集積回路 | |
CN107885270B (zh) | 调节器用半导体集成电路 | |
US20050264971A1 (en) | Semiconductor integrated circuit apparatus having overheat protection circuit and overheat protection method | |
US7414440B2 (en) | Low voltage detection circuit | |
US9819173B2 (en) | Overheat protection circuit and voltage regulator | |
CN113009953B (zh) | 调节器用半导体集成电路以及风扇电动机*** | |
US10615586B2 (en) | Overcurrent protection device and vehicular electronic control unit | |
US20100156507A1 (en) | Temperature detection circuit | |
JP5059515B2 (ja) | 検出回路及びその検出回路を使用した電子機器 | |
JP4882710B2 (ja) | 負荷駆動装置の故障検出装置および負荷駆動用ic | |
CN114153261A (zh) | 电源用半导体集成电路 | |
US7313048B2 (en) | Reset detection circuit in semiconductor integrated circuit | |
US8957646B2 (en) | Constant voltage circuit and electronic device including same | |
CN114153262A (zh) | 电源用半导体集成电路 | |
JP4148243B2 (ja) | 異常検出回路 | |
US20130241508A1 (en) | Voltage regulator | |
US11824524B2 (en) | Semiconductor device | |
JP2018182798A (ja) | 電子制御装置 | |
JP2010244476A (ja) | 過電流保護回路および車載電子機器 | |
JP2008269066A (ja) | 電源回路および電源供給回路システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180713 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190514 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190515 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190625 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191008 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191203 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191225 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200114 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200127 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6663103 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |