JP6430806B2 - 分布ミキサ - Google Patents
分布ミキサ Download PDFInfo
- Publication number
- JP6430806B2 JP6430806B2 JP2014256063A JP2014256063A JP6430806B2 JP 6430806 B2 JP6430806 B2 JP 6430806B2 JP 2014256063 A JP2014256063 A JP 2014256063A JP 2014256063 A JP2014256063 A JP 2014256063A JP 6430806 B2 JP6430806 B2 JP 6430806B2
- Authority
- JP
- Japan
- Prior art keywords
- mixer
- frequency signal
- transmission line
- unit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Microwave Amplifiers (AREA)
Description
図1に、本発明の第1実施形態の分布ミキサ100の構成例を示す。本実施形態の分布ミキサ100はゲート注入型分布ミキサである。分布ミキサ100は、合成器3と、合成信号伝送線路4と、終端抵抗5と、複数の単位ミキサ6a〜6nと、中間周波信号伝送線路(以降、IF信号伝送線路)7とを具備する。単位ミキサ6a〜6nのそれぞれは、この例ではソース接地型FETで構成される。各単位ミキサ6a〜6nには、例えば化合物半導体材料を利用した電界効果型トランジスタ(以降、FET)のHEMT(High Electron Mobility Transistor)を用いることができる。
図5に、第2実施形態の分布ミキサ200の構成例を示す。分布ミキサ200は、各単位ミキサ6a〜6nのそれぞれのドレイン電極に一端を接続し、他端をIF端子8とする複数の同じIF信号伝送線路201aを具備したものである。つまり、各単位ミキサ6a〜6nのドレイン電極を、IF信号伝送線路201aで並列に接続した先をIF端子8としたものである。
図9に、第1実施形態の分布ミキサ100の各単位ミキサ6a〜6nをカスコード構成にした本実施形態の分布ミキサ300の構成例を示す。カスコード構成とは縦積みの回路構成のことである。
図12に、第2実施形態の分布ミキサ200の単位ミキサ6a〜6nをカスコード型単位ミキサの構成にすると共に、ソース接地型FET6a〜6nとゲート接地型FET301a〜301nとの間に遅延線401a〜401mを挿入した本実施形態の分布ミキサ400の構成例を示す。なお、図12においてバイアス抵抗303a〜303nの表記は省略している。
第1実施形態から第4実施形態の分布ミキサ100,200,300,400は、全てゲート注入型分布ミキサである。上記の実施形態で示した考えは、ソース注入型分布ミキサに対しても適用することが可能である。
2:LO端子
3:合成器
4:合成信号伝送線路
4a〜4P:合成信号伝送線路
5:終端抵抗
6a〜6n:単位ミキサ
7:IF信号伝送線路
7a〜7n:IF信号伝送線路
8:IF端子
100:分布ミキサ
Claims (5)
- 高周波信号と局部発振信号とを合成する合成器と、
前記合成器が合成した合成信号を伝送する合成信号伝送線路と、
前記合成信号伝送線路の終端を接地電位に接続する終端抵抗と、
前記合成信号伝送線路の前記合成信号を、前記高周波信号と前記局部発振信号との差分である中間周波信号に周波数変換するN個(N≧2)のソース接地型FETで構成した単位ミキサと、
一端を中間周波信号出力端子として前記N個の単位ミキサの出力する前記中間周波信号を伝送する中間周波信号伝送線路とを備え、
前記中間周波信号伝送線路は、一端を前記中間周波信号出力端子とし、他端を前記N個の単位ミキサの出力にそれぞれ接続する同一の電気長の前記N個の伝送線路であり、
前記中間周波信号出力端子から見た前記単位ミキサのそれぞれのインピーダンスは、前記終端抵抗のインピーダンスを前記N個倍した値であり、
前記単位ミキサの出力に接続された前記伝送線路の端部は終端されていないことを特徴とする分布ミキサ。 - 請求項1に記載した分布ミキサにおいて、
前記単位ミキサは、ソース接地型FETのドレイン電極とゲート接地型FETのソース電極とを接続したカスコード型単位ミキサであることを特徴とする分布ミキサ。 - 請求項2に記載した分布ミキサにおいて、
前記N個を前記カスコード型単位ミキサの段数とした場合に、
前記段数の各段の前記ソース接地型FETのドレイン電極とゲート接地型FETのソース電極との間に遅延線を配置して前記中間周波信号出力端子において前記中間周波信号が同位相整合するようにしたことを特徴とする分布ミキサ。 - 高周波信号を伝送する高周波信号伝送線路と、
前記高周波信号伝送線路の終端を接地電位に接続する終端抵抗と、
前記高周波信号伝送線路の前記高周波信号と局部発振信号との差分である中間周波信号を出力するN個のFETからなるソース注入型の単位ミキサと、
前記局部発振信号を前記N個の単位ミキサのソース電極に分配する局部発振信号分配器と、
前記N個(N≧2)の単位ミキサのドレイン電極と、中間周波信号出力端子との間をそれぞれ接続する複数の同一の電気長の中間周波信号伝送線路とを備え、
前記ドレイン電極に接続された前記中間周波信号伝送線路の端部は終端されていないことを特徴とする分布ミキサ。 - 請求項4に記載した分布ミキサにおいて、
前記中間周波信号伝送線路は、一端を前記中間周波信号出力端子とし、他端を前記N個の単位ミキサの出力にそれぞれ接続する同一の電気長の前記N個の伝送線路であり、
前記中間周波信号出力端子から見た前記単位ミキサのそれぞれのインピーダンスは、前記終端抵抗のインピーダンスを前記N個倍した値であることを特徴とする分布ミキサ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014256063A JP6430806B2 (ja) | 2014-12-18 | 2014-12-18 | 分布ミキサ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014256063A JP6430806B2 (ja) | 2014-12-18 | 2014-12-18 | 分布ミキサ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016116198A JP2016116198A (ja) | 2016-06-23 |
JP6430806B2 true JP6430806B2 (ja) | 2018-11-28 |
Family
ID=56142505
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014256063A Active JP6430806B2 (ja) | 2014-12-18 | 2014-12-18 | 分布ミキサ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6430806B2 (ja) |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4662000A (en) * | 1985-04-15 | 1987-04-28 | Raytheon Company | Frequency conversion circuits |
US4751744A (en) * | 1985-05-28 | 1988-06-14 | Texas Instruments Incorporated | Monolithic distributed mixer |
US5136720A (en) * | 1989-11-30 | 1992-08-04 | Raytheon Company | Matrixed mixer |
JPH05251962A (ja) * | 1992-03-09 | 1993-09-28 | Mitsubishi Electric Corp | 増幅器 |
FR2697698A1 (fr) * | 1992-11-04 | 1994-05-06 | Philips Electronique Lab | Dispositif semiconducteur comprenant un circuit amplificateur distribué monolithiquement intégré, à large bande et fort gain. |
JPH08274553A (ja) * | 1995-03-31 | 1996-10-18 | Nippon Telegr & Teleph Corp <Ntt> | 分布増幅器 |
JP3560774B2 (ja) * | 1997-06-23 | 2004-09-02 | 三菱電機株式会社 | 偶高調波ミクサ、直交ミクサ、イメージリジェクションミクサ、受信装置及び位相同期発振器 |
JP3062593B2 (ja) * | 1997-08-14 | 2000-07-10 | 北海道大学長 | 準光学アンテナ・ミキサ素子および配列型準光学アンテナ・ミキサ |
JP2015170957A (ja) * | 2014-03-06 | 2015-09-28 | 富士通株式会社 | 増幅回路 |
-
2014
- 2014-12-18 JP JP2014256063A patent/JP6430806B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2016116198A (ja) | 2016-06-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0720018B2 (ja) | マイクロ波ミクサ | |
CN114514704B (zh) | 用于毫米波无线通信的宽带发射器 | |
US8183896B2 (en) | Resistive frequency mixing apparatus and signal processing method using the same | |
Wu et al. | A novel 30–90-GHz singly balanced mixer with broadband LO/IF | |
JPH1070481A (ja) | 中間周波数信号発生装置、周波数変換装置、送信装置、受信装置及び送、受信装置 | |
US11323072B1 (en) | Mixer with series connected active devices | |
JP6430806B2 (ja) | 分布ミキサ | |
US10056870B1 (en) | Balanced distributed power amplifier for monolithic microwave integrated circuit | |
JP4173488B2 (ja) | フィルタ回路及び周波数逓倍器 | |
Shaheen et al. | A fully integrated 4× 2 element CMOS RF phased array receiver for 5G | |
Bilato et al. | Considerations on 120GHz LO signal generation and distribution for highly-integrated multi-channel radar transceivers | |
KR100799590B1 (ko) | 리액티브 피드백을 이용한 광대역 능동 벌룬 및 밸런스드믹서 | |
JP6290706B2 (ja) | コンバイナおよびミキサ | |
JP6317245B2 (ja) | 分布増幅器と分布ミキサ | |
JP6740723B2 (ja) | リングミキサ | |
WO2019203044A1 (ja) | ミキサ | |
US11239798B2 (en) | Distribution mixer | |
Sarkas | Analysis and design of W-band phase shifters | |
JP2020047986A (ja) | 周波数変換回路 | |
Chakravarti et al. | RF multi-function chip at Ku-band | |
JP2019075666A (ja) | 増幅器及び送信機 | |
JP2004320358A (ja) | アクティブバラン回路 | |
TWI549422B (zh) | Mixed circuit | |
US9147923B2 (en) | Differential mode amplifier driving circuit | |
Ta et al. | Wireless Communications at 60 Ghz: A single-chip Solution on CMOS technology |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170113 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20171113 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171121 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180112 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180320 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180515 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20181030 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181101 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6430806 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |