JP6029619B2 - Converter and converter control method - Google Patents

Converter and converter control method Download PDF

Info

Publication number
JP6029619B2
JP6029619B2 JP2014123079A JP2014123079A JP6029619B2 JP 6029619 B2 JP6029619 B2 JP 6029619B2 JP 2014123079 A JP2014123079 A JP 2014123079A JP 2014123079 A JP2014123079 A JP 2014123079A JP 6029619 B2 JP6029619 B2 JP 6029619B2
Authority
JP
Japan
Prior art keywords
signal
triangular wave
circuit
wave signal
switch element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014123079A
Other languages
Japanese (ja)
Other versions
JP2016005323A (en
Inventor
基久 人見
基久 人見
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Origin Electric Co Ltd
Original Assignee
Origin Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Origin Electric Co Ltd filed Critical Origin Electric Co Ltd
Priority to JP2014123079A priority Critical patent/JP6029619B2/en
Publication of JP2016005323A publication Critical patent/JP2016005323A/en
Application granted granted Critical
Publication of JP6029619B2 publication Critical patent/JP6029619B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Dc-Dc Converters (AREA)

Description

本発明は、広範囲の入出力の電圧や電流又は電力に対応できるコンバータ及びコンバータの制御方法に関する。   The present invention relates to a converter that can handle a wide range of input / output voltages, currents, and power, and a method for controlling the converter.

一般的にDC−DCコンバータには、入力側と出力側を絶縁するためのトランスが用いられる。このトランスの入力側と出力側との巻数比に応じて、入力される直流電圧を昇圧又は降圧して出力することができる。従来のDC−DCコンバータとして、例えば特許文献1のDC−DCコンバータでは、昇圧用のトランスを用いている。このDC−DCコンバータは、第1、第4スイッチング素子がオンのとき、第2、第3スイッチング素子をオフとし、次の期間にこれらの動作を反転させて各期間を交互に発生させることで、高周波交流電圧矩形波を発生させる。この動作により生じた高周波交流電圧矩形波は、トランスで昇圧され、全波整流回路を介して出力される。コンバータ制御部は、所望の出力電圧が得られると、インバータ回路の第1、第4スイッチング素子又は第2、第3スイッチング素子をオフさせる。   Generally, a transformer for insulating an input side and an output side is used in a DC-DC converter. Depending on the turn ratio between the input side and the output side of the transformer, the input DC voltage can be boosted or stepped down for output. As a conventional DC-DC converter, for example, the DC-DC converter disclosed in Patent Document 1 uses a step-up transformer. In this DC-DC converter, when the first and fourth switching elements are turned on, the second and third switching elements are turned off, and in the next period, these operations are inverted to generate each period alternately. Generates a high frequency alternating voltage rectangular wave. The high-frequency AC voltage rectangular wave generated by this operation is boosted by a transformer and output through a full-wave rectifier circuit. When a desired output voltage is obtained, the converter control unit turns off the first and fourth switching elements or the second and third switching elements of the inverter circuit.

特許文献2に示されるDC−DCコンバータでは、入力された直流電圧をインバータのデューティー比制御によって交流にし、得られた交流をトランスで変圧し、整流回路を介して直流電圧を出力している。このDC−DCコンバータでは、入力電圧の変動に応じてインバータのデューティー比を変動させているため、入力電圧が大きく変動した場合に、デューティー比が小さくなるとトランスの損失が大きくなってしまう。このため、特許文献2に示されるDC−DCコンバータでは、インバータの前に降圧回路を挿入させ、入力電圧が大きい場合には降圧回路を動作させている。また、特許文献2に示されるDC−DCコンバータでは、接続切替回路を設け、入力電圧が大きい場合には接続切替回路を介して出力電圧を下げている。   In the DC-DC converter disclosed in Patent Document 2, an input DC voltage is converted to AC by duty ratio control of an inverter, the obtained AC is transformed by a transformer, and a DC voltage is output via a rectifier circuit. In this DC-DC converter, since the duty ratio of the inverter is changed in accordance with the change of the input voltage, when the input voltage changes greatly, the loss of the transformer increases if the duty ratio becomes small. For this reason, in the DC-DC converter disclosed in Patent Document 2, a step-down circuit is inserted before the inverter, and the step-down circuit is operated when the input voltage is large. Moreover, in the DC-DC converter shown by patent document 2, the connection switching circuit is provided, and when the input voltage is large, the output voltage is lowered via the connection switching circuit.

また、インバータ/コンバータとして働く第1回路をトランスの1次側巻線に接続し、インバータ/コンバータとして働く第2回路をトランスの2次巻線に接続して、双方向に電力を供給することが可能な双方向のコンバータも既に種々提案されている(例えば、特許文献3、4参照)。特許文献3のコンバータにあっては、商用電源系統からみれば負荷側となる蓄電池などに適するように第2回路を倍電圧整流回路として機能させるなど、独自の回路構成を有するものであるが、広範囲の入、出力側電圧、電流、電力に十分に対応できるとは言えない。また、特許文献4のコンバータはスイッチング損失を低減するために共振を利用し、電力供給方向によって切換手段で回路方式を切り換える。したがって、切換手段などを備えなければならず、回路構成や制御が複雑になる傾向があり、広範囲の入、出力側電圧、電流、電力に十分に対応できるとは言えない。   In addition, the first circuit that functions as an inverter / converter is connected to the primary winding of the transformer, and the second circuit that functions as an inverter / converter is connected to the secondary winding of the transformer to supply power bidirectionally. Various bi-directional converters that can be used have already been proposed (see, for example, Patent Documents 3 and 4). The converter of Patent Document 3 has a unique circuit configuration such as allowing the second circuit to function as a voltage doubler rectifier circuit so as to be suitable for a storage battery on the load side when viewed from the commercial power supply system. It cannot be said that it can sufficiently cope with a wide range of input, output side voltage, current, and power. Moreover, the converter of patent document 4 utilizes resonance in order to reduce switching loss, and switches a circuit system by a switching means according to an electric power supply direction. Therefore, switching means and the like must be provided, and the circuit configuration and control tend to be complicated, and it cannot be said that it can sufficiently cope with a wide range of input, output side voltage, current, and power.

特開2008−278723号公報JP 2008-278723 A 特開平11−187654号公報JP-A-11-187654 特開2011−120370号公報JP 2011-120370 A 特開2013−230067号公報JP 2013-230067 A

しかしながら、これらのDC−DCコンバータは、広範囲な入出力電圧電流の実現を可能とするには、インバータ内のスイッチング素子をデューティー比制御で対応させるために降圧回路や切替回路などを備えなければならず、回路構成や制御が複雑になるという問題がある。   However, these DC-DC converters must have a step-down circuit, a switching circuit, etc. in order to make the switching elements in the inverter correspond to the duty ratio control in order to realize a wide range of input / output voltage currents. However, there is a problem that the circuit configuration and control become complicated.

そこで、本発明は、簡素な回路構成及び制御で、広範囲な入出力電圧、入出力電流、入出力電力に対応できるコンバータ及びコンバータの制御方法を提供することを主な目的とする。   Therefore, a main object of the present invention is to provide a converter and a converter control method capable of handling a wide range of input / output voltages, input / output currents, and input / output power with a simple circuit configuration and control.

本発明に係るコンバータは、スイッチ素子を上下アームとする第1レグと第2レグとが並列に接続され、前記第1レグの上アーム又は下アームのスイッチ素子と前記第2レグの下アーム又は上アームのスイッチ素子とをそれぞれ組として動作する第1回路と、一方向性素子を上下アームとする第3レグと第4レグとが並列に接続され、前記第3レグもしくは前記第4レグの上下アーム又は前記第3レグ、前記第4レグの上アーム同士もしくは下アーム同士を構成する前記一方向性素子にそれぞれ並列にスイッチ素子が接続される第2回路と、1次巻線側に前記第1回路が接続され、2次巻線側に前記第2回路が接続されるトランスと、前記1次巻線側又は前記2次巻線側に接続されるインダクタンス手段と、制御対象を検出する制御対象検出手段と、前記スイッチ素子に与える駆動信号を形成する制御回路と、を備えたコンバータであって、前記制御回路は、前記制御対象検出手段によって検出した前記コンバータの制御対象検出値と予め定めた基準値との差に対応する誤差増幅信号を求め、前記第1回路のそれぞれ組となるスイッチ素子のうちの一方のスイッチ素子用の第1の三角波状信号、前記第1回路のそれぞれ組となるスイッチ素子のうちの他方のスイッチ素子用の第2の三角波状信号、及び前記第2回路のスイッチ素子用の第3の三角波状信号を形成し、前記誤差増幅信号と前記第1、第2又は第3の三角波状信号とを比較し、前記誤差増幅信号が前記第1の三角波状信号と交わるときは、前記誤差増幅信号と前記第1の三角波状信号とが交わる時点に対応して前記第1回路の組となる一方のスイッチ素子の駆動信号をパルス幅変調させ、前記誤差増幅信号が前記第2の三角波状信号と交わるときは、前記誤差増幅信号と前記第2の三角波状信号とが交わる時点に対応して前記第1回路の組となる他方のスイッチ素子の駆動信号をパルス幅変調させ、前記誤差増幅信号が前記第3の三角波状信号と交わるときは、前記誤差増幅信号と前記第3の三角波状信号とが交わる時点に対応して前記第2回路のスイッチ素子用の駆動信号をパルス幅変調させることを特徴とする。   In the converter according to the present invention, a first leg and a second leg having switching elements as upper and lower arms are connected in parallel, and the switching element of the upper arm or lower arm of the first leg and the lower arm of the second leg or A first circuit that operates as a pair with the switch elements of the upper arm, and a third leg and a fourth leg with the unidirectional elements as upper and lower arms are connected in parallel, and the third leg or the fourth leg A second circuit in which a switch element is connected in parallel to each of the unidirectional elements constituting the upper arm and the lower arm of the upper and lower arms or the third leg, the fourth leg, and the primary winding side A transformer connected to the first circuit and the second circuit connected to the secondary winding side, inductance means connected to the primary winding side or the secondary winding side, and a control object are detected. Control target detection And a control circuit for forming a drive signal to be applied to the switch element, the control circuit including a control target detection value of the converter detected by the control target detection means and a predetermined reference An error amplification signal corresponding to a difference from the value is obtained, a first triangular wave signal for one switch element of the switch elements of each of the first circuits, and a switch of each of the first circuits Forming a second triangular wave signal for the other switching element of the elements and a third triangular wave signal for the switching element of the second circuit, and generating the error amplification signal and the first, second or second When the error amplified signal crosses the first triangular wave signal, the first triangular wave signal intersects with the first triangular wave signal when the error amplified signal crosses the first triangular wave signal. When the drive signal of one switch element that forms a set of paths is subjected to pulse width modulation and the error amplified signal intersects with the second triangular wave signal, the error amplified signal and the second triangular wave signal intersect. When the drive signal of the other switch element in the first circuit set corresponding to the time point is subjected to pulse width modulation, and the error amplification signal crosses the third triangular wave signal, the error amplification signal and the first circuit The drive signal for the switch element of the second circuit is subjected to pulse width modulation corresponding to the time point when the triangular wave signal 3 intersects.

また、本発明に係るコンバータの制御方法は、スイッチ素子を上下アームとする第1レグと第2レグとが並列に接続された第1回路は前記第1レグの上アーム又は下アームのスイッチ素子と前記第2レグの下アーム又は上アームのスイッチ素子とをそれぞれ組として動作し、一方向性素子を上下アームとする第3レグと第4レグとが並列に接続される第2回路は前記第3レグもしくは前記第4レグの上下アーム又は前記第3レグ、前記第4レグの上アーム同士もしくは下アーム同士を構成する前記一方向性素子にそれぞれ並列にスイッチ素子が接続され、前記第1回路に接続されたトランスの1次巻線側に又は前記第2回路に接続された前記トランスの2次巻線側にインダクタンス手段が接続され、 制御対象を検出し、検出した前記制御対象の検出値と予め定めた基準値との差に対応する誤差増幅信号を求め、前記第1回路のそれぞれ組となるスイッチ素子のうちの一方のスイッチ素子用の第1の三角波状信号、前記第1回路のそれぞれ組となるスイッチ素子のうちの他方のスイッチ素子用の第2の三角波状信号、及び前記第2回路のスイッチ素子用の第3の三角波状信号を形成し、前記誤差増幅信号と前記第1、第2又は第3の三角波状信号とを比較し、前記誤差増幅信号が前記第1の三角波状信号と交わるときは、前記誤差増幅信号と前記第1の三角波状信号とが交わる時点に対応して前記第1回路の組となる一方のスイッチ素子の駆動信号をパルス幅変調させ、前記誤差増幅信号が前記第2の三角波状信号と交わるときは、前記誤差増幅信号と前記第2の三角波状信号とが交わる時点に対応して前記第1回路の組となる他方のスイッチ素子の駆動信号をパルス幅変調させ、前記誤差増幅信号が前記第3の三角波状信号と交わるときは、前記誤差増幅信号と前記第3の三角波状信号とが交わる時点に対応して前記第2回路のスイッチ素子用の駆動信号をパルス幅変調させることを特徴とする。   In the converter control method according to the present invention, the first circuit in which the first leg and the second leg having the switching elements as upper and lower arms are connected in parallel is the switching element of the upper arm or the lower arm of the first leg. And the second leg lower arm or upper arm switch element, respectively, and a second circuit in which a third leg and a fourth leg having unidirectional elements as upper and lower arms are connected in parallel is A switch element is connected in parallel to each of the unidirectional elements constituting the upper and lower arms of the third leg or the fourth leg, or the upper legs or the lower arms of the third leg and the fourth leg, respectively. Inductance means is connected to the primary winding side of the transformer connected to the circuit or to the secondary winding side of the transformer connected to the second circuit, and the control object is detected and detected. An error amplification signal corresponding to a difference between a detected value of the first circuit and a predetermined reference value is obtained, and a first triangular wave signal for one switch element of each of the switch elements of the first circuit, Forming a second triangular wave signal for the other switching element of the switching elements that form a set of one circuit, and a third triangular wave signal for the switching element of the second circuit; When the first, second, or third triangular wave signal is compared and the error amplified signal crosses the first triangular wave signal, the error amplified signal and the first triangular wave signal intersect. When the drive signal of one switch element that forms a set of the first circuit is pulse width modulated corresponding to the time point, and the error amplification signal crosses the second triangular wave signal, the error amplification signal and the first circuit 2 triangular wave signals intersect When the drive signal of the other switch element forming the set of the first circuit is pulse width modulated corresponding to the time point and the error amplification signal intersects with the third triangular wave signal, the error amplification signal and the The drive signal for the switch element of the second circuit is subjected to pulse width modulation corresponding to the time point when the third triangular wave signal intersects.

本発明のコンバータ及びコンバータの制御方法は、簡素な回路構成や制御で、軽負荷を含めた広範囲な入出力電圧、入出力電流及び入出力電力に対応できる。   The converter and the control method of the present invention can cope with a wide range of input / output voltages, input / output currents and input / output powers including a light load with a simple circuit configuration and control.

本発明の第1の実施形態に係る電圧モード制御を行う一方向給電のコンバータの一例を示す図である。It is a figure which shows an example of the converter of the one-way electric power feeding which performs the voltage mode control which concerns on the 1st Embodiment of this invention. 本発明に係るコンバータの動作説明するための3つの三角波形と誤差増幅信号x0との関係を示す波形図である。It is a wave form diagram which shows the relationship between three triangular waveforms and error amplification signal x0 for demonstrating operation | movement of the converter which concerns on this invention. 誤差増幅信号x0が第3の三角波状信号x3と交わる区間(1)の制御動作を説明するための波形図である。It is a wave form diagram for demonstrating control operation of the area (1) where the error amplification signal x0 crosses the 3rd triangular wave signal x3. 誤差増幅信号x0が第2の三角波状信号x2と交わる区間(2)の制御動作を説明するための波形図である。It is a wave form diagram for demonstrating control operation of the area (2) where the error amplification signal x0 crosses the 2nd triangular wave signal x2. 誤差増幅信号x0が第1の三角波状信号x1と交わる区間(3)の制御動作を説明するための波形図である。It is a wave form diagram for demonstrating control operation of the area (3) where the error amplification signal x0 crosses the 1st triangular wave signal x1. 本発明の第2の実施形態に係る双方向給電が可能なコンバータの一例を示す図である。It is a figure which shows an example of the converter which can perform bidirectional | two-way electric power feeding which concerns on the 2nd Embodiment of this invention. 本発明の第3の実施形態に係る電流モード制御を行うコンバータの一例を示す図である。It is a figure which shows an example of the converter which performs the current mode control which concerns on the 3rd Embodiment of this invention.

以下、本発明の実施形態について、図面を参照しながら詳細に説明する。なお、以下の実施形態は本発明の一形態であり、本発明はこれらの実施形態に限定されるものではない。また、本明細書の以下の実施形態及び図面において符号が同じ構成要素は、相互に同一の名称のものを示すものとする。   Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. In addition, the following embodiment is one form of this invention, and this invention is not limited to these embodiment. In the following embodiments and drawings of the present specification, components having the same reference numerals indicate the same names.

(第1の実施形態)
図1〜図5によって本発明に係る第1の実施形態のコンバータについて説明する。図1に、本発明の第1の実施形態に係るコンバータの構成図を示す。第1の実施形態に係るコンバータは、第1回路1と、第2回路2と、第1回路1に1次巻線11aが接続されると共に、第2回路2に2次巻線11bが接続されるトランス11と、1次巻線11aに直列接続されたインダクタンス手段Lと、制御対象を検出する制御対象検出手段18と、第1回路1、第2回路2のスイッチ素子に与える駆動信号を形成する制御回路3とを備える。
(First embodiment)
A converter according to a first embodiment of the present invention will be described with reference to FIGS. FIG. 1 shows a configuration diagram of a converter according to a first embodiment of the present invention. In the converter according to the first embodiment, the primary winding 11 a is connected to the first circuit 1, the second circuit 2, and the first circuit 1, and the secondary winding 11 b is connected to the second circuit 2. Drive signal applied to the transformer 11, the inductance means L connected in series to the primary winding 11a, the control target detection means 18 for detecting the control target, and the switch elements of the first circuit 1 and the second circuit 2. And a control circuit 3 to be formed.

第1回路1は、第1、第2端子T1、T2との間に接続され、第2回路2は第3、第4端子T3、T4との間に接続される。このコンバータは、第1端子T1及び第2端子T2側から入力される直流を交流に変換してから出力し、トランス11を介して第2回路2で交流を直流に変換して出力側の第3端子T3、第4端子T4側へ直流電力を供給する。第1端子T1、第2端子T2は外付けされる電源からの電力が入力される入力端子であり、第3端子T3、第4端子T4は、外付けされる負荷等に接続される出力端子である。   The first circuit 1 is connected between the first and second terminals T1 and T2, and the second circuit 2 is connected between the third and fourth terminals T3 and T4. The converter converts the direct current input from the first terminal T1 and the second terminal T2 side into an alternating current and outputs the alternating current. Then, the converter converts the alternating current into a direct current in the second circuit 2 via the transformer 11, and outputs the second output. DC power is supplied to the third terminal T3 and the fourth terminal T4. The first terminal T1 and the second terminal T2 are input terminals to which power from an external power supply is input, and the third terminal T3 and the fourth terminal T4 are output terminals connected to an external load or the like. It is.

第1回路1は、スイッチ素子Q1、Q2を上、下アームとする第1レグ12と、スイッチ素子Q3、Q4を上、下アームとする第2レグ13とが並列に接続される。スイッチ素子Q1には並列に一方向性素子としてのダイオードD1とコンデンサC1とが接続され、これをスイッチング素子S1とする。同様に、スイッチ素子Q2、Q3、Q4には並列に一方向性素子としてダイオードD2、D3、D4とコンデンサC2、C3、C4とがそれぞれ接続され、これらをスイッチング素子S2、S3、S4とする。第1回路1は、第1レグ12の上、下アームのスイッチ素子Q1、Q2と第2レグ13の下、上アームのスイッチ素子Q3、Q4とを、すなわちスイッチ素子Q1とQ4又はスイッチ素子Q2とQ3とを、それぞれ組として動作する。図1では、第1回路1のそれぞれ組となる一方のスイッチ素子を第1レグ12の上下アームを構成するスイッチ素子Q1とQ2とし、第1回路のそれぞれ組となる他方のスイッチ素子を第2レグ13の上下アームを構成するスイッチ素子Q3とQ4としている。ここでは、一例として、この組となるスイッチ素子Q1とQ4又はQ2とQ3とが同時にオン状態にあるときに、他方のスイッチ素子Q3又はQ4は、一方のスイッチ素子Q1又はQ2よりも先にオフする。   In the first circuit 1, a first leg 12 having switch elements Q1 and Q2 as upper and lower arms and a second leg 13 having switch elements Q3 and Q4 as upper and lower arms are connected in parallel. A diode D1 as a unidirectional element and a capacitor C1 are connected in parallel to the switch element Q1, and this is referred to as a switching element S1. Similarly, diodes D2, D3, and D4 and capacitors C2, C3, and C4 are connected in parallel to the switching elements Q2, Q3, and Q4 as unidirectional elements, which are referred to as switching elements S2, S3, and S4. The first circuit 1 includes upper and lower arm switch elements Q1 and Q2 and the lower arm switch elements Q3 and Q4 on the first leg 12, that is, the switch elements Q1 and Q4 or the switch element Q2. And Q3 operate as a set. In FIG. 1, one switch element constituting each set of the first circuit 1 is designated as switch elements Q1 and Q2 constituting the upper and lower arms of the first leg 12, and the other switch element constituting each set of the first circuit is designated as the second switch element. Switching elements Q3 and Q4 constituting the upper and lower arms of the leg 13 are used. Here, as an example, when the switch elements Q1 and Q4 or Q2 and Q3 that are in this set are in the ON state at the same time, the other switch element Q3 or Q4 is turned off before the one switch element Q1 or Q2 To do.

第2回路2は、一方向性素子としてダイオードD5、D6を上、下アームとする第3レグ14と、一方向性素子としてダイオードD7、D8を上、下アームとする第4レグ15とが並列に接続される。第3レグ14もしく第4レグ15の上下アーム又は第3レグ14、第4レグ15の上アーム同士もしくは下アーム同士を構成する一方向性素子にそれぞれ並列にスイッチ素子が接続される。図1では、第3レグ14の上、下アームは、一方向性素子としてダイオードD5、D6にそれぞれ並列にスイッチ素子Q5、Q6が接続され、さらにこれらに並列にコンデンサC5、C6が接続されたスイッチング素子S5、S6で構成されている。なお、ここでは、一方向性素子D7、D8は、ダイオードを用いているが、スイッチング素子S5、S6と同様のスイッチング素子を用いてもよい。   The second circuit 2 includes a third leg 14 having diodes D5 and D6 as upper and lower arms as unidirectional elements, and a fourth leg 15 having diodes D7 and D8 as upper and lower arms as unidirectional elements. Connected in parallel. The switch elements are connected in parallel to the unidirectional elements constituting the upper and lower arms of the third leg 14 or the fourth leg 15 or the upper arms or the lower arms of the third leg 14 and the fourth leg 15, respectively. In FIG. 1, the upper and lower arms of the third leg 14 are connected to diodes D5 and D6 in parallel as unidirectional elements, respectively, and switch elements Q5 and Q6 are connected in parallel, and capacitors C5 and C6 are connected in parallel thereto. It consists of switching elements S5 and S6. Here, diodes are used as the unidirectional elements D7 and D8, but switching elements similar to the switching elements S5 and S6 may be used.

トランス11は、1次巻線11a側に第1回路1が接続され、2次巻線11b側に第2回路2が接続される。1次巻線11aは、第1回路1の第1レグ12の上下アームを構成するスイッチング素子S1とS2との接続点側と第1回路1の第2レグ13の上下アームを構成するスイッチング素子S3とS4との接続点側とにそれぞれ接続される。2次巻線11bは、第2回路2の第3レグ14の上下アームを構成するスイッチング素子S5とS6との接続点側と第2回路2の第4レグ15の上下アームを構成する一方向性素子D7とD8との接続点側とにそれぞれ接続される。   In the transformer 11, the first circuit 1 is connected to the primary winding 11a side, and the second circuit 2 is connected to the secondary winding 11b side. The primary winding 11 a is a switching element that forms the upper and lower arms of the second leg 13 of the first circuit 1 and the connection side of the switching elements S 1 and S 2 that constitute the upper and lower arms of the first leg 12 of the first circuit 1. Connected to the connection point side of S3 and S4, respectively. The secondary winding 11b is connected to the connection point between the switching elements S5 and S6 constituting the upper and lower arms of the third leg 14 of the second circuit 2 and one direction constituting the upper and lower arms of the fourth leg 15 of the second circuit 2. Are connected to the connection point side of the conductive elements D7 and D8, respectively.

インダクタンス手段Lは、1次巻線11a側又は2次巻線11b側に接続される。図1では、インダクタンス手段Lは、トランス11の1次巻線11aを介して、第1レグ12の上、下アームの接続点側と第2レグ13の上、下アームの接続点側とに接続される。インダクタンス手段L1を2次巻線11b側に接続させる場合は、2次巻線11bを介して、第3レグ14の上下アームのスイッチング素子S5、S6が直列に接続される接続点側と第4レグ15の一方向性素子D7、D8が直列に接続される他方の接続点側とに接続される。つまり、インダクタンス手段Lは、1次巻線11a又は2次巻線11bと直列に接続される。また、図1では、インダクタンス手段Lの一端が第1レグ12の上、下アームの接続点側に、他端がトランス11の1次巻線11a側に接続されているが、インダクタンス手段Lの一端を第2レグ13の上、下アームの接続点側に、他端をトランス11の1次巻線11a側に接続させてもよい。インダクタンス手段Lが2次巻線11bを介して接続される場合も同様である。なお、インダクタンス手段Lは、少なくとも1次巻線11a又は2次巻線11bに直列接続させればよいので、1次巻線11aと2次巻線11bの双方に直列接続させてもよい。また、インダクタンス手段Lは、その一部または全部がトランスの漏れインダクタンスであってもよい。   The inductance means L is connected to the primary winding 11a side or the secondary winding 11b side. In FIG. 1, the inductance means L is connected to the connection point side of the lower arm and the connection point side of the lower arm and the connection point side of the lower arm 13 via the primary winding 11 a of the transformer 11. Connected. When the inductance means L1 is connected to the secondary winding 11b side, the switching point S5, S6 of the upper and lower arms of the third leg 14 is connected to the second winding 11b side through the secondary winding 11b. The unidirectional elements D7 and D8 of the leg 15 are connected to the other connection point side connected in series. That is, the inductance means L is connected in series with the primary winding 11a or the secondary winding 11b. In FIG. 1, one end of the inductance means L is connected to the connection point side of the upper and lower arms of the first leg 12, and the other end is connected to the primary winding 11a side of the transformer 11. One end may be connected to the connection point side of the lower arm on the second leg 13, and the other end may be connected to the primary winding 11 a side of the transformer 11. The same applies to the case where the inductance means L is connected via the secondary winding 11b. The inductance means L may be connected in series to at least the primary winding 11a or the secondary winding 11b, and may be connected in series to both the primary winding 11a and the secondary winding 11b. Further, the inductance means L may be part or all of the leakage inductance of the transformer.

図1では、コンデンサ16は第1、第2端子T1、T2の間に接続され、第1、第2端子T1、T2から第1回路1には直流電圧が入力される。また、コンデンサ17は、第3端子T3、第4端子T4の間に接続され、直流電圧が第3端子T3、第4端子T4の間に出力される。第3端子T3、第4端子T4は、外付けされる負荷等に接続される出力端子である。 In FIG. 1, the capacitor 16 is connected between first and second terminals T <b> 1 and T <b> 2, and a DC voltage is input to the first circuit 1 from the first and second terminals T <b> 1 and T <b> 2. The capacitor 17 is connected between the third terminal T3 and the fourth terminal T4, and a DC voltage is output between the third terminal T3 and the fourth terminal T4. The third terminal T3 and the fourth terminal T4 are output terminals connected to an external load or the like.

制御対象を検出する制御対象検出手段として、第1の実施形態のコンバータでは、図1に示した電圧検出手段18を備え、第3端子T3及び第4端子T4間に出力される第2回路2の出力電圧を検出し、出力電圧検出信号を制御回路3に入力する。ここでは、一例として、コンバータの制御対象を出力電圧とし、電圧検出手段18を用いているが、制御対象は出力電流もしくは出力電力又は入力側の電圧、電流、もしくは電力であってもよい。制御対象を電流とする場合は、電流検出手段を備える。また、制御対象を電力とする場合は、電圧と電流をそれぞれ検出し、検出した電圧信号と電流検出信号とを乗算することにより、電力検出信号を求めることができる。   As the control object detection means for detecting the control object, the converter of the first embodiment includes the voltage detection means 18 shown in FIG. 1, and the second circuit 2 output between the third terminal T3 and the fourth terminal T4. And an output voltage detection signal is input to the control circuit 3. Here, as an example, the control target of the converter is an output voltage, and the voltage detection means 18 is used. However, the control target may be an output current or output power, or an input-side voltage, current, or power. When the control object is a current, a current detection unit is provided. In addition, when the control target is electric power, the voltage detection signal can be obtained by detecting the voltage and the current, respectively, and multiplying the detected voltage signal and the current detection signal.

制御回路3は、上述の制御対象検出手段18によって検出したコンバータの制御対象検出値と予め定めた基準値との差分に対応する誤差増幅信号x0を求める。例えば、不図示のオペアンプなどの比較手段を用い、オペアンプの一端に予め定められた目標値である基準値を入力し、他端に電圧検出手段18の検出値を入力し、オペアンプから出力されるその差分値を誤差増幅信号x0として得る。   The control circuit 3 obtains an error amplification signal x0 corresponding to the difference between the control target detection value of the converter detected by the control target detection means 18 and a predetermined reference value. For example, using a comparison means such as an operational amplifier (not shown), a reference value that is a predetermined target value is input to one end of the operational amplifier, a detection value of the voltage detection means 18 is input to the other end, and output from the operational amplifier. The difference value is obtained as an error amplification signal x0.

制御回路3は、スイッチ素子、ここでは、第1回路1のスイッチ素子Q1からQ4及び第2回路2のスイッチ素子Q5、Q6に与える駆動信号を形成する。第1の実施形態では、三角波状信号を用いて各スイッチング素子の駆動信号を形成する電圧モード制御について示す。制御回路3は、例えば不図示の三角波状信号形成回路によって、第1回路のそれぞれ組となるスイッチ素子のうちの一方のスイッチ素子用の第1の三角波状信号x1、第1回路のそれぞれ組となるスイッチ素子のうちの他方のスイッチ素子用の第2の三角波状信号x2、及び第2回路のスイッチ素子用の第3の三角波状信号x3を形成する。   The control circuit 3 forms drive signals to be applied to the switch elements, here, the switch elements Q1 to Q4 of the first circuit 1 and the switch elements Q5 and Q6 of the second circuit 2. In the first embodiment, voltage mode control for forming a driving signal for each switching element using a triangular wave signal will be described. For example, the control circuit 3 uses a triangular wave signal forming circuit (not shown) to form a first triangular wave signal x1 for one switch element among the switch elements forming the first circuit group, The second triangular wave signal x2 for the other switching element of the switching elements and the third triangular wave signal x3 for the switching element of the second circuit are formed.

制御回路3では、誤差増幅信号x0と第1、第2又は第3の三角波状信号x1、x2、x3とを比較する。誤差増幅信号x0が第1の三角波状信号x1と交わるときは、誤差増幅信号x0と第1の三角波状信号x1とに対応して第1回路1の組となる一方のスイッチ素子の駆動信号をパルス幅変調させる。誤差増幅信号x0が第2の三角波状信号x2と交わるときは、誤差増幅信号x0と第2の三角波状信号x2とに対応して第1回路1の組となる他方のスイッチ素子の駆動信号をパルス幅変調させる。誤差増幅信号x0が第3の三角波状信号x3と交わるときは、誤差増幅信号x0と第3の三角波状信号x3とに対応して第2回路2のスイッチ素子用の駆動信号をパルス幅変調させる。   The control circuit 3 compares the error amplification signal x0 and the first, second, or third triangular wave signals x1, x2, and x3. When the error amplification signal x0 intersects with the first triangular wave signal x1, the drive signal of one switch element that forms a set of the first circuit 1 corresponding to the error amplification signal x0 and the first triangular wave signal x1 is supplied. Modulate the pulse width. When the error amplification signal x0 intersects with the second triangular wave signal x2, the drive signal for the other switch element that forms the first circuit 1 is associated with the error amplification signal x0 and the second triangular wave signal x2. Modulate the pulse width. When the error amplified signal x0 intersects with the third triangular wave signal x3, the drive signal for the switch element of the second circuit 2 is subjected to pulse width modulation corresponding to the error amplified signal x0 and the third triangular wave signal x3. .

次に、制御回路3が形成するスイッチ素子の駆動信号についてより詳しく説明する。図2は、3つの三角波状信号x1〜x3と誤差増幅信号x0との関係を示す波形図であり、横軸を時間、縦軸を信号レベルとする。信号レベルとしては、例えば、ここでは電圧値を用いる。 Next, the drive signal for the switch element formed by the control circuit 3 will be described in more detail. FIG. 2 is a waveform diagram showing the relationship between the three triangular wave signals x1 to x3 and the error amplification signal x0, where the horizontal axis represents time and the vertical axis represents signal level. As the signal level, for example, a voltage value is used here.

図2に示すように、第1の三角波状信号x1、第2の三角波状信号x2、第3の三角波状信号x3は、それぞれ直流電圧部分とその直流電圧部分に重畳された三角波電圧部分とからなる。第1の三角波状信号x1の最小値、最大値をp1n、p1x、第2の三角波状信号x2の最小値、最大値をp2n、p2x、第3の三角波状信号x3の最小値、最大値をp3n、p3xとする。ここでは、例として、第1の三角波状信号x1は、最小値p1n、最大値p1x、次の最小値p1nをつないだ三角波を用い、第2、第3の三角波状信号x2、x3についても同様である。スロープL11は、第1の三角波状信号x1の最大値p1xと最小値p1nとを結んだ傾きがある直線、スロープL12は、第1の三角波状信号x1の最小値p1nと最大値p1xとを結んだ傾きがある直線とする。スロープL2は、第2の三角波状信号x2の最小値p2nと最大値p2xとを結んだ傾きがある直線であり、スロープL3は、第3の三角波状信号x3の最小値p3nと最大値p3xとを結んだ傾きがある直線とする。   As shown in FIG. 2, the first triangular wave signal x1, the second triangular wave signal x2, and the third triangular wave signal x3 are respectively obtained from a DC voltage portion and a triangular wave voltage portion superimposed on the DC voltage portion. Become. The minimum and maximum values of the first triangular wave signal x1 are p1n and p1x, the minimum and maximum values of the second triangular wave signal x2 are p2n and p2x, and the minimum and maximum values of the third triangular wave signal x3 are Let p3n and p3x. Here, as an example, the first triangular wave signal x1 uses a triangular wave connecting the minimum value p1n, the maximum value p1x, and the next minimum value p1n, and the same applies to the second and third triangular wave signals x2 and x3. It is. The slope L11 is a straight line having a slope connecting the maximum value p1x and the minimum value p1n of the first triangular wave signal x1, and the slope L12 connects the minimum value p1n and the maximum value p1x of the first triangular wave signal x1. A straight line with an inclination is assumed. The slope L2 is a straight line having a slope connecting the minimum value p2n and the maximum value p2x of the second triangular wave signal x2, and the slope L3 is a minimum value p3n and a maximum value p3x of the third triangular wave signal x3. A straight line with an inclination connecting

図2に示すように、信号レベルは、最低値0、第1、第2、第3の三角波状信号x1、x2、x3の順に大きい。つまり、最低値0、第1の三角波状信号x1の最小値p1n、最大値p1x、第2の三角波状信号x2の最小値p2n、最大値p2x、第3の三角波状信号x3の最小値p3n、最大値p3xの順に大きい。 As shown in FIG. 2, the signal level increases in the order of the lowest value 0, the first, second, and third triangular wave signals x1, x2, and x3. That is, the minimum value 0, the minimum value p1n of the first triangular wave signal x1, the maximum value p1x, the minimum value p2n of the second triangular wave signal x2, the maximum value p2x, the minimum value p3n of the third triangular wave signal x3, Largest in order of the maximum value p3x.

第1の三角波状信号の最小値p1nから次の最小値p1nまで又は第1の三角波状信号の最大値p1xから次の最大値p1xまでの時間幅は、第1回路のそれぞれ組となるスイッチ素子のうちの一方のスイッチ素子の半周期と等しくする。第2、第3の三角波状信号についても同様に、第1回路のそれぞれ組となるスイッチ素子のうちの他方のスイッチ素子、第2回路のスイッチ素子の半周期と等しくする。 The time width from the minimum value p1n of the first triangular wave signal to the next minimum value p1n or from the maximum value p1x of the first triangular wave signal to the next maximum value p1x is a switching element that is a set of each of the first circuits. Is equal to the half cycle of one of the switch elements. Similarly, the second and third triangular wave signals are set to be equal to the half period of the other switch element of the first circuit set and the switch element of the second circuit.

本発明のコンバータは次の条件(1)〜(3)を兼ね備える。
条件(1)第1、第2、第3の三角波状信号x1、x2、x3それぞれの信号レベルは、三角波状信号x1、x2、x3の順に大きくする。つまり、第2の三角波状信号を第1の三角波状信号よりも大きく、かつ、第3の三角波状信号を第2の三角波状信号よりも大きく設定する。
条件(2)第1、第2、第3の三角波状信号x1、x2、x3は重ならない。図2を例にすると、三角波状信号x1の最大値p1xより第2の三角波状信号x2の最小値p2nの方が大きく、三角波状信号x2の最大値p2xよりも第3の三角波状信号x3の最小値p3nの方が大きい。
条件(3)誤差増幅信号x0の変動する範囲に第1、第2、第3の三角波状信号x1、x2、x3が存在する。このため、誤差増幅信号x0は、同一時刻において、第1、第2、第3の三角波状信号x1、x2、x3のいずれか一つの三角波状信号と交わるときは、他の三角波状信号とは交わらない。
The converter of the present invention has the following conditions (1) to (3).
Condition (1) The signal levels of the first, second, and third triangular signals x1, x2, and x3 are increased in the order of the triangular signals x1, x2, and x3. That is, the second triangular wave signal is set larger than the first triangular wave signal, and the third triangular wave signal is set larger than the second triangular wave signal.
Condition (2) The first, second, and third triangular wave signals x1, x2, and x3 do not overlap. Taking FIG. 2 as an example, the minimum value p2n of the second triangular wave signal x2 is larger than the maximum value p1x of the triangular wave signal x1, and the third triangular wave signal x3 of the third triangular wave signal x3 is larger than the maximum value p2x of the triangular wave signal x2. The minimum value p3n is larger.
Condition (3) The first, second, and third triangular wave signals x1, x2, and x3 exist in a range where the error amplification signal x0 varies. Therefore, when the error amplification signal x0 intersects with any one of the first, second, and third triangular wave signals x1, x2, and x3 at the same time, Do not cross.

基本的には、制御回路3は、図2に示すように、誤差増幅信号x0と信号レベルの異なる3つの第1〜第3の三角波状信号x1、x2、x3とを比較する。誤差増幅信号x0が、第3の三角波状信号x3と交わり、この第3の三角波状信号x3よりも低い三角波状信号x1、x2と交わらない大きさとなる場合を、区間(1)とする。区間(1)では、誤差増幅信号x0と第3の三角波状信号x3とに対応して第2回路のスイッチ素子用の駆動信号をパルス幅変調させる。
誤差増幅信号x0が、第2の三角波状信号x2と交わり、三角波状信号x1、x3と交わらない大きさとなる場合を、区間(2)とする。区間(2)では、誤差増幅信号x0と第2の三角波状信号x2とに対応して第1回路の組となる他方のスイッチ素子の駆動信号をパルス幅変調させる。
誤差増幅信号x0が、第1の三角波状信号x1と交わり、第2、第3の三角波状信号x2、x3と交わらない大きさとなる場合を、区間(3)とする。区間(3)では、誤差増幅信号x0と第3の三角波状信号x3とに対応して第1回路の組となる一方のスイッチ素子の駆動信号をパルス幅変調させる。
Basically, as shown in FIG. 2, the control circuit 3 compares the error amplified signal x0 with three first to third triangular signals x1, x2, and x3 having different signal levels. A case where the error amplification signal x0 intersects with the third triangular wave signal x3 and has a magnitude that does not intersect with the triangular wave signals x1 and x2 lower than the third triangular wave signal x3 is defined as a section (1). In the section (1), the drive signal for the switch element of the second circuit is subjected to pulse width modulation corresponding to the error amplification signal x0 and the third triangular wave signal x3.
A case where the error amplification signal x0 intersects with the second triangular wave signal x2 and has a magnitude that does not intersect with the triangular wave signals x1 and x3 is defined as a section (2). In the section (2), the drive signal of the other switch element forming the first circuit pair is subjected to pulse width modulation corresponding to the error amplification signal x0 and the second triangular wave signal x2.
A case where the error amplification signal x0 has a magnitude that intersects with the first triangular wave signal x1 and does not intersect with the second and third triangular wave signals x2 and x3 is defined as a section (3). In the section (3), the drive signal of one switch element forming the first circuit set is pulse-width modulated corresponding to the error amplification signal x0 and the third triangular wave signal x3.

次に、図1〜図5を用いて第1の実施形態のコンバータの詳細な動作について説明する。図3は、誤差増幅信号x0が第3の三角波状信号x3と交わる区間(1)の動作を説明するための図である。図4は、図2において、第2の三角波状信号x2と交わる信号レベルにある区間(2)の動作を説明するための図である。また、図5は、図2において、第1の三角波状信号x1と交わる信号レベルにある区間(3)の動作を説明するための図である。 Next, the detailed operation of the converter according to the first embodiment will be described with reference to FIGS. FIG. 3 is a diagram for explaining the operation in the section (1) in which the error amplification signal x0 intersects with the third triangular wave signal x3. FIG. 4 is a diagram for explaining the operation in the section (2) in the signal level intersecting with the second triangular wave signal x2 in FIG. FIG. 5 is a diagram for explaining the operation in the section (3) at the signal level intersecting with the first triangular wave signal x1 in FIG.

図3〜図5において、(A)は第2回路2のスイッチ素子Q5、Q6のそれぞれの駆動信号、(B)は第1回路1の他方の組となるスイッチ素子、ここでは第2レグ13のスイッチ素子Q3、Q4に与えられる駆動信号、(C)は第1回路1の組となる一方のスイッチ素子、ここでは第1レグ12のスイッチ素子Q1、Q2の駆動信号を、それぞれ同一の時間軸で示した波形図である。(A)のスイッチ素子Q5、Q6の駆動信号は、それぞれ(D)のスイッチ素子Q6の駆動信号と(E)のスイッチ素子Q5の駆動信号に振り分けられる。また、(B)のスイッチ素子Q3、Q4の駆動信号は、それぞれ(F)のスイッチ素子Q4の駆動信号と(G)のスイッチ素子Q3の駆動信号に振り分けられる。さらに、(C)のスイッチ素子Q1、Q2の駆動信号は、それぞれ(H)のスイッチ素子Q2の駆動信号と(I)のスイッチ素子Q1の駆動信号に振り分けられる。   3 to 5, (A) is a drive signal for each of the switch elements Q5 and Q6 of the second circuit 2, and (B) is a switch element which is the other set of the first circuit 1, here the second leg 13. (C) is one switch element that forms a set of the first circuit 1, in this case, the drive signals of the switch elements Q1 and Q2 of the first leg 12 at the same time. It is the wave form diagram shown with the axis | shaft. The drive signals for the switch elements Q5 and Q6 in (A) are divided into the drive signal for the switch element Q6 in (D) and the drive signal for the switch element Q5 in (E), respectively. Further, the drive signals of the switch elements Q3 and Q4 in (B) are distributed to the drive signal of the switch element Q4 in (F) and the drive signal of the switch element Q3 in (G), respectively. Further, the drive signals for the switch elements Q1 and Q2 in (C) are distributed to the drive signal for the switch element Q2 in (H) and the drive signal for the switch element Q1 in (I), respectively.

ここでは、スイッチ素子Q1〜Q4の駆動信号はパルス幅制御、スイッチ素子Q5、Q6の駆動信号は位相シフト制御とする場合について説明する。図3〜図5において、鎖線a、bは、第3の三角波状信号x3の最大値p3xと最小値p3nとの間に位置させ、第3の三角波状信号の制限値とする。鎖線aは最小の場合は第3の三角波状信号x3の最大値p3xとし、鎖線bは最大の場合は第3の三角波状信号x3の最大値p3nとなる。スイッチ素子Q5、Q6の駆動信号は位相シフト制御を行うので、鎖線a、bは、第2回路2のスイッチ素子Q5、Q6の位相シフト上限値、位相シフト下限値を決定し、鎖線a、b間は、第2回路2のスイッチ素子の駆動信号が位相シフトする範囲となる。鎖線cは、第2の三角波状信号x2の最大値p2xと最小値p2nとの間に位置し、第1回路の組となる他方のスイッチ素子Q3又はQ4のパルス幅の上限値(最大パルス幅)を決定する。鎖線dは第2回路2のスイッチ素子Q5、Q6の動作停止レベルを示し、誤差増幅信号x0が鎖線dを下回るときにはスイッチ素子Q5、Q6をオフのままの状態に保持する。鎖線eは、第1の三角波状信号x1の最大値p1xと最小値p1nとの間に位置し、第1レグ12のスイッチ素子Q1、Q2のパルス幅の上限値(最大パルス幅)を決定する。   Here, a case will be described in which the drive signals of the switch elements Q1 to Q4 are pulse width control, and the drive signals of the switch elements Q5 and Q6 are phase shift control. 3 to 5, chain lines a and b are positioned between the maximum value p3x and the minimum value p3n of the third triangular wave signal x3, and are used as the limit values of the third triangular wave signal. When the chain line a is the minimum, the maximum value p3x of the third triangular wave signal x3 is set, and when the chain line b is the maximum, the maximum value p3n of the third triangular wave signal x3 is set. Since the drive signals of the switch elements Q5 and Q6 perform phase shift control, the chain lines a and b determine the phase shift upper limit value and phase shift lower limit value of the switch elements Q5 and Q6 of the second circuit 2, and the chain lines a and b The interval is a range in which the drive signal of the switch element of the second circuit 2 is phase-shifted. The chain line c is located between the maximum value p2x and the minimum value p2n of the second triangular wave signal x2, and is the upper limit value (maximum pulse width) of the other switch element Q3 or Q4 that forms the first circuit group. ). A chain line d indicates an operation stop level of the switch elements Q5 and Q6 of the second circuit 2, and when the error amplification signal x0 falls below the chain line d, the switch elements Q5 and Q6 are held in an off state. The chain line e is located between the maximum value p1x and the minimum value p1n of the first triangular wave signal x1, and determines the upper limit value (maximum pulse width) of the pulse width of the switching elements Q1, Q2 of the first leg 12. .

第1の三角波状信号x1の最大値p1xから次の最大値p1xまでの幅を第1回路1の組となる一方のスイッチ素子の半周期とする。これは、第1の三角波状信号x1の最小値p1nから次の最小値p1nであってもよい。第2の三角波状信号x2は、他方のスイッチ素子Q3、Q4の駆動信号を形成するためのもので、第2の三角波状信号x2と誤差増幅信号x0又は第2の三角波状信号x2の制限値となる鎖線cとに対応して定まる第1回路1の他方のスイッチ素子Q3、Q4の駆動信号を第1の三角波状信号x1と第1の三角波状信号の制限値である波線eとに対応して定まる第1回路1の一方のスイッチ素子Q1、Q2の駆動信号よりも先にオフさせる。また、第3の三角波状信号x3は、第2回路2のスイッチ素子Q5、Q6用の駆動信号を形成するためのもので、第3の三角波状信号x3と誤差増幅信号x0又は第3の三角波状信号の制限値となる波線aとに対応して定まるスイッチ素子Q6(又はQ5)をオン状態とする駆動信号を第1の三角波状信号x1及び第2の三角波状信号x2によって定まる第1回路1の一方のスイッチ素子Q1(又はQ2)及び他方のスイッチ素子Q4(又はQ3)の駆動信号が共にオン状態となる駆動信号のときに与える。   The width from the maximum value p1x of the first triangular wave signal x1 to the next maximum value p1x is set as a half cycle of one switch element constituting the first circuit 1 set. This may be from the minimum value p1n of the first triangular wave signal x1 to the next minimum value p1n. The second triangular wave signal x2 is for forming a driving signal for the other switch elements Q3 and Q4, and the limit value of the second triangular wave signal x2 and the error amplification signal x0 or the second triangular wave signal x2. The drive signal of the other switch element Q3, Q4 of the first circuit 1 determined corresponding to the chain line c becomes the first triangular wave signal x1 and the wave line e which is the limit value of the first triangular wave signal. Thus, it is turned off prior to the drive signal for one of the switch elements Q1 and Q2 of the first circuit 1 determined. The third triangular wave signal x3 is for forming drive signals for the switching elements Q5 and Q6 of the second circuit 2, and the third triangular wave signal x3 and the error amplification signal x0 or the third triangular wave signal. A first circuit that is determined by the first triangular wave signal x1 and the second triangular wave signal x2 as a drive signal for turning on the switching element Q6 (or Q5) that is determined corresponding to the wavy line a that is the limit value of the wavy signal It is given when the drive signals of one switch element Q1 (or Q2) and the other switch element Q4 (or Q3) are both turned on.

[誤差増幅信号x0が第3の三角波状信号x3と交わる区間(1)の動作]
第3、第4端子T3とT4との間の出力電圧(制御対象)が低下することによって、誤差増幅信号x0が大きくなり、図3に示すように誤差増幅信号x0が第3の三角波状信号x3と交わった状態にあるとする。この状態では、誤差増幅信号x0は、第1の三角波状信号x1の制限値(最大パルス幅)を示す鎖線e及び第2の三角波状信号x2の制限値(最大パルス幅)を示す鎖線cを超えている。
[Operation in section (1) where error amplified signal x0 intersects third triangular signal x3]
As the output voltage (control target) between the third and fourth terminals T3 and T4 decreases, the error amplification signal x0 increases, and the error amplification signal x0 becomes the third triangular wave signal as shown in FIG. Suppose that it is in a state intersecting with x3. In this state, the error amplification signal x0 includes a chain line e indicating the limit value (maximum pulse width) of the first triangular wave signal x1 and a chain line c indicating the limit value (maximum pulse width) of the second triangular wave signal x2. Over.

制御回路3は、図3(C)に示す組となる一方のスイッチ素子Q1、Q2の駆動信号を、第1の三角波状信号x1と鎖線eとの交点で定まる最大パルス幅で制御する。スイッチ素子Q1、Q2の駆動信号のオンのタイミングをスロープL11と鎖線eの交点から定まる時点とし、オフのタイミングをスロープL12と鎖線eの交点で定まる時点とする。スイッチ素子Q1、Q2が共にオフするデットタイムは、スロープL12と鎖線eの交点で定まる時点からスロープL11と鎖線eの交点で定まる時点までとする。このスイッチ素子Q1、Q2のデットタイムは、スイッチ素子Q1とQ2とが同時に導通するのを防止することができる期間とする。図3(C)の駆動信号は、(H)スイッチ素子Q1と(I)スイッチ素子Q2の駆動信号にそれぞれ振り分けられる。   The control circuit 3 controls the drive signal of one of the switch elements Q1 and Q2 in the pair shown in FIG. 3C with the maximum pulse width determined by the intersection of the first triangular wave signal x1 and the chain line e. The on timing of the drive signals for the switch elements Q1 and Q2 is defined as the time point determined from the intersection of the slope L11 and the chain line e, and the off timing is defined as the time point determined from the intersection of the slope L12 and the chain line e. The dead time when both the switch elements Q1 and Q2 are turned off is from the time determined by the intersection of the slope L12 and the chain line e to the time determined by the intersection of the slope L11 and the chain line e. The dead time of the switch elements Q1 and Q2 is a period in which the switch elements Q1 and Q2 can be prevented from conducting simultaneously. The drive signals in FIG. 3C are distributed to the drive signals for (H) switch element Q1 and (I) switch element Q2, respectively.

制御回路3は、図3(B)に示す組となる他方のスイッチ素子Q3、Q4の駆動信号がオフするタイミングを、第2の三角波状信号x2と鎖線cとの交点で決定する。ここでは、スイッチ素子Q3、Q4の駆動信号がオンするタイミングは、第2の三角波状信号x2の最小値p2nとなる時点としている。また、オフするタイミングは、スロープL2と第2の三角波状信号の制限値である鎖線cとの交点で定まる時点となるので、このときのパルス幅は、スイッチ素子Q3、Q4の最大パルス幅となる。図3(B)の駆動信号は、(G)スイッチ素子Q3と(F)スイッチ素子Q4の駆動信号としてそれぞれ振り分けられる。   The control circuit 3 determines the timing at which the drive signal of the other switch element Q3, Q4 in the pair shown in FIG. 3B is turned off at the intersection of the second triangular wave signal x2 and the chain line c. Here, the timing at which the drive signals of the switch elements Q3 and Q4 are turned on is the time point when the minimum value p2n of the second triangular wave signal x2 is reached. Since the timing of turning off is determined at the intersection of the slope L2 and the chain line c which is the limit value of the second triangular wave signal, the pulse width at this time is the maximum pulse width of the switch elements Q3 and Q4. Become. The drive signals in FIG. 3B are distributed as drive signals for (G) switch element Q3 and (F) switch element Q4, respectively.

制御回路3は、第2回路2のスイッチ素子Q5、Q6を一定幅のパルスで位相シフトさせる制御を行う。スイッチ素子Q5、Q6の駆動信号は、一定幅のパルスを、誤差増幅信号x0と第3の三角波状信号x3とが交わる時点でオフさせるタイミングを定めることで位相シフト量が決定する。図3では、誤差増幅信号x0が、スロープL3と交わる時点t1、t2で、図3(A)スイッチ素子Q5、Q6の駆動信号をオフさせる。図3(A)の駆動信号は、(D)スイッチ素子Q6と(E)スイッチ素子Q5の駆動信号にそれぞれ振り分けられる。時刻t1で、オン状態の(E)スイッチ素子Q5の駆動信号がオフすると、予め決められたデッドタイムの後に(D)スイッチ素子Q6の駆動信号がオンする。同様に、時刻t2で、オン状態の(D)スイッチ素子Q6の駆動信号がオフすると、予め決められたデッドタイムの後に(E)スイッチ素子Q5の駆動信号がオンする。なお、スイッチ素子Q5、Q6が共にオフするデッドタイムは、スイッチ素子Q5とQ6が同時に導通することを防止することができる期間とする。   The control circuit 3 performs control to shift the phase of the switch elements Q5 and Q6 of the second circuit 2 with a pulse having a constant width. The phase shift amount of the drive signals for the switch elements Q5 and Q6 is determined by determining the timing at which a pulse having a constant width is turned off when the error amplification signal x0 and the third triangular wave signal x3 intersect. In FIG. 3, at time points t1 and t2 when the error amplification signal x0 crosses the slope L3, the drive signals for the switch elements Q5 and Q6 in FIG. 3A are turned off. The drive signals in FIG. 3A are distributed to the drive signals for (D) switch element Q6 and (E) switch element Q5, respectively. At time t1, when the drive signal for the on-state (E) switch element Q5 is turned off, the drive signal for the (D) switch element Q6 is turned on after a predetermined dead time. Similarly, when the drive signal for the (D) switch element Q6 in the on state is turned off at time t2, the drive signal for the (E) switch element Q5 is turned on after a predetermined dead time. Note that the dead time when both the switch elements Q5 and Q6 are turned off is a period during which the switch elements Q5 and Q6 can be prevented from conducting simultaneously.

位相シフトの変動量は、スロープL3と交わる誤差増幅信号x0が、鎖線aと一致する場合に最大(位相シフト上限値)、鎖線bと一致する場合に最小(位相シフト下限値)とし、この最大値から最小値の間をシフトさせる。なお、誤差増幅信号x0が、鎖線aよりも大きい場合は位相シフト上限値でパルス制御をし、誤差増幅信号x0が、鎖線bよりも低く、鎖線dよりも高いときは、位相シフト下限値のパルス制御をする。   The variation amount of the phase shift is the maximum (phase shift upper limit value) when the error amplification signal x0 crossing the slope L3 coincides with the chain line a, and the minimum (phase shift lower limit value) when it coincides with the chain line b. Shift between value and minimum value. When the error amplification signal x0 is larger than the chain line a, the pulse control is performed with the phase shift upper limit value. When the error amplification signal x0 is lower than the chain line b and higher than the chain line d, the phase shift lower limit value is set. Use pulse control.

誤差増幅信号x0の値が大きくなるほどスロープL3と交わる点が図3の右側の方向となり、スイッチ素子Q5、Q6の駆動信号は図3の右方向にシフトする。よって、スイッチ素子Q6のオン期間は、スイッチ素子Q2とQ3とが同時にオンする期間と一致する時間が長くなる。同様に、スイッチ素子Q5のオン期間は、スイッチ素子Q1とQ4とが同時にオンする期間と一致する時間が長くなる。   As the value of the error amplification signal x0 increases, the point of intersection with the slope L3 becomes the right direction in FIG. 3, and the drive signals of the switch elements Q5 and Q6 shift in the right direction in FIG. Therefore, the ON period of the switch element Q6 is longer than the period during which the switch elements Q2 and Q3 are simultaneously turned ON. Similarly, the ON period of switch element Q5 is longer than the period during which switch elements Q1 and Q4 are simultaneously turned ON.

ここで、区間(1)の動作について詳しく述べる。図3(H)、(F)に示すように、第1回路1の組となる一方のスイッチ素子Q1と他方のスイッチ素子Q4とに共にオン信号が与えられている状態から、他方のスイッチ素子Q4を先にオフし、その後に、一方のスイッチ素子Q1を後からオフさせる。同様に、図3(I)、(G)に示すように、第1回路1の組となる一方のスイッチ素子Q2と他方のスイッチ素子Q3とに共にオン信号が与えられている状態から、他方のスイッチ素子Q3が先にオフし、その後に、一方のスイッチ素子Q2を後からオフさせる。   Here, the operation in the section (1) will be described in detail. As shown in FIGS. 3 (H) and 3 (F), from the state in which the ON signal is given to one switch element Q1 and the other switch element Q4 that form a set of the first circuit 1, the other switch element Q4 is turned off first, and then one switch element Q1 is turned off later. Similarly, as shown in FIGS. 3 (I) and 3 (G), from the state in which the ON signal is given to one switch element Q2 and the other switch element Q3 that form a set of the first circuit 1, The switch element Q3 is turned off first, and then one switch element Q2 is turned off later.

第2回路2のスイッチ素子Q6又はQ5は、第1回路1の組となるスイッチ素子Q1、Q4又はスイッチ素子Q2、Q3が共にオン状態にあるときに順方向に導通させる。図3に示すように、(H)、(F)のスイッチ素子Q1、Q4又は(I)、(G)スイッチ素子Q2、Q3にオン信号の与えられる期間に、(D)スイッチ素子Q6又は(E)スイッチ素子Q5にオン信号が与えられる。このため、トランス11の2次側では、2次巻線11bが短絡状態となり、第1端子、第2端子T1、T2側から入力されるエネルギーがインダクタンス手段Lに蓄積される。この動作は、スイッチ素子Q1、Q4又はスイッチ素子Q2、Q3に共にオン信号が与えられている期間に、スイッチ素子Q6又はQ5のオン信号をオフさせることによって終了する。したがって、(D)スイッチ素子Q6又は(E)スイッチ素子Q5の駆動信号が、図3において右方向にシフトすると、つまり誤差増幅信号x0が大きくなるほど、インダクタンス手段Lにエネルギーを蓄える期間が長くなるのでインダクタンス手段Lに蓄えられるエネルギーが大きくなる。   The switch element Q6 or Q5 of the second circuit 2 is electrically connected in the forward direction when both the switch elements Q1 and Q4 or the switch elements Q2 and Q3 that form the set of the first circuit 1 are in the on state. As shown in FIG. 3, (D) switch element Q6 or (D) in a period when an ON signal is given to switch elements Q1, Q4 or (I), (G) switch elements Q2, Q3 of (H), (F). E) An ON signal is given to the switch element Q5. For this reason, on the secondary side of the transformer 11, the secondary winding 11 b is short-circuited, and energy input from the first terminal and the second terminals T 1 and T 2 is accumulated in the inductance means L. This operation is ended by turning off the ON signal of the switch element Q6 or Q5 during the period when the ON signal is applied to both the switch elements Q1 and Q4 or the switch elements Q2 and Q3. Therefore, when the drive signal of (D) switch element Q6 or (E) switch element Q5 is shifted to the right in FIG. 3, that is, the error amplification signal x0 increases, the period of time for storing energy in inductance means L becomes longer. The energy stored in the inductance means L increases.

次に、誤差増幅信号x0と第3の三角波状信号x3とが交わる時刻で、スイッチ素子Q6又はQ5がオフすると、インダクタンス手段Lに蓄えられたエネルギーは、一方向性素子D5、D8又は一方向性素子D6、D7とを通して第3、第4端子T3、T4側に供給される。このとき、第2回路2は、一方向性素子D5〜D8のフルブリッジ整流回路として機能する。   Next, when the switch element Q6 or Q5 is turned off at the time when the error amplification signal x0 and the third triangular wave signal x3 intersect, the energy stored in the inductance means L is one-way element D5, D8 or one-way. Are supplied to the third and fourth terminals T3 and T4 through the active elements D6 and D7. At this time, the second circuit 2 functions as a full bridge rectifier circuit of the unidirectional elements D5 to D8.

以上のことから、区間(1)では、誤差増幅信号x0が大きくなるほど、スイッチ素子Q1、Q4又はスイッチ素子Q2、Q3の駆動信号が共にオン信号のときに、スイッチ素子Q6又はQ5の駆動信号のオン状態が長くなるため、インダクタンス手段Lにエネルギーを蓄える期間が長くなり、コンバータの出力電圧の上昇率が大きくなる。   From the above, in the section (1), as the error amplification signal x0 becomes larger, when the drive signals of the switch elements Q1, Q4 or the switch elements Q2, Q3 are both ON signals, the drive signal of the switch element Q6 or Q5 Since the ON state becomes longer, the period for storing energy in the inductance means L becomes longer, and the rate of increase in the output voltage of the converter increases.

一方、区間(1)において、出力電圧の上昇に伴い誤差増幅信号x0の値が小さくなっていくと、スイッチ素子Q5又はQ6の駆動信号が図3左方向にシフトし、組となるスイッチ素子Q1、Q4又はQ2、Q3が同時に順方向に導通しているときに、スイッチ素子Q6又はQ5が順方向に導通状態となる期間が短くなる方向に変化する。区間(1)の動作で、第3、第4端子T3、T4の間の出力電圧が上昇して目標値方向に向かうに従って、誤差増幅信号x0が小さくなって鎖線bを下回り、誤差増幅信号x0は、第2の三角波状信号x2と交わる信号レベルまで低下すると次の区間(2)の動作に切り替わる。   On the other hand, in the section (1), when the value of the error amplification signal x0 decreases as the output voltage increases, the drive signal for the switch element Q5 or Q6 shifts to the left in FIG. , Q4, Q2, and Q3 are simultaneously conducting in the forward direction, the period during which the switch element Q6 or Q5 is in the conducting state in the forward direction is changed in a shorter direction. As the output voltage between the third and fourth terminals T3 and T4 rises in the operation of the section (1) and moves toward the target value, the error amplification signal x0 becomes smaller and falls below the chain line b, and the error amplification signal x0 Is switched to the operation in the next section (2) when the signal level crosses the second triangular wave signal x2.

[誤差増幅信号x0が第2の三角波状信号x2と交わる区間(2)の動作]
誤差増幅信号x0が、図4に示す第2の三角波状信号x2と交わる信号レベルまで低下したものとする。この状態では、誤差増幅信号x0は、第1の三角波状信号x1の制限値(最大パルス幅)を示す鎖線eを超えており、かつ第2回路2のスイッチ素子Q5、Q6の動作停止レベルを示す鎖線dよりも上にある。
[Operation in section (2) where error amplified signal x0 intersects second triangular wave signal x2]
It is assumed that the error amplification signal x0 is lowered to a signal level that intersects with the second triangular wave signal x2 shown in FIG. In this state, the error amplification signal x0 exceeds the chain line e indicating the limit value (maximum pulse width) of the first triangular wave signal x1, and the operation stop levels of the switch elements Q5 and Q6 of the second circuit 2 are set. It is above the dashed line d shown.

制御回路3は、組となる一方のスイッチ素子Q1、Q2の駆動信号を区間(1)と同様に最大パルス幅で動作させる。また、誤差増幅信号x0は、鎖線dよりも上方であるが第3の三角波状信号の最小制限値を示す鎖線bよりも下方にあるので、制御回路3はスイッチ素子Q5、Q6を第3の三角波状信号と鎖線bとの交点によって定まるタイミングでオフさせる最小の位相シフトで制御する。   The control circuit 3 operates the drive signal of one of the switch elements Q1 and Q2 in a pair with the maximum pulse width as in the section (1). Further, since the error amplification signal x0 is above the chain line d but below the chain line b indicating the minimum limit value of the third triangular wave signal, the control circuit 3 sets the switch elements Q5 and Q6 to the third elements. Control is performed with a minimum phase shift that is turned off at a timing determined by the intersection of the triangular wave signal and the chain line b.

組となる他方のスイッチ素子Q3、Q4の駆動信号は、誤差増幅信号x0が、第2の三角波状信号x2の最小値p2nから最大値p2xを結ぶスロープL2と交わる時点t3、t4でオフさせる。スイッチ素子Q3、Q4の駆動信号がオンするタイミングは、第2の三角波状信号x2の最小値p2nとなる時点とし、オフするタイミングを変動させてパルス幅を制御する。誤差増幅信号x0が低くなるにつれて、スイッチ素子Q3、Q4がオフするタイミングは、図4の左側にずれる。誤差増幅信号x0が、第2の三角波状信号x2の制限値である鎖線cと交わるタイミングでオフしたときのパルス幅を最大パルス幅とし、誤差増幅信号x0が鎖線cを超えるときも、スイッチ素子Q3、Q4は最大パルス幅で動作させる。   The drive signals of the other switch elements Q3 and Q4 in the set are turned off at times t3 and t4 when the error amplification signal x0 intersects the slope L2 connecting the minimum value p2n to the maximum value p2x of the second triangular wave signal x2. The timing at which the drive signals for the switch elements Q3 and Q4 are turned on is the time when the minimum value p2n of the second triangular wave signal x2 is reached, and the pulse width is controlled by changing the timing to turn off. As the error amplification signal x0 becomes lower, the timing at which the switch elements Q3 and Q4 are turned off shifts to the left in FIG. Even when the error amplification signal x0 exceeds the chain line c, the pulse width when the error amplification signal x0 is turned off at the timing at which the error amplification signal x0 crosses the chain line c, which is the limit value of the second triangular wave signal x2, is used. Q3 and Q4 are operated with the maximum pulse width.

区間(2)では、第2回路2のスイッチ素子Q5、Q6は、最小の位相シフトで交互にオンオフし、スイッチ素子Q5、Q6を逆方向に電流が流れる期間にオンさせて同期整流させている。ダイオードD5、D6よりも導通損の小さいスイッチ素子Q5、Q6を導通させることにより、導通損失を低減できる。なお、区間(2)では、スイッチ素子Q5又はQ6に、駆動信号を与えないでオフ状態としてもよい。 In the section (2), the switch elements Q5 and Q6 of the second circuit 2 are alternately turned on and off with a minimum phase shift, and the switch elements Q5 and Q6 are turned on and synchronized rectified during a period in which current flows in the reverse direction. . The conduction loss can be reduced by conducting the switch elements Q5 and Q6 having smaller conduction loss than the diodes D5 and D6. In the section (2), the switch element Q5 or Q6 may be turned off without applying a drive signal.

前述したように、区間(2)では、誤差増幅信号x0が低くなるにつれて、スイッチ素子Q3、Q4それぞれの駆動信号のパルス幅が狭くなる。このため、第1端子T1と第2端子T1側から供給される入力電力が、スイッチ素子Q1、Q4又はスイッチ素子Q2、Q3を介して、第2回路側に供給される供給される電力量が減少することになる。誤差増幅信号x0の大きさに従ってこのコンバータの出力電圧を制御し、出力電圧を上昇させるが、区間(2)における出力電圧の上昇率は区間(1)に比べて小さい。   As described above, in the section (2), the pulse widths of the drive signals of the switch elements Q3 and Q4 become narrower as the error amplification signal x0 becomes lower. Therefore, the input power supplied from the first terminal T1 and the second terminal T1 side is the amount of power supplied to the second circuit side via the switch elements Q1 and Q4 or the switch elements Q2 and Q3. Will be reduced. The output voltage of this converter is controlled according to the magnitude of the error amplification signal x0 to increase the output voltage. However, the rate of increase of the output voltage in the section (2) is smaller than that in the section (1).

制御回路3は、出力電圧の更なる上昇に伴って、誤差増幅信号x0が第2の三角波状信号x2の信号レベルよりも下側で、かつ第2回路2のスイッチ素子Q5、Q6の動作停止レベルを示す鎖線dよりも下側まで低下すると、下記区間(3)の制御動作に自動的に切り替わる。   As the output voltage further increases, the control circuit 3 stops the operation of the switch elements Q5 and Q6 of the second circuit 2 when the error amplification signal x0 is lower than the signal level of the second triangular wave signal x2. When it falls below the chain line d indicating the level, the control operation automatically switches to the control operation in the following section (3).

[誤差増幅信号x0が第1の三角波状信号x1と交わる区間(3)の動作]
図5に示すように、誤差増幅信号x0が第1の三角波状信号x1と交わった状態にあるとする。この状態では、誤差増幅信号x0は、第1の三角波状信号x1の制限値である鎖線eよりも下側にある。このため、制御回路3は、組となる他方のスイッチ素子Q3、Q4及び第2回路2のスイッチ素子Q5、Q6をオンオフ動作させずに停止状態とし、組となる一方のスイッチ素子Q1、Q2だけを制御する。
[Operation in Section (3) where Error Amplified Signal x0 Crosses First Triangular Wave Signal x1]
As shown in FIG. 5, it is assumed that the error amplification signal x0 intersects the first triangular wave signal x1. In this state, the error amplification signal x0 is below the chain line e that is the limit value of the first triangular wave signal x1. For this reason, the control circuit 3 stops the switching elements Q3 and Q4 of the other pair and the switching elements Q5 and Q6 of the second circuit 2 without performing the on / off operation, and only the one switching element Q1 and Q2 of the pair is set. To control.

誤差増幅信号x0が第1の三角波状信号x1と交わる時点で、組となる一方のスイッチ素子Q1、Q2のオン、オフのタイミングを決定する。例えば、図5に示す時点t5、t6は、スイッチ素子Q1のオン、オフ時点を、時点t7、t8はスイッチ素子Q2のオン、オフ時点をそれぞれ示すものとする。この区間(3)では、組となる一方のスイッチ素子Q1、Q2だけがパルス幅制御で交互にオンオフ動作を繰り返し、スイッチ素子Q1又はQ2がオンの期間に、インダクタンス手段Lと各部容量との共振によって、入力電源からのエネルギーが出力に供給される。   When the error amplification signal x0 crosses the first triangular wave signal x1, the on / off timing of one of the switch elements Q1 and Q2 to be paired is determined. For example, time points t5 and t6 shown in FIG. 5 indicate on and off time points of the switch element Q1, and time points t7 and t8 indicate on and off time points of the switch element Q2. In this section (3), only one of the switch elements Q1 and Q2 in the pair repeats the on / off operation alternately by pulse width control, and the resonance between the inductance means L and the capacitances of the respective parts during the period when the switch element Q1 or Q2 is on. Thus, energy from the input power source is supplied to the output.

この区間(3)では、誤差増幅信号x0が小さくなるほど、スイッチ素子Q1、Q2の駆動信号のパルス幅が狭くなり、コンバータの出力端子である第3、第4端子T3、T4に供給される電力は低下する。スイッチ素子Q1、Q2の駆動信号のパルス幅をゼロにすると、トランス11の2次巻線11bから第3、第4端子T3、T4側に供給される電力をほぼゼロの無負荷状態にできる。軽負荷からほぼ無負荷状態となる区間(3)では、出力電圧の上昇率が前記区間(1)、区間(2)に比べて非常に小さい。   In this section (3), the smaller the error amplification signal x0, the narrower the pulse width of the drive signals for the switch elements Q1 and Q2, and the power supplied to the third and fourth terminals T3 and T4 that are the output terminals of the converter. Will decline. When the pulse width of the drive signals for the switch elements Q1 and Q2 is set to zero, the power supplied from the secondary winding 11b of the transformer 11 to the third and fourth terminals T3 and T4 can be brought into a substantially zero no-load state. In the section (3) where the light load is almost no load, the rate of increase of the output voltage is very small compared to the sections (1) and (2).

上述では、誤差増幅信号x0が小さくなる場合の動作について説明したが、これとは逆に、区間(3)において、コンデンサ17の両端の電圧が降下することによって誤差増幅信号x0が大きくなる方向に変化すると、制御回路3は組となる一方のスイッチ素子Q1、Q2の駆動信号のパルス幅を広くして行く。さらに第4端子T3、T4側電圧が低下し、誤差増幅信号x0が大きくなって、誤差増幅信号x0が第2の三角波状信号x2に交わる信号レベルになると、区間(2)に切り替わる。さらに、誤差増幅信号x0が第3の三角波状信号x3に交わる信号レベルになると、区間(1)の動作に切り替わる。   In the above description, the operation when the error amplification signal x0 becomes small has been described. On the contrary, in the section (3), the error amplification signal x0 increases in the direction in which the voltage across the capacitor 17 drops. When changed, the control circuit 3 widens the pulse width of the drive signal for one of the switch elements Q1 and Q2 in the pair. Further, when the voltage on the fourth terminal T3, T4 side decreases, the error amplification signal x0 increases, and the error amplification signal x0 reaches a signal level that intersects the second triangular wave signal x2, the section (2) is switched. Further, when the error amplification signal x0 reaches a signal level that intersects the third triangular wave signal x3, the operation in the section (1) is switched.

以上で説明したように、この第1の実施形態のコンバータは、第3、第4端子T3、T4間の出力電圧の大きさによって、区間(1)〜区間(3)の制御動作のいずれかに自動的に切り替わって動作するので、昇圧回路及び切り替え回路などを用いることなく、第3、第4端子T3、T4間の出力電圧の上昇率を自動的に変えて短時間で出力電圧を目標値に近づけることができ、広範囲の出力電圧に対応できる。 As described above, the converter according to the first embodiment is one of the control operations in the section (1) to the section (3) depending on the magnitude of the output voltage between the third and fourth terminals T3 and T4. Therefore, the output voltage rise rate between the third and fourth terminals T3 and T4 is automatically changed without using a booster circuit and a switching circuit, so that the output voltage can be targeted in a short time. It can be close to the value and can handle a wide range of output voltages.

例えば、このコンバータが太陽光発電などに用いられる場合には、太陽光発電による第1、第2端子T1、T2に入力される電圧を制御するのにも有効である。この場合には、図示しないが、太陽光発電装置が接続される第1、第2端子T1、T2間の電圧を検出する電圧検出手段を別途備える。この電圧検出手段で第1、第2端子T1、T2間の電圧を検出し、その電圧検出値と第1、第2端子T1、T2間の目標電圧に対応する基準値とを比較して、誤差増幅信号x0を得る。この誤差増幅信号x0と前記第1〜第3の三角波状信号x1〜x3とを比較し、前述したように区間(1)〜(3)の電圧モード制御を行うことによって、第1、第2端子T1、T2間の制御対象となる電圧の上昇率を自動的に変えて、それらをその目標電圧に近づけることが可能である。制御回路3は、制御対象が第3、第4端子T3、T4間の電圧のときには電圧検出手段18の電圧検出信号を利用し、制御対象が第1、第2端子T1、T2間の電圧のときには前記別途備えた電圧検出手段の電圧検出信号を利用して、前述した誤差増幅信号x0を得る。 For example, when this converter is used for solar power generation or the like, it is also effective for controlling the voltages input to the first and second terminals T1 and T2 by solar power generation. In this case, although not shown, a voltage detecting means for detecting a voltage between the first and second terminals T1 and T2 to which the photovoltaic power generator is connected is additionally provided. The voltage detection means detects the voltage between the first and second terminals T1, T2, and compares the detected voltage value with a reference value corresponding to the target voltage between the first and second terminals T1, T2, An error amplified signal x0 is obtained. The error amplification signal x0 is compared with the first to third triangular wave signals x1 to x3, and the voltage mode control in the sections (1) to (3) is performed as described above, whereby the first and second It is possible to automatically change the rate of increase of the voltage to be controlled between the terminals T1 and T2 and bring them closer to the target voltage. The control circuit 3 uses the voltage detection signal of the voltage detection means 18 when the controlled object is the voltage between the third and fourth terminals T3 and T4, and the controlled object is the voltage between the first and second terminals T1 and T2. Sometimes, the error amplification signal x0 described above is obtained by using the voltage detection signal of the separately provided voltage detection means.

第1の実施形態のコンバータでは、誤差増幅信号x0が鎖線dで示す動作停止レベルよりも低くなると、制御回路3はスイッチ素子Q5、Q6に駆動信号を与えず、第2回路2のスイッチ素子Q5、Q6をオフ状態、つまり動作停止状態にしているが、前記動作停止レベルを設けずにオンオフ動作をさせても構わない。また、上述の第1の実施形態の区間(1)、(2)において、一例として、スイッチ素子Q3、Q4の駆動信号がオンするタイミングを、第2の三角波状信号x2の最小値p2nとなる時点としているが、組となる一方のスイッチ素子Q2又はQ1と同時にオン状態になる期間を実現できればよい。   In the converter of the first embodiment, when the error amplification signal x0 becomes lower than the operation stop level indicated by the chain line d, the control circuit 3 does not supply a drive signal to the switch elements Q5 and Q6, and the switch element Q5 of the second circuit 2 Q6 is in an off state, that is, in an operation stop state, but the on / off operation may be performed without providing the operation stop level. In the sections (1) and (2) of the first embodiment described above, as an example, the timing at which the drive signals of the switch elements Q3 and Q4 are turned on is the minimum value p2n of the second triangular wave signal x2. Although it is the time point, it is only necessary to realize a period in which the switch element Q2 or Q1 in the pair is turned on simultaneously.

上述のように、第1の実施形態のコンバータは、信号レベルの異なる第1〜第3の三角波状信号x1〜x3と誤差増幅信号x0とを比較することにより、簡潔な回路構成で、スイッチ素子に与える駆動信号を形成して各スイッチ素子の動作を切替えることで、広範囲な入出力の電圧、電流、電力を実現できる。   As described above, the converter according to the first embodiment compares the first to third triangular wave signals x1 to x3 having different signal levels with the error amplification signal x0, thereby providing a switch element with a simple circuit configuration. A wide range of input / output voltages, currents, and powers can be realized by switching the operation of each switch element by forming a drive signal to be applied to.

(第2の実施形態)
図6に、本発明の第2の実施形態に係る電圧モード制御を行う双方向のコンバータの電気回路図を示す。図6の双方向のコンバータは、第1回路1側から入力される電力を第2回路2側に供給する(順方向給電)動作と、第2回路2側から入力される電力を第1回路1側に供給する(逆方向給電)動作とを実現する。前者の動作は、第1の実施形態において説明しているため説明を省略する。以下では、主に第1の実施形態に係るコンバータと異なる構成及び電圧モード制御について説明する。
(Second Embodiment)
FIG. 6 shows an electric circuit diagram of a bidirectional converter for performing voltage mode control according to the second embodiment of the present invention. The bidirectional converter of FIG. 6 supplies power input from the first circuit 1 side to the second circuit 2 side (forward power feeding), and power input from the second circuit 2 side to the first circuit. The operation of supplying to 1 side (reverse power feeding) is realized. Since the former operation has been described in the first embodiment, a description thereof will be omitted. In the following, the configuration and voltage mode control different from those of the converter according to the first embodiment will be mainly described.

図6に示す双方向コンバータでは、第1端子T1と第2端子T2との間の電圧を検出する電圧検出手段19を備え、第1端子T1と第2端子T2との間の電圧に対応する電圧検出信号を制御回路3に与える。第2の実施形態では、電圧検出手段18を第1の電圧検出手段とし、電圧検出手段19を第2の電圧検出手段とする。   The bidirectional converter shown in FIG. 6 includes voltage detection means 19 for detecting the voltage between the first terminal T1 and the second terminal T2, and corresponds to the voltage between the first terminal T1 and the second terminal T2. A voltage detection signal is supplied to the control circuit 3. In the second embodiment, the voltage detection means 18 is a first voltage detection means, and the voltage detection means 19 is a second voltage detection means.

第1回路1の第1レグ12、第2レグ13は、第1の実施形態の図1に示す回路構成と同様である。第2回路2の第3レグ14の上下アームは、図1の回路構成と同様に、スイッチQ5、Q6にそれぞれ並列にダイオードD5、D6及びコンデンサC5、C6が並列に接続されたスイッチ素子S5、S6を用いる。また、第4レグ15の上下アームは、スイッチ素子Q7、Q8にそれぞれ並列にダイオードD10、D11及びコンデンサC7、C8が並列に接続されたスイッチ素子S7、S8を用いる。 The first leg 12 and the second leg 13 of the first circuit 1 are the same as the circuit configuration shown in FIG. 1 of the first embodiment. The upper and lower arms of the third leg 14 of the second circuit 2 are similar to the circuit configuration of FIG. 1, the switching elements S5 having diodes D5 and D6 and capacitors C5 and C6 connected in parallel to the switches Q5 and Q6, respectively. S6 is used. The upper and lower arms of the fourth leg 15 use switching elements S7 and S8 in which diodes D10 and D11 and capacitors C7 and C8 are connected in parallel to the switching elements Q7 and Q8, respectively.

制御回路3は、一例として、第3、第4端子T3、T4間の電圧を制御対象とする場合に、順方向給電では第1の電圧検出手段18からの電圧検出信号を使用し、第1、第2端子T1、T2間の電圧を制御対象とする場合に、逆方向給電では第2の電圧検出手段19からの電圧検出信号を使用する。   For example, when the voltage between the third and fourth terminals T3 and T4 is a control target, the control circuit 3 uses the voltage detection signal from the first voltage detection unit 18 in the forward power feeding, When the voltage between the second terminals T1 and T2 is to be controlled, the voltage detection signal from the second voltage detection means 19 is used in reverse power feeding.

順方向給電では、第2回路2の第3レグ14もしくは第4レグ15の上下アーム又は第3レグ、第4レグの上アーム同士もしくは下アーム同士を構成するスイッチ素子Q5からQ8のいずれかを制御する。ここでは、第1の実施形態のコンバータと同様に、第2回路2のスイッチ素子Q5、Q6を位相シフト制御するものとする。   In forward power feeding, either the upper or lower arm of the third leg 14 or the fourth leg 15 of the second circuit 2 or any one of the switch elements Q5 to Q8 constituting the upper arm or the lower arm of the third leg or the fourth leg. Control. Here, it is assumed that the switch elements Q5 and Q6 of the second circuit 2 are subjected to phase shift control similarly to the converter of the first embodiment.

次に、逆方向給電について説明する。第1、第2端子T1、T2間の電圧を制御対象とする場合、制御回路3は、電圧検出手段19からの電圧検出信号に応じてスイッチング素子S8〜S3を制御する。逆方向給電では、第1の実施形態におけるトランス11の1次巻線11aの役割を2次巻線11bが行い、2次巻線11bの役割を1次巻線11aが行う。また、第1回路1のスイッチング素子S1、S2を第2回路2のスイッチング素子S7、S8に読み替え、同様に、第1回路1スイッチング素子S3、S4を2回路2のスイッチング素子S5、S6、第2回路2のスイッチング素子S5、S6を第1回路1スイッチング素子S3、S4にそれぞれ読み替える。さらに、電圧検出手段18を、第2の電圧検出手段19に読み替える。   Next, reverse power feeding will be described. When the voltage between the first and second terminals T1 and T2 is to be controlled, the control circuit 3 controls the switching elements S8 to S3 according to the voltage detection signal from the voltage detection means 19. In reverse power feeding, the secondary winding 11b plays the role of the primary winding 11a of the transformer 11 in the first embodiment, and the primary winding 11a plays the role of the secondary winding 11b. Further, the switching elements S1 and S2 of the first circuit 1 are replaced with the switching elements S7 and S8 of the second circuit 2, and similarly, the first circuit 1 switching elements S3 and S4 are replaced with the switching elements S5 and S6 of the two circuit 2, and the second The switching elements S5 and S6 of the two circuit 2 are replaced with the first circuit 1 switching elements S3 and S4, respectively. Further, the voltage detection means 18 is replaced with the second voltage detection means 19.

逆方向給電では、誤差増幅信号x0は、例えば、第2の電圧検出手段19によって検出された第1、第2端子T1、T2間の電圧の電圧検出値と第1、第2端子T1、T2間の電圧の最大電圧値(目標値)に対応する基準値とを不図示のオペアンプなどの比較手段によって差分を増幅して得られる。制御回路3は、第1の実施形態で述べた条件(1)〜(3)に基づき、第1の三角波状信号x1、第2の三角波状信号x2、第3の三角波状信号x3と誤差増幅信号x0とを比較してスイッチング素子S8〜S3を第1の実施形態と同様に制御する。したがって、第2回路2又は第1回路1は、第1の実施形態における第1回路1又は第2回路2と同様に動作する。   In the reverse power feeding, the error amplification signal x0 is, for example, the voltage detection value of the voltage between the first and second terminals T1 and T2 detected by the second voltage detecting means 19 and the first and second terminals T1 and T2. It is obtained by amplifying the difference with a reference value corresponding to the maximum voltage value (target value) of the voltage between them by a comparison means such as an operational amplifier (not shown). The control circuit 3 performs error amplification with the first triangular wave signal x1, the second triangular wave signal x2, the third triangular wave signal x3 based on the conditions (1) to (3) described in the first embodiment. The switching elements S8 to S3 are controlled in the same manner as in the first embodiment by comparing with the signal x0. Therefore, the second circuit 2 or the first circuit 1 operates in the same manner as the first circuit 1 or the second circuit 2 in the first embodiment.

この双方向のコンバータにおいて、順方向給電又は逆方向給電において、第3、第4端子T3、T4間の電圧を制御対象とする場合には、第1の電圧検出手段18の検出信号を用いればよく、第1、第2端子T1、T2間の電圧を制御対象とする場合には、第2の電圧検出手段19の検出信号を用いればよい。   In this bidirectional converter, when the voltage between the third and fourth terminals T3 and T4 is controlled in forward power supply or reverse power supply, the detection signal of the first voltage detecting means 18 is used. If the voltage between the first and second terminals T1 and T2 is to be controlled, the detection signal of the second voltage detection means 19 may be used.

上述のように、第2の実施形態のコンバータは、信号レベルの異なる第1〜第3の三角波状信号x1〜x3と誤差増幅信号x0とを比較することにより、簡潔な回路構成で、スイッチ素子に与える駆動信号を形成して各スイッチ素子の動作を切替えることで、双方向に広範囲な入出力の電圧、電流、電力を実現できる。   As described above, the converter according to the second embodiment compares the first to third triangular-wave signals x1 to x3 having different signal levels with the error amplification signal x0, thereby providing a switch element with a simple circuit configuration. A wide range of input / output voltages, currents, and powers can be realized in both directions by switching the operation of each switch element by forming a drive signal to be applied to.

(第3の実施形態)
第1及び第2の実施形態ではコンバータの制御対象を電圧とする場合について述べたが、次に、制御対象を電流とする第3の実施形態に係るコンバータについて説明する。このコンバータは、図7に示すように、制御対象となる第3、第4端子T3、T4を通して流れる電流を検出するための第1の電流検出手段20を備える。また、第3の実施形態に係るコンバータでは、電流モード制御を行うため、第1回路1の第2レグ13のスイッチ素子Q4を通して流れる電流を検出する第2の電流検出手段21及び第2回路2のスイッチ素子Q6を通して流れる電流を検出する第3の電流検出手段22を備える。図7に示した第3の実施形態は、コンバータの制御対象を電流とし、電流モード制御を行うことから電流検出手段20〜22を備える点が、図1及び図6に示した、制御対象を電圧とし電圧モード制御を行う第1及び第2の実施形態のコンバータと異なる。
(Third embodiment)
In the first and second embodiments, the case where the control target of the converter is a voltage has been described. Next, a converter according to a third embodiment where the control target is a current will be described. As shown in FIG. 7, this converter includes first current detection means 20 for detecting current flowing through the third and fourth terminals T3 and T4 to be controlled. Further, in the converter according to the third embodiment, the second current detection means 21 and the second circuit 2 for detecting the current flowing through the switch element Q4 of the second leg 13 of the first circuit 1 in order to perform the current mode control. The third current detecting means 22 for detecting the current flowing through the switch element Q6 is provided. The third embodiment shown in FIG. 7 uses the current detection means 20 to 22 because the current control is performed using the current to be controlled by the converter, and the control target shown in FIG. 1 and FIG. This is different from the converters of the first and second embodiments that perform voltage mode control using voltage.

第3の実施形態において、第1回路1側から入力される電力を第2回路2側に供給する順方向給電の動作について説明する。コンバータの制御対象は、第3、第4端子T3、T4からの出力電流とする。この場合、第1の電流検出手段20によって得られる出力電流の検出信号を電圧検出信号に変換し、例えば、不図示のオペアンプなどの比較手段によって、この電圧検出信号を出力電流目標値に対応する基準値と比較し、この差分を増幅して差動増幅信号を得る。この差動増幅信号を第1の実施形態で説明した差動増幅信号x0として用いる。 In the third embodiment, an operation of forward power feeding that supplies power input from the first circuit 1 side to the second circuit 2 side will be described. The controlled object of the converter is the output current from the third and fourth terminals T3 and T4. In this case, the output current detection signal obtained by the first current detection means 20 is converted into a voltage detection signal, and this voltage detection signal corresponds to the output current target value by a comparison means such as an operational amplifier (not shown). Compared with a reference value, this difference is amplified to obtain a differential amplified signal. This differential amplified signal is used as the differential amplified signal x0 described in the first embodiment.

第2の電流検出手段21で検出されるスイッチング素子S4の電流検出信号は、対応する電圧信号に変換され、図2〜図5における第1回路1の組となる他方のスイッチ素子Q3、Q4用の第2の三角波状信号x2として用いる。ここで、第2の電流検出手段21で検出されるスイッチング素子S4を通して流れる電流は、インダクタンス手段Lにエネルギーを蓄積してから放出されるので、インダクタンス手段Lの両端電圧、インダクタンス値などで定まる傾きで上昇してから下降する三角波状の信号となる。ここでは、スイッチング素子S4を順方向に流れる三角波状の電流を第2の電流検出手段21で検出し、例えば抵抗、電流センサなどを利用して電圧信号に変換する。第2の電流検出手段21が微小の抵抗を有する場合には、三角波状の電流信号に対応する三角波状の電圧信号を直接得ることができる。この三角波状の電圧信号に適当な大きさの直流電圧を加算して得られる三角波状信号を、第2の三角波状信号x2として形成する。なお、第2の電流検出手段21で検出する電流は、スイッチング素子S4、スイッチング素子S3又はこれら両方のであってもよい。 The current detection signal of the switching element S4 detected by the second current detection means 21 is converted into a corresponding voltage signal, and is used for the other switch elements Q3 and Q4 that form a set of the first circuit 1 in FIGS. Used as the second triangular wave signal x2. Here, since the current flowing through the switching element S4 detected by the second current detection means 21 is discharged after accumulating energy in the inductance means L, the slope determined by the voltage across the inductance means L, the inductance value, etc. It becomes a triangular wave signal that rises and then falls. Here, the triangular current flowing in the forward direction through the switching element S4 is detected by the second current detection means 21, and converted into a voltage signal using, for example, a resistor, a current sensor, or the like. When the second current detecting means 21 has a minute resistance, a triangular wave voltage signal corresponding to the triangular wave current signal can be directly obtained. A triangular wave signal obtained by adding a DC voltage of an appropriate magnitude to the triangular wave voltage signal is formed as a second triangular wave signal x2. The current detected by the second current detection means 21 may be the switching element S4, the switching element S3, or both.

第3の電流検出手段22に検出されたスイッチング素子S6を通して流れる電流の検出信号は、対応する電圧信号に変換され、図2〜図5における第2回路2のスイッチ素子Q5、Q6用の第3の三角波状信号x3として用いる。ここでは、スイッチング素子S6を順方向に流れる電流を用いる。この電流は、スイッチング素子S3を順方向に流れる電流と同様に三角波状であり、この三角波状の電圧信号に適当な大きさの直流電圧値を加算して得られる三角波状信号を第3の三角波状信号x3とする。なお、第3の電流検出手段22で検出する電流は、スイッチング素子S5、スイッチング素子S6又はこれら両方のであってもよい。また、スイッチング素子S3〜S6を順方向に通して流れる電流には、スイッチ素子Q3〜Q6の他、並列に接続されたコンデンサC3〜C6、Ca〜Cdを充電する方向に流れる電流が含まれてもよいし、含まれないようにしてもよい。ここでは、スイッチング素子S3〜S6を順方向に流れる電流としたが、逆方向に流れる電流を含んでもよい。   The detection signal of the current flowing through the switching element S6 detected by the third current detection means 22 is converted into a corresponding voltage signal, and the third signal for the switching elements Q5 and Q6 of the second circuit 2 in FIGS. The triangular wave signal x3 is used. Here, a current flowing in the forward direction through the switching element S6 is used. This current is triangular wave like the current flowing in the forward direction through the switching element S3, and a triangular wave signal obtained by adding a DC voltage value of an appropriate magnitude to this triangular wave voltage signal is converted into a third triangular wave signal. Let it be a wave signal x3. The current detected by the third current detection means 22 may be the switching element S5, the switching element S6, or both. The current flowing through the switching elements S3 to S6 in the forward direction includes current flowing in the direction of charging the capacitors C3 to C6 and Ca to Cd connected in parallel in addition to the switching elements Q3 to Q6. Or may not be included. Here, the switching elements S3 to S6 are assumed to flow in the forward direction, but may include a current flowing in the reverse direction.

次に、図2〜図5における第1回路1の一方のスイッチ素子Q1、Q2用の第1の三角波状信号x1の形成について述べる。第1の実施形態で述べたように、区間(3)のときは、スイッチ素子Q1、Q2の駆動信号はパルス幅制御信号となる。第1回路1及び第2回路2を流れる電流は極めて少ないので、スイッチ素子Q1又はQ2を流れる電流を用いずに、第1の実施形態の図2〜図5で示した第1の三角波状信号x1と同様に予め決めた三角波状信号を形成し、これを用いた電圧モード制御を行う。 Next, the formation of the first triangular wave signal x1 for one switch element Q1, Q2 of the first circuit 1 in FIGS. As described in the first embodiment, in the section (3), the drive signals for the switch elements Q1 and Q2 are pulse width control signals. Since the current flowing through the first circuit 1 and the second circuit 2 is extremely small, the first triangular wave signal shown in FIGS. 2 to 5 of the first embodiment is used without using the current flowing through the switch element Q1 or Q2. Similarly to x1, a predetermined triangular wave signal is formed, and voltage mode control using this is performed.

第3の実施形態においても、第1の実施形態と同様に、差動増幅信号x0、第1〜第3の三角波状信号x1、x2、x3についての条件(1)から(3)を満たすようにする。制御回路3は、差動増幅信号x0と第1〜第3の三角波状信号x1、x2、x3とを比較し、第1の実施形態と同様に区間(1)〜(3)の動作を行う。ここでは、第3の実施形態において、上述の第1の実施形態とは異なる動作部分について主に説明する。   Also in the third embodiment, as in the first embodiment, the conditions (1) to (3) for the differential amplified signal x0 and the first to third triangular wave signals x1, x2, and x3 are satisfied. To. The control circuit 3 compares the differential amplification signal x0 with the first to third triangular wave signals x1, x2, and x3, and performs the operations in the sections (1) to (3) as in the first embodiment. . Here, in the third embodiment, an operation part different from that of the above-described first embodiment will be mainly described.

第3の実施形態において、誤差増幅信号x0が第3の三角波状信号x3と交わる区間(1)では、第2回路2のスイッチ素子Q5、Q6は位相シフト制御を行う。第3の三角波状信号x3と誤差増幅信号x0とが交わる時点で、スイッチ素子Q5、Q6の駆動信号がオフするタイミングを決定する。スイッチ素子Q5、Q6がオフすると、第3の三角波状信号x3として用いるスイッチ素子Q5、Q6の電流はこのオフした時点で最大値となるので、第3の三角波状信号x3の最大値で誤差増幅信号x0と交わる。なお、第1の実施形態の場合とは異なり、最大位相シフト、最小位相シフトを決定する値は、第3の三角波状信号x3を形成するスイッチ素子Q5、Q6の電流値以外の方法で定める。   In the third embodiment, in the section (1) where the error amplification signal x0 intersects the third triangular signal x3, the switch elements Q5 and Q6 of the second circuit 2 perform phase shift control. When the third triangular wave signal x3 and the error amplification signal x0 intersect, the timing at which the drive signals for the switch elements Q5 and Q6 are turned off is determined. When the switch elements Q5 and Q6 are turned off, the currents of the switch elements Q5 and Q6 used as the third triangular wave signal x3 become the maximum value when the switch elements Q5 and Q6 are turned off. Therefore, the error amplification is performed with the maximum value of the third triangular wave signal x3. Intersects with signal x0. Unlike the case of the first embodiment, the values for determining the maximum phase shift and the minimum phase shift are determined by a method other than the current values of the switch elements Q5 and Q6 that form the third triangular wave signal x3.

第3の実施形態において、誤差増幅信号x0が第2の三角波状信号x2と交わる区間(2)では、第1回路1の組となる他方のスイッチ素子Q3、Q4はパルス幅制御を行う。第2の三角波状信号x2と誤差増幅信号x0とが交わる時点で、スイッチ素子Q3、Q4の駆動信号がオフするタイミングが決定する。スイッチ素子Q3、Q4がオフすると、第2の三角波状信号x2として用いるスイッチ素子Q3、Q4の電流はこのオフした時点で最大値となるので、第2の三角波状信号x2の最大値で誤差増幅信号x0と交わる。なお、第1の実施形態の場合とは異なり、最大パルス幅を決定する値は、第2の三角波状信号23を形成する組となる他方のスイッチ素子Q3、Q4の電流値以外の方法で定める。   In the third embodiment, in the section (2) in which the error amplification signal x0 intersects with the second triangular wave signal x2, the other switch elements Q3 and Q4 forming the first circuit 1 perform pulse width control. When the second triangular wave signal x2 and the error amplification signal x0 intersect, the timing at which the drive signals for the switch elements Q3 and Q4 are turned off is determined. When the switch elements Q3 and Q4 are turned off, the currents of the switch elements Q3 and Q4 used as the second triangular wave signal x2 become the maximum value at the time when the switch elements Q3 and Q4 are turned off. Therefore, error amplification is performed with the maximum value of the second triangular wave signal x2. Intersects with signal x0. Unlike the case of the first embodiment, the value that determines the maximum pulse width is determined by a method other than the current value of the other switch elements Q3 and Q4 that form a pair forming the second triangular wave signal 23. .

第3の実施形態において、誤差増幅信号x0が第1の三角波状信号x1と交わる区間(3)では、第1の実施形態と同様である。   In the third embodiment, the section (3) in which the error amplification signal x0 intersects the first triangular wave signal x1 is the same as in the first embodiment.

第3の実施形態では、第2の実施形態と同様に双方向に動作させることができる。この場合、第3の実施形態の第1回路1及び第2回路2は、図7と同様の回路構成とする。また、第2の実施形態と同様に、逆方向供給の場合の制御対象を検出する第2の検出手段を備える。上述のように、第3の実施形態のコンバータは、第1、第2の実施形態のコンバータと同様に、信号レベルの異なる第1〜第3の三角波状信号x1〜x3と誤差増幅信号x0とを比較することにより、簡潔な回路構成で、スイッチ素子に与える駆動信号を形成して各スイッチ素子の動作を切替えることで、広範囲な入出力の電圧、電流、電力を実現できる。双方向のコンバータについても同様に実現できる。   In the third embodiment, it is possible to operate in both directions as in the second embodiment. In this case, the first circuit 1 and the second circuit 2 of the third embodiment have the same circuit configuration as that of FIG. Moreover, the 2nd detection means which detects the control object in the case of reverse direction supply is provided similarly to 2nd Embodiment. As described above, the converter of the third embodiment is similar to the converters of the first and second embodiments, and includes the first to third triangular wave signals x1 to x3 and the error amplification signal x0 having different signal levels. Therefore, a wide range of input / output voltages, currents, and powers can be realized by forming a drive signal to be applied to the switch elements and switching the operation of each switch element with a simple circuit configuration. A bidirectional converter can be similarly realized.

以上の説明では、制御対象が第3、第4端子T3、T4間の電圧若しくは電流又は第1、第2端子T1、T2間の電圧若しくは電流としたが、これらに限定されず、出力電圧、電流もしくは電力又は入力電圧、電流、もしくは電力のいずれかを用いることができる。制御対象を、第3、第4端子T3、T4間又は第1、第2端子T1、T2間の電力とする場合には、第3、第4端子T3、T4間の電圧の検出電圧信号と電流検出信号とを乗算し、又は第1、第2端子T1、T2間の電圧の検出信号と電流の検出信号とを乗算して、第3、第4端子T3、T4間又は第1、第2端子T1、T2間の電力検出信号を求めることができる。制御回路3は、それぞれの電力検出信号と電力基準値とを比較して誤差増幅信号を求め、この誤差増幅信号と前述したような三角波状信号とを比較する。上述の区間(1)〜(3)の制御を切替えることにより、第3、第4端子T3、T4間又は第1、第2端子T1、T2間の電力を目標値に近づけることができる。よって、本発明のコンバータは広範囲の出力電力又は入力電力に対応できる。なお、双方向に動作させる場合についても同様に、制御対象は、順方向供給又は逆方向供給において、出力電圧、電流もしくは電力又は入力電圧、電流、もしくは電力のいずれかを採用でき、順方向、逆方向において同じ制御対象、例えば出力電圧同士、出力電流同士を用いなくてもよい。   In the above description, the controlled object is the voltage or current between the third and fourth terminals T3 and T4, or the voltage or current between the first and second terminals T1 and T2, but is not limited thereto, the output voltage, Either current or power or input voltage, current, or power can be used. When the control target is the power between the third and fourth terminals T3 and T4 or between the first and second terminals T1 and T2, the detected voltage signal of the voltage between the third and fourth terminals T3 and T4 The current detection signal is multiplied, or the voltage detection signal between the first and second terminals T1 and T2 is multiplied by the current detection signal to obtain the third and fourth terminals T3 and T4 or the first and second terminals. A power detection signal between the two terminals T1 and T2 can be obtained. The control circuit 3 compares each power detection signal with the power reference value to obtain an error amplified signal, and compares this error amplified signal with the triangular wave signal as described above. By switching the control in the above sections (1) to (3), the power between the third and fourth terminals T3 and T4 or between the first and second terminals T1 and T2 can be brought close to the target value. Therefore, the converter of the present invention can cope with a wide range of output power or input power. Similarly, in the case of operating in both directions, the control target can adopt any of output voltage, current or power, or input voltage, current, or power in forward supply or reverse supply. In the reverse direction, it is not necessary to use the same control object, for example, output voltages or output currents.

以上の説明において、一例として、第1、第2の実施形態では、電圧モード制御を用いる場合、第3の実施形態では、電圧モード制御及び電流モード制御を用いる場合についてそれぞれ説明したが、これらに限定させるものではなく、電圧モード制御又は電流モード制御をそれぞれの場合において選択することができる。一般的に、電圧モード制御はスイッチ素子等の電流を検出する必要がないため、電流モード制御に比べて制御回路を簡素化できる。他方、電流モード制御は、電圧モード制御に比べて制御が安定し易く、制御の応答をより高速にできる。   In the above description, as an example, the case where voltage mode control is used in the first and second embodiments and the case where voltage mode control and current mode control are used in the third embodiment have been described. Without being limited, voltage mode control or current mode control can be selected in each case. In general, since voltage mode control does not need to detect a current of a switch element or the like, the control circuit can be simplified as compared with current mode control. On the other hand, the current mode control is more stable than the voltage mode control, and the control response can be made faster.

第1から第3の実施形態に係るコンバータにおいて、スイッチ素子Q1〜Q8に並列に接続されたダイオードD1〜D6、D10、D11及びコンデンサC1〜C8は、それぞれスイッチング素子S1〜S8の内蔵ダイオード、寄生容量としているが、外付けさせる部品であっても、これらを組み合わせたものであってもよい。また、スイッチング素子S1からS8は、例えばMOSFETなどの半導体素子を用いる。一方向性素子D7、D8としてスイッチング素子を用いる場合についても同様である。なお、この発明の基本的動作においては、コンデンサC1〜C8は必ずしも必要としない。   In the converters according to the first to third embodiments, the diodes D1 to D6, D10 and D11 and the capacitors C1 to C8 connected in parallel to the switching elements Q1 to Q8 are the built-in diodes and parasitic elements of the switching elements S1 to S8, respectively. Although it is set as a capacity | capacitance, even if it is a component attached externally, what combined these may be sufficient. Moreover, semiconductor elements, such as MOSFET, are used for switching element S1 to S8, for example. The same applies to the case where switching elements are used as the unidirectional elements D7 and D8. In the basic operation of the present invention, the capacitors C1 to C8 are not necessarily required.

第1に係るコンバータにおいて、スイッチ素子に並列に接続しているコンデンサCa〜Cdは、本発明の必須の構成要素ではないが、これらに並列に接続されたスイッチング素子のターンオフ時におけるスイッチング損失の低減を図るのに有効である。コンデンサCa、Cbを組となるスイッチ素子のうち後からオフさせる他方のスイッチ素子Q3、Q4に並列に接続することにより、ターンオフ時におけるスイッチ素子Q3、Q4の両端電圧の上昇を緩やかにしてスイッチング損失を低減できる。同様にコンデンサCc、Cdを第2回路2のスイッチ素子Q5、Q6にそれぞれ並列することにより、スイッチング素子S5、S6のターンオフ時の損失を低減できる。これらのコンデンサCa〜Cdは、第2及び第3の実施形態に係るコンバータを双方向に動作させた場合にも用いることができる。   In the converter according to the first aspect, the capacitors Ca to Cd connected in parallel to the switch elements are not essential components of the present invention, but the switching loss is reduced when the switching elements connected in parallel to these are turned off. It is effective to plan. Capacitors Ca and Cb are connected in parallel to the other switch element Q3 and Q4 that are turned off later in the set, thereby gradually increasing the voltage across the switch elements Q3 and Q4 at the time of turn-off and switching loss. Can be reduced. Similarly, by disposing the capacitors Cc and Cd in parallel with the switching elements Q5 and Q6 of the second circuit 2, respectively, it is possible to reduce the loss when the switching elements S5 and S6 are turned off. These capacitors Ca to Cd can also be used when the converters according to the second and third embodiments are operated bidirectionally.

上述の実施形態において、駆動信号としては、スイッチング素子として用いる半導体素子の種類によって、オン信号、オフ信号を与えるものでもよい。また、オン時点からオフ時点まで継続してずっと信号を与えなくてもよく、例えば、トリガーとして短い時間の信号を与えるものであってもよく、特に限定されるものではない。   In the above-described embodiment, the drive signal may be an on signal or an off signal depending on the type of the semiconductor element used as the switching element. Further, it is not necessary to continuously give a signal from the on time to the off time. For example, a signal for a short time may be given as a trigger, and there is no particular limitation.

本発明の電気回路において、接続点とは電気的に接続されて同電位にある部位を言い、物理的に接続された点を言うものではない。また、本発明のコンバータ及び双方向コンバータにおける各部の構成、構造、数、配置、形状、材質などに関しては、上述の具体例に限定されず、当業者が適宜選択的に採用したものも、本発明の要旨を包含する限り、本発明の範囲に包含される。   In the electric circuit of the present invention, the connection point refers to a portion that is electrically connected and at the same potential, and does not refer to a point that is physically connected. Further, the configuration, structure, number, arrangement, shape, material, and the like of each part in the converter and the bidirectional converter according to the present invention are not limited to the above-described specific examples, and those appropriately selected by those skilled in the art may be used. As long as the gist of the invention is included, it is included in the scope of the present invention.

より具体的には、例えば、半導体素子として記号により例示したものなどは、これら特定の電気素子には限定されず、同様の機能または作用を有する単一の電気素子あるいは複数の電気素子を含む電気回路として構成することができ、これらすべての変形は、本発明の範囲に包含される。同様に、ダイオード、コンデンサ、スイッチング素子をはじめとする各回路素子の数や配置関係などについても、当業者が適宜設計変更したものは本発明の範囲に包含される。   More specifically, for example, the semiconductor elements illustrated by symbols are not limited to these specific electric elements, but include an electric element including a single electric element or a plurality of electric elements having the same function or action. All of these variations are included within the scope of the present invention. Similarly, the number and arrangement of circuit elements including diodes, capacitors, and switching elements that are appropriately designed by those skilled in the art are included in the scope of the present invention.

本発明は、信号レベルの異なる三角波状信号と誤差増幅信号とを比較することにより、スイッチング素子を電圧モード制御又は電流モード制御し、前述した区間(1)〜(3)の動作を自動的に切り替えているので、簡潔な回路構成で、広範囲な入出力の電圧、電流、電力に対応できる。   The present invention compares the triangular wave signal having a different signal level with the error amplification signal, thereby controlling the switching element in voltage mode control or current mode control, and automatically performing the operations in the above-described sections (1) to (3). Since it is switched, it can handle a wide range of input / output voltages, currents, and powers with a simple circuit configuration.

T1〜T4・・・第1〜第4端子、 1・・・第1回路、 2・・・第2回路、3・・・制御回路、 11・・・トランス、 12〜15・・・第1〜第4レグ、16、17・・・コンデンサ、18、19・・・電圧検出手段、20、21、22・・・電流検出手段、S1〜S8・・・スイッチング素子、Q1〜Q8・・・スイッチ素子、D1〜D6、D10、D11・・・ダイオード(一方向性素子)、D7、D8・・・ダイオード(一方向性素子)、C1〜C8・・・コンデンサ、Ca〜Cd・・・第1〜第4コンデンサ、L・・・インダクタンス手段 T1 to T4 ... 1st to 4th terminals, 1 ... 1st circuit, 2 ... 2nd circuit, 3 ... Control circuit, 11 ... Transformer, 12-15 ... 1st -4th leg, 16, 17 ... capacitor, 18, 19 ... voltage detection means, 20, 21, 22 ... current detection means, S1-S8 ... switching element, Q1-Q8 ... Switch elements, D1 to D6, D10, D11 ... Diode (unidirectional element), D7, D8 ... Diode (unidirectional element), C1 to C8 ... Capacitor, Ca to Cd ... 1st-4th capacitor, L ... Inductance means

Claims (7)

スイッチ素子を上下アームとする第1レグと第2レグとが並列に接続され、前記第1レグの上アーム又は下アームのスイッチ素子と前記第2レグの下アーム又は上アームのスイッチ素子とをそれぞれ組として動作する第1回路と、
一方向性素子を上下アームとする第3レグと第4レグとが並列に接続され、前記第3レグもしくは前記第4レグの上下アーム又は前記第3レグ、前記第4レグの上アーム同士もしくは下アーム同士を構成する前記一方向性素子にそれぞれ並列にスイッチ素子が接続される第2回路と、
1次巻線側に前記第1回路が接続され、2次巻線側に前記第2回路が接続されるトランスと、
前記1次巻線側又は前記2次巻線側に接続されるインダクタンス手段と、
制御対象を検出する制御対象検出手段と、
前記スイッチ素子に与える駆動信号を形成する制御回路と、を備えたコンバータであって、
前記制御回路は、前記制御対象検出手段によって検出した前記コンバータの制御対象検出値と予め定めた基準値との差に対応する誤差増幅信号を求め、前記第1回路のそれぞれ組となるスイッチ素子のうちの一方のスイッチ素子用の第1の三角波状信号、前記第1回路のそれぞれ組となるスイッチ素子のうちの他方のスイッチ素子用の第2の三角波状信号、及び前記第2回路のスイッチ素子用の第3の三角波状信号を、前記第2の三角波状信号が前記第1の三角波状信号よりも大きく、前記第3の三角波状信号が第2の三角波状信号よりも大きくなるように、且つ前記誤差増幅信号が変動する範囲に前記第1、第2及び第3の三角波状信号が存在するように形成し、前記誤差増幅信号と前記第1、第2又は第3の三角波状信号とを比較し、
前記誤差増幅信号が前記第1の三角波状信号と交わるときは、前記誤差増幅信号と前記第1の三角波状信号とが交わる時点に対応して前記第1回路の組となる一方のスイッチ素子の駆動信号をパルス幅変調させ、
前記誤差増幅信号が前記第2の三角波状信号と交わるときは、前記誤差増幅信号と前記第2の三角波状信号とが交わる時点に対応して前記第1回路の組となる他方のスイッチ素子の駆動信号をパルス幅変調させ、
前記誤差増幅信号が前記第3の三角波状信号と交わるときは、前記誤差増幅信号と前記第3の三角波状信号とが交わる時点に対応して前記第2回路のスイッチ素子用の駆動信号をパルス幅変調させることを特徴とするコンバータ。
A first leg and a second leg having a switch element as an upper and lower arm are connected in parallel, and the switch element of the upper arm or lower arm of the first leg and the switch element of the lower arm or upper arm of the second leg A first circuit each operating as a set;
A third leg and a fourth leg having a unidirectional element as an upper and lower arm are connected in parallel, and the third leg, the upper and lower arms of the fourth leg, the third leg, the upper arms of the fourth leg, or A second circuit in which a switch element is connected in parallel to each of the unidirectional elements constituting the lower arms;
A transformer in which the first circuit is connected to the primary winding side and the second circuit is connected to the secondary winding side;
Inductance means connected to the primary winding side or the secondary winding side;
Control object detection means for detecting the control object;
A control circuit for forming a drive signal to be applied to the switch element,
The control circuit obtains an error amplification signal corresponding to a difference between a control target detection value of the converter detected by the control target detection means and a predetermined reference value, and sets the switch elements that constitute each pair of the first circuits. A first triangular wave signal for one of the switching elements, a second triangular wave signal for the other switching element of the switching elements of each of the first circuits, and a switching element of the second circuit A third triangular wave signal, such that the second triangular wave signal is larger than the first triangular wave signal and the third triangular wave signal is larger than the second triangular wave signal. In addition, the first, second and third triangular wave signals are formed so that the error amplified signal fluctuates, and the error amplified signal and the first, second or third triangular wave signal are formed. Compare
When the error amplification signal intersects with the first triangular wave signal, the one of the switch elements constituting the first circuit set corresponding to the point in time when the error amplification signal and the first triangular wave signal intersect. The drive signal is pulse width modulated,
When the error amplification signal intersects with the second triangular wave signal, the other switch element that forms a set of the first circuit corresponding to the time when the error amplification signal and the second triangular wave signal intersect. The drive signal is pulse width modulated,
When the error amplified signal intersects with the third triangular wave signal, the drive signal for the switch element of the second circuit is pulsed corresponding to the time when the error amplified signal and the third triangular wave signal intersect. A converter characterized by width modulation.
前記制御回路は、
前記第1の三角波状信号の最大値から次の最大値までの幅を前記組となる一方のスイッチ素子の半周期とし、
前記第2の三角波状信号は、前記第2の三角波状信号と前記誤差増幅信号又は前記第2の三角波状信号の制限値とに対応して定まる前記第1回路の他方のスイッチ素子用の駆動信号を前記第1の三角波状信号と前記第1の三角波状信号の制限値とに対応して定まる前記第1回路の一方のスイッチ素子用の駆動信号よりも先にオフさせる波形とし、
前記第3の三角波状信号は、前記第3の三角波状信号と前記誤差増幅信号又は前記第3の三角波状信号の制限値とに対応して定まる前記第2回路のスイッチ素子をオン状態とする駆動信号を前記第1の三角波状信号及び前記第2の三角波状信号によって定まる前記第1回路の一方及び他方のスイッチ素子用の駆動信号がオン状態となる駆動信号のときに与える波形とすることを特徴とする請求項に記載のコンバータ。
The control circuit includes:
The width from the maximum value of the first triangular wave signal to the next maximum value is a half cycle of one switch element in the set,
The second triangular wave signal is a drive for the other switch element of the first circuit determined in accordance with the second triangular wave signal and the error amplification signal or the limit value of the second triangular wave signal. The signal is turned off before the drive signal for one switch element of the first circuit determined in correspondence with the first triangular wave signal and the limit value of the first triangular wave signal;
The third triangular wave signal turns on the switch element of the second circuit determined in accordance with the third triangular wave signal and the error amplification signal or the limit value of the third triangular wave signal. The drive signal has a waveform that is given when the drive signal for one and the other switch elements of the first circuit determined by the first triangular wave signal and the second triangular wave signal is turned on. The converter according to claim 1 .
前記制御回路は、
前記誤差増幅信号が前記第1の三角波状信号と交わるときは前記誤差増幅信号と前記第1の三角波状信号とが交わる時点に対応して前記第1回路の組となる一方のスイッチ素子について少なくともオン又はオフするタイミングを決定し、
前記誤差増幅信号が前記第2の三角波状信号と交わるときは前記誤差増幅信号と前記第2の三角波状信号とが交わる時点に対応して前記第1回路の組となる他方のスイッチ素子がオフするタイミングを決定し、
前記誤差増幅信号が前記第3の三角波状信号と交わるときは、前記誤差増幅信号と前記第3の三角波状信号とが交わる時点に対応して前記第2回路のスイッチ素子用の駆動信号がオフするタイミングを決定することを特徴とする請求項1又は請求項2に記載のコンバータ。
The control circuit includes:
When the error amplification signal intersects with the first triangular wave signal, at least one switch element that forms a set of the first circuit corresponding to a point in time when the error amplification signal and the first triangular wave signal intersect. Decide when to turn on or off,
When the error amplification signal intersects with the second triangular wave signal, the other switch element of the first circuit set is turned off corresponding to the time when the error amplification signal and the second triangular wave signal intersect. Decide when to
When the error amplification signal intersects with the third triangular wave signal, the drive signal for the switch element of the second circuit is turned off at the time when the error amplification signal and the third triangular wave signal intersect. The converter according to claim 1 or 2 , wherein a timing for performing the determination is determined.
前記制御回路は、
前記第2の三角波状信号を少なくとも前記第1回路の組となる他方のスイッチ素子に流れる電流の検出値によって得られる波形とし、
前記第3の三角波状信号を少なくとも前記第2回路のスイッチ素子に流れる電流の検出値によって得られる波形とすることを特徴とする請求項1から請求項のいずれかに記載のコンバータ。
The control circuit includes:
The second triangular wave signal is at least a waveform obtained by a detected value of a current flowing through the other switch element that is a set of the first circuit,
Said third converter as claimed in any one of claims 3, characterized in that the waveform obtained by the detection value of the current flowing through the triangular wave signal to the switch element of at least the second circuit.
前記制御回路は、
前記コンバータの制御対象を出力電圧、電流もしくは電力又は入力電圧、電流、もしくは電力とすることを特徴とする請求項1から請求項のいずれかに記載のコンバータ。
The control circuit includes:
The converter according to any one of claims 1 to 4 , wherein an object to be controlled by the converter is an output voltage, current or power, or input voltage, current or power.
前記第2回路側から入力される電力を前記第1回路側に供給する場合は、前記第2回路は、前記第3レグ及び第4レグの上下アームを少なくともスイッチ素子で構成し、前記第3レグの上アーム又は下アームのスイッチ素子と前記第4レグの下アーム又は上アームのスイッチ素子とがそれぞれ前記第2回路の組として動作し、
前記制御回路は、
前記第1の三角波状信号を前記第2回路の組となるスイッチ素子のうちの一方のスイッチ素子用、前記第2の三角波状信号を前記第2回路の組となるスイッチ素子のうちの他方のスイッチ素子用、及び、前記第3の三角波状信号を前記第1レグもしく前記第2レグの上下アーム又は前記第1レグ、前記第2レグの上アーム同士もしくは下アーム同士のスイッチ素子用として、前記第1、第2又は第3の三角波状信号と前記誤差増幅信号とを比較し、
前記誤差増幅信号が前記第1の三角波状信号と交わるときは、前記誤差増幅信号と前記第1の三角波状信号とが交わる時点に対応して前記第2回路の組となる一方のスイッチ素子の駆動信号をパルス幅変調させ、
前記誤差増幅信号が前記第2の三角波状信号と交わるときは、前記誤差増幅信号と前記第2の三角波状信号とが交わる時点に対応して前記第2回路の組となる他方のスイッチ素子の駆動信号をパルス幅変調させ、
前記誤差増幅信号が前記第3の三角波状信号と交わるときは、前記誤差増幅信号と前記第3の三角波状信号とが交わる時点に対応して前記第1回路のスイッチ素子用の駆動信号をパルス幅変調させることを特徴とする請求項1から請求項のいずれかに記載のコンバータ。
In the case where the electric power input from the second circuit side is supplied to the first circuit side, the second circuit includes upper and lower arms of the third leg and the fourth leg at least as switch elements, and the third circuit The upper arm or lower arm switch element of the leg and the lower arm or upper arm switch element of the fourth leg operate as a set of the second circuits, respectively.
The control circuit includes:
The first triangular wave signal is used for one switch element of the switch elements forming the second circuit set, and the second triangular wave signal is used for the other switch element forming the second circuit set. For the switch element and the third triangular wave signal for the first leg or the upper and lower arms of the second leg or the switch elements of the upper and lower arms of the first leg and the second leg. , Comparing the first, second or third triangular wave signal with the error amplified signal;
When the error amplification signal intersects with the first triangular wave signal, one of the switch elements constituting the second circuit corresponding to the point in time when the error amplification signal and the first triangular wave signal intersect. The drive signal is pulse width modulated,
When the error amplification signal intersects with the second triangular wave signal, the other switch element that forms a set of the second circuit corresponding to the point in time when the error amplification signal and the second triangular wave signal intersect. The drive signal is pulse width modulated,
When the error amplification signal intersects with the third triangular wave signal, the drive signal for the switch element of the first circuit is pulsed corresponding to the time when the error amplification signal and the third triangular wave signal intersect. converter according to any one of claims 1 to claim 5, characterized in that to-width modulated.
スイッチ素子を上下アームとする第1レグと第2レグとが並列に接続された第1回路は前記第1レグの上アーム又は下アームのスイッチ素子と前記第2レグの下アーム又は上アームのスイッチ素子とをそれぞれ組として動作し、
一方向性素子を上下アームとする第3レグと第4レグとが並列に接続される第2回路は前記第3レグもしくは前記第4レグの上下アーム又は前記第3レグ、前記第4レグの上アーム同士もしくは下アーム同士を構成する前記一方向性素子にそれぞれ並列にスイッチ素子が接続され、
前記第1回路に接続されたトランスの1次巻線側に又は前記第2回路に接続された前記トランスの2次巻線側にインダクタンス手段が接続され、
制御対象を検出し、
検出した前記制御対象の検出値と予め定めた基準値との差に対応する誤差増幅信号を求め、前記第1回路のそれぞれ組となるスイッチ素子のうちの一方のスイッチ素子用の第1の三角波状信号、前記第1回路のそれぞれ組となるスイッチ素子のうちの他方のスイッチ素子用の第2の三角波状信号、及び前記第2回路のスイッチ素子用の第3の三角波状信号を、前記第2の三角波状信号が前記第1の三角波状信号よりも大きく、前記第3の三角波状信号が第2の三角波状信号よりも大きくなるように、且つ前記誤差増幅信号が変動する範囲に前記第1、第2及び第3の三角波状信号が存在するように形成し、前記誤差増幅信号と前記第1、第2又は第3の三角波状信号とを比較し、
前記誤差増幅信号が前記第1の三角波状信号と交わるときは、前記誤差増幅信号と前記第1の三角波状信号とが交わる時点に対応して前記第1回路の組となる一方のスイッチ素子の駆動信号をパルス幅変調させ、
前記誤差増幅信号が前記第2の三角波状信号と交わるときは、前記誤差増幅信号と前記第2の三角波状信号とが交わる時点に対応して前記第1回路の組となる他方のスイッチ素子の駆動信号をパルス幅変調させ、
前記誤差増幅信号が前記第3の三角波状信号と交わるときは、前記誤差増幅信号と前記第3の三角波状信号とが交わる時点に対応して前記第2回路のスイッチ素子用の駆動信号をパルス幅変調させることを特徴とするコンバータの制御方法。
A first circuit in which a first leg and a second leg having switch elements as upper and lower arms are connected in parallel is a switch element of the upper arm or lower arm of the first leg and a lower arm or upper arm of the second leg. Each switch element operates as a set,
A second circuit in which a third leg and a fourth leg having a unidirectional element as an upper and lower arm are connected in parallel is the third leg or the upper and lower arms of the fourth leg, or the third leg and the fourth leg. Switch elements are connected in parallel to the unidirectional elements constituting the upper arms or the lower arms,
Inductance means is connected to the primary winding side of the transformer connected to the first circuit or to the secondary winding side of the transformer connected to the second circuit,
Detect the control object,
An error amplification signal corresponding to a difference between the detected detection value of the control object and a predetermined reference value is obtained, and a first triangle for one switch element of each of the switch elements of the first circuit set. wave signal, the other of the second triangular signal for the switch element of each group become switching element of said first circuit, and a third triangular signal for the switch element of the second circuit, the first The second triangular wave signal is larger than the first triangular wave signal, the third triangular wave signal is larger than the second triangular wave signal, and the error amplification signal is varied within the range. Forming the first, second and third triangular wave signals, and comparing the error amplification signal with the first, second or third triangular wave signal;
When the error amplification signal intersects with the first triangular wave signal, the one of the switch elements constituting the first circuit set corresponding to the point in time when the error amplification signal and the first triangular wave signal intersect. The drive signal is pulse width modulated,
When the error amplification signal intersects with the second triangular wave signal, the other switch element that forms a set of the first circuit corresponding to the time when the error amplification signal and the second triangular wave signal intersect. The drive signal is pulse width modulated,
When the error amplified signal intersects with the third triangular wave signal, the drive signal for the switch element of the second circuit is pulsed corresponding to the time when the error amplified signal and the third triangular wave signal intersect. A method of controlling a converter, characterized by performing width modulation.
JP2014123079A 2014-06-16 2014-06-16 Converter and converter control method Active JP6029619B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014123079A JP6029619B2 (en) 2014-06-16 2014-06-16 Converter and converter control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014123079A JP6029619B2 (en) 2014-06-16 2014-06-16 Converter and converter control method

Publications (2)

Publication Number Publication Date
JP2016005323A JP2016005323A (en) 2016-01-12
JP6029619B2 true JP6029619B2 (en) 2016-11-24

Family

ID=55224251

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014123079A Active JP6029619B2 (en) 2014-06-16 2014-06-16 Converter and converter control method

Country Status (1)

Country Link
JP (1) JP6029619B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018148641A (en) * 2017-03-02 2018-09-20 オリジン電気株式会社 Converter and converter control method

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7126701B2 (en) * 2018-11-26 2022-08-29 株式会社ベルニクス Push-pull voltage resonant converter circuit

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6397008A (en) * 1986-10-13 1988-04-27 Sawafuji Electric Co Ltd Generation circuit for pulse width modulated waveform
JPH11187654A (en) * 1997-12-24 1999-07-09 Isuzu Motors Ltd Dc-to-dc converter
JP3706852B2 (en) * 2002-10-17 2005-10-19 Tdk株式会社 Switching power supply
JP2008067530A (en) * 2006-09-08 2008-03-21 Sanyo Electric Co Ltd Resonator drive control circuit
JP5060827B2 (en) * 2007-05-07 2012-10-31 河村電器産業株式会社 Fuel cell grid-connected inverter
JP5396251B2 (en) * 2009-12-03 2014-01-22 オリジン電気株式会社 DC-DC bidirectional converter circuit
US8811039B2 (en) * 2010-07-16 2014-08-19 Virginia Tech Intellectual Properties, Inc. Pulse width modulated resonant power conversion
JP2013230067A (en) * 2012-04-27 2013-11-07 Origin Electric Co Ltd Bidirectional resonant converter
JP5919207B2 (en) * 2013-02-15 2016-05-18 日立オートモティブシステムズ株式会社 Control device for DC-DC converter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018148641A (en) * 2017-03-02 2018-09-20 オリジン電気株式会社 Converter and converter control method

Also Published As

Publication number Publication date
JP2016005323A (en) 2016-01-12

Similar Documents

Publication Publication Date Title
JP5590124B2 (en) DC-DC converter
US10476395B2 (en) Voltage converting system and method of using the same
KR101520257B1 (en) Bidirectional dc to dc converter and method for charging battery by using the same
US9780695B2 (en) Control method of inverter circuit
KR102116705B1 (en) Converter and driving method thereof
CN108988643B (en) LLC converter, operation method thereof, controller and power supply
JP2016226273A (en) Power conversion apparatus and method for operating thereof
KR101654490B1 (en) Converter and bi-directional converter
CN106998132B (en) Frequency hopping for reducing switching power converter noise
JP5858217B2 (en) AC-AC conversion circuit
JP6029619B2 (en) Converter and converter control method
JP6482009B2 (en) Multi-input converter and bidirectional converter
WO2015072009A1 (en) Bidirectional converter
JP5535290B2 (en) Bidirectional converter
JP6783738B2 (en) converter
JP6484654B2 (en) Converter and converter control method
JP6917142B2 (en) Gate bidirectional dual rail series resonant converter power supply
JP2015228760A (en) Switching power supply
JPWO2007116481A1 (en) Power supply
JP6564102B1 (en) Converter and bidirectional converter
CN105515383A (en) Switching controlling circuit, converter, and switching controlling method
JP5962717B2 (en) DC-DC converter
JP6096133B2 (en) Load drive device
JP6088869B2 (en) DC-DC converter
JP5827521B2 (en) Buck-boost chopper type power supply

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20151027

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20151027

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160720

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160726

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160830

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20161004

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20161018

R150 Certificate of patent or registration of utility model

Ref document number: 6029619

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250