JP5673238B2 - 電力増幅装置、送信機及び電力増幅装置制御方法 - Google Patents
電力増幅装置、送信機及び電力増幅装置制御方法 Download PDFInfo
- Publication number
- JP5673238B2 JP5673238B2 JP2011053560A JP2011053560A JP5673238B2 JP 5673238 B2 JP5673238 B2 JP 5673238B2 JP 2011053560 A JP2011053560 A JP 2011053560A JP 2011053560 A JP2011053560 A JP 2011053560A JP 5673238 B2 JP5673238 B2 JP 5673238B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- distortion compensation
- delay
- generation unit
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003321 amplification Effects 0.000 title claims description 23
- 238000003199 nucleic acid amplification method Methods 0.000 title claims description 23
- 238000000034 method Methods 0.000 title claims description 17
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 109
- 238000001514 detection method Methods 0.000 claims description 65
- 238000004364 calculation method Methods 0.000 claims description 56
- 230000003111 delayed effect Effects 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 32
- 230000005540 biological transmission Effects 0.000 description 31
- 238000012545 processing Methods 0.000 description 21
- 230000008054 signal transmission Effects 0.000 description 12
- 238000001228 spectrum Methods 0.000 description 12
- 238000012986 modification Methods 0.000 description 11
- 230000004048 modification Effects 0.000 description 11
- 238000006243 chemical reaction Methods 0.000 description 6
- 238000007796 conventional method Methods 0.000 description 6
- 230000001934 delay Effects 0.000 description 5
- 230000003446 memory effect Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 230000015654 memory Effects 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 238000002945 steepest descent method Methods 0.000 description 3
- 230000001629 suppression Effects 0.000 description 3
- 239000000969 carrier Substances 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3241—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
- H03F1/3247—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3241—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
- H03F1/3258—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits based on polynomial terms
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/336—A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2201/00—Indexing scheme relating to details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements covered by H03F1/00
- H03F2201/32—Indexing scheme relating to modifications of amplifiers to reduce non-linear distortion
- H03F2201/3233—Adaptive predistortion using lookup table, e.g. memory, RAM, ROM, LUT, to generate the predistortion
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Algebra (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Amplifiers (AREA)
- Transmitters (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Description
次に、本実施例に係る増幅器の変形例について説明する。本変形例は、帯域の検出をキャリア設定情報から取得することが実施例1と異なるものである。図10は、実施例1の変形例に係る増幅器におけるタップ間隔制御部のブロック図である。
前記増幅部からの出力及び前記入力信号を基に誤差信号を算出する誤差信号算出部と、
前記入力信号に異なる遅延量が与えられた複数の遅延信号及び前記誤差信号を基に生成された歪補償係数を用いて前記入力信号に対してプリディストーションを行い、該プリディストーションを行った前記入力信号を前記増幅部へ出力する歪補償部と、
前記入力信号の相関情報を基に前記歪補償部によるプリディストーションに用いられる前記遅延信号間の間隔を制御する遅延間隔制御部と、
を備えたことを特徴とする電力増幅装置。
前記入力信号の信号特性を検出する信号特性検出部と、
前記検出された信号特性から信号相関を判定し、前記信号相関が高い場合に、前記プリディストーションに用いられる遅延信号間の間隔が長くなるように制御する制御信号を生成する制御信号生成部と
を備えたことを特徴とする付記1又は付記2に記載の電力増幅装置。
前記制御信号生成部は、検出した前記帯域幅が狭い場合には信号相関が高いと判定することを特徴とする付記3に記載の電力増幅装置。
前記遅延信号それぞれに対応するよう同数配置された、前記遅延信号及び前記誤差信号を基に各前記遅延信号に対応する歪補償係数を生成する歪補償係数生成部と、
前記遅延信号とそれぞれの前記遅延信号に対応する前記歪補償係数とを乗算し、各乗算結果を加算することで前記歪補償を行い歪補償を加えた信号を生成する信号生成部とを備え、
前記遅延間隔制御部は、特定の係数生成部が生成する歪補償係数を0とすることで、前記歪補償に用いられる遅延信号を間引く
ことを特徴とする付記1〜付記6のいずれか一つに記載の電力増幅装置。
前記遅延間隔制御部は、特定の前記タップから出力された遅延信号を前記歪補償に用いないことで、前記遅延信号間の間隔を制御する
ことを特徴とする付記1〜付記8のいずれか一つに記載の電力増幅装置。
前記誤差信号の電力が最小となる係数を前記歪補償係数の更新情報として算出する更新算出部と、
前記遅延信号及び前記歪補償係数の更新情報を基に各前記遅延信号に対応する歪補償係数を生成する歪補償係数生成部と
を備えたことを特徴とする付記1〜付記7のいずれか一つに記載の電力増幅装置。
前記ベースバンド信号をRF信号に変換するRF信号生成部と、
前記RF信号を増幅しアンテナを介して送出する増幅部と、
前記増幅部からの出力及び前記ベースバンド信号を基に誤差信号を算出する誤差信号算出部と、
前記ベースバンド信号に異なる遅延量が与えられた複数の遅延信号及び前記誤差信号を基に生成された歪補償係数を用いて前記ベースバンド信号に対してプリディストーションを行い、該プリディストーションを行った前記入力信号を前記RF信号生成部へ出力する歪補償部と、
前記ベースバンド信号の相関情報を基に前記歪補償部によるプリディストーションに用いられる前記遅延信号間の間隔を制御する遅延間隔制御部と、
を備えたことを特徴とする送信機。
第2の入力信号の相関情報を基に、前記第2の入力信号に異なる遅延量が与えられた複数の遅延信号間の間隔を制御し、
前記間隔の制御を行った前記遅延信号及び前記誤差信号を基に生成された歪補償係数を用いて前記第2の入力信号に対してプリディストーションを行い、
該プリディストーションを行った前記第2の入力信号を前記増幅器により増幅する
ことを特徴とする電力増幅装置制御方法。
2 電力増幅器
3 誤差信号算出部
4 タップ間隔制御部
11 PD信号生成部
12 係数生成部
13 更新演算部
21 DAC
22 アップコンバータ
23 発振器
31 ダウンコンバータ
32 発振器
33 ADC
34 直交復調器
35 PD信号生成部
36 減算器
41 信号特性検出部
50 ベースバンド信号生成部
51 キャリア生成部
111(111(1)〜111(N)) タップ
112(112(0)〜112(N)) 乗算器
113 加算器
121(121(1)〜121(N)) タップ
122(122(0)〜122(N)) 歪補償係数生成部
Claims (8)
- 入力信号を増幅する増幅部と、
前記増幅部からの出力及び前記入力信号を基に誤差信号を算出する誤差信号算出部と、
前記入力信号に異なる遅延量が与えられた複数の遅延信号及び前記誤差信号を基に生成された歪補償係数を用いて前記入力信号に対してプリディストーションを行い、該プリディストーションを行った前記入力信号を前記増幅部へ出力する歪補償部と、
前記入力信号から算出した信号相関情報を基に前記歪補償部によるプリディストーションに用いられる前記遅延信号間の間隔を制御する遅延間隔制御部と、
を備えたことを特徴とする電力増幅装置。 - 前記遅延間隔制御部は、前記遅延信号を間引くことで前記遅延信号同士の間隔を制御することを特徴とする請求項1に記載の電力増幅装置。
- 前記遅延間隔制御部は、
前記入力信号の信号特性を検出する信号特性検出部と、
前記検出された信号特性から相関関係を判定し、前記相関関係が高い場合に、前記プリディストーションに用いられる遅延信号間の遅延間隔が長くなるように制御する制御信号を生成する制御信号生成部と
を備えたことを特徴とする請求項1又は請求項2に記載の電力増幅装置。 - 前記信号特性検出部は、前記入力信号の帯域幅を検出し、
前記制御信号生成部は、検出した前記帯域幅が狭い場合には相関関係が高いと判定することを特徴とする請求項3に記載の電力増幅装置。 - 前記信号特性検出部は、前記入力信号において最大電力のキャリアとの電力差が予め決められた閾値内となるキャリアが存在する周波数帯を前記入力信号の帯域幅として検出することを特徴とする請求項4に記載の電力増幅装置。
- 前記歪補償部は、
前記入力信号に異なる遅延量が与えられた第1遅延信号及び前記誤差信号を基に各前記第1遅延信号に対応する歪補償係数を生成する、前記第1遅延信号それぞれに対応するよう同数配置された歪補償係数生成部と、
前記入力信号に前記第1遅延信号と同様の遅延量が与えられ各前記歪補償係数に対応するように生成された第2遅延信号と、それぞれの前記第2遅延信号に対応する前記歪補償係数とを乗算し、各乗算結果を加算することで前記プリディストーションを行った信号を生成する信号生成部とを備え、
前記遅延間隔制御部は、特定の前記歪補償係数生成部が生成する歪補償係数を0とすることで、前記歪補償に用いられる遅延信号を間引く
ことを特徴とする請求項1〜請求項5のいずれか一つに記載の電力増幅装置。 - ベースバンド信号を生成するベースバンド信号生成部と、
前記ベースバンド信号をRF信号に変換するRF信号生成部と、
前記RF信号を増幅しアンテナを介して送出する増幅部と、
前記増幅部からの出力及び前記ベースバンド信号を基に誤差信号を算出する誤差信号算出部と、
前記ベースバンド信号に異なる遅延量が与えられた複数の遅延信号及び前記誤差信号を基に生成された歪補償係数を用いて前記ベースバンド信号に対してプリディストーションを行い、該プリディストーションを行った前記ベースバンド信号を前記RF信号生成部へ出力する歪補償部と、
前記ベースバンド信号から算出した信号相関情報を基に前記歪補償部によるプリディストーションに用いられる前記遅延信号間の間隔を制御する遅延間隔制御部と、
を備えたことを特徴とする送信機。 - 増幅器へ入力された第1の入力信号及び前記第1の入力信号に対応する該増幅器からの出力信号を基に誤差信号を算出し、
第2の入力信号から算出した信号相関情報を基に、前記第2の入力信号に異なる遅延量が与えられた複数の遅延信号間の間隔を制御し、
前記間隔の制御を行った前記遅延信号及び前記誤差信号を基に生成された歪補償係数を用いて前記第2の入力信号に対してプリディストーションを行い、
該プリディストーションを行った前記第2の入力信号を前記第1の入力信号として前記増幅器により増幅する
ことを特徴とする電力増幅装置制御方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011053560A JP5673238B2 (ja) | 2011-03-10 | 2011-03-10 | 電力増幅装置、送信機及び電力増幅装置制御方法 |
US13/405,441 US8525592B2 (en) | 2011-03-10 | 2012-02-27 | Power amplification device, transmitter, and power amplification control method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011053560A JP5673238B2 (ja) | 2011-03-10 | 2011-03-10 | 電力増幅装置、送信機及び電力増幅装置制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012191451A JP2012191451A (ja) | 2012-10-04 |
JP5673238B2 true JP5673238B2 (ja) | 2015-02-18 |
Family
ID=46794985
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011053560A Active JP5673238B2 (ja) | 2011-03-10 | 2011-03-10 | 電力増幅装置、送信機及び電力増幅装置制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8525592B2 (ja) |
JP (1) | JP5673238B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9031177B2 (en) * | 2012-12-20 | 2015-05-12 | Broadcom Corporation | Digital calibration of analog distortion using split analog front-end |
JP6551115B2 (ja) * | 2015-09-30 | 2019-07-31 | 富士通株式会社 | 無線装置 |
JP2017204711A (ja) * | 2016-05-10 | 2017-11-16 | 富士通株式会社 | 無線装置及び異常検出方法 |
CN109217828B (zh) * | 2018-11-12 | 2024-03-22 | 京信网络***股份有限公司 | 一种模拟预失真电路及模拟预失真时分对消方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5923712A (en) | 1997-05-05 | 1999-07-13 | Glenayre Electronics, Inc. | Method and apparatus for linear transmission by direct inverse modeling |
US6356146B1 (en) | 1999-07-13 | 2002-03-12 | Pmc-Sierra, Inc. | Amplifier measurement and modeling processes for use in generating predistortion parameters |
WO2001008319A1 (fr) * | 1999-07-28 | 2001-02-01 | Fujitsu Limited | Dispositif radio avec compensation de distorsion |
JP4326673B2 (ja) * | 2000-06-06 | 2009-09-09 | 富士通株式会社 | 非線形歪補償装置を有する通信装置の起動方法 |
JP3957077B2 (ja) * | 2002-05-31 | 2007-08-08 | 富士通株式会社 | 歪補償装置 |
JP3872726B2 (ja) * | 2002-06-12 | 2007-01-24 | 富士通株式会社 | 送信増幅器 |
WO2004040870A1 (fr) | 2002-10-31 | 2004-05-13 | Zte Corporation | Procede et systeme de linearisation par distorsion prealable de bande passante |
JP4641715B2 (ja) * | 2003-11-14 | 2011-03-02 | 富士通株式会社 | 歪補償装置及び無線基地局 |
JP4499107B2 (ja) * | 2004-09-13 | 2010-07-07 | 三菱電機株式会社 | 歪補償装置 |
JP4619827B2 (ja) | 2005-03-07 | 2011-01-26 | 富士通株式会社 | 歪補償装置 |
EP1732207B1 (en) | 2005-06-03 | 2008-02-13 | NTT DoCoMo INC. | Multi-Band lookup table type predistorter |
CN100527602C (zh) | 2005-06-06 | 2009-08-12 | 株式会社Ntt都科摩 | 多频带用型幂级数型前置补偿器 |
US8331879B2 (en) * | 2008-10-15 | 2012-12-11 | Research In Motion Limited | Multi-dimensional Volterra series transmitter linearization |
JP5121694B2 (ja) * | 2008-12-25 | 2013-01-16 | 株式会社東芝 | 信号検出装置および無線装置 |
JP5251565B2 (ja) * | 2009-02-05 | 2013-07-31 | 富士通株式会社 | プリディストータ及びその遅延調整方法 |
US8170508B2 (en) * | 2009-05-07 | 2012-05-01 | Rockstar Bidco Lp | Pre-distortion for a radio frequency power amplifier |
-
2011
- 2011-03-10 JP JP2011053560A patent/JP5673238B2/ja active Active
-
2012
- 2012-02-27 US US13/405,441 patent/US8525592B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012191451A (ja) | 2012-10-04 |
US20120229209A1 (en) | 2012-09-13 |
US8525592B2 (en) | 2013-09-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4260822B2 (ja) | べき級数型プリディストータ及びその制御方法 | |
US8982995B1 (en) | Communication device and method of multipath compensation for digital predistortion linearization | |
JP4308163B2 (ja) | 歪補償装置 | |
US7430250B2 (en) | Distortion compensating apparatus | |
EP1695438B1 (en) | Amplifier linearization using non-linear predistortion | |
JP4619827B2 (ja) | 歪補償装置 | |
JP5811929B2 (ja) | 無線装置、歪補償方法、及び歪補償プログラム | |
JP4555702B2 (ja) | 歪補償装置 | |
JP5242024B2 (ja) | 歪補償装置、増幅装置、送信装置、歪補償方法 | |
JP5056490B2 (ja) | 歪み補償係数更新装置および歪み補償増幅器 | |
JP2010045791A (ja) | 電力増幅器の非線形度測定装置及び方法、先行歪ませ補正装置 | |
JP2011004387A (ja) | べき級数型ディジタルプリディストータ及びその制御方法 | |
JP2011066894A (ja) | 増幅装置およびプリディストーション制御方法 | |
JP5707999B2 (ja) | 歪補償装置、送信機及び歪補償方法 | |
JP2010016821A (ja) | ベースバンド・プレディストーション装置及び方法 | |
JP5673238B2 (ja) | 電力増幅装置、送信機及び電力増幅装置制御方法 | |
JPWO2011086752A1 (ja) | 増幅装置及び信号処理装置 | |
JP6340207B2 (ja) | 非線形歪み検出装置及び歪み補償電力増幅器 | |
JP4836866B2 (ja) | 通信装置 | |
JP2007243549A (ja) | プリディストータ | |
JP2018067873A (ja) | 送信機および歪補正方法 | |
JP2006262156A (ja) | 送信装置及び送信アンプの歪み補償方法 | |
US7816984B2 (en) | Lookup table generation method and related device for a predistorter | |
JP2006295440A (ja) | 歪補償装置および遅延量制御方法 | |
US9237054B2 (en) | Distortion compensation device and distortion compensation device method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131129 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140625 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140729 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140926 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141202 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141215 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5673238 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |