JP5374589B2 - 磁気メモリ - Google Patents

磁気メモリ Download PDF

Info

Publication number
JP5374589B2
JP5374589B2 JP2011529702A JP2011529702A JP5374589B2 JP 5374589 B2 JP5374589 B2 JP 5374589B2 JP 2011529702 A JP2011529702 A JP 2011529702A JP 2011529702 A JP2011529702 A JP 2011529702A JP 5374589 B2 JP5374589 B2 JP 5374589B2
Authority
JP
Japan
Prior art keywords
layer
magnetic memory
magnetic
memory according
underlayer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011529702A
Other languages
English (en)
Other versions
JPWO2011027404A1 (ja
Inventor
顕知 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of JPWO2011027404A1 publication Critical patent/JPWO2011027404A1/ja
Application granted granted Critical
Publication of JP5374589B2 publication Critical patent/JP5374589B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1659Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Hall/Mr Elements (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Thin Magnetic Films (AREA)

Description

本発明は、スピントルクを用いて磁石の磁極の向きを反転するスピントルク磁化反転を応用した磁気メモリに関する。
近年、従来のダイナミック・ランダム・アクセスメモリ(DRAM)を置きかえる可能性を有する磁気ランダム・アクセスメモリ(MRAM)が注目されている。従来のMRAMでは、例えば特許文献1に記載されているように、磁性膜/非磁性絶縁膜/磁性膜の多層構造を有するトンネル磁気抵抗効果(TMR)素子の一方の磁化を、前記TMR素子の上下に互いに直交する方向に設けられた2つの金属配線に流れる電流が作る合成磁界を用いて反転させることにより記録を行う方式が採用されている。
しかしながら、MRAMにおいても、大容量化のためTMR素子のサイズを小さくすると磁化反転に要する磁界の大きさが大きくなり、たくさんの電流を金属配線に流すことが必要となり、消費電力の増加、ひいては配線の破壊を招いてしまうという課題が指摘されている。
磁界を用いずに磁化反転する方法としてスピントルク磁化反転が提案され、磁気メモリへの応用が検討されている。スピントルク磁化反転技術については、例えば、非特許文献1〜4や特許文献2に開示されている。
非特許文献1には、磁気再生ヘッドで用いられる巨大磁気抵抗効果(GMR)膜やトンネル磁気抵抗効果(TMR)膜に、一定以上の電流を流すだけで磁化反転が可能であることが理論的に示されている。非特許文献2には、二つのCuの電極の間にCo/Cu/Coの多層膜(GMR膜)を含む直径130nmのピラーを形成し、前記ピラーに電流を流し、流れる電流のスピンからCo層の磁化に与えられるスピントルクを用いて、Co層の磁化を反転する記録方式の実験例が報告されている。
また、非特許文献3において、TMR膜を用いたナノピラーを用いて、スピントルク磁化反転が実証された。特にTMR膜を用いたスピントルク磁化反転では、従来のMRAMと同等以上の出力が得られることが開示されている。非特許文献4にはスピントルク磁化反転の書換えに必要なしきい電流密度について開示されている。
上述のスピントルク磁化反転について図1(a)、図1(b)を用いて説明する。図1(a)、図1(b)において、ビット線1に、磁化方向が変化する第1の強磁性層(記録層)2、中間層(障壁層)3、磁化方向が固定された第2の強磁性層(固定層)4からなる磁気抵抗効果素子と、ゲート電極5で伝導を制御されたトランジスタ6が接続され、トランジスタのもう一方の端子はソース線7に接続されている。
図1(a)のように、固定層4と記録層2の磁化を反平行(高抵抗)状態から平行(低抵抗)状態に変化させる場合には、電流8はビット線1からソース線7に流す。このとき、電子9はソース線7からビット線1に流れる。
一方、図1(b)のように、固定層4と記録層2の磁化を平行(低抵抗)状態から反平行(高抵抗)状態に変化させる場合には、電流8はソース線7からビット線1の方向に流せばよい。このとき、電子9はビット線1からソース線7の方向に流れる。
上記構成により磁化反転が可能であるが、記録密度の高密度化のために記録層の断面積を小さくしたところ熱揺らぎのために磁化が反転する、即ち記録が失われリテンションが保たれないことが問題となった。
そこで、例えば特許文献2に記載されているように、上記記録層2を、非磁性層220をはさんだ2層の強磁性層210、230で構成し、その磁化の向きをお互いに反対方向になるように配置させ、外部からの侵入磁界に関して安定化させる積層フェリ構造と呼ばれる構造が提案された(図2参照)。
米国特許第5734605号明細書 特表2005−294376号公報
Journal of Magnetism and Magnetic Materials, 159, L1−6 (1996) Physical Review Letters, Vol.84, No.14, pp.2149−2152(2000) Applied Physics Letters, Vol. 84,No.16, pp.3118−3120(2004) Physical Review B, Vol.62,No.1, pp.570−578(2000)
磁気メモリには大容量化が求められており、高密度化への要求が高い。しかし、この要求に対して従来のこれらのMRAMには、以下のような問題がある。
スピントルク磁化反転を応用した磁気メモリでは、書換え電流の低減と不揮発性を保証する熱安定性の確保が極めて重要である。スピントルク磁化反転の書換え電流は電流密度で決まることが知られており、しきい電流密度Jc0は式1で与えられる。
Jc0∝(α・Ms・t/g)(Hk+Meff/2μ0) (1)
ここで、αはギルバートのダンピング定数、Msは記録層2の飽和磁化、tは記録層の膜厚、gはスピントルクの効率、Hkは記録層の異方性磁界、Meffは膜面に垂直方向に働く反磁界の効果を差し引いた記録層の有効磁化、μ0は真空の透磁率である。
一方、熱安定性を特徴づけるエネルギー障壁、すなわち二つの安定な磁化方向の間で磁化反転をするために必要なエネルギーは、式2で与えられる。
E〜1/2×(Ms・Hk・S・t) (2)
ここで、SはTMRピラーの断面積である。
式1、2からわかるように、Jc0、EともにMs・tに比例する量である。したがって熱安定性を確保するためにMs・tを増加させるとJc0も大きくなり、書き込みに要する消費電力が増える。他方、しきい電流を減らすためにMs・tを減少させるとEも減少し、熱安定性が損なわれる。すなわち、Jc0とEはトレードオフの関係にある。
一方、特許文献2に記載されている積層フェリ記録層を用いたMRAMでは、記録層の磁化の向きがお互いに反対向きであるため、スピントルク磁化反転に効く、ベクトル的作用を有する正味の磁化Ms・tの値が小さくなりJc0が小さく出来るという利点を有する。一方で、熱安定性には(式2)のMs・tは二つの磁性層の全磁化の和が効くので、磁性層の体積が増大した分、熱的に安定となる。すなわち、積層フェリ記録層は、低いJc0と高いEを兼ね備えた構造である。積層フェリ記録層のEを決定するHkは
Hk=Hku+r・Hsp (3)
と書ける。ここで、Hkuは誘導結晶磁気異方性磁界、Hspは素子断面の短辺と長辺の長さが異なっていることに起因する形状磁気異方性磁界、rは積層フェリ記録層の上下の二つの磁性膜の静磁気結合磁界が形状磁気異方性磁界を遮蔽する効果を表す係数である。
一般に形状磁気異方性磁界は、素子断面の長径/短径(アスペクト比)が増加すると増大するが、スピントルク磁化反転を用いた磁気メモリの場合、アスペクト比を大きくしすぎると記録層の磁化反転過程が不均一になり、記録電流密度の上昇や熱安定性の低下を招くことが知られている。
メモリ微細化にかかわらずEを一定に保つには、Hkを増加させる必要があるが、そのためアスペクト比を増大してHspを増やそうとすると、記録電流密度の上昇や熱安定性の低下が起こってしまう。したがって、メモリ微細化に対応してHkuを増加してEを保持しなくてはならない。しかしながら、これまでの磁気メモリでは、記録層の材料として保磁力HcやHkuの小さい軟磁性材料を用いていたために、Hkuを増加させることは不可能であった。また、Hkuが大きな硬磁性材料は、結晶粒の結晶軸がばらばらで磁化の向きが揃わず、そのままでは記録層として用いることができない。
本願発明の目的は、記録電流密度が小さく、熱安定性に優れ、微細化に好適な磁気メモリを提供することにある。
上記目的を達成するための一形態として、選択トランジスタと、前記選択トランジスタの一端に接続されたトンネル磁気抵抗効果素子とを複数含む磁気メモリであって、前記トンネル磁気抵抗効果素子は、一方向に周期的なテクスチャーを有する第1の下地層と、前記第1の下地層の上に形成され、岩塩構造に配向した第2の下地層と、前記第2の下地層の上に形成され、hcp(1010)方向に配向したCo基合金を主成分とする硬磁性層と前記硬磁性層の上に形成された非磁性層と前記非磁性層の上に形成された軟磁性層とを有する積層フェリ記録層と、前記積層フェリ記録層の上に形成された障壁層と、前記障壁層の上に形成された強磁性固定層と、を有し、前記積層フェリ記録層を構成する前記Co基合金を主成分とする前記硬磁性層と前記軟磁性層とは反強磁性的に結合していることを特徴とする磁気メモリとする。
また、前記磁気メモリにおいて、前記固定層の磁化は、前記固定層上に接触して設けられた反強磁性層からの交換結合力で固定されていることを特徴とする磁気メモリとする。
また、前記磁気メモリにおいて、前記固定層は、非磁性の中間層を挟んだ第1及び第2の強磁性層で構成され、前記第1及び第2の強磁性層は互いに、反強磁性的に交換結合していることを特徴する磁気メモリとする。
また、前記磁気メモリにおいて、前記Co基合金は、少なくともCoとPtとCrとを含む材料からなる合金であることを特徴とする磁気メモリとする。
また、前記磁気メモリにおいて、前記Co基合金は、添加物として少なくともSiO2、TiO、TiO2、ZrO2、Cr2O3、CoO、Ta2O5のいずれか一者を含むことを特徴とする磁気メモリとする。
また、前記磁気メモリにおいて、前記固定層はCoFeBを、前記障壁層はMgOを、前記積層フェリ記録層を構成する前記軟磁性層はCoFeBをそれぞれ主成分とすることを特徴とする磁気メモリとする。
また、前記磁気メモリにおいて、前記積層フェリ記録層の記録層面内方向の縦横比が略1であることを特徴とする磁気メモリとする。
また、前記磁気メモリにおいて、前記選択トランジスタは電界効果型トランジスタであることを特徴とする磁気メモリとする。
また、前記磁気メモリにおいて、前記トンネル磁気抵抗効果素子に接続されていない前記選択トランジスタの他端が接続されたソース線と、前記ソース線に接続された第一の書込みドライバー回路と、前記選択トランジスタに接続されていない前記トンネル磁気抵抗効果素子の他端が接続されたビット線と、前記ビット線に接続された、読出し信号を増幅するアンプ及び第二の書込みドライバー回路と、前記選択トランジスタの抵抗を制御するワード線と、前記ワード線が接続された第三の書込みドライバーと、を更に有することを特徴とする磁気メモリとする。
記録電流密度が小さく、熱安定性に優れ、微細化に好適な磁気メモリを提供することができる。
スピントルク磁化反転(反平行状態から平行状態への磁化反転)の原理を説明するための磁気メモリの要部概略図である。 スピントルク磁化反転の原理(平行状態から反平行状態への磁化反転)を説明するため磁気メモリの要部概略図である。 従来の他の磁気メモリの要部概略図である。 第1の実施例に係る磁気メモリの要部概略断面図である。 RaとTMR比の関係を示す図である。 第1の実施例における磁界−磁化ヒステリシスの一例を示す図である。 テクスチャーによる配向効果(テクスチャーがある場合)を説明するための硬磁性層の概略図である。 テクスチャーによる配向効果(テクスチャーがない場合)を説明するための硬磁性層の概略図である。 積層フェリ構造の磁界−磁化ヒステリシスの一例を示す図である。 第2の実施例に係るメモリアレイ回路の一例を表す図である。
以下、実施例により説明する。
まず、高い熱安定性と小さなJc0を両立するTMR素子を得るための原理を述べる。
図3は、本実施例の硬磁性層を有する積層フェリ記録層を用いたTMR膜の断面である。図3において、301は下部電極、302はテクスチャーをつけた下地層、303は硬磁性膜の配向性を制御するための岩塩構造の下地層、2は積層フェリ記録層であり、21は硬磁性層、22は金属中間層、23は軟磁性層、3は障壁層、4は積層フェリ固定層であり、41は軟磁性層、42は金属中間層(非磁性層)、43は軟磁性層、304は積層フェリ固定層の磁化方向を固定するための反強磁性層、305はキャップ層である。TMR素子に選択トランジスタを接続することにより磁気メモリを構成することができる。各層の働きを以下述べる。
テクスチャー下地層302は、テクスチャーに平行な方向と垂直な方向の二つの方向の間に歪の差を作り出し、硬磁性層21の面内方向の配向を制御する。下地層303は、特定の結晶構造をとり、その上にエピタキシャル成長する硬磁性層21の膜面と垂直方向の結晶配向を制御する。
硬磁性層21は大きな結晶磁気異方性磁界を有し、熱安定性の向上に寄与する。金属中間層(非磁性層)22を介して、硬磁性層21と軟磁性層23が反強磁性的に結合している。軟磁性層23は高いスピン分極率の材料でできており、スピントルク磁化反転のしきい電流密度を低減する働きを有する。
すなわち、低しきい電流密度化には軟磁性層23が、高熱安定性化には硬磁性層21が寄与するのである。積層フェリ固定層4はスピン偏極電子のフィルタとして機能することは、これまでのTMR素子と同様である。
以下具体的な材料を示した具体例を詳述する。本実施例では、硬強磁性層21としてCo系の合金を用いた場合を示す。Co系合金としては、少なくともCoとPtとCrとを含む材料からなる合金、および金属として他にMo,W,Ta,Ti,V,Bなどの元素を含有させることができる。また、これらの金属の他に、二酸化珪素(SiO2)、一酸化チタン(TiO)、二酸化チタン(TiO2)、ジルコニア(ZrO2)、酸化クロム(Cr2O3)、CoO、五酸化タンタル(Ta2O5)などの酸化物を含有させることもできる。
軟磁性層23の材料としてCoxFeyBz、非磁性層22の材料としては、例えばRuを用いる。特にzが略20%のCoFe合金は、障壁層3材料としてMgOを用いたとき、高いTMR比が得られる。
固定層の材料としては、軟磁性層41としてCoxFeyBz、非磁性層42として例えばRu、軟磁性層43としてCoFe、反強磁性層304としてIrMn、PtMn、PdMn、FeMn、IrCrMnのいずれかを用いる。Co系合金の磁化容易軸方向を膜面内に向けるためには、適切な下地を用いる必要がある。
さらに磁化容易軸の方向を一方向に向けるには、テクスチャーを用い硬磁製膜21の歪を制御する必要がある。我々は、種々の材料の検討により、下部電極301として平坦性のよいTa/Ru/Taの3層膜を用い、その上にテクスチャーをつける下地層302としてAlを用い、その上に硬磁性層21の結晶構造を制御する下地層303として、下からNiAl合金とCrの順で製膜された2層膜を用いた。
この2層膜は、岩塩構造を有し、特に(112)方向に強く配向する。典型的な膜厚は、下部電極301はTa(5nm)/Ru(10nm)/Ta(5nm)、下地層302はAl(10nm)、下地層303はNiAl(10nm)/Cr(10nm)、硬磁性層21はCoCrPtB(6nm)、非磁性層22はRu(0.8nm)、軟磁性層23はCo20Fe60B20(2.5nm)、障壁層3はMgO(1nm)、軟磁性層41はCo20Fe60B20(3nm)、非磁性層42はRu(0.8nm)、軟磁性層43はCoFe(2.5nm)、反強磁性層304はIrMn(8nm)である。
以下この膜厚の場合について詳述していくが、一般的に膜厚はこれに限られるものではない。ただし、硬磁性層21の膜厚t1と軟磁性層23の膜厚t2については、以下の注意が必要である。すなわち、硬磁性層21の飽和磁化をMs1、軟磁性層23の飽和磁化をMs2とするとき、|Ms1・t1−Ms2・t2|<0.5T・nmが望ましい。これは積層フェリ記録層の実効的な磁化量を小さくすることにより、しきい電流密度Jc0を低減するためである。
まず、テクスチャーの詳細について述べる。テクスチャーの凹凸の大きさは、平均粗さRaで評価することができる。Raは、原子間力顕微鏡のラインスキャンで測定した凹凸の大きさをスキャンしたラインの長さで平均した量である。本実施例では、テクスチャーをつける前のRaは約0.08nmであった。これにテクスチャーをつけるために、軽いイオンビームエッチングを、TMR素子の斜め上方からビームを入射させて行って形成する。
図4は、平均粗さRaの値とTMRの特性の関係を示したものである。TMR比はRaの増大によって急激に減少することがわかる。なお、TMR比は、低い抵抗をRL、高い抵抗をRHとしたとき、{(RH−RL)/RL}×100(%)で表される。Raが0.15nm以上の凹凸をつけると、障壁層3に貫通する欠陥ができ、TMR素子の特性が大きく劣化してしまうので、好ましくない。発明者らが素子作製プロセスを詳細に検討した結果、Ra=0.15nm以下とすることで、磁気異方性の増加と大きなTMR比の維持の両立が可能であることがわかった。
次に下地層303を構成するNiAl/Cr合金の特性について述べる。まず、通常のテクスチャーのない平坦なAl膜上にNiAl(10nm)/Cr(10nm)薄膜をスパッタ法により成長した。スパッタ温度は室温である。このとき、Al膜面と垂直方向の結晶構造をθ−2θタイプのX線で評価したところ、強い岩塩構造の(112)配向が検出された。
その上に硬磁性層となるCoCrPtBをスパッタ法により成長させた後、再びθ−2θタイプのX線による評価を行ったところ、CoCrPtBが(10−10)方向に強く配向していることがわかった。そこでCoCrPtB膜面内の配向を調べるためにX線の極点図形をとったところ、特に強い配向性は観測されなかった。
断面TEM観察により、さらにCoCrPtB膜の微細構造を調べたところ、CoCrPtB膜は結晶粒からなるグラミュラー構造であり、隣接する結晶粒間には、Crが偏析した構造であった。
そこで次に上記のようなイオンビーム処理によるテクスチャー加工を施したAl膜上にNiAl(10nm)/Cr(10nm)/CoCrPtB(6nm)を製膜した。まず通常のθ−2θタイプのX線で評価を行ったところ、CoCrPtBが(10−10)方向に強く配向していることが、再び確認された。次にX線上の極点図形を評価したところ、テクスチャーに平行な方向にCoCrPtBの(0001)方向が配向していることが確認された。
CoCrPtBの磁化容易軸は(0001)方向なので、この事実より、テクスチャーに平行な方向にのみ磁化容易軸が誘導されていることが予想される。図5は、外部磁場をテクスチャーと平行方向にかけた場合の磁界−磁化ヒステリシス曲線である。これより、本実施例のCoCrPtB膜の場合、テクスチャーと平行方向が磁化容易軸であり、保磁力は約3000Oe,異方性磁界は約6000Oe程度であることがわかった。
以上、テクスチャーが導入されている場合といない場合の配向性を比較して描いた図が図6(a)、図6(b)である。テクスチャーが導入されている場合は、図6(a)のように、結晶軸および磁化容易軸がテクスチャーと平行な方向に揃う。これにより一軸磁気異方性が誘起される。一方テクスチャーが導入されていない場合は、結晶軸および磁化容易軸は、図6(b)のように面内にランダムに分布するので、一軸磁気異方性は誘起されないのである。
次に、テクスチャーAl/NiAl/Cr膜上に成長したCoCrPtB膜上にRu/Co20Fe60B20膜を製膜して磁気特性を評価したところ、図7のような2段のヒステリシス曲線を観測した。この2段のヒステリシス曲線はCoFeBの感じる交換結合磁界(Hex〜850Oe)が原因となっているものであり、CoCrPtB膜とCo20Fe60B20膜がRu膜を介して反強磁性的に結合していることが確認された。
以上、(1)CoCrPtB膜が面内の一軸方向に配向していること、(2)CoCrPtB膜とCo20Fe60B20膜が反強磁性的に結合し積層フェリ層として機能していることが確認されたので、次に実際のスピントルク磁化反転特性を確認するため、固定層の向きが反強磁性体膜の交換結合磁界で固定されている交換バイアス型のTMR素子(図3参照)を作製し、特性を評価した。製膜後、電子線描画とイオンビームエッチングでTMR膜を50×50nmの正方形に加工し、最後に磁界中で300℃の温度で熱処理を行って測定素子とした。
次に作製した素子の電気特性を測定した。電流方向のプラスは固定層4から記録層2の方向に電流が流れる方向で、このとき固定層4と絶縁層3を介して対抗している強磁性膜21の磁化方向は、固定層4の磁化方向に対し、平行方向から反平行方向に磁化反転する。逆に電流をマイナス方向に流すと、固定層4と絶縁層3を介して対抗している強磁性膜21の磁化方向は、固定層4の磁化方向に対し、反平行方向から平行方向に磁化反転する。
Jc0の値は、平行方向から反平行方向への磁化反転と、反平行方向から平行方向への磁化反転の両者のスピントルク磁化反転におけるJc0の相加平均である。TMR比はいずれの素子もほぼ100%であり、面積抵抗RAは約10ΩμmΛ2(平方ミクロン)となった。
次にスピントルク磁化反転の実験を行った。実験では、磁化反転に用いる電流パルスの幅を変化させて磁化反転に要する電流密度を測定し、しきい電流密度Jc0と熱安定性指数Δ=E/kBTを算出した。その結果、Jc0は1.5MA/cmΛ2(平方センチメートル)、Δ=350となり、従来10以下であったΔを大幅(30倍以上)に改善することできた。これにより、トンネル磁気抵抗効果素子の面積を従来の1/30程度に微細化することが可能となる。
まず、Jc0が小さいのは積層フェリ構造を用いていることによる。本実施例で用いているCo20Fe60B20の飽和磁化Msは約1.0Tであり、CoCrPtBの飽和磁化Msは0.4Tであり、両者のMs・t(tは磁性層の厚さを示す)は0.1T・nmである。このように実効的な磁化量が小さいため、小さなJc0を得ることができる。
一方、大きなΔが得られた要因は、CoCrPtBの結晶磁気異方性磁界Hkuが6000Oeと極めて大きいことによる。これは、従来の軟磁性膜を用いた磁気メモリではなしえなかった結果であり、かつ、NiAl/Cr下地とイオンビームエッチングによって形成されたテクスチャーを用いてCoCrPtB膜の面内一軸配向性を実現できたことによる。
従来の軟磁性膜を用いたトンネル磁気抵抗効果素子では、形状磁気異方性磁界Hspによる磁気異方性を利用するため、素子の形状を長方形や楕円といった、いわゆる縦横比(アスペクト比)が1より大きい形状にする必要があった。しかし、本実施例では正方形(アスペクト比1)の形状の素子でも大きなHk、およびΔの値を実現でき、磁気メモリサイズの微細化に大きな効果がある。また、このΔの値は、たとえ素子サイズを25×25nmとしても、Δ=87.5とできるレベルの値であり、素子の一層の微細化に対しても十分対応できる値である。なお、アスペクト比が略1と言った場合には0.9〜1.1の範囲を指す。
本実施例では、テクスチャー付下地層の上に岩塩構造の下地層を形成したが、逆に岩塩構造の下地層の上にテクスチャ付下地層を形成してもよい。また、CoCrPtBを用いたが、これにさらにSiO2、TiO、TiO2、ZrO2、Cr2O3、CoO、Ta2O5などの酸化物を少なくとも1つ加えた場合は、酸化物の粒界への偏析により、粒界分離構造を促進させて、グラニュラー構造をさらに明確に形成することができる。
グラニュラー構造とは、ナノスケールの金属微粒子が絶縁体マトリックス中に密に分散した構造であり、電気伝導は微粒子間の電子のトンネル効果により生じる。この場合は、スピントルク磁化反転をさらに円滑にすることが可能となるが、粒界分離構造を促進させすぎ、結晶粒が孤立してしまうと、結晶粒1個1個が磁化反転体積単位となるのでΔが減少してしまう。酸化物の添加は、通常の磁気記録媒体作製のときにくらべ少ない量、例えば、CoCrPtBに対して数%以下とすることが望ましい。
以上、本実施例によれば、記録電流密度が小さく、熱安定性に優れ、微細化に好適な磁気メモリを提供することができる。
次に、第2の実施例について図8を用いて説明する。なお、実施例1に記載され、本実施例に未記載の事項は実施例1と同様である。
図8はメモリ回路の一例を示す。図8において符号1はビット線、符号81は実施例1に記載されたTMR素子であり、符号7はソース線、符号6はセル選択トランジスタ、符号82はワード線、符号87は一つのメモリセル、符合101−1、101−2、101−2’は書込みドライバー、符号102−1,102−2は抵抗制御ドライバー、符号103はセンスアンプを表す。符号83と符号85はビット線に流す電流の大きさを制御する抵抗変化素子(この例の場合はトランジスタ)、符号84と符号86は抵抗変化素子83と85の伝導状態を制御する抵抗制御用のワード線である。選択トランジスタ6としては電界効果型トランジスタを用いた。
本構成の場合の書込みは、例えばメモリセル87への書き込みを行う場合、まず、電流を流したいビット線1に接続された書き込みドライバーにライトイネーブル信号を送って昇圧し、次に抵抗制御ドライバーの電圧を制御して、ビット線1に所定の電流を流す。電流の向きに応じ、抵抗変化素子83に接続されている書き込みドライバーないし、抵抗変化素子85に接続されている書き込みドライバーのいずれかをグランドに落として、電位差を調節して電流方向を制御する。
次に所定時間経過後、ワード線に接続された書き込みドライバーにライトイネーブル信号を送り、書き込みドライバーを昇圧して、選択トランジスタ6をオンにする。これによりTMR素子に電流が流れ、スピントルク磁化反転が行われる。所定の時間、選択トランジスタ6をオンにしたのち、書込みドライバーへの信号を切断し、選択トランジスタ6をオフにする。
読出しの際は、読出したいメモリセルにつながったビット線1のみを読出し電圧Vに昇圧し、選択トランジスタ6につながっているソース線のみを他方の書込みドライバーで選択してトランジスタ6をオンにして電流を流し、TMR素子の抵抗の両端にかかる電圧差をセンスアンプで増幅することで、読出しを行う。
この場合、読出し時の電流方向は、つねにソース線7からビット線1の方向になるようにする。これによって読出し電流による誤書込みを減らし、より大きな読出し電流を流すことが可能として、高速の読み出しが可能とする。この構造は最も単純な1トランジスタ+1メモリセルの配置なので、単位セルの占める面積は2F×4F=8F∧2と高集積なものにすることができる。
以上、本実施例によれば、記録電流密度が小さく、熱安定性に優れ、微細化に好適な磁気メモリを提供することができる。また、磁気メモリ回路を提供することができる。
1…ビット線、2…記録層、3…障壁層、4…固定層、5…ゲート電極、6…選択トランジスタ、7…ソース線、8…電流方向、9…電子が移動する方向、21…硬磁性層、22…非磁性層、23…軟磁性層、41…軟磁性層、42…非磁性層、43…軟磁性層、81…TMR素子、82…ワード線、83、85…抵抗制御素子、84、86…抵抗制御素子制御用ワード線、87…メモリセル、101−1、101−2、101−2’…書込みドライバー、102−1、102−2…抵抗制御ドライバー、103…センスアンプ、210,230…強磁性層、220…非磁性層、301…下部電極層、302…テクスチャー下地層、303…下地層、304…反強磁性層、305…キャップ層。

Claims (10)

  1. 選択トランジスタと、前記選択トランジスタの一端に接続されたトンネル磁気抵抗効果素子とを複数含む磁気メモリであって、
    前記トンネル磁気抵抗効果素子は、
    一方向に周期的なテクスチャーを有する第1の下地層と、
    前記第1の下地層の上に形成され、岩塩構造に配向した第2の下地層と、
    前記第2の下地層の上に形成され、hcp(1010)方向に配向したCo基合金を主成分とする硬磁性層と、前記硬磁性層の上に形成された非磁性層と、前記非磁性層の上に形成された軟磁性層とを有する積層フェリ記録層と、
    前記積層フェリ記録層の上に形成された障壁層と、
    前記障壁層の上に形成された強磁性固定層と、を有し、
    前記積層フェリ記録層を構成する前記Co基合金を主成分とする前記硬磁性層と前記軟磁性層とは反強磁性的に結合していることを特徴とする磁気メモリ。
  2. 請求項1記載の磁気メモリにおいて、
    前記固定層の磁化は、前記固定層上に接触して設けられた反強磁性層からの交換結合力で固定されていることを特徴とする磁気メモリ。
  3. 請求項1又は2記載の磁気メモリにおいて、
    前記固定層は、非磁性の中間層を挟んだ第1及び第2の強磁性層で構成され、前記第1及び第2の強磁性層は互いに、反強磁性的に交換結合していることを特徴する磁気メモリ。
  4. 請求項1乃至3のいずれか1項に記載の磁気メモリにおいて、
    前記Co基合金は、少なくともCoとPtとCrとを含む材料からなる合金であることを特徴とする磁気メモリ。
  5. 請求項4記載の磁気メモリにおいて、
    前記Co基合金は、添加物として少なくともSiO2、TiO、TiO2、ZrO2、Cr2O3、CoO、Ta2O5のいずれか一者を含むことを特徴とする磁気メモリ。
  6. 請求項1乃至5のいずれか1項に記載の磁気メモリにおいて、
    前記固定層はCoFeBを、前記障壁層はMgOを、前記積層フェリ記録層を構成する前記軟磁性層はCoFeBをそれぞれ主成分とすることを特徴とする磁気メモリ。
  7. 請求項1乃至6のいずれか1項に記載の磁気メモリにおいて、
    前記積層フェリ記録層の記録層面内方向の縦横比が略1であることを特徴とする磁気メモリ。
  8. 請求項1乃至7のいずれか1項に記載の磁気メモリにおいて、
    前記選択トランジスタは電界効果型トランジスタであることを特徴とする磁気メモリ。
  9. 請求項1乃至8のいずれか1項に記載の磁気メモリにおいて、
    前記トンネル磁気抵抗効果素子に接続されていない前記選択トランジスタの他端が接続されたソース線と、
    前記ソース線に接続された第一の書込みドライバー回路と、
    前記選択トランジスタに接続されていない前記トンネル磁気抵抗効果素子の他端が接続されたビット線と、
    前記ビット線に接続された、読出し信号を増幅するアンプ及び第二の書込みドライバー回路と、
    前記選択トランジスタの抵抗を制御するワード線と、
    前記ワード線が接続された第三の書込みドライバーと、を更に有することを特徴とする磁気メモリ。
  10. 請求項1乃至9のいずれか1項に記載の磁気メモリにおいて、
    第1の下地層は前記第2の下地層の上に形成されており、
    前記硬磁性層は前記第1の下地層の上に形成されていることを特徴とする磁気メモリ。
JP2011529702A 2009-09-04 2009-09-04 磁気メモリ Expired - Fee Related JP5374589B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2009/004389 WO2011027404A1 (ja) 2009-09-04 2009-09-04 磁気メモリ

Publications (2)

Publication Number Publication Date
JPWO2011027404A1 JPWO2011027404A1 (ja) 2013-01-31
JP5374589B2 true JP5374589B2 (ja) 2013-12-25

Family

ID=43648966

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011529702A Expired - Fee Related JP5374589B2 (ja) 2009-09-04 2009-09-04 磁気メモリ

Country Status (3)

Country Link
JP (1) JP5374589B2 (ja)
TW (1) TWI447725B (ja)
WO (1) WO2011027404A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6411186B2 (ja) 2014-11-19 2018-10-24 株式会社東芝 磁気抵抗素子および磁気メモリ
JP6028834B2 (ja) * 2015-06-12 2016-11-24 ソニー株式会社 スピントランスファトルク記憶素子、記憶装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1032118A (ja) * 1996-07-12 1998-02-03 Nec Corp 磁気抵抗効果薄膜
JP2007142393A (ja) * 2005-11-17 2007-06-07 Hitachi Global Storage Technologies Netherlands Bv 磁気抵抗センサ、及びその改良された交換バイアス構造体用の斜角でエッチングされた下層
JP2007273493A (ja) * 2006-03-30 2007-10-18 Fujitsu Ltd 磁気メモリ装置及びその製造方法
JP2007281247A (ja) * 2006-04-07 2007-10-25 Toshiba Corp スピンメモリ
JP2007317734A (ja) * 2006-05-23 2007-12-06 Sony Corp 記憶素子及びメモリ
WO2008099626A1 (ja) * 2007-02-13 2008-08-21 Nec Corporation 磁気抵抗効果素子、および磁気ランダムアクセスメモリ
JP2009094104A (ja) * 2007-10-03 2009-04-30 Toshiba Corp 磁気抵抗素子

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7369428B2 (en) * 2003-09-29 2008-05-06 Samsung Electronics Co., Ltd. Methods of operating a magnetic random access memory device and related devices and structures
US7532505B1 (en) * 2006-07-17 2009-05-12 Grandis, Inc. Method and system for using a pulsed field to assist spin transfer induced switching of magnetic memory elements
US8004880B2 (en) * 2007-03-06 2011-08-23 Qualcomm Incorporated Read disturb reduction circuit for spin transfer torque magnetoresistive random access memory

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1032118A (ja) * 1996-07-12 1998-02-03 Nec Corp 磁気抵抗効果薄膜
JP2007142393A (ja) * 2005-11-17 2007-06-07 Hitachi Global Storage Technologies Netherlands Bv 磁気抵抗センサ、及びその改良された交換バイアス構造体用の斜角でエッチングされた下層
JP2007273493A (ja) * 2006-03-30 2007-10-18 Fujitsu Ltd 磁気メモリ装置及びその製造方法
JP2007281247A (ja) * 2006-04-07 2007-10-25 Toshiba Corp スピンメモリ
JP2007317734A (ja) * 2006-05-23 2007-12-06 Sony Corp 記憶素子及びメモリ
WO2008099626A1 (ja) * 2007-02-13 2008-08-21 Nec Corporation 磁気抵抗効果素子、および磁気ランダムアクセスメモリ
JP2009094104A (ja) * 2007-10-03 2009-04-30 Toshiba Corp 磁気抵抗素子

Also Published As

Publication number Publication date
TWI447725B (zh) 2014-08-01
JPWO2011027404A1 (ja) 2013-01-31
WO2011027404A1 (ja) 2011-03-10
TW201124989A (en) 2011-07-16

Similar Documents

Publication Publication Date Title
US7018725B2 (en) Magneto-resistance effect element magneto-resistance effect memory cell, MRAM, and method for performing information write to or read from the magneto-resistance effect memory cell
JP5600344B2 (ja) 磁気抵抗効果素子及び磁気メモリ
JP5867030B2 (ja) 記憶素子、記憶装置
TWI397069B (zh) Memory components and memory
US7772659B2 (en) Magnetic device having perpendicular magnetization and interaction compensating interlayer
JP5318191B2 (ja) 磁気メモリ
JP2005294376A (ja) 磁気記録素子及び磁気メモリ
WO2012004883A1 (ja) 磁気抵抗効果素子及びそれを用いたランダムアクセスメモリ
JP5987613B2 (ja) 記憶素子、記憶装置、磁気ヘッド
WO2014050379A1 (ja) 記憶素子、記憶装置、磁気ヘッド
WO2013080436A1 (ja) 記憶素子、記憶装置
JP7169683B2 (ja) 磁気抵抗効果素子及び磁気メモリ
TWI422083B (zh) Magnetic memory lattice and magnetic random access memory
JP2002151758A (ja) 強磁性トンネル磁気抵抗効果素子、磁気メモリ及び磁気抵抗効果型ヘッド
JP5034317B2 (ja) 記憶素子及びメモリ
KR20070058364A (ko) 기억 소자 및 메모리
JP6279492B2 (ja) スピンバルブ、mram及びmramの動作方法
JP5374589B2 (ja) 磁気メモリ
WO2013080437A1 (ja) 記憶素子、記憶装置
JP5777124B6 (ja) 磁気抵抗効果素子、磁性膜、及び、磁性膜の製造方法
JP2002280642A (ja) 磁気抵抗効果素子、磁気記憶装置、携帯端末装置、磁気抵抗効果ヘッド、磁気再生装置
JP2003174214A (ja) 磁気抵抗効果膜、その製造方法およびそれを用いたメモリ
WO2012004882A1 (ja) 磁気メモリセル及び磁気ランダムアクセスメモリ

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130903

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130920

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees