JP5355664B2 - デジタルカメラ及びその制御方法 - Google Patents
デジタルカメラ及びその制御方法 Download PDFInfo
- Publication number
- JP5355664B2 JP5355664B2 JP2011248927A JP2011248927A JP5355664B2 JP 5355664 B2 JP5355664 B2 JP 5355664B2 JP 2011248927 A JP2011248927 A JP 2011248927A JP 2011248927 A JP2011248927 A JP 2011248927A JP 5355664 B2 JP5355664 B2 JP 5355664B2
- Authority
- JP
- Japan
- Prior art keywords
- image processing
- frame
- image
- processing
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Television Signal Processing For Recording (AREA)
- Color Television Image Signal Generators (AREA)
- Studio Devices (AREA)
Description
体制御CPU116が検出し、その他の各回路ブロックへの電源供給及び初期設定を行うようにする。
カードメモリ115(通常では、フラッシュメモリ等の不揮発性メモリを使用する。)に記憶する。
この撮影データの一方側の出力は第1の画像処理ブロックで処理し、同時に他方側の出力は第2の画像処理ブロックで処理するというように、1つの撮影画像を同時に2つの画像処理ブロックで処理するという方法が考えられる。
とCH2側とで撮像素子上の同一領域をそれぞれ処理するということ)をさせて処理した
うえで、JPEG処理に関しては片方側にデータを転送することにより1つの処理ブロックで行う方が望ましく、その場合には撮影の奇数駒と偶数駒で処理ブロックを切り替えるという方法を採るものとする。
図1は、本実施形態による撮像装置全体のハードウェア構成を示すブロック図である。図示の例では、撮影者自身による不図示のカメラ操作スイッチ (カメラのメインSW及びレリーズSWで構成される)の状態変化を全体制御CPU26が検出し、その他の各回路ブロックへの電源供給並びに初期設定を開始する。
図3は、CH1とCH2の2つの出力を持つ撮像素子の内部構成を示したものであり、aは実際の受光入力を電荷量に変換するフォトダイオード部、bはこのフォトダイオードで発生した電荷を図上の上から下へ向かっていわゆるバケツリレー形式で転送するための垂直CCD部、cはこの垂直CCDによって運ばれた電荷を左右の出力へ向かって水平方向にバケツリレー形式で転送するための水平CCD部を表したものであり、画面の中央から左右対称に各画素を読み出すタイプのものである。
バスAを介してワークメモリ12から入力した画像データは、データ入出力I/F50を通してここで所定のデータ巾に変換した後、色補間ブロック52へ入力するが、ここではまず通常センサの画素配列がいわゆるベイヤー配列で構成されているものに対して、色補間処理を行ってRGBの3プレーンのデータに変換する。
図5はいわゆる非可逆タイプのJPEG処理に関するものであり、DCT変換をベースにした周波数変換を基本としている。
図6は、いわゆるDPCMをベースにした可逆タイプのJPEG処理に関するものであり、はじめに上述した方法でカラー処理を行った結果を記憶しているワークメモリ12の画像処理後のデータを、データ入出力I/F70を介して読み込み、DPCM変換ブロック72へ入力して、予測値との差分データとして画像データを変換する。
ここで、一番上にシャッター露光タイミングを示しており、この場合連写撮影動作としてほぼ同間隔で撮影を行い10駒目迄の撮影を行っている。
同様に下から4番目は、画像処理ブロック32におけるカラー処理の動作タイミングの様子を示したものであり、その下は画像処理ブロック32におけるJPEG処理の動作タイミングの様子を示したものである。
例えば、図2の上から7番目に示した通信I/Fタイミングでは、ワークメモリ間転送としてワークメモリ21に記憶している画像の一部をワークメモリ12に転送し、同様に図2の一番下に示した通信I/Fタイミングでは、ワークメモリ間転送としてワークメモリ12に記憶している画像の一部をワークメモリ21に転送するという方法を採っている。
実際の動作では画像処理ブロック31での1駒目の画像圧縮処理が完了する前に、2駒目の撮影画像に対する画像圧縮処理を開始するので1駒目の撮影画像と2駒目の撮影画像は別々のカードメモリに記憶することになる。
2 ドライバー回路
3 TG/SSG
4,6 CDS/AGC/AD回路
5,7 補正ブロック
8,17 メモリコントローラ
9,18 バッファメモリ
10,19 タイミング制御ブロック
11,20 通信I/F
12,21 ワークメモリ
13,22 カラー処理ブロック
14,23 JPEG処理ブロック
15,24 カードコントローラ
16,25 カードメモリ
26 全体制御CPU
27 インストラクションメモリ
28 主撮影光学系
29 レンズ制御手段
31,32 画像処理ブロック
Claims (6)
- 被写体像を撮像することにより得られた1フレームに対応する電気信号を少なくとも第1、第2のチャンネルに分けて出力する撮像部と、
前記第1、第2のチャンネルから出力された電気信号の各々が個別に補間処理を行う第1及び第2の画像処理部であって、当該補間処理を行った信号の1フレーム分をいずれか一方の画像処理部で圧縮処理を行う画像処理が可能な第1及び第2の画像処理部と、
前記撮像部から出力された連続撮影の第1駒目に対応する1フレームの電気信号を、前記第1、第2の画像処理部で補間処理をした後であって、当該別々の画像処理部で補間処理された1フレームに対応する信号を前記第1の画像処理部で圧縮処理の画像処理をしている期間中に、前記撮像部から前記第1駒目に対応する1フレームの電気信号の後に出力された第2駒目に対応する1フレームの電気信号を、前記第1、第2の画像処理部で補間処理をした後であって、当該別々の画像処理で補間処理された1フレームに対応する信号を前記第2の画像処理部で圧縮処理の画像処理を行うように制御する制御部と、
を備え、
前記制御部は、前記第1及び第2の画像処理部から圧縮処理の画像処理の完了通知を受けることが可能であり、前記第1の画像処理部よりも先に前記第2の画像処理部から画像処理の完了通知を受けた場合、第3駒目に対応する1フレームに対応する補間処理された信号を、前記第2の画像処理部で圧縮処理の画像処理を行うように制御することを特徴とするデジタルカメラ。 - 前記画像処理は、可逆圧縮処理を含むことを特徴とする請求項1に記載のデジタルカメラ。
- 前記画像処理は、不可逆圧縮処理を含むことを特徴とする請求項1に記載のデジタルカメラ。
- 前記圧縮処理は、JPEG画像への圧縮処理であることを特徴とする請求項3に記載のデジタルカメラ。
- 前記第1及び第2のチャンネルから出力される電気信号は、前記撮像部による前記連続撮影により得られた電気信号であることを特徴とする請求項1〜4の何れか1項に記載のデジタルカメラ。
- 被写体像を撮像することにより得られた1フレームに対応する電気信号を少なくとも第1、第2のチャンネルに分けて出力する撮像部と、前記第1、第2のチャンネルから出力された電気信号の各々が個別に補間処理を行う第1及び第2の画像処理部であって、当該補間処理を行った信号の1フレーム分をいずれか一方の画像処理部で圧縮処理を行う画像処理が可能な第1及び第2の画像処理部と、を備えるデジタルカメラの制御方法であって、
前記撮像部から出力された連続撮影の第1駒目に対応する1フレームの電気信号を、前記第1、第2の画像処理部で補間処理をした後であって、当該別々の画像処理部で補間処理された1フレームに対応する信号を前記第1の画像処理部で圧縮処理の画像処理をしている期間中に、前記撮像部から前記第1駒目に対応する1フレームの電気信号の後に出力された第2駒目に対応する1フレームの電気信号を、前記第1、第2の画像処理部で補間処理をした後であって、当該別々の画像処理で補間処理された1フレームに対応する信号を前記第2の画像処理部で圧縮処理の画像処理を行うように制御し、
前記第1及び第2の画像処理部から圧縮処理の画像処理の完了通知のうち、前記第1の画像処理部よりも先に前記第2の画像処理部から画像処理の完了通知を受けた場合、第3駒目に対応する1フレームに対応する補間処理された信号を、前記第2の画像処理部で圧縮処理の画像処理を行うように制御することを特徴とするデジタルカメラの制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011248927A JP5355664B2 (ja) | 2011-11-14 | 2011-11-14 | デジタルカメラ及びその制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011248927A JP5355664B2 (ja) | 2011-11-14 | 2011-11-14 | デジタルカメラ及びその制御方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009055034A Division JP2009135968A (ja) | 2009-03-09 | 2009-03-09 | デジタルカメラ及びその制御方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013084230A Division JP5484616B2 (ja) | 2013-04-12 | 2013-04-12 | デジタルカメラ及びその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012044714A JP2012044714A (ja) | 2012-03-01 |
JP5355664B2 true JP5355664B2 (ja) | 2013-11-27 |
Family
ID=45900399
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011248927A Expired - Fee Related JP5355664B2 (ja) | 2011-11-14 | 2011-11-14 | デジタルカメラ及びその制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5355664B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6306845B2 (ja) | 2013-09-12 | 2018-04-04 | キヤノン株式会社 | 撮像装置及びその制御方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05284454A (ja) * | 1992-03-31 | 1993-10-29 | Victor Co Of Japan Ltd | 情報記録再生装置 |
JPH11346366A (ja) * | 1998-06-01 | 1999-12-14 | Sony Corp | 符号化装置とその方法および復号化装置とその方法 |
JP4636755B2 (ja) * | 2001-09-21 | 2011-02-23 | キヤノン株式会社 | 撮像装置、画像処理方法、記録媒体およびプログラム |
-
2011
- 2011-11-14 JP JP2011248927A patent/JP5355664B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2012044714A (ja) | 2012-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9560256B2 (en) | Image capture apparatus and image capture method in which an image is processed by a plurality of image processing devices | |
JP5108802B2 (ja) | 撮像装置及びそのスルー画像表示方法 | |
JP2002111989A (ja) | 画像処理回路 | |
JP3822380B2 (ja) | 画像信号処理装置 | |
JP6603558B2 (ja) | 撮像素子および撮像装置 | |
US7365777B2 (en) | Digital camera | |
JP4560180B2 (ja) | 撮像装置 | |
JP2009253667A (ja) | 動画処理装置及び動画処理方法、動画処理プログラム | |
JP2004064710A (ja) | 撮像装置及びディストーション補正方法 | |
JP2018148512A (ja) | 撮像装置と撮像装置の制御方法、及びプログラム | |
JP5820720B2 (ja) | 撮像装置 | |
JP5959194B2 (ja) | 撮像装置 | |
WO2020137663A1 (ja) | 撮像素子、撮像装置、撮像素子の作動方法、及びプログラム | |
JP2006080860A (ja) | カメラ及びカメラ画像転送システム | |
JP5355664B2 (ja) | デジタルカメラ及びその制御方法 | |
JP4310177B2 (ja) | 撮像装置及び撮像方法 | |
JP4250511B2 (ja) | 撮像装置 | |
JP6702792B2 (ja) | 画像処理装置およびその制御方法 | |
JP5484616B2 (ja) | デジタルカメラ及びその制御方法 | |
JP4914460B2 (ja) | 撮像装置 | |
JP4781309B2 (ja) | モニター分離可能な撮像装置、その制御方法 | |
JP7319873B2 (ja) | 撮像装置およびその制御方法 | |
JP6467455B2 (ja) | 撮像装置、その制御方法、プログラム及び記録媒体 | |
WO2019176309A1 (ja) | 画像処理装置、画像処理方法及び画像処理システム | |
JP2009135968A (ja) | デジタルカメラ及びその制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111214 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20111214 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120920 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120925 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121126 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130115 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130412 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20130422 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130528 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130724 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130813 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130827 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5355664 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |