JP5354369B2 - Power converter - Google Patents

Power converter Download PDF

Info

Publication number
JP5354369B2
JP5354369B2 JP2009208124A JP2009208124A JP5354369B2 JP 5354369 B2 JP5354369 B2 JP 5354369B2 JP 2009208124 A JP2009208124 A JP 2009208124A JP 2009208124 A JP2009208124 A JP 2009208124A JP 5354369 B2 JP5354369 B2 JP 5354369B2
Authority
JP
Japan
Prior art keywords
phase
current
inverter
turned
reference signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2009208124A
Other languages
Japanese (ja)
Other versions
JP2011061950A (en
Inventor
崇志 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Priority to JP2009208124A priority Critical patent/JP5354369B2/en
Publication of JP2011061950A publication Critical patent/JP2011061950A/en
Application granted granted Critical
Publication of JP5354369B2 publication Critical patent/JP5354369B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Motors That Do Not Use Commutators (AREA)
  • Inverter Devices (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a power conversion apparatus wherein a ripple current in a capacitor is reduced and a computation processing load on a control unit is reduced. <P>SOLUTION: The control unit 60 of the power conversion apparatus 1 controls switching between turn-on and turn-off of switching elements 21 to 26, 31 to 36 based on the following: a switching reference signal for which a predetermined phase difference is set between multiple inverter units 20, 30 and a voltage command signal computed from a detection value detected by a current detection unit 40 and related to voltage applied to each phase of winding sets 18, 19. The control unit 60 operates a neutral point voltage according to the phase difference in the switching reference signal so that the center of the zero-voltage vector generation section of either of the inverter units 20, 30 differs from the center of the zero-voltage vector generation section of the other inverter unit. As a result, the current flowing into a capacitor 50 and the current flowing out thereof cancel out each other and a ripple current can be reduced. <P>COPYRIGHT: (C)2011,JPO&amp;INPIT

Description

本発明は、多相回転機の電力変換装置に関する。   The present invention relates to a power converter for a multiphase rotating machine.

従来、多相回転機の駆動に係る電流をパルス幅変調(以下、「PWM変調」という。)によって制御する技術が公知である。例えば、多相回転機が、3相モータである場合、3相の電圧指令信号とスイッチング基準信号との比較に基づき、インバータのスイッチング素子をオンまたはオフすることにより、3相モータに流れる電流を制御している。   2. Description of the Related Art Conventionally, a technique for controlling current related to driving of a multiphase rotating machine by pulse width modulation (hereinafter referred to as “PWM modulation”) is known. For example, when the multi-phase rotating machine is a three-phase motor, the current flowing through the three-phase motor is changed by turning on or off the switching element of the inverter based on the comparison between the three-phase voltage command signal and the switching reference signal. I have control.

ところで、インバータとコンデンサとが接続されている場合、インバータ側に電流が流れないときには、電源からコンデンサに電流が流れ込み、インバータ側に電流が流れるときには、コンデンサからインバータへ電流が流れ出すため、コンデンサに流れる電流が脈動する(以下、コンデンサに流れる電流の脈動を「リップル電流」という)。このようなリップル電流により、ノイズが発生したり、インバータの印加電圧の変動に伴うインバータ電流制御性が悪化したり、コンデンサが発熱するという問題点があり、コンデンサが効果になったり大型化してしまっていた。特許文献1の技術では、2組のブリッジ回路の間で、予め記憶されたマップデータに基づいてスイッチング素子のスイッチングのタイミングに位相差を付けることにより、合計した電流の波形を可能な限り平滑波形に近づけることでリップル電流の低減を図っている。   By the way, when the inverter and the capacitor are connected, when the current does not flow to the inverter side, the current flows from the power source to the capacitor. When the current flows to the inverter side, the current flows from the capacitor to the inverter. The current pulsates (hereinafter, the pulsation of the current flowing through the capacitor is referred to as “ripple current”). Such ripple current causes problems such as noise generation, deterioration of inverter current controllability due to fluctuations in the applied voltage of the inverter, and heat generation of the capacitor, which makes the capacitor more effective and larger. It was. In the technology of Patent Document 1, a phase difference is given to the switching timing of the switching element based on map data stored in advance between two sets of bridge circuits, thereby making the total current waveform as smooth as possible. To reduce the ripple current.

特開2001−197779号公報JP 2001-197779 A

しかしながら、特許文献1の技術では、スイッチング基準信号に対して、他方のスイッチング基準信号は、変調率と力率とに応じて位相差を付けて出力しているため、遅延回路が必要であったり、短い間隔で複数ある各系統の電流を検出する必要があり、制御部における演算処理負荷が大きいという問題点があった。
本発明は、上述の課題に鑑みてなされたものであり、その目的は、コンデンサのリップル電流を低減するとともに、制御部における演算処理負荷を低減する電力変換装置を提供することにある。
However, in the technique of Patent Document 1, since the other switching reference signal is output with a phase difference according to the modulation factor and the power factor with respect to the switching reference signal, a delay circuit is necessary. There is a problem that it is necessary to detect a plurality of currents in each system at short intervals, and the processing load on the control unit is large.
This invention is made | formed in view of the above-mentioned subject, The objective is to provide the power converter device which reduces the ripple current of a capacitor | condenser and reduces the arithmetic processing load in a control part.

請求項1、3、11に記載の発明は、回転機の各相に対応する巻線から構成される複数の巻線組を有する多相回転機の電力変換装置である。ここで、複数の巻線組を有していれば、多相回転機は単数であっても、複数であってもよい。すなわち、複数の巻線組を有する1つの多相回転機であってもよいし、1つの巻線組を有する複数の多相回転機であってもよいし、複数の巻線組を有する複数の多相回転機であってもよい。また、本発明の多相回転機は、電動機でもよいし、発電機でもよい。電力変換装置は、インバータ部と、コンデンサと、電流検出部と、制御部と、を備えている。巻線組ごとに設けられる複数のインバータ部は、多相回転機の各相に対応する高電位側のスイッチング素子および低電位側のスイッチング素子から構成される。コンデンサは、複数のインバータ部に接続される。電流検出部は、複数の巻線組の各相に通電される電流を検出する。制御部は、スイッチング素子のオンおよびオフのタイミングに係り、複数のインバータ部間において所定の位相差が設定されているスイッチング基準信号、及び、電流検出部により検出された検出値から算出され、巻線組の各相に印加される電圧に係る電圧指令信号に基づいて、スイッチング素子のオンおよびオフの切り替えを制御する。なお、複数のインバータ部におけるスイッチング基準信号の位相差を0に設定することにより、同じ位相で複数のインバータ部が駆動される構成も含まれるものとする。 The inventions described in claims 1 , 3 and 11 are power converters for a multi-phase rotating machine having a plurality of winding sets including windings corresponding to respective phases of the rotating machine. Here, as long as it has a plurality of winding sets, the number of polyphase rotating machines may be singular or plural. That is, it may be one multiphase rotating machine having a plurality of winding sets, a plurality of multiphase rotating machines having one winding set, or a plurality having a plurality of winding sets. The multiphase rotating machine may be used. The multiphase rotating machine of the present invention may be an electric motor or a generator. The power conversion device includes an inverter unit, a capacitor, a current detection unit, and a control unit. The plurality of inverter units provided for each winding group are configured by a high-potential side switching element and a low-potential side switching element corresponding to each phase of the multiphase rotating machine. The capacitor is connected to a plurality of inverter units. The current detection unit detects a current supplied to each phase of the plurality of winding sets. The control unit is calculated from the switching reference signal in which a predetermined phase difference is set between the plurality of inverter units and the detection value detected by the current detection unit, depending on the ON and OFF timings of the switching element, On / off switching of the switching element is controlled based on a voltage command signal related to a voltage applied to each phase of the wire set. In addition, the structure by which a some inverter part is driven by the same phase by setting the phase difference of the switching reference signal in a some inverter part to 0 is also included.

また制御部は、複数のインバータ部のうちの少なくとも1つにおいて、低電位側スイッチング素子および高電位側スイッチング素子の一方が全てオンとなり他方が全てオフとなる区間であるゼロ電圧ベクトル発生区間の中心が、他のインバータ部におけるゼロ電圧ベクトル発生区間の中心とずれるように、巻線組の各相に印加される電圧の平均値である中性点電圧を位相差に応じて操作する。   In addition, the control unit includes a center of a zero voltage vector generation section in which at least one of the plurality of inverter sections is a section in which one of the low potential side switching element and the high potential side switching element is all on and the other is all off. However, the neutral point voltage, which is the average value of the voltages applied to the respective phases of the winding set, is manipulated according to the phase difference so as to deviate from the center of the zero voltage vector generation section in the other inverter unit.

中性点電圧操作は、インバータがモータに印加できる電圧を広げるために行われている手法であるが、本発明では、中性点電圧を操作することによってゼロ電圧ベクトル発生区間がずれる点に着目し、リップル電流の低減を目的として中性点電圧操作を行っている点に特徴を有している。ゼロ電圧ベクトル発生区間においては、コンデンサに電流が流れ込み、ゼロ電圧ベクトル発生区間以外、すなわち有効電圧発生区間、においては、コンデンサから電流が流れ出す。ここで、ゼロ電圧ベクトル発生区間の中心がインバータ部ごとにずれていれば、コンデンサに流れ込む電流と流れ出す電流とが相殺されることにより、リップル電流を低減することができる。すなわち、スイッチング基準信号の位相差の設定と中性点電圧操作とを適切に行い、ゼロ電圧ベクトル発生区間をずらすことにより、コンデンサのリップル電流を低減することができる。また、特許文献1の技術のように、変調率と力率とに応じて位相を変える必要がないので、制御部における演算処理負荷を低減することができる。   Neutral point voltage operation is a technique performed to widen the voltage that the inverter can apply to the motor. In the present invention, however, the zero voltage vector generation interval is shifted by operating the neutral point voltage. However, the neutral point voltage operation is performed for the purpose of reducing the ripple current. In the zero voltage vector generation period, current flows into the capacitor, and in other than the zero voltage vector generation period, that is, in the effective voltage generation period, current flows out of the capacitor. Here, if the center of the zero voltage vector generation section is shifted for each inverter unit, the current flowing into the capacitor and the current flowing out are canceled out, so that the ripple current can be reduced. That is, the ripple current of the capacitor can be reduced by appropriately setting the phase difference of the switching reference signal and performing the neutral point voltage operation and shifting the zero voltage vector generation interval. In addition, unlike the technique of Patent Document 1, it is not necessary to change the phase according to the modulation factor and the power factor, so that the processing load on the control unit can be reduced.

請求項14に記載の発明では、制御部は、インバータ部の低電位側スイッチング素子が全てオンになったときに電流検出部によって検出される第1検出値、及び、高電位側スイッチング素子が全てオンになったときに電流検出部によって検出される第2検出値の少なくとも一方に基づいて電圧指令信号を算出する。
例えば、請求項15に記載の構成を採用し、電流検出部を低電位側スイッチング素子よりも低電位側に設けた場合、第1検出値から巻線に通電される電流値を算出し、電圧指令信号を算出することができる。また、電流検出部としてシャント抵抗を用いた場合、第2検出値をオフセット補正用の値として検出し、第1検出値をオフセット補正することにより、より正確に電圧指令信号を算出することができる。
In the invention according to claim 14 , the control unit is configured such that the first detection value detected by the current detection unit when all of the low potential side switching elements of the inverter unit are turned on, and all of the high potential side switching elements are included. A voltage command signal is calculated based on at least one of the second detection values detected by the current detection unit when turned on.
For example, when the configuration according to claim 15 is adopted and the current detection unit is provided on the lower potential side than the low potential side switching element, the current value supplied to the winding is calculated from the first detection value, and the voltage A command signal can be calculated. Further, when a shunt resistor is used as the current detection unit, the voltage command signal can be calculated more accurately by detecting the second detection value as a value for offset correction and correcting the offset of the first detection value. .

また例えば、請求項16に記載の構成を採用し、電流検出部を高電位側スイッチング素子よりも高電位側に設けた場合、第2検出値から巻線に通電される電流値を算出し、電圧指令信号を算出することができる。また、電流検出部としてシャント抵抗を用いた場合、第1検出値をオフセット補正用の値として検出し、第2検出値をオフセット補正することにより、より正確に電圧指令信号を算出することができる。
なお、請求項17に記載の構成を採用し、例えばホール素子等で構成される電流検出部を対になっている高電位側スイッチング素子と低電位側スイッチング素子との接続点と、対応する巻線との間に設ければ、スイッチング素子のオンおよびオフのタイミングによらず、電流値を算出するための検出値(以下、「電流用検出値」という。)を検出することができる。
For example, when the configuration according to claim 16 is adopted and the current detection unit is provided on the higher potential side than the high potential side switching element, the current value supplied to the winding is calculated from the second detection value, A voltage command signal can be calculated. When a shunt resistor is used as the current detection unit, the voltage command signal can be calculated more accurately by detecting the first detection value as a value for offset correction and correcting the offset of the second detection value. .
Note that the configuration according to claim 17 is adopted, and a connection point between the high-potential side switching element and the low-potential side switching element paired with, for example, a current detection unit configured by a Hall element or the like, and a corresponding winding If it is provided between the lines, a detection value for calculating a current value (hereinafter referred to as “current detection value”) can be detected regardless of the on / off timing of the switching element.

請求項に記載の発明では、位相差は、電流検出部により電流を検出する検出タイミングが等間隔となるように設定される。本発明においては、電流用検出値を検出するタイミングが等間隔となるように位相差を設定してもよい。また、オフセット補正するためのオフセット補正用の検出値(以下、「オフセット値」という)を検出するタイミングと電流用検出値を検出するタイミングとが等間隔となるように位相差を設定してもよい。
例えば位相差は、次のように算出することができる。
請求項に記載の発明では、位相差は、360を前記インバータ部の数で除して算出される値に設定される。これにより、電流用検出値を検出するタイミングが等間隔になることにより、制御部の負荷を軽減することができる。
In the invention according to claim 4 , the phase difference is set so that the detection timings for detecting the current by the current detection unit are equally spaced. In the present invention, the phase difference may be set so that the detection timings of the current detection values are equally spaced. Further, the phase difference may be set so that the timing for detecting the offset correction detection value for offset correction (hereinafter referred to as “offset value”) and the timing for detecting the current detection value are equally spaced. Good.
For example, the phase difference can be calculated as follows.
In the fifth aspect of the invention, the phase difference is set to a value calculated by dividing 360 by the number of the inverter units. Thereby, the load of a control part can be reduced because the timing which detects the detection value for electric current becomes equal intervals.

請求項に記載の発明では、制御部は、巻線組の各相に対応する電圧指令信号のうち、最も小さいデューティ比が所定の最小値となるように中性点電圧を操作する。例えば所定の最小値をデューティ比0%と設定すると、スイッチング基準信号の1周期において、ゼロ電圧ベクトル発生区間が連続する1回となり、コンデンサへ電流が流れ込む状態から流れ出す状態へ切り替わる回数が低減する。これにより、脈動を低減することができる。 According to the sixth aspect of the present invention, the control unit operates the neutral point voltage so that the smallest duty ratio among the voltage command signals corresponding to each phase of the winding set becomes a predetermined minimum value. For example, if the predetermined minimum value is set to a duty ratio of 0%, the zero voltage vector generation period is once in one cycle of the switching reference signal, and the number of times of switching from the state where current flows into the capacitor to the state where it flows out is reduced. Thereby, pulsation can be reduced.

ところで、電流検出部にシャント抵抗を用いた場合、スイッチング素子のオンおよびオフの切り替え直後には、リンギングが生じる。そのため、電流値をサンプリングするためには、リギングが収束するまでの間、スイッチング素子のオンおよびオフの切り替えを行わずに維持する必要がある。
そこで、請求項に記載の発明では、所定の最小値は、電流検出部により電流を検出するのに要する時間に基づいて設定される。これにより、リギングが収束するまでの間、スイッチング素子のオンおよびオフの切り替えが行われないので、電流検出部により適切に電流を検出することができる。
By the way, when a shunt resistor is used for the current detection unit, ringing occurs immediately after switching of the switching element on and off. Therefore, in order to sample the current value, it is necessary to maintain the switching element without switching it on and off until the rigging converges.
Therefore, in the invention described in claim 7 , the predetermined minimum value is set based on the time required for detecting the current by the current detector. Thus, since the switching element is not switched on and off until the rigging converges, the current can be appropriately detected by the current detection unit.

請求項に記載の発明では、制御部は、巻線組の各相に対応する電圧指令信号のうち、最も大きいデューティ比が所定の最大値となるように中性点電圧を操作する。例えば所定の最大値をデューティ比100%と設定すると、スイッチング基準信号の1周期において、ゼロ電圧ベクトル発生区間が連続する1回となり、コンデンサへ電流が流れ込む状態から流れ出す状態へ切り替わる回数が低減する。これにより、脈動を低減することができる。 In the eighth aspect of the present invention, the control unit operates the neutral point voltage so that the largest duty ratio among the voltage command signals corresponding to each phase of the winding group becomes a predetermined maximum value. For example, when the predetermined maximum value is set to a duty ratio of 100%, the zero voltage vector generation interval is once in one cycle of the switching reference signal, and the number of times of switching from the state where current flows into the capacitor to the state where it flows out is reduced. Thereby, pulsation can be reduced.

請求項に記載の発明では、所定の最大値は、電流検出部により電流を検出するのに要する時間に基づいて設定される。これにより、請求項に記載の発明と同様、リギングが収束するまでの間、スイッチング素子のオンおよびオフの切り替えが行われないので、電流検出部により適切に電流を検出することができる。 In the ninth aspect of the invention, the predetermined maximum value is set based on the time required to detect the current by the current detector. Thus, similarly to the seventh aspect of the invention, since the switching element is not switched on and off until the rigging converges, the current detection unit can detect the current appropriately.

請求項10、11に記載の発明では、インバータ部は2つであり、2つのインバータ部の位相差を0とする。制御部は、一方のインバータ部において、巻線組の各相に対応する電圧指令信号のうち、最も小さいデューティ比が所定の最小値となるように中性点電圧を操作する。また制御部は、他方のインバータ部において、最も大きいデューティ比が所定の最大値となるように中性点電圧を操作する。
これにより、2つのインバータ部のスイッチング基準信号の位相が同じであっても、ゼロ電圧ベクトル発生区間の中心をずらすことができるので、リップル電流を低減することができる。また、2つのインバータ部の位相が同じであるため、電流検出タイミングを同時にすることができる。これにより、電流値取得に係る制御部の負荷を低減することができる。
In invention of Claim 10 , 11, there are two inverter parts, and the phase difference of the two inverter parts is set to zero. In one inverter unit, the control unit operates the neutral point voltage so that the smallest duty ratio among the voltage command signals corresponding to each phase of the winding set becomes a predetermined minimum value. The control unit operates the neutral point voltage in the other inverter unit so that the largest duty ratio becomes a predetermined maximum value.
As a result, even if the phases of the switching reference signals of the two inverter units are the same, the center of the zero voltage vector generation interval can be shifted, so that the ripple current can be reduced. Moreover, since the phase of two inverter parts is the same, current detection timing can be made simultaneously. Thereby, the load of the control part which concerns on current value acquisition can be reduced.

請求項12に記載の発明では、所定の最小値は、電流検出部により電流を検出するのに要する時間に基づいて設定される。
請求項13に記載の発明では、所定の最大値は、電流検出部により電流を検出するのに要する時間に基づいて設定される。
これにより、請求項に記載の発明と同様、リギングが収束するまでの間、スイッチング素子のオンおよびオフの切り替えが行われないので、電流検出部により適切に電流を検出することができる。
In the invention described in claim 12 , the predetermined minimum value is set based on the time required for detecting the current by the current detection unit.
In a thirteenth aspect of the present invention, the predetermined maximum value is set based on a time required for detecting a current by the current detection unit.
Thus, as in the inventions of claims 7 and 9 , since the switching element is not switched on and off until the rigging converges, the current can be appropriately detected by the current detection unit. .

ところで、回転機の回転数や電流値が小さいときに上記請求項6、8、10、11に記載したような変調を行うと、騒音や振動が問題になることがある。そこで、以下の構成を採用することができる。
請求項に記載の発明では、制御部は、制御部によって算出されるデューティ比が第1の所定値以下である場合、中性点電圧がコンデンサに印加されるコンデンサ電圧の半分となるように操作する。
請求項2、3に記載の発明では、インバータ部に流れ込む電流が第2の所定値以下である場合、中性点電圧がコンデンサに印加されるコンデンサ電圧の半分となるように操作する。
By the way, when modulation is performed as described in claims 6 , 8 , 10, and 11 when the rotational speed and current value of the rotating machine are small, noise and vibration may become a problem. Therefore, the following configuration can be adopted.
In the first aspect of the present invention, when the duty ratio calculated by the control unit is equal to or less than the first predetermined value, the control unit causes the neutral point voltage to be half of the capacitor voltage applied to the capacitor. Manipulate.
In the invention described in claim 2, when the current flowing into the inverter unit is not more than a second predetermined value, the neutral point voltage is engineered to be half of the capacitor voltage applied to the capacitor.

これにより、回転機の回転数や電流値が小さいときには、中性点電圧をコンデンサ電圧の略半分とすることにより、騒音や振動を抑制することができる。なお、デューティ比が第1の所定値より大きい場合、或いは、インバータ部に流れ込む電流が第2の所定値より大きい場合には、請求項6、8、10、11に記載したような所謂2相変調を行うことが好ましい。これにより、回転機の回転数や電流値が大きいときのリップル電流を低減することができる。 Thereby, when the rotation speed and current value of the rotating machine are small, noise and vibration can be suppressed by setting the neutral point voltage to approximately half the capacitor voltage. In addition, when the duty ratio is larger than the first predetermined value, or when the current flowing into the inverter unit is larger than the second predetermined value, so-called two-phase as described in claims 6 , 8 , 10, and 11. It is preferable to perform modulation. Thereby, the ripple current when the rotation speed and current value of the rotating machine are large can be reduced.

本発明の第1実施形態による電力変換装置の電気的構成を示す概略構成図である。It is a schematic block diagram which shows the electric constitution of the power converter device by 1st Embodiment of this invention. 本発明の第1実施形態の制御部の構成を示すブロック図である。It is a block diagram which shows the structure of the control part of 1st Embodiment of this invention. 本発明の第1実施形態のPWM制御を説明するフローチャートである。It is a flowchart explaining the PWM control of 1st Embodiment of this invention. 本発明の第1実施形態のインバータ部のPWM制御を説明する説明図である。It is explanatory drawing explaining the PWM control of the inverter part of 1st Embodiment of this invention. 本発明の第1実施形態の電力変換装置に通電される電流を示す説明図である。It is explanatory drawing which shows the electric current supplied with the power converter device of 1st Embodiment of this invention. 本発明の第1実施形態の電流検出タイミングを説明する説明図である。It is explanatory drawing explaining the electric current detection timing of 1st Embodiment of this invention. 本発明の第2実施形態のインバータ部のPWM制御を説明する説明図である。It is explanatory drawing explaining the PWM control of the inverter part of 2nd Embodiment of this invention. 本発明の第2実施形態の電力変換装置に通電される電流を示す説明図である。It is explanatory drawing which shows the electric current supplied with the power converter device of 2nd Embodiment of this invention. 本発明の第3実施形態のインバータ部のPWM制御を説明する説明図である。It is explanatory drawing explaining the PWM control of the inverter part of 3rd Embodiment of this invention. 本発明の第3実施形態の電力変換装置に通電される電流を説明する説明図である。It is explanatory drawing explaining the electric current supplied with the power converter device of 3rd Embodiment of this invention. 本発明の第4実施形態による電力変換装置の電気的構成を示す概略構成図である。It is a schematic block diagram which shows the electric constitution of the power converter device by 4th Embodiment of this invention. 本発明の第4実施形態のインバータ部のPWM制御を説明する説明図である。It is explanatory drawing explaining the PWM control of the inverter part of 4th Embodiment of this invention. 本発明の第4実施形態の電力変換装置に通電される電流を説明する説明図である。It is explanatory drawing explaining the electric current supplied with the power converter device of 4th Embodiment of this invention. 本発明の電流検出部の設置箇所の変形例を説明する説明図である。It is explanatory drawing explaining the modification of the installation location of the electric current detection part of this invention. 本発明の変形例における電流検出タイミングを説明する説明図である。It is explanatory drawing explaining the electric current detection timing in the modification of this invention. 本発明の変形例におけるインバータ部が3系統ある場合におけるPWM基準信号を説明する説明図である。It is explanatory drawing explaining a PWM reference signal in case the inverter part in the modification of this invention has three systems. 本発明の変形例におけるインバータ部が4系統ある場合におけるPWM基準信号を説明する説明図である。It is explanatory drawing explaining a PWM reference signal in case the inverter part in a modification of this invention has four systems. 本発明の変形例における回転機が複数ある場合を説明する説明図である。It is explanatory drawing explaining the case where there exist two or more rotary machines in the modification of this invention. 一般的なPWM制御を説明する説明図である。It is explanatory drawing explaining general PWM control. PWM制御で作出される電圧ベクトルパターンを説明する説明図である。It is explanatory drawing explaining the voltage vector pattern produced by PWM control. 下べた二相変調を説明する説明図である。It is explanatory drawing explaining the lower two-phase modulation. 下べた二相変調を説明する説明図である。It is explanatory drawing explaining the lower two-phase modulation. 上べた二相変調を説明する説明図である。It is explanatory drawing explaining the above-mentioned two-phase modulation. 上べた二相変調を説明する説明図である。It is explanatory drawing explaining the above-mentioned two-phase modulation.

以下、本発明による電力変換装置を図面に基づいて説明する。なお、複数の実施形態において、実質的に同一の構成には同一の符号を付して説明を省略する。
(第1実施形態)
図1に示すように、本発明の第1実施形態による電力変換装置1は、モータ10を駆動制御するものである。電力変換装置1は、モータ10とともに、例えば車両のステアリング操作をアシストするための電動パワーステアリング装置に採用される。
Hereinafter, a power converter according to the present invention will be described with reference to the drawings. Note that, in a plurality of embodiments, substantially the same configuration is denoted by the same reference numeral, and description thereof is omitted.
(First embodiment)
As shown in FIG. 1, the power conversion device 1 according to the first embodiment of the present invention controls driving of a motor 10. The power conversion device 1 is employed together with the motor 10 in, for example, an electric power steering device for assisting the steering operation of the vehicle.

モータ10は、三相ブラシレスモータであり、いずれも図示しないロータおよびステータを有している。ロータは、円板状の部材であり、その表面に永久磁石が貼り付けられ、磁極を有している。ステータは、ロータを内部に収容するとともに、回転可能に支持している。ステータは、径内方向へ所定角度毎に突出する突出部を有し、この突出部に図1に示すU1コイル11、V1コイル12、W1コイル13、U2コイル14、V2コイル15、及び、W2コイル16が巻回されている。U1コイル11、V1コイル12、及び、W1コイル13は、第1巻線組18を構成している。また、U2コイル14、V2コイル15、及び、W2コイル16は、第2巻線組19を構成している。第1巻線組18及び第2巻線組19が、特許請求の範囲における「複数の巻線組」に対応している。また、モータ10には、回転位置を検出する位置センサ69が設けられている。   The motor 10 is a three-phase brushless motor, and each has a rotor and a stator (not shown). The rotor is a disk-shaped member, and a permanent magnet is affixed to the surface thereof and has a magnetic pole. The stator accommodates the rotor inside and supports it rotatably. The stator has protrusions that protrude inwardly at predetermined angles, and U1 coil 11, V1 coil 12, W1 coil 13, U2 coil 14, V2 coil 15, and W2 shown in FIG. A coil 16 is wound. The U1 coil 11, the V1 coil 12, and the W1 coil 13 constitute a first winding set 18. Further, the U2 coil 14, the V2 coil 15, and the W2 coil 16 constitute a second winding set 19. The first winding set 18 and the second winding set 19 correspond to “a plurality of winding sets” in the claims. Further, the motor 10 is provided with a position sensor 69 for detecting the rotational position.

電力変換装置1は、第1インバータ部20、第2インバータ部30、電流検出部40、コンデンサ50、制御部60、及び、バッテリ70を備えている。
第1インバータ部20は、3相インバータであり、第1巻線組18のU1コイル11、V1コイル12、W1コイル13のそれぞれへの通電を切り替えるべく、6つのスイッチング素子21〜26がブリッジ接続されている。スイッチング素子21〜26は、本形態においては、電界効果トランジスタの一種であるMOSFET(metal-oxide-semiconductor field-effect transistor)である。以下、スイッチング素子21〜26を、MOS21〜26という。
The power conversion device 1 includes a first inverter unit 20, a second inverter unit 30, a current detection unit 40, a capacitor 50, a control unit 60, and a battery 70.
The first inverter unit 20 is a three-phase inverter, and six switching elements 21 to 26 are bridge-connected in order to switch energization to the U1 coil 11, V1 coil 12, and W1 coil 13 of the first winding set 18. Has been. In this embodiment, the switching elements 21 to 26 are MOSFETs (metal-oxide-semiconductor field-effect transistors) which are a kind of field effect transistors. Hereinafter, the switching elements 21 to 26 are referred to as MOSs 21 to 26.

3つのMOS21〜23は、ドレインがバッテリ70の正極側に接続されている。また、MOS21〜23のソースが、それぞれMOS24〜26のドレインに接続されている。MOS24〜26のソースは、電源の負極側に接続されている。
対になっているMOS21とMOS24との接続点は、U1コイル11の一端に接続している。また対になっているMOS22とMOS25との接続点は、V1コイル12の一端に接続している。さらにまた、対になっているMOS23とMOS26との接続点は、W1コイル13の一端に接続している。
The drains of the three MOSs 21 to 23 are connected to the positive electrode side of the battery 70. The sources of the MOSs 21 to 23 are connected to the drains of the MOSs 24 to 26, respectively. The sources of the MOSs 24 to 26 are connected to the negative side of the power supply.
A connection point between the paired MOS 21 and MOS 24 is connected to one end of the U1 coil 11. The connection point between the paired MOS 22 and MOS 25 is connected to one end of the V1 coil 12. Furthermore, the connection point between the paired MOS 23 and MOS 26 is connected to one end of the W1 coil 13.

第2インバータ部30は、第1インバータ部20と同様、3相インバータであり、第2巻線組19のU2コイル14、V2コイル15、W2コイル16のそれぞれへの通電を切り替えるべき、6つのスイッチング素子31〜36がブリッジ接続されている。スイッチング素子31〜36は、本形態においては、電界効果トランジスタの一種であるMOSFET(metal-oxide-semiconductor field-effect transistor)である。以下、スイッチング素子31〜36を、MOS31〜36という。   The second inverter unit 30 is a three-phase inverter, similar to the first inverter unit 20, and is configured to switch the energization to each of the U2 coil 14, V2 coil 15, and W2 coil 16 of the second winding set 19. Switching elements 31 to 36 are bridge-connected. In this embodiment, the switching elements 31 to 36 are MOSFETs (metal-oxide-semiconductor field-effect transistors) which are a kind of field effect transistors. Hereinafter, the switching elements 31 to 36 are referred to as MOSs 31 to 36.

3つのMOS31〜33は、ドレインがバッテリ70の正極側に接続されている。また、MOS31〜33のソースが、それぞれMOS34〜36のドレインに接続されている。MOS34〜36のソースは、電源の負極側に接続されている。
対になっているMOS31とMOS34との接続点は、U2コイル14の一端に接続している。また対になっているMOS32とMOS35との接続点は、V2コイル15の一端に接続している。さらにまた、対になっているMOS33とMOS36との接続点は、W2コイル16の一端に接続している。
The drains of the three MOSs 31 to 33 are connected to the positive electrode side of the battery 70. The sources of the MOSs 31 to 33 are connected to the drains of the MOSs 34 to 36, respectively. The sources of the MOSs 34 to 36 are connected to the negative side of the power supply.
A connection point between the paired MOS 31 and MOS 34 is connected to one end of the U2 coil 14. The connection point between the paired MOS 32 and MOS 35 is connected to one end of the V2 coil 15. Furthermore, the connection point between the paired MOS 33 and MOS 36 is connected to one end of the W2 coil 16.

ここで、MOS21〜23が第1インバータ部20における「高電位側スイッチング素子」に対応し、MOS31〜33が第2インバータ部30における「高電位側スイッチング素子」に対応している。また、MOS24〜26が第1インバータ部20における「低電位側スイッチング素子」に対応し、MOS34〜36が第2インバータ部30における「低電位側スイッチング素子」に対応している。以下、適宜「高電位側スイッチング素子」を「上MOS」といい、「低電位側スイッチング素子」を「下MOS」という。また、必要に応じて「U下MOS24」といった具合に、対応する相を併せて記載する。   Here, the MOSs 21 to 23 correspond to “high potential side switching elements” in the first inverter unit 20, and the MOSs 31 to 33 correspond to “high potential side switching elements” in the second inverter unit 30. The MOSs 24 to 26 correspond to “low potential side switching elements” in the first inverter unit 20, and the MOSs 34 to 36 correspond to “low potential side switching elements” in the second inverter unit 30. Hereinafter, the “high potential side switching element” will be referred to as “upper MOS” and the “low potential side switching element” will be referred to as “lower MOS” as appropriate. In addition, the corresponding phase is also described as needed, such as “U lower MOS 24”.

電流検出部40は、U1電流検出部41、V1電流検出部42、W1電流検出部43、U2電流検出部44、V2電流検出部45、及び、W2電流検出部46から構成されている。U1電流検出部41は、MOS21とMOS24との接続点とU1コイル11との間に設けられ、U1コイル11に流れる電流を検出する。V1電流検出部42は、MOS22とMOS25との接続点とV1コイル12との間に設けられ、V1コイル12に流れる電流を検出する。W1電流検出部43は、MOS23とMOS26との接続点とW1コイル13との間に設けられ、W1コイル13に流れる電流を検出する。また、U2電流検出部44は、MOS31とMOS34との接続点とU2コイル14との間に設けられ、U2コイル14に流れる電流を検出する。V2電流検出部45は、MOS32とMOS35の接続点とV2コイル15との間に設けられ、V2コイル15に流れる電流を検出する。W2電流検出部46は、MOS33とMOS36との接続点とW2コイル16との間に設けられ、W2コイル16に流れる電流を検出する。
電流検出部41〜46は、いずれもホール素子により磁束を検出するものである。電流検出部41〜46によって検出された検出値(以下、「AD値」という。)は、制御部60を構成するレジスタに記憶される。なお、レジスタによるAD値の取得は、電流検出部41〜46について同時に行われる。このとき、同時に位置センサ69によるモータ10の回転位置θも取得される。なお、電流検出部40および位置センサ69から制御部60への制御線は、煩雑になることを避けるため図1においては省略した。
The current detector 40 includes a U1 current detector 41, a V1 current detector 42, a W1 current detector 43, a U2 current detector 44, a V2 current detector 45, and a W2 current detector 46. The U1 current detection unit 41 is provided between the connection point between the MOS 21 and the MOS 24 and the U1 coil 11 and detects a current flowing through the U1 coil 11. The V1 current detector 42 is provided between a connection point between the MOS 22 and the MOS 25 and the V1 coil 12 and detects a current flowing through the V1 coil 12. The W1 current detector 43 is provided between a connection point between the MOS 23 and the MOS 26 and the W1 coil 13 and detects a current flowing through the W1 coil 13. The U2 current detection unit 44 is provided between the connection point between the MOS 31 and the MOS 34 and the U2 coil 14, and detects a current flowing through the U2 coil 14. The V2 current detector 45 is provided between the connection point of the MOS 32 and the MOS 35 and the V2 coil 15 and detects a current flowing through the V2 coil 15. The W2 current detection unit 46 is provided between a connection point between the MOS 33 and the MOS 36 and the W2 coil 16 and detects a current flowing through the W2 coil 16.
Each of the current detection units 41 to 46 detects magnetic flux by a Hall element. Detection values (hereinafter referred to as “AD values”) detected by the current detection units 41 to 46 are stored in a register constituting the control unit 60. In addition, acquisition of AD value by a register | resistor is simultaneously performed about the current detection parts 41-46. At the same time, the rotational position θ of the motor 10 by the position sensor 69 is also acquired. Note that the control lines from the current detection unit 40 and the position sensor 69 to the control unit 60 are omitted in FIG. 1 in order to avoid complexity.

コンデンサ50は、バッテリ70、第1インバータ部20、及び第2インバータ部30と接続され、電荷を蓄えることで、MOS21〜26、31〜36への電力供給を補助したり、サージ電流などのノイズ成分を抑制したりする。
制御部60は、電力変換装置1全体の制御を司るものであって、マイクロコンピュータ67、図示しないレジスタ、駆動回路68等で構成される。制御部60の詳細な構成を図2に示す。図2に示すように、制御部60は、三相二相変換部62、制御器63、二相三相変換部64、及び、PWM信号発生部65等を有している。
The capacitor 50 is connected to the battery 70, the first inverter unit 20, and the second inverter unit 30, and assists power supply to the MOSs 21 to 26, 31 to 36 by storing electric charges, and noise such as surge current. Or suppress ingredients.
The control unit 60 controls the entire power conversion apparatus 1 and includes a microcomputer 67, a register (not shown), a drive circuit 68, and the like. A detailed configuration of the control unit 60 is shown in FIG. As shown in FIG. 2, the control unit 60 includes a three-phase / two-phase conversion unit 62, a controller 63, a two-phase / three-phase conversion unit 64, a PWM signal generation unit 65, and the like.

ここで、図2及び図3に基づいて、制御部60における制御処理を簡単に説明する。ここでは、第1インバータ部20における制御処理を説明するが、第2インバータ部30においても同様に制御されている。
三相二相変換部62は、電流検出部41〜43により検出され、レジスタに記憶されたAD値を読み込む(図3中のステップS10。以下、「ステップ」を省略し、単に記号「S」で示す)。また、U1コイル11の電流値Iu、V1コイル12の電流値Iv、及び、W1コイル13の電流値IwをAD値から算出し(S11)、算出された三相電流Iu、Iv、Iw、および位置センサ69によって取得されたモータ回転位置θに基づき、d軸電流検出値Id及びq軸電流検出値Iqを算出する(S12)。
Here, based on FIG.2 and FIG.3, the control processing in the control part 60 is demonstrated easily. Here, the control process in the first inverter unit 20 will be described, but the second inverter unit 30 is similarly controlled.
The three-phase to two-phase converter 62 reads the AD value detected by the current detectors 41 to 43 and stored in the register (step S10 in FIG. 3; hereinafter, “step” is omitted, and the symbol “S” is simply omitted). ). Further, the current value Iu of the U1 coil 11, the current value Iv of the V1 coil 12, and the current value Iw of the W1 coil 13 are calculated from the AD values (S11), and the calculated three-phase currents Iu, Iv, Iw, and Based on the motor rotation position θ acquired by the position sensor 69, a d-axis current detection value Id and a q-axis current detection value Iq are calculated (S12).

制御器63では、d軸指令電流Id*及びq軸指令電流Iq*と、d軸電流検出値Id及びq軸電流検出値Iqとから、電流フィードバック制御演算を行い、d軸指令電圧Vd及びq軸指令電圧Vqを算出する。より詳細には、d軸指令電流Id*とd軸電流検出値Idとの電流偏差ΔId、及び、q軸指令電流Iq*とq軸電流検出値Iqとの電流偏差ΔIqを算出し、指令電流Id*及びIq*に追従させるべく、電流偏差ΔId、ΔIqが0に収束するように指令電圧Vd及びVqを算出する(S13)。 The controller 63 performs current feedback control calculation from the d-axis command current Id * and the q-axis command current Iq * , the d-axis current detection value Id and the q-axis current detection value Iq, and performs the d-axis command voltage Vd and q An axis command voltage Vq is calculated. More specifically, the current deviation ΔId between the d-axis command current Id * and the d-axis current detection value Id and the current deviation ΔIq between the q-axis command current Iq * and the q-axis current detection value Iq are calculated, and the command current In order to follow Id * and Iq * , the command voltages Vd and Vq are calculated so that the current deviations ΔId and ΔIq converge to 0 (S13).

二相三相変換部64では、制御器63で算出された指令電圧Vd、Vq、及びモータ回転位置θに基づき、三相電圧指令値であるU相指令電圧Vu*、V相指令電圧Vv*、及び、W相指令電圧Vw*を算出する(S14)。
PWM信号発生部65では、三相電圧Vu*、Vv*、Vw*、及び、コンデンサ電圧Vcに基づき、デューティ指令信号であるU相デューティDu、V相デューティDv及びW相デューティDwを算出し(S15)、U相デューティDu、V相デューティDv、及びW相デューティDwをレジスタに書き込む(S16)。
そして、駆動回路68において、デューティ指令信号とPWM基準信号とを比較することにより、MOS21〜26のオン及びオフの切り替えタイミングを制御する。なお、デューティ指令信号が特許請求の範囲における「電圧指令信号」に対応し、PWM基準信号が特許請求の範囲における「スイッチング基準信号」に対応する。
In the two-phase / three-phase converter 64, based on the command voltages Vd and Vq calculated by the controller 63 and the motor rotation position θ, a U-phase command voltage Vu * and a V-phase command voltage Vv * that are three-phase voltage command values . And W phase command voltage Vw * is calculated (S14).
The PWM signal generator 65 calculates the U-phase duty Du, the V-phase duty Dv, and the W-phase duty Dw, which are duty command signals, based on the three-phase voltages Vu * , Vv * , Vw * , and the capacitor voltage Vc ( S15), U-phase duty Du, V-phase duty Dv, and W-phase duty Dw are written to the register (S16).
Then, the drive circuit 68 controls the on / off switching timing of the MOSs 21 to 26 by comparing the duty command signal and the PWM reference signal. The duty command signal corresponds to the “voltage command signal” in the claims, and the PWM reference signal corresponds to the “switching reference signal” in the claims.

続いて、PWM制御について説明する。なお、ここではまず中性点電位操作を行っていない場合を例に説明する。
図19(a)に示すように、U相デューティDu、V相デューティDv、W相デューティDwと、三角波であるPWM基準信号Pと、を比較し、MOS21〜26のオン/オフ信号を生成する。なお、図19(b)は、図19(a)に記号K0で示す部分を拡大した図である。
Next, PWM control will be described. Here, a case where neutral point potential operation is not performed will be described as an example.
As shown in FIG. 19A, the U-phase duty Du, the V-phase duty Dv, the W-phase duty Dw and the PWM reference signal P that is a triangular wave are compared, and the on / off signals of the MOSs 21 to 26 are generated. . FIG. 19B is an enlarged view of the portion indicated by the symbol K0 in FIG.

本形態では、PWM基準信号Pが各相のデューティ指令信号を上回る区間では、対応する上MOS21〜23がオフとなり、PWM基準信号Pが各相のデューティ指令信号を下回る区間では、対応する上MOS21〜23がオンとなる。なお、上MOS21〜23と対になっている下MOS24〜26は、そのオン/オフが逆となっている。すなわち、PWM基準信号Pが各相の電圧指令信号を上回る区間では、対応する下MOS24〜26がオンとなり、PWM基準信号Pが各相の電圧指令信号を下回る区間では、対応する下MOS24〜26がオフとなる。   In this embodiment, the corresponding upper MOSs 21 to 23 are turned off in a section where the PWM reference signal P exceeds the duty command signal of each phase, and the corresponding upper MOS 21 in the section where the PWM reference signal P is lower than the duty command signal of each phase. -23 is turned on. The lower MOSs 24 to 26 paired with the upper MOSs 21 to 23 are reversed in on / off. That is, in a section where the PWM reference signal P exceeds the voltage command signal of each phase, the corresponding lower MOS 24 to 26 is turned on, and in a section where the PWM reference signal P is lower than the voltage command signal of each phase, the corresponding lower MOS 24 to 26 is turned on. Is turned off.

具体的に、例えば区間K1では、PWM基準信号PがU相デューティDuよりも下に位置し、V相デューティDvおよびW相デューティDwよりも上に位置している。したがって、U相については、上MOS21がオンとなり、下MOS24がオフとなる。V相については、上MOS22がオフとなり、下MOS25がオンとなる。W相については、上MOS23がオフとなり、下MOS26がオンとなる。   Specifically, for example, in the section K1, the PWM reference signal P is located below the U-phase duty Du and above the V-phase duty Dv and the W-phase duty Dw. Therefore, for the U phase, the upper MOS 21 is turned on and the lower MOS 24 is turned off. For the V phase, the upper MOS 22 is turned off and the lower MOS 25 is turned on. For the W phase, the upper MOS 23 is turned off and the lower MOS 26 is turned on.

電圧ベクトルパターンは、6つのMOS21〜26のうちのいずれの3つがオンになっているかを示すパターンであり、図20に示すごとく、電圧ベクトルパターンV0〜V7が存在する。ここで、電圧ベクトルV0では、下MOS24〜26が全てオンとなっている。また、電圧ベクトルV7では、上MOS21〜23が全てオンとなっている。したがって、電圧ベクトルV0及びV7では、モータ10に電圧が印加されないゼロ電圧ベクトルとなる。一方、電圧ベクトルV1〜V6では、モータ10に電圧が印加される有効電圧ベクトルとなる。   The voltage vector pattern is a pattern indicating which three of the six MOSs 21 to 26 are turned on, and there are voltage vector patterns V0 to V7 as shown in FIG. Here, in the voltage vector V0, the lower MOSs 24 to 26 are all turned on. In the voltage vector V7, the upper MOSs 21 to 23 are all turned on. Therefore, the voltage vectors V0 and V7 are zero voltage vectors in which no voltage is applied to the motor 10. On the other hand, the voltage vectors V <b> 1 to V <b> 6 are effective voltage vectors to which a voltage is applied to the motor 10.

本形態では、このゼロ電圧ベクトル発生区間の中心がずれるように、中性点電圧を操作している点に特徴を有している。
モータに印加される電圧は、端子電圧の差分から決まるため、三相の電圧を同じ大きさだけ変化させてもモータに印加される電圧である線間電圧は変わらない。中性点電圧は、三相の電圧の平均値であり、三相の電圧を同じだけ変化させることは、中性点電圧を操作することに相当する。このような中性点電圧操作は、従来、インバータがモータに印加可能な電圧を広げるために行われている手法である。
This embodiment is characterized in that the neutral point voltage is manipulated so that the center of the zero voltage vector generation section is shifted.
Since the voltage applied to the motor is determined by the difference between the terminal voltages, the line voltage, which is the voltage applied to the motor, does not change even if the three-phase voltages are changed by the same magnitude. The neutral point voltage is an average value of the three-phase voltages, and changing the three-phase voltages by the same amount is equivalent to manipulating the neutral point voltage. Such a neutral point voltage operation is a technique conventionally performed to widen the voltage that can be applied to the motor by the inverter.

ここで、中性点電圧を操作する手法を、図21〜図24に基づいて説明する。ここでも引き続き、第1インバータ部20を例に説明する。
図21(a)に示すように、変調率が1を超えるデューティ指令信号において、図21(b)に示すように、最も小さいデューティ比が所定の最小値、図21の例では0%、となるように、最も小さい相のデューティ比を全ての相から減算することにより、線間電圧を変えずに中性点電圧を操作することができる。図21に示すように、最も小さいデューティ比を所定の最小値となるように変調する中性点電圧操作法を、以下、「下べた二相変調」とう。
Here, a method of operating the neutral point voltage will be described with reference to FIGS. Here again, the first inverter unit 20 will be described as an example.
As shown in FIG. 21 (a), in a duty command signal with a modulation rate exceeding 1, as shown in FIG. 21 (b), the smallest duty ratio is a predetermined minimum value, 0% in the example of FIG. Thus, by subtracting the duty ratio of the smallest phase from all phases, the neutral point voltage can be manipulated without changing the line voltage. As shown in FIG. 21, the neutral point voltage operation method for modulating the smallest duty ratio to a predetermined minimum value is hereinafter referred to as “lower two-phase modulation”.

図22は、下べた二相変調を行った場合のPWM制御を説明する図である。図22(a)は、デューティ指令信号が大きい方からU相デューティDu、W相デューティDw、V相デューティDvとなっており、V相デューティDvが0%となるように変調されている箇所を拡大した図である。図22(b)に示すように、U上MOS21は、PWM基準信号PがU相デューティDuを上回ったときにオフされ、下回ったときにオンされる。図22(c)に示すように、U下MOS24は、PWM基準信号PがU相デューティDuを上回ったときにオンされ、下回ったときにオフされる。また、図22(f)に示すように、W上MOS23は、PWM基準信号PがW相デューティDwを上回ったときにオフされ、下回ったときにオンされる。図22(g)に示すように、W下MOS26は、PWM基準信号PがW相デューティDwを上回ったときにオンされ、下回ったときにオフされる。一方、V相デューティDvは、0%となるように変調されているので、PWM基準信号PがV相デューティDvを下回ることがない。したがって、V相デューティが0%に変調されている区間において、図22(d)に示すようにV上MOS22はオフし続け、図22(e)に示すようにV下MOS25はオンし続ける。   FIG. 22 is a diagram for explaining the PWM control in the case where the lower two-phase modulation is performed. FIG. 22 (a) shows U-phase duty Du, W-phase duty Dw, and V-phase duty Dv from the larger duty command signal, where the V-phase duty Dv is modulated to be 0%. FIG. As shown in FIG. 22B, the U-upper MOS 21 is turned off when the PWM reference signal P exceeds the U-phase duty Du, and is turned on when it falls below. As shown in FIG. 22C, the U lower MOS 24 is turned on when the PWM reference signal P exceeds the U-phase duty Du and turned off when the PWM reference signal P falls below. Further, as shown in FIG. 22 (f), the W upper MOS 23 is turned off when the PWM reference signal P exceeds the W phase duty Dw, and is turned on when the PWM reference signal P falls below. As shown in FIG. 22 (g), the W lower MOS 26 is turned on when the PWM reference signal P exceeds the W phase duty Dw, and turned off when the PWM reference signal P falls below. On the other hand, since the V-phase duty Dv is modulated to be 0%, the PWM reference signal P does not fall below the V-phase duty Dv. Therefore, in the interval where the V-phase duty is modulated to 0%, the V-up MOS 22 continues to be turned off as shown in FIG. 22D, and the V-lower MOS 25 is kept on as shown in FIG.

また、図22(h)に示すように、電源電流Ibは略一定である。図22(i)、(j)に示すように、全ての上MOS21〜23がオフされ、全ての下MOS24〜26がオンされる区間がゼロ電圧ベクトル発生区間Z1になる。この区間Z1においては、第1インバータ部20及び第2インバータ部30には電流が流れず、電源電流Ibはコンデンサ50に流れ込む。一方、上MOS21〜23の少なくとも一つがオンされ、下MOS24〜26の少なくとも一つがオフされる区間が有効電圧ベクトル発生区間E1となる。この区間E1においては、第1インバータ部20には、コンデンサ50から流れ出すコンデンサ電流Icと電源電流Ibとを加えた電流が流れ込む。このように、コンデンサ50に流れる電流は、脈動している。   Further, as shown in FIG. 22H, the power supply current Ib is substantially constant. As shown in FIGS. 22I and 22J, a zone in which all the upper MOSs 21 to 23 are turned off and all the lower MOSs 24 to 26 are turned on is a zero voltage vector generation zone Z1. In this section Z1, no current flows through the first inverter unit 20 and the second inverter unit 30, and the power source current Ib flows into the capacitor 50. On the other hand, a section in which at least one of the upper MOSs 21 to 23 is turned on and at least one of the lower MOSs 24 to 26 is turned off is an effective voltage vector generation section E1. In the section E1, a current obtained by adding the capacitor current Ic flowing out from the capacitor 50 and the power source current Ib flows into the first inverter unit 20. Thus, the current flowing through the capacitor 50 is pulsating.

次に、別の中性点電圧操作法について説明する。
図23(a)に示すように、変調率が1を超えるデューティ指令信号において、図23(b)に示すように、最も大きいデューティ比が所定の最大値、図23の例では100%、となるように最も大きい相のデューティ比と100%との差分を全ての相に加算することにより、線間電圧を変えずに中性点電圧を操作することができる。図23に示すように、最も大きいデューティ比を所定の最大値とする中性点電圧操作法を、以下、「上べた二相変調」という。
Next, another neutral point voltage operation method will be described.
As shown in FIG. 23A, in a duty command signal with a modulation rate exceeding 1, as shown in FIG. 23B, the largest duty ratio is a predetermined maximum value, 100% in the example of FIG. By adding the difference between the duty ratio of the largest phase and 100% to all the phases, the neutral point voltage can be manipulated without changing the line voltage. As shown in FIG. 23, the neutral point voltage operation method in which the largest duty ratio is set to a predetermined maximum value is hereinafter referred to as “upper two-phase modulation”.

図24は、上べた二相変調を行った場合のPWM制御を説明する図である。図24(a)は、デューティ指令信号が大きい方からU相デューティDu、W相デューティDw、V相デューティDvとなっており、U相デューティDuが100%となるように変調されている箇所を拡大した図である。図24(d)に示すように、V上MOS22は、PWM基準信号PがV相デューティDvを上回ったときにオフされ、下回ったときにオンされる。図24(e)に示すように、V下MOS25は、PWM基準信号PがV相デューティDvを上回ったときにオンされ、下回ったときにオフされる。図24(f)に示すように、W上MOS23は、PWM基準信号PがW相デューティDwを上回ったときにオフされ、下回ったときにオンされる。図24(g)に示すように、W下MOS26は、PWM基準信号PがW相デューティDwを上回ったときにオンされ、下回ったときにオフされる。一方、U相デューティDuは、100%となるように変調されているので、PWM基準信号PがU相デューティDuを上回ることがない。したがって、U相デューティが100%に変調されている区間において、図24(b)に示すようにU上MOS21はオンし続け、図24(c)に示すようにU下MOS24はオフし続ける。   FIG. 24 is a diagram for explaining PWM control in the case where the upper two-phase modulation is performed. FIG. 24A shows the U-phase duty Du, W-phase duty Dw, and V-phase duty Dv from the larger duty command signal, where the U-phase duty Du is modulated to be 100%. FIG. As shown in FIG. 24D, the V-up MOS 22 is turned off when the PWM reference signal P exceeds the V-phase duty Dv, and is turned on when it falls below. As shown in FIG. 24 (e), the V lower MOS 25 is turned on when the PWM reference signal P exceeds the V-phase duty Dv, and is turned off when the PWM reference signal P falls below. As shown in FIG. 24F, the W-up MOS 23 is turned off when the PWM reference signal P exceeds the W-phase duty Dw, and is turned on when it falls below. As shown in FIG. 24G, the W lower MOS 26 is turned on when the PWM reference signal P exceeds the W-phase duty Dw, and is turned off when the PWM reference signal P falls below. On the other hand, since the U-phase duty Du is modulated to be 100%, the PWM reference signal P does not exceed the U-phase duty Du. Therefore, in the interval in which the U-phase duty is modulated to 100%, the U upper MOS 21 continues to be turned on as shown in FIG. 24B, and the U lower MOS 24 is kept off as shown in FIG.

また、図24(h)に示すように、電源電流Ibは略一定である。図22(i)、(j)に示すように、全ての上MOS21〜23がオンされ、全ての下MOS24〜26がオフされる区間がゼロ電圧ベクトル発生区間Z2になる。この区間Z2においては、第1インバータ部20及び第2インバータ部30には電流が流れず、電源電流Ibはコンデンサ50に流れ込む。一方、上MOS21〜23の少なくとも一つがオフされ、下MOS24〜26の少なくとも一つがオンされる区間が有効電圧ベクトル発生区間E2となる。この区間E2においては、第1インバータ部20には、コンデンサ50から流れ出すコンデンサ電流Icと電源電流Ibとを加えた電流が流れ込む。このように、コンデンサ50に流れる電流は、脈動している。   Further, as shown in FIG. 24 (h), the power supply current Ib is substantially constant. As shown in FIGS. 22I and 22J, a section in which all the upper MOSs 21 to 23 are turned on and all the lower MOSs 24 to 26 are turned off is a zero voltage vector generation section Z2. In this section Z <b> 2, no current flows through the first inverter unit 20 and the second inverter unit 30, and the power supply current Ib flows into the capacitor 50. On the other hand, a section in which at least one of the upper MOSs 21 to 23 is turned off and at least one of the lower MOSs 24 to 26 is turned on is an effective voltage vector generation section E2. In this section E2, a current obtained by adding the capacitor current Ic flowing out from the capacitor 50 and the power source current Ib flows into the first inverter unit 20. Thus, the current flowing through the capacitor 50 is pulsating.

ここで、本形態の電力変換装置1におけるPWM制御を図4に基づいて説明する。
本形態では、第1インバータ部20と第2インバータ部30とのPWM指令信号の位相差が180°に設定されており、いずれも最も小さい相のデューティ比が0%となるように下べた二相変調によって中性点電圧が操作されている。
図4(a)は、第1インバータ部20におけるPWM基準信号P11、及び、デューティ指令信号Du11、Dv11、Dw11を示したものであり、図4(e)は、第2インバータ部30におけるPWM基準信号P12、及び、デューティ指令信号Du12、Dv12、Dw12を示したものである。図4(a)、(e)は、いずれもデューティ比が大きい順に、U相デューティDu、W相デューティDw、V相デューティDvである箇所を拡大した図であり、V相デューティDv11、Dv12が0%となるよう変調されている。
Here, PWM control in the power conversion device 1 of the present embodiment will be described with reference to FIG.
In this embodiment, the phase difference between the PWM command signals of the first inverter unit 20 and the second inverter unit 30 is set to 180 °, and both of them are set so that the duty ratio of the smallest phase becomes 0%. Neutral point voltage is manipulated by phase modulation.
4A shows the PWM reference signal P11 and the duty command signals Du11, Dv11, and Dw11 in the first inverter unit 20, and FIG. 4E shows the PWM reference signal in the second inverter unit 30. The signal P12 and the duty command signals Du12, Dv12, Dw12 are shown. 4 (a) and 4 (e) are enlarged views of the U-phase duty Du, W-phase duty Dw, and V-phase duty Dv in descending order of the duty ratio. The V-phase duties Dv11 and Dv12 are Modulated to be 0%.

第2インバータ部30におけるPWM基準信号P12の位相は、第1インバータ部20のPWM基準信号P11の位相と180°ずれている。すなわち、第1インバータ部20のPWM基準信号P11が最も大きくなる時間T11において、第2インバータ部30のPWM基準信号P12が最も小さくなる。また、第1インバータ部20のPWM基準信号P11が最も小さくなる時間T12において、第2インバータ部30のPWM基準信号P12が最も大きくなる。   The phase of the PWM reference signal P12 in the second inverter unit 30 is shifted by 180 ° from the phase of the PWM reference signal P11 in the first inverter unit 20. That is, the PWM reference signal P12 of the second inverter unit 30 becomes the smallest at the time T11 when the PWM reference signal P11 of the first inverter unit 20 becomes the largest. Further, the PWM reference signal P12 of the second inverter unit 30 becomes the largest at the time T12 when the PWM reference signal P11 of the first inverter unit 20 becomes the smallest.

なお、図4においては、下MOS24〜26及び下MOS34〜36のオン/オフのみを記載し、上MOSのオン/オフについては省略したが、対になっている下MOSがオンのとき対応する上MOSがオフとなり、下MOSがオフのとき対応する上MOSがオンになることは、上述した通りである。   In FIG. 4, only the on / off of the lower MOSs 24 to 26 and the lower MOSs 34 to 36 are shown, and the on / off of the upper MOS is omitted, but this corresponds to the case where the paired lower MOS is on. As described above, when the upper MOS is turned off and the lower MOS is turned off, the corresponding upper MOS is turned on.

図4(a)〜(d)に、第1インバータ部20におけるPWM制御を示す。図4(b)に示すように、U下MOS24は、PWM基準信号P11がU相デューティDu11を上回ったときにオンされ、下回ったときにオフされる。図4(d)に示すように、W下MOS26は、PWM基準信号P11がW相デューティDw11を上回ったときにオンされ、下回ったときにオフされる。一方、V相デューティDv11は、この区間において0%となるように変調されているので、PWM基準信号P11がV相デューティDv11を下回ることがない。しがたって、V相デューティが0%に変調されている区間において、図4(c)に示すように、V下MOS25はオフされることがなく、オンし続ける。同様に、U相デューティDu11が0%に変調されている区間においては、U下MOS24がオフされずにオンし続け、W相デューティDw11が0%に変調されている区間においては、W下MOS26がオフされずにオンし続ける。すなわち、本形態では、デューティ指令信号Du11、Dv11、Dw11のうち最も小さい相のデューティ比が0%になるように下べた二相変調されているので、下MOS24〜26のうち、少なくとも1つが常にオンとなっている。そのため、下MOS24〜26のうち少なくとも1つがオフになっているとき、有効電圧ベクトルとなり、下MOS24〜26の全てがオンになっているとき、ゼロ電圧ベクトルとなる。   4A to 4D show PWM control in the first inverter unit 20. As shown in FIG. 4B, the U lower MOS 24 is turned on when the PWM reference signal P11 exceeds the U phase duty Du11, and turned off when the PWM reference signal P11 falls below. As shown in FIG. 4D, the W lower MOS 26 is turned on when the PWM reference signal P11 exceeds the W phase duty Dw11, and turned off when the PWM reference signal P11 falls below. On the other hand, since the V-phase duty Dv11 is modulated to be 0% in this section, the PWM reference signal P11 does not fall below the V-phase duty Dv11. Therefore, in the interval in which the V-phase duty is modulated to 0%, as shown in FIG. 4C, the V lower MOS 25 is not turned off and continues to be turned on. Similarly, in the interval in which the U-phase duty Du11 is modulated to 0%, the U lower MOS 24 continues to be turned on without being turned off, and in the interval in which the W phase duty Dw11 is modulated to 0%, the W lower MOS 26 Keeps on without being turned off. That is, in this embodiment, since the two-phase modulation is performed such that the duty ratio of the smallest phase among the duty command signals Du11, Dv11, Dw11 is 0%, at least one of the lower MOSs 24 to 26 is always Is on. Therefore, when at least one of the lower MOSs 24 to 26 is off, the effective voltage vector is obtained, and when all of the lower MOSs 24 to 26 are on, the zero voltage vector is obtained.

図4(a)に示すように、下MOS24〜26のうち少なくとも1つがオフとなっている有効電圧ベクトル発生区間E11は、PWM基準信号P11が最も小さくなる時間T12を中心とする区間となっている。また、下MOS24〜26が全てオンとなっているゼロ電圧ベクトル発生区間Z11は、PWM基準信号P11が最も大きくなる時間T11を中心とする区間となっている。   As shown in FIG. 4A, an effective voltage vector generation section E11 in which at least one of the lower MOSs 24 to 26 is off is a section centered on a time T12 at which the PWM reference signal P11 is the smallest. Yes. Further, the zero voltage vector generation section Z11 in which all the lower MOSs 24 to 26 are turned on is a section centered on a time T11 at which the PWM reference signal P11 becomes the largest.

図4(e)〜(h)に、第2インバータ部30におけるPWM制御を示す。図4(f)に示すように、U下MOS34は、PWM基準信号P12がU相デューティDu12を上回ったときにオンされ、下回ったときにオフされる。図4(h)に示すように、W下MOS36は、PWM基準信号P12がW相デューティDw12を上回ったときにオンされ、下回ったときにオフされる。一方、V相デューティDv12は、この区間において0%となるように変調されているので、PWM基準信号P12がV相デューティDv12を下回ることがない。したがって、V相デューティDv12が0%に変調されている区間において、図4(g)に示すように、V下MOS35はオフされることがなく、オンし続ける。同様に、U相デューティDu12が0%に変調されている区間においては、U下MOS34がオフされずにオンし続け、W相デューティDw12が0%に変調されている区間においては、W下MOS36がオフされずにオンし続ける。すなわち、本形態においては、デューティ指令信号Du12、Dv12、Dw12のうち最も小さい相のデューティ比が0%になるように下べた二相変調されているので、下MOS34〜36のうち、少なくとも1つが常にオンとなっている。そのため、下MOS34〜36のうち少なくとも1つがオフになっているとき、有効電圧ベクトルとなり、下MOS34〜36の全てがオンになっているとき、ゼロ電圧ベクトルとなる。   4E to 4H show PWM control in the second inverter unit 30. FIG. As shown in FIG. 4F, the U lower MOS 34 is turned on when the PWM reference signal P12 exceeds the U phase duty Du12, and turned off when the PWM reference signal P12 falls below. As shown in FIG. 4 (h), the W lower MOS 36 is turned on when the PWM reference signal P12 exceeds the W phase duty Dw12 and turned off when the PWM reference signal P12 falls below. On the other hand, since the V-phase duty Dv12 is modulated to be 0% in this section, the PWM reference signal P12 does not fall below the V-phase duty Dv12. Therefore, in the interval in which the V-phase duty Dv12 is modulated to 0%, as shown in FIG. 4 (g), the V lower MOS 35 is not turned off and continues to be turned on. Similarly, in the interval in which the U-phase duty Du12 is modulated to 0%, the U lower MOS 34 continues to be turned on without being turned off, and in the interval in which the W phase duty Dw12 is modulated to 0%, the W lower MOS 36 Keeps on without being turned off. That is, in the present embodiment, since the duty ratio of the smallest phase among the duty command signals Du12, Dv12, and Dw12 is modulated so that the duty ratio is 0%, at least one of the lower MOSs 34 to 36 is at least one. Always on. Therefore, when at least one of the lower MOSs 34 to 36 is off, the effective voltage vector is obtained, and when all of the lower MOSs 34 to 36 are on, the zero voltage vector is obtained.

図4(e)に示すように、下MOS34〜36のうち少なくとも1つがオフとなっている有効電圧ベクトル発生区間E12は、PWM基準信号P12が最も小さくなる時間T11を中心とする区間となっている。また、下MOS34〜36が全てオンとなっているゼロ電圧ベクトル発生区間Z12は、PWM基準信号P12が最も大きくなる時間T12を中心とする区間となっている。すなわち、第1インバータ部20のゼロ電圧ベクトル発生区間Z11の中心は、第2インバータ部30のゼロ電圧ベクトル発生区間Z12の中心とずれている。なお、図4に示す区間においては、第1インバータ部20及び第2インバータ部30のいずれもが有効電圧ベクトルとなっている区間はなく、一方が有効電圧ベクトルとなっているとき、他方がゼロ電圧ベクトルとなっている。   As shown in FIG. 4E, the effective voltage vector generation section E12 in which at least one of the lower MOSs 34 to 36 is off is a section centered on the time T11 at which the PWM reference signal P12 is the smallest. Yes. Further, the zero voltage vector generation section Z12 in which all the lower MOSs 34 to 36 are turned on is a section centered on a time T12 when the PWM reference signal P12 becomes the largest. That is, the center of the zero voltage vector generation section Z11 of the first inverter unit 20 is shifted from the center of the zero voltage vector generation section Z12 of the second inverter unit 30. In the section shown in FIG. 4, there is no section in which both the first inverter unit 20 and the second inverter unit 30 are effective voltage vectors, and when one is an effective voltage vector, the other is zero. It is a voltage vector.

電力変換装置1に通電される電流を図5に基づいて説明する。図5(a)に示すように、電源電流Ibは略一定である。図5(b)に示すように、第1インバータ部20及び第2インバータ部30のいずれもがゼロ電圧ベクトル発生区間である区間A10において、インバータ電流は0となる。一方、第1インバータ部20及び第2インバータ部30の一方が有効電圧ベクトルあり、他方がゼロ電圧ベクトルである区間B10において、第1インバータ部20及び第2インバータ部30には、コンデンサ50から流れ出す電流Icと電源電流Ibとを加えた電流が流れ込む。   The electric current supplied to the power converter 1 will be described with reference to FIG. As shown in FIG. 5A, the power supply current Ib is substantially constant. As shown in FIG. 5B, the inverter current is 0 in the section A10 in which both the first inverter unit 20 and the second inverter unit 30 are the zero voltage vector generation section. On the other hand, in the section B10 in which one of the first inverter unit 20 and the second inverter unit 30 is an effective voltage vector and the other is a zero voltage vector, the first inverter unit 20 and the second inverter unit 30 flow out from the capacitor 50. A current obtained by adding the current Ic and the power supply current Ib flows.

コンデンサ50に流れる電流を図5(c)に示す。なお、図5(c)において、コンデンサ50に電流が流れ込むIin方向を正、コンデンサ50から電流が流れ出すIout方向を負とした(Iin、Ioutについては図1参照)。
第1インバータ部20及び第2インバータ部30のいずれもがゼロ電圧ベクトルである区間A10において、コンデンサ50にはバッテリ70からIin方向の電流が流れ込む。
第1インバータ部20及び第2インバータ部30の一方が有効電圧ベクトルであり、他方がゼロ電圧ベクトルである区間B10について、第1インバータ部20が有効電圧ベクトルであり、第2インバータ部30がゼロ電圧ベクトルであるものとして説明する。第1インバータ部20が有効電圧ベクトルであるので、コンデンサ50から第1インバータ部20へIout方向の電流が流れ出す。一方、第2インバータ部30がゼロ電圧ベクトルであるので、コンデンサ50にはバッテリ70からIin方向の電流が流れ込む。すなわち、区間B10において、コンデンサ50に流れる電流は相殺され、図5(c)に示すように区間B10におけるリップル電流Icを低減することができる。なお、第1インバータ部20がゼロ電圧ベクトルであり、第2インバータ部30が有効電圧ベクトルであっても、同様である。
The current flowing through the capacitor 50 is shown in FIG. In FIG. 5C, the Iin direction in which current flows into the capacitor 50 is positive, and the Iout direction in which current flows from the capacitor 50 is negative (see FIG. 1 for Iin and Iout).
In the section A10 where both the first inverter unit 20 and the second inverter unit 30 are zero voltage vectors, a current in the Iin direction flows from the battery 70 into the capacitor 50.
For the section B10 in which one of the first inverter unit 20 and the second inverter unit 30 is an effective voltage vector and the other is a zero voltage vector, the first inverter unit 20 is an effective voltage vector and the second inverter unit 30 is zero. In the following description, the voltage vector is assumed. Since the first inverter unit 20 is an effective voltage vector, a current in the Iout direction flows from the capacitor 50 to the first inverter unit 20. On the other hand, since the second inverter unit 30 is a zero voltage vector, a current in the Iin direction flows from the battery 70 into the capacitor 50. That is, the current flowing through the capacitor 50 is canceled in the section B10, and the ripple current Ic in the section B10 can be reduced as shown in FIG. The same applies to the case where the first inverter unit 20 is a zero voltage vector and the second inverter unit 30 is an effective voltage vector.

ここで、電流検出部41〜46における電流検出タイミングについて図6に基づいて説明する。なお、図6においては、デューティ指令信号を省略し、PWM基準信号のみを示した。
コイル11〜16に通電される電流は、PWM基準信号が最も大きいタイミング、或いは、最も小さいタイミングで検出することが好ましい。
本形態においては、PWM基準信号が最も大きいタイミングにてAD値を取得する。図6(a)に示すように、第1インバータ部20のPWM基準信号P11が最も大きくなる時間T11において、下MOS24〜26がオンとなり、このタイミングにてAD値を検出する。検出されたAD値のうち、電流検出部41〜43のAD値を用い、コイル11〜13の電流値Iu11、Iv12、Iw13を算出し、デューティ指令信号Du11、Dv11、Dw11を算出し、レジスタにセットする(図3参照)。そして、PWM基準信号P11が最も大きくなる次のタイミングである時間T13において、デューティ指令信号Du11、Dv11、Dw11を更新する。
Here, the current detection timing in the current detection units 41 to 46 will be described with reference to FIG. In FIG. 6, the duty command signal is omitted and only the PWM reference signal is shown.
The current supplied to the coils 11 to 16 is preferably detected at the timing when the PWM reference signal is the largest or the smallest.
In this embodiment, the AD value is acquired at the timing when the PWM reference signal is the largest. As shown in FIG. 6A, at the time T11 when the PWM reference signal P11 of the first inverter unit 20 becomes the largest, the lower MOSs 24 to 26 are turned on, and the AD value is detected at this timing. Of the detected AD values, the AD values of the current detectors 41 to 43 are used to calculate the current values Iu11, Iv12, and Iw13 of the coils 11 to 13, and the duty command signals Du11, Dv11, and Dw11 are calculated, and stored in the registers. Set (see FIG. 3). The duty command signals Du11, Dv11, and Dw11 are updated at time T13, which is the next timing when the PWM reference signal P11 becomes the largest.

また第2インバータ部30のPWM基準信号P12が最も大きくなる時間T12において、下MOS34〜36がオンとなり、このタイミングにてAD値を検出する。検出されたAD値のうち、電流検出部44〜46のAD値を用い、コイル14〜16電流値Iu14、Iv15、Iw16を算出し、デューティ指令信号Du12、Dv12、Dw12を算出し、レジスタにセットする(図3参照)。そして、PWM基準信号P12が最も大きくなる次のタイミングである時間T14において、デューティ指令信号Du12、Dv12、Dw12を更新する。   Further, at the time T12 when the PWM reference signal P12 of the second inverter unit 30 becomes the largest, the lower MOSs 34 to 36 are turned on, and the AD value is detected at this timing. Of the detected AD values, the AD values of the current detectors 44 to 46 are used to calculate the coil 14 to 16 current values Iu14, Iv15 and Iw16, and the duty command signals Du12, Dv12 and Dw12 are calculated and set in the register. (See FIG. 3). Then, the duty command signals Du12, Dv12, and Dw12 are updated at time T14, which is the next timing when the PWM reference signal P12 becomes the largest.

なお、第1インバータ部20の下MOS24〜26が全てオンとなる時間T11において取得された電流検出部41〜43のAD値が、特許請求の範囲における「第1検出値」に相当する。また、第2インバータ部30の下MOS34〜36が全てオンとなる時間T12において取得された電流検出部44〜46のAD値が、特許請求の範囲における「第1検出値」に相当する。   Note that the AD value of the current detection units 41 to 43 acquired at the time T11 when all the lower MOSs 24 to 26 of the first inverter unit 20 are turned on corresponds to the “first detection value” in the claims. Further, the AD value of the current detection units 44 to 46 acquired at the time T12 when all the lower MOSs 34 to 36 of the second inverter unit 30 are turned on corresponds to the “first detection value” in the claims.

なお、本形態においては、第1インバータ部20のAD値を検出する時間T11と、第2インバータ部30のAD値を検出する時間T12との間隔は、PWM基準信号P11とPWM基準信号P12との位相差である180°である。第1インバータ部のAD値を取得してからデューティ指令信号を更新するまでの区間R1と、第2インバータ部30のAD値を取得してからデューティ指令信号を更新するまでの区間R2とが一致している。   In this embodiment, the interval between the time T11 for detecting the AD value of the first inverter unit 20 and the time T12 for detecting the AD value of the second inverter unit 30 is the PWM reference signal P11 and the PWM reference signal P12. The phase difference is 180 °. A section R1 from the acquisition of the AD value of the first inverter section to the update of the duty command signal is equal to a section R2 from the acquisition of the AD value of the second inverter section 30 to the update of the duty command signal. I'm doing it.

図6(b)に示す比較例は、第1インバータ部20と第2インバータ部30とのPWM基準信号の位相差を90°にした場合である。この場合、第1インバータ部20のPWM基準信号が最も大きくなる時間Taと、第2インバータ部30のPWM基準信号が最も大きくなる時間Tbとの間隔は、PWM基準信号の位相差の90°である。そのため、PWM基準信号が最も大きくなるタイミングにてAD値を検出する場合、PWM基準信号の位相差を180°に設定した場合と比較してAD値を検出する間隔が短くなる。
本形態では、図6(a)に示すようにPWM基準信号の位相差が180°であるので、例えば図6(b)に示すような180°以外の位相差に設定する場合と比較して、AD値を取得する間隔が長い。したがって、本形態では、レジスタにおけるAD値検出負荷を低減することができる。
The comparative example shown in FIG. 6B is a case where the phase difference of the PWM reference signal between the first inverter unit 20 and the second inverter unit 30 is 90 °. In this case, the interval between the time Ta when the PWM reference signal of the first inverter unit 20 becomes the maximum and the time Tb when the PWM reference signal of the second inverter unit 30 becomes the maximum is 90 ° of the phase difference of the PWM reference signal. is there. Therefore, when the AD value is detected at the timing when the PWM reference signal becomes the largest, the interval for detecting the AD value is shorter than when the phase difference of the PWM reference signal is set to 180 °.
In this embodiment, since the phase difference of the PWM reference signal is 180 ° as shown in FIG. 6A, for example, as compared with the case where the phase difference is set to other than 180 ° as shown in FIG. 6B. The interval for acquiring the AD value is long. Therefore, in this embodiment, the AD value detection load in the register can be reduced.

以上、詳述したように、電力変換装置1においては、第1インバータ部20のPWM基準信号P11と第2インバータ部30のPWM基準信号P12の位相差は、180°に設定されている。また、第1インバータ部20において下MOS24〜26の全てがオンになるゼロ電圧ベクトル発生区間Z11の中心が、第2インバータ部30において下MOS34〜36の全てがオンになるゼロ電圧ベクトル発生区間Z12の中心とずれるように、下べた二相変調によって中性点電圧が操作されている。ゼロ電圧ベクトル発生区間においては、コンデンサ50に電流が流れ込み、有効電圧ベクトル発生区間においては、コンデンサ50から電流が流れ出す。本形態では、第1インバータ部20のゼロ電圧ベクトル発生区間Z11の中心と、第2インバータ部30のゼロ電圧ベクトル発生区間Z12の中心とがずれているので、コンデンサ50に流れ込む電流と流れ出す電流とが相殺されることにより、リップル電流を低減することができる。   As described above in detail, in the power converter 1, the phase difference between the PWM reference signal P11 of the first inverter unit 20 and the PWM reference signal P12 of the second inverter unit 30 is set to 180 °. Further, the center of the zero voltage vector generation section Z11 in which all of the lower MOSs 24 to 26 are turned on in the first inverter section 20 is the center of the zero voltage vector generation section Z12 in which all of the lower MOSs 34 to 36 are turned on in the second inverter section 30. The neutral point voltage is manipulated by the lower two-phase modulation so as to deviate from the center. In the zero voltage vector generation section, current flows into the capacitor 50, and in the effective voltage vector generation section, current flows out of the capacitor 50. In this embodiment, since the center of the zero voltage vector generation section Z11 of the first inverter unit 20 and the center of the zero voltage vector generation section Z12 of the second inverter unit 30 are shifted, the current flowing into the capacitor 50 and the current flowing out Is canceled, the ripple current can be reduced.

制御部60は、第1インバータ部20の下MOS24〜26が全てオンになったときに電流検出部41〜43によって検出されるAD値に基づいてデューティ指令信号Du11、Dv11、Dw11を算出する。また、制御部60は、第2インバータ部30の下MOS34〜36が全てオンになったときに電流検出部44〜46によって検出されるAD値に基づいてデューティ指令信号Du12、Dv12、Dw13を算出する。
なお、下MOS24〜26、又は下MOS34〜36が全てオンとなっているときに電流を検出しているが、本形態の電流検出部41〜46はホール素子で構成されているので、MOS21〜26、31〜36のオン/オフのタイミングによらず、コイル11〜16に通電される電流値を検出することができる。
The control unit 60 calculates the duty command signals Du11, Dv11, and Dw11 based on the AD values detected by the current detection units 41 to 43 when all the lower MOSs 24 to 26 of the first inverter unit 20 are turned on. Further, the control unit 60 calculates the duty command signals Du12, Dv12, and Dw13 based on the AD values detected by the current detection units 44 to 46 when all the lower MOSs 34 to 36 of the second inverter unit 30 are turned on. To do.
The current is detected when the lower MOSs 24 to 26 or the lower MOSs 34 to 36 are all on. However, since the current detection units 41 to 46 of the present embodiment are configured by Hall elements, the MOSs 21 to The value of the current supplied to the coils 11 to 16 can be detected regardless of the on / off timing of the signals 26 and 31 to 36.

また、本形態では、第1インバータ部20のPWM基準信号P11と、第2インバータ部30のPWM基準信号P12との位相差は、電流検出部40により電流を検出するタイミングが等間隔となるように、360をインバータ部の数で除して算出される値、すなわち180°、に設定されている。電流検出部40により電流を検出する検出タイミングが等間隔になることにより、制御部60の負荷を低減することができる。   Further, in this embodiment, the phase difference between the PWM reference signal P11 of the first inverter unit 20 and the PWM reference signal P12 of the second inverter unit 30 is such that the current detection timing by the current detection unit 40 is equal. Further, 360 is set to a value calculated by dividing the number of inverters by 180, that is, 180 °. Since the detection timing for detecting the current by the current detection unit 40 is equally spaced, the load on the control unit 60 can be reduced.

さらに、本形態では、第1インバータ部20のデューディ指令信号Du11、Dv11、Dw11のうち最も小さいデューティ比が0%となるように中性点電圧を操作している。これにより、PWM基準信号の1周期において、ゼロ電圧ベクトル発生区間が連続する1回となり、コンデンサ50へ電流が流れ込む状態から流れ出す状態へ切り替わる回数が低減し、脈動を低減することができる。また、第2インバータ部30のデューティ指令信号Du12、Dv12、Dw12のうち最も小さいデューティ比が0%となるように中性点電圧を操作している。これにより、PWM基準信号の1周期において、ゼロ電圧ベクトル発生区間が連続する1回となり、コンデンサ50へ電流が流れ込む状態から流れ出す状態へ切り替わる回数が低減し、脈動をより低減することができる。   Furthermore, in this embodiment, the neutral point voltage is manipulated so that the smallest duty ratio among the duty command signals Du11, Dv11, Dw11 of the first inverter unit 20 is 0%. Thereby, in one cycle of the PWM reference signal, the zero voltage vector generation interval becomes one continuous, and the number of times the current flows into the capacitor 50 is switched to the state of flowing out, thereby reducing pulsation. Further, the neutral point voltage is operated so that the smallest duty ratio among the duty command signals Du12, Dv12, and Dw12 of the second inverter unit 30 is 0%. Thereby, in one cycle of the PWM reference signal, the zero voltage vector generation interval is once continuous, the number of times of switching from a state where current flows into the capacitor 50 to a state where it flows out is reduced, and pulsation can be further reduced.

(第2実施形態)
本発明の第2実施形態による電力変換装置におけるPWM制御を図7及び図8に基づいて説明する。なお、本形態による電力変換装置の回路構成は、第1実施形態と同様であるため、説明を省略する。
本形態では、第1インバータ部20のPWM基準信号P21と第2インバータ部30のPWM基準信号P21との位相差が180°に設定されており、いずれも最も大きい相のデューティ比が100%となるように上べた二相変調によって中性点電圧が操作されている。
(Second Embodiment)
PWM control in the power converter according to the second embodiment of the present invention will be described with reference to FIGS. In addition, since the circuit structure of the power converter device by this form is the same as that of 1st Embodiment, description is abbreviate | omitted.
In this embodiment, the phase difference between the PWM reference signal P21 of the first inverter unit 20 and the PWM reference signal P21 of the second inverter unit 30 is set to 180 °, and the duty ratio of the largest phase is 100% in both cases. Thus, the neutral point voltage is manipulated by the two-phase modulation.

図7(a)は、第1インバータ部20におけるPWM基準信号P21、及び、デューティ指令信号Du21、Dv21、Dw21を示したものであり、図7(e)は、第2インバータ部30におけるPWM基準信号P22、及び、デューティ指令信号Du22、Dv22、Dw22を示したものである。図7(a)、(e)は、いずれもデューティ比が大きい順に、U相デューティDu、W相デューディDw、V相デューディDvである箇所を拡大した図であり、U相デューティDu21、Du22が100%となるよう変調されている。   FIG. 7A shows the PWM reference signal P21 and the duty command signals Du21, Dv21, Dw21 in the first inverter unit 20, and FIG. 7E shows the PWM reference signal in the second inverter unit 30. The signal P22 and the duty command signals Du22, Dv22, Dw22 are shown. FIGS. 7A and 7E are diagrams in which the U-phase duty Du, W-phase duty Dw, and V-phase duty Dv are enlarged in order of increasing duty ratio, and the U-phase duties Du21 and Du22 are Modulated to be 100%.

第2インバータ部30におけるPWM基準信号P22の位相は、第1インバータ部20のPWM基準信号P21の位相と180°ずれている。すなわち、第1インバータ部20のPWM基準信号P21が最も大きくなる時間T21において、第2インバータ部30のPWM基準信号P22が最も小さくなる。また、第1インバータ部20のPWM基準信号P21が最も小さくなる時間T22において、第2インバータ部30のPWM基準信号P22が最も大きくなる。   The phase of the PWM reference signal P22 in the second inverter unit 30 is shifted from the phase of the PWM reference signal P21 in the first inverter unit 20 by 180 °. That is, the PWM reference signal P22 of the second inverter unit 30 becomes the smallest at time T21 when the PWM reference signal P21 of the first inverter unit 20 becomes the largest. Further, the PWM reference signal P22 of the second inverter unit 30 becomes the largest at the time T22 when the PWM reference signal P21 of the first inverter unit 20 becomes the smallest.

なお、図7においては、下MOS24〜26及び下MOS34〜36のオン/オフのみを記載し、上MOSのオン/オフについては省略したが、対になっている下MOSがオンのとき対応する上MOSがオフとなり、下MOSがオフのとき対応する上MOSがオンになることは、上述した通りである。   In FIG. 7, only the on / off of the lower MOSs 24 to 26 and the lower MOSs 34 to 36 are shown, and the on / off of the upper MOS is omitted, but this corresponds to the case where the paired lower MOS is on. As described above, when the upper MOS is turned off and the lower MOS is turned off, the corresponding upper MOS is turned on.

図7(a)〜(d)に、第1インバータ部20におけるPWM制御を示す。図7(c)に示すように、V下MOS25は、PWM基準信号P21がV相デューティDv21を上回ったときにオンされ、下回ったときにオフされる。図7(d)に示すように、W下MOS26は、PWM基準信号P21がW相デューティDw21を上回ったときにオンされ、下回ったときにオフされる。一方、U相デューティDu21は、この区間において100%となるように変調されているので、PWM基準信号P21がU相デューティDu21を上回ることがない。したがって、U相デューティDu21が100%に変調されている区間において、図7(b)に示すように、U下MOS24がオンされることがなく、オフし続ける。同様に、V相デューティDv21が100%に変調されている区間においては、V下MOS25がオンされずにオフし続け、W相デューティDw21が100%に変調されている区間においては、W下MOS26がオンされずにオフし続ける。すなわち、本形態では、デューティ指令信号Du21、Dv21、Dw21のうち最も大きい相のデューティ比が100%になるように上べた二相変調されているので、下MOS24〜26のうち、少なくとも1つが常にオフとなっている。そのため、下MOS24〜26のうち少なくとも1つがオンになっているとき、有効電圧ベクトルとなり、下MOS24〜26の全てがオフとなっているとき、ゼロ電圧ベクトルとなる。   7A to 7D show PWM control in the first inverter unit 20. As shown in FIG. 7C, the V lower MOS 25 is turned on when the PWM reference signal P21 exceeds the V-phase duty Dv21 and turned off when the PWM reference signal P21 falls below. As shown in FIG. 7D, the W lower MOS 26 is turned on when the PWM reference signal P21 exceeds the W phase duty Dw21, and turned off when the PWM reference signal P21 falls below. On the other hand, since the U-phase duty Du21 is modulated to be 100% in this section, the PWM reference signal P21 does not exceed the U-phase duty Du21. Therefore, in the interval in which the U-phase duty Du21 is modulated to 100%, as shown in FIG. 7B, the lower U MOS 24 is not turned on and continues to be turned off. Similarly, in the interval in which the V-phase duty Dv21 is modulated to 100%, the V lower MOS 25 continues to be turned off without being turned on, and in the interval in which the W phase duty Dw21 is modulated to 100%, the W lower MOS 26 Keeps turning off without being turned on. That is, in this embodiment, since the uppermost two-phase modulation is performed so that the duty ratio of the largest phase among the duty command signals Du21, Dv21, and Dw21 is 100%, at least one of the lower MOSs 24 to 26 is always present. It is off. Therefore, when at least one of the lower MOSs 24 to 26 is on, the effective voltage vector is obtained, and when all of the lower MOSs 24 to 26 are off, the zero voltage vector is obtained.

図7(a)に示すように、下MOS24〜26のうち少なくとも1つがオンとなっている有効電圧ベクトル発生区間E21は、PWM基準信号P21が最も大きくなる時間T21を中心とする区間となっている。また、下MOS24〜26の全てがオフとなっているゼロ電圧ベクトル発生区間Z21は、PWM基準信号P21が最も小さくなる時間T22を中心とする区間となっている。   As shown in FIG. 7A, the effective voltage vector generation section E21 in which at least one of the lower MOSs 24 to 26 is on is a section centered on a time T21 when the PWM reference signal P21 is the largest. Yes. Further, the zero voltage vector generation section Z21 in which all of the lower MOSs 24 to 26 are off is a section centered on a time T22 at which the PWM reference signal P21 is minimized.

図7(e)〜(h)に、第2インバータ部30におけるPWM制御を示す。図7(g)に示すように、V下MOS35は、PWM基準信号P22がV相デューティDv22を上回ったときにオンされ、下回ったときにオフされる。図7(h)に示すように、W下MOS36は、PWM基準信号P22がW相デューティDw22を上回ったときにオンされ、下回ったときにオフされる。一方、U相デューティDu22は、この区間において100%となるように変調されているので、PWM基準信号P22がU相デューティDu22を上回ることがない。したがって、U相デューティDu22が100%に変調されている区間において、図7(f)に示すように、U下MOS34がオンされることがなく、オフし続ける。同様に、V相デューティDv22が100%に変調されている区間においては、V下MOS35がオンされずにオフし続け、W相デューティDw22が100%に変調されている区間においては、W下MOS36がオンされずにオフし続ける。すなわち、本形態においては、デューティ指令信号Du22、Dv22、Dw22のうち最も大きい相のデューティ比が100%になるように上べた二相変調されているので、下MOS34〜36のうち、少なくとも1つが常にオフとなっている。そのため、下MOS34〜36のうち少なくとも1つがオンとなっているとき、有効電圧ベクトルとなり、下MOS34〜36の全てがオフになっているとき、ゼロ電圧ベクトルとなる。   7E to 7H show the PWM control in the second inverter unit 30. FIG. As shown in FIG. 7G, the V lower MOS 35 is turned on when the PWM reference signal P22 exceeds the V-phase duty Dv22, and is turned off when the PWM reference signal P22 falls below. As shown in FIG. 7 (h), the W lower MOS 36 is turned on when the PWM reference signal P22 exceeds the W phase duty Dw22, and turned off when the PWM reference signal P22 falls below. On the other hand, since the U-phase duty Du22 is modulated to be 100% in this section, the PWM reference signal P22 does not exceed the U-phase duty Du22. Therefore, in the interval in which the U-phase duty Du22 is modulated to 100%, the lower U MOS 34 is not turned on as shown in FIG. Similarly, in the section where the V-phase duty Dv22 is modulated to 100%, the V lower MOS 35 continues to be turned off without being turned on, and in the section where the W phase duty Dw22 is modulated to 100%, the W lower MOS 36 Keeps turning off without being turned on. That is, in the present embodiment, since the duty ratio of the largest phase among the duty command signals Du22, Dv22, and Dw22 is modulated so as to be 100%, at least one of the lower MOSs 34 to 36 is at least one of them. Always off. Therefore, when at least one of the lower MOSs 34 to 36 is on, the effective voltage vector is obtained, and when all of the lower MOSs 34 to 36 are off, the zero voltage vector is obtained.

図7(e)に示すように、下MOS34〜36のうち少なくとも1つがオンとなっている有効電圧ベクトル発生区間E22は、PWM基準信号P22が最も大きくなる時間T22を中心とする区間となっている。また、下MOS24〜26が全てオフとなっているゼロ電圧ベクトル発生区間Z22は、PWM基準信号P22が最も小さくなる時間T21を中心とする区間となっている。すなわち、第1インバータ部20のゼロ電圧ベクトル発生区間Z21の中心は、第2インバータ部30のゼロ電圧ベクトル発生区間Z22の中心とずれている。なお、図7に示す区間においては、第1インバータ部20及び第2インバータ部30の両方が有効電圧ベクトルとなっている区間はなく、一方が有効電圧ベクトルとなっているとき、他方がゼロ電圧ベクトルとなっている。   As shown in FIG. 7E, the effective voltage vector generation section E22 in which at least one of the lower MOSs 34 to 36 is on is a section centered on the time T22 when the PWM reference signal P22 becomes the largest. Yes. In addition, the zero voltage vector generation section Z22 in which the lower MOSs 24 to 26 are all off is a section centered on a time T21 at which the PWM reference signal P22 becomes the smallest. That is, the center of the zero voltage vector generation section Z21 of the first inverter unit 20 is shifted from the center of the zero voltage vector generation section Z22 of the second inverter unit 30. In the section shown in FIG. 7, there is no section in which both the first inverter unit 20 and the second inverter unit 30 are effective voltage vectors. When one is an effective voltage vector, the other is a zero voltage. It is a vector.

電力変換装置1に通電される電流を図8に基づいて説明する。図8(a)に示すように、電源電流Ibは略一定である。図8(b)に示すように、第1インバータ部20及び第2インバータ部30のいずれもがゼロ電圧ベクトルである区間A20において、インバータ電流は0となる。一方、第1インバータ部20及び第2インバータ部30の一方が有効電圧ベクトルであり、他方がゼロ電圧ベクトルである区間B20において、第1インバータ部20及び第2インバータ部30には、コンデンサ50から流れ出す電流Icと電源電流Ibとを加えた電流が流れ込む。   The electric current supplied to the power conversion device 1 will be described with reference to FIG. As shown in FIG. 8A, the power supply current Ib is substantially constant. As shown in FIG. 8B, the inverter current becomes 0 in the section A20 in which both the first inverter unit 20 and the second inverter unit 30 are zero voltage vectors. On the other hand, in the section B20 in which one of the first inverter unit 20 and the second inverter unit 30 is an effective voltage vector and the other is a zero voltage vector, the first inverter unit 20 and the second inverter unit 30 are connected to the capacitor 50. A current obtained by adding the flowing current Ic and the power supply current Ib flows.

コンデンサ50に流れる電流を図8(c)に示す。なお、図8(c)においては、図5(c)と同様、コンデンサ50に電流が流れ込むIin方向を正、コンデンサ50から電流が流れ出すIout方向を負とした(図1参照)。
第1インバータ部20及び第2インバータ部30のいずれもがゼロ電圧ベクトルである区間A20において、コンデンサ50にはバッテリ70からIin方向の電流が流れ込む。
第1インバータ部20及び第2インバータ部30の一方が有効電圧ベクトルであり、他方がゼロ電圧ベクトルである区間B20について、第1インバータ部20が有効電圧ベクトルであり、第2インバータ部30がゼロ電圧ベクトルであるものとして説明する。第1インバータ部20が有効電圧ベクトルであるので、コンデンサ50から第1インバータ部20へIout方向の電流が流れ出す。一方、第2インバータ部30がゼロ電圧ベクトルであるので、コンデンサ50にはバッテリ70からIin方向の電流が流れ込む。すなわち、区間B20において、コンデンサ50に流れる電流は相殺され、図8(c)に示すように、区間B20におけるリップル電流Icを低減することができる。なお、第1インバータ部20がゼロ電圧ベクトルであり、第2インバータ部30が有効電圧ベクトルであっても同様である。
The current flowing through the capacitor 50 is shown in FIG. In FIG. 8C, as in FIG. 5C, the Iin direction in which current flows into the capacitor 50 is positive, and the Iout direction in which current flows from the capacitor 50 is negative (see FIG. 1).
In the section A20 where both the first inverter unit 20 and the second inverter unit 30 are zero voltage vectors, a current in the Iin direction flows from the battery 70 into the capacitor 50.
For a section B20 in which one of the first inverter unit 20 and the second inverter unit 30 is an effective voltage vector and the other is a zero voltage vector, the first inverter unit 20 is an effective voltage vector and the second inverter unit 30 is zero. In the following description, the voltage vector is assumed. Since the first inverter unit 20 is an effective voltage vector, a current in the Iout direction flows from the capacitor 50 to the first inverter unit 20. On the other hand, since the second inverter unit 30 is a zero voltage vector, a current in the Iin direction flows from the battery 70 into the capacitor 50. That is, in the section B20, the current flowing through the capacitor 50 is canceled out, and the ripple current Ic in the section B20 can be reduced as shown in FIG. 8C. The same applies to the case where the first inverter unit 20 is a zero voltage vector and the second inverter unit 30 is an effective voltage vector.

本形態では、第1インバータ部20のPWM基準信号P21と第2インバータ部30のPWM基準信号P22との位相差は、180°に設定されている。また、第1インバータ部20において下MOS24〜26の全てがオフになるゼロ電圧ベクトル発生区間Z21の中心が、第2インバータ部30において下MOS34〜36の全てがオフになるゼロ電圧ベクトル発生区間Z22の中心とずれるように、上べた二相変調によって中性点電圧が操作されている。これにより、コンデンサ50に流れ込む電流と流れ出す電流とが相殺されることにより、リップル電流を低減することができる。   In this embodiment, the phase difference between the PWM reference signal P21 of the first inverter unit 20 and the PWM reference signal P22 of the second inverter unit 30 is set to 180 °. Further, the center of the zero voltage vector generation section Z21 in which all of the lower MOSs 24 to 26 are turned off in the first inverter section 20 is the center of the zero voltage vector generation section Z22 in which all of the lower MOSs 34 to 36 are turned off in the second inverter section 30. The neutral point voltage is manipulated by the above two-phase modulation so as to deviate from the center. Thereby, the current flowing into the capacitor 50 and the current flowing out cancel each other, so that the ripple current can be reduced.

また、本形態では、PWM基準信号が最も小さいタイミングにてAD値を取得する。第1インバータ部20のPWM基準信号が最も小さくなる時間T22において、下MOS24〜26がオフとなり、このタイミングにてAD値を検出する。検出されたAD値のうち、電流検出部44〜46のAD値を用い、コイル11〜13の電流値Iu11、Iv12、Iw13を算出し、デューティ指令信号Du21、Dv21、Dw21を算出し、レジスタにセットする(図3参照)。そして、PWM基準信号が最も小さくなる次のタイミングである時間T24においてデューティ指令信号Du21、Dv21、Dw21を更新する。また、第2インバータ部30のPWM基準信号が最も小さくなる時間T21において、下MOS34〜36がオフとなり、このタイミングにてAD値を検出する。検出されたAD値のうち、電流検出部44〜46のAD値を用い、コイル14〜16の電流値Iu14、Iv15、Iw16を算出し、デューティ指令信号Du22、Dv22、Dw22を算出し、レジスタにセットする(図3参照)。そして、PWM基準信号が最も小さくなる次のタイミングである時間T23においてデューティ指令信号Du22、Dv22、Dw22を更新する。   In this embodiment, the AD value is acquired at the timing when the PWM reference signal is the smallest. At time T22 when the PWM reference signal of the first inverter unit 20 becomes the smallest, the lower MOSs 24 to 26 are turned off, and the AD value is detected at this timing. Of the detected AD values, the AD values of the current detectors 44 to 46 are used to calculate the current values Iu11, Iv12, and Iw13 of the coils 11 to 13, and the duty command signals Du21, Dv21, and Dw21 are calculated and stored in the registers. Set (see FIG. 3). Then, the duty command signals Du21, Dv21, Dw21 are updated at time T24, which is the next timing at which the PWM reference signal becomes the smallest. Further, at the time T21 when the PWM reference signal of the second inverter unit 30 becomes the smallest, the lower MOSs 34 to 36 are turned off, and the AD value is detected at this timing. Of the detected AD values, the AD values of the current detectors 44 to 46 are used to calculate the current values Iu14, Iv15, and Iw16 of the coils 14 to 16, and the duty command signals Du22, Dv22, and Dw22 are calculated and stored in the registers. Set (see FIG. 3). Then, the duty command signals Du22, Dv22, Dw22 are updated at time T23, which is the next timing at which the PWM reference signal becomes the smallest.

なお、第1インバータ部20の下MOS24〜26が全てオフとなる、すなわち上MOS21〜23が全てオンとなる時間T22において取得された電流検出部41〜43のAD値が、特許請求の範囲における「第2検出値」に相当する。また、第2インバータ部30の下MOS34〜36が全てオフとなる、すなわち上MOS31〜33が全てオンとなる時間T21において取得された電流検出部44〜46のAD値が、特許請求の範囲における「第2検出値」に相当する。   Note that the AD values of the current detection units 41 to 43 acquired at time T22 when the lower MOSs 24 to 26 of the first inverter unit 20 are all turned off, that is, the upper MOSs 21 to 23 are all turned on, This corresponds to “second detection value”. Further, the AD values of the current detection units 44 to 46 acquired at time T21 when the lower MOSs 34 to 36 of the second inverter unit 30 are all turned off, that is, the upper MOSs 31 to 33 are all turned on, This corresponds to “second detection value”.

本形態の制御部60は、第1インバータ部の上MOS21〜23が全てオンになったときに電流検出部41〜43によって検出されるAD値に基づいて、デューティ指令信号Du21、Dv21、Dw21を算出する。また、制御部60は、第2インバータ部30の上MOS31〜33が全てオンになったときに電流検出部44〜46によって検出されるAD値に基づいてデューティ指令信号Du22、Dv22、Dw22を算出する。   The control unit 60 of the present embodiment generates duty command signals Du21, Dv21, and Dw21 based on AD values detected by the current detection units 41 to 43 when all the upper MOSs 21 to 23 of the first inverter unit are turned on. calculate. Further, the control unit 60 calculates the duty command signals Du22, Dv22, and Dw22 based on AD values detected by the current detection units 44 to 46 when all the upper MOSs 31 to 33 of the second inverter unit 30 are turned on. To do.

なお、本形態では、上MOS21〜23、又は上MOS31〜33が全てオンとなっているときに電流を検出しているが、本形態の電流検出部41〜46はホール素子で構成されているので、第1実施形態と同様、MOS21〜26、31〜36のオン/オフのタイミングによらず、コイル11〜16に通電される電流値を検出することができる。   In the present embodiment, the current is detected when the upper MOSs 21 to 23 or the upper MOSs 31 to 33 are all turned on, but the current detection units 41 to 46 of the present embodiment are configured by Hall elements. Therefore, as in the first embodiment, the current value supplied to the coils 11 to 16 can be detected regardless of the ON / OFF timing of the MOSs 21 to 26 and 31 to 36.

また、本形態では、第1インバータ部20のPWM基準信号P21と、第2インバータ部30のPWM基準信号P22との位相差は、電流検出部40により電流を検出するタイミングが等間隔となるように、360をインバータ部の数で除して算出される値、すなわち180°、に設定されているので、第1実施形態と同様、制御部60の負荷を低減することができる。   Further, in this embodiment, the phase difference between the PWM reference signal P21 of the first inverter unit 20 and the PWM reference signal P22 of the second inverter unit 30 is such that the current detection timing by the current detection unit 40 is equal. In addition, since the value calculated by dividing 360 by the number of inverter units, that is, 180 °, is set, the load on the control unit 60 can be reduced as in the first embodiment.

さらに、本形態では、第1インバータ部20のデューティ指令信号Du21、Dv21、Dw21のうち最も大きい相のデューティ比が100%となるように中性点電圧を操作している。これにより、PWM基準信号P21の1周期において、ゼロ電圧ベクトル発生区間が連続する1回となり、コンデンサ50へ電流が流れ込む状態から流れ出す状態へ切り替わる回数が低減し、脈動を低減することができる。また、第2インバータ部30のデューティ指令信号Du22、Dv22、Dw22のうち最も大きいデューティ比が100%となるように中性点電圧を操作している。これにより、PWM基準信号の1周期において、ゼロ電圧ベクトル発生区間が連続する1回となり、コンデンサ50へ電流が流れ込む状態から流れ出す状態へ切り替わる回数が低減し、脈動をより低減することができる。   Furthermore, in this embodiment, the neutral point voltage is manipulated so that the duty ratio of the largest phase among the duty command signals Du21, Dv21, Dw21 of the first inverter unit 20 is 100%. Thereby, in one cycle of the PWM reference signal P <b> 21, the zero voltage vector generation interval becomes one continuous, the number of times of switching from the state where current flows into the capacitor 50 to the state where it flows out is reduced, and pulsation can be reduced. Further, the neutral point voltage is operated so that the largest duty ratio among the duty command signals Du22, Dv22, Dw22 of the second inverter unit 30 is 100%. Thereby, in one cycle of the PWM reference signal, the zero voltage vector generation interval is once continuous, the number of times of switching from a state where current flows into the capacitor 50 to a state where it flows out is reduced, and pulsation can be further reduced.

(第3実施形態)
本発明の第3実施形態による電力変換装置におけるPWM制御を図9及び図10に基づいて説明する。なお、本形態における電力変換装置の回路構成は、第1実施形態と同様であるため、説明を省略する。
本形態では、第1インバータ部20のPWM基準信号P31と第2インバータ部30のPWM基準信号P32の位相差が0°に設定されており、第1インバータ部20においては下べた二相変調によって中性点電位が操作され、第2インバータ部30においては上べた二相変調によって中性点電位が操作されている。
(Third embodiment)
PWM control in the power converter according to the third embodiment of the present invention will be described with reference to FIGS. In addition, since the circuit structure of the power converter device in this form is the same as that of 1st Embodiment, description is abbreviate | omitted.
In the present embodiment, the phase difference between the PWM reference signal P31 of the first inverter unit 20 and the PWM reference signal P32 of the second inverter unit 30 is set to 0 °, and the first inverter unit 20 performs lower two-phase modulation. The neutral point potential is manipulated, and in the second inverter unit 30, the neutral point potential is manipulated by two-phase modulation.

図9(a)は、第1インバータ部20におけるPWM基準信号P31、及び、デューティ指令信号Du31、Dv31、Dw31を示したものであり、図9(e)は、第2インバータ部30におけるPWM基準信号P32、及び、デューティ指令信号Du32、Dv32、Dw33を示したものである。図9(a)、(e)は、いずれもデューティが大きい順にU相デューティDu、W相デューティDw、V相デューティDvである箇所を拡大した図である。図9(a)においては、V相デューティDv31が0%となるように下べた二相変調され、図9(e)においては、U相デューティDu32が100%となるように上べた二相変調されている。   FIG. 9A shows the PWM reference signal P31 and the duty command signals Du31, Dv31, Dw31 in the first inverter unit 20, and FIG. 9E shows the PWM reference signal in the second inverter unit 30. The signal P32 and the duty command signals Du32, Dv32, Dw33 are shown. FIGS. 9A and 9E are diagrams in which the locations of the U-phase duty Du, the W-phase duty Dw, and the V-phase duty Dv are enlarged in descending order of the duty. In FIG. 9A, two-phase modulation is performed so that the V-phase duty Dv31 is 0%, and in FIG. 9E, two-phase modulation is performed so that the U-phase duty Du32 is 100%. Has been.

本形態においては、第1インバータ部20のPWM基準信号P31と、第2インバータ部30のPWM基準信号P32の位相は同じである。すなわち、第1インバータ部20のPWM基準信号P31が最も大きくなる時間T31において、第2インバータ部30のPWM基準信号P32が最も大きくなる。また、第1インバータ部20のPWM基準信号P31が最も小さくなる時間T32において、第2インバータ部30のPWM基準信号P32が最も小さくなる。   In this embodiment, the phase of the PWM reference signal P31 of the first inverter unit 20 and the phase of the PWM reference signal P32 of the second inverter unit 30 are the same. That is, at the time T31 when the PWM reference signal P31 of the first inverter unit 20 becomes the largest, the PWM reference signal P32 of the second inverter unit 30 becomes the largest. Further, the PWM reference signal P32 of the second inverter unit 30 becomes the smallest at the time T32 when the PWM reference signal P31 of the first inverter unit 20 becomes the smallest.

なお、図9においては、下MOS24〜26及び下MOS34〜36のオン/オフのみを記載し、上MOSのオン/オフについては省略したが、対になっている下MOSがオンのとき対応する上MOSがオフとなり、下MOSがオフのとき対応する上MOSがオンになることは、上述した通りである。   In FIG. 9, only the on / off of the lower MOSs 24 to 26 and the lower MOSs 34 to 36 are shown, and the on / off of the upper MOS is omitted, but this corresponds to the case where the paired lower MOS is on. As described above, when the upper MOS is turned off and the lower MOS is turned off, the corresponding upper MOS is turned on.

図9(a)〜(d)に、第1インバータ部20におけるPWM制御を示す。図9(b)に示すように、U下MOS24は、PWM基準信号P31がU相デューティDu31を上回ったときにオンされ、下回ったときにオフされる。図9(d)に示すように、W下MOS26は、PWM基準信号P31がW相デューティDw31を上回ったときにオンされ、下回ったときにオフされる。一方、V相デューティDv31は、この区間において0%となるように変調されているので、PWM基準信号P31がV相デューティDv31を下回ることがない。したがって、V相デューティDv31が0%に変調されている区間において、図9(c)に示すように、V下MOS25がオフされることがなく、オンされ続ける。同様にU相デューティDu31が0%に変調されている区間においては、U下MOS24がオフされずにオンし続け、W相デューティDw31が0%に変調されている区間においては、W下MOS26がオフされずにオンし続ける。すなわち、本形態の第1インバータ部20では、デューティ指令信号Du31、Dv31、Dw31のうち最も小さい相のデューティが0%となるように下べた二相変調されているので、下MOS24〜26のうち、少なくとも1つが常にオンとなっている。そのため、下MOS24〜26のうち少なくとも1つがオフとなっているとき、有効電圧ベクトルとなり、下MOS24〜26の全てがオンとなっているとき、ゼロ電圧ベクトルとなる。   9A to 9D show PWM control in the first inverter unit 20. As shown in FIG. 9B, the U lower MOS 24 is turned on when the PWM reference signal P31 exceeds the U phase duty Du31, and turned off when the PWM reference signal P31 falls below. As shown in FIG. 9D, the W lower MOS 26 is turned on when the PWM reference signal P31 exceeds the W phase duty Dw31, and is turned off when the PWM reference signal P31 falls below. On the other hand, since the V-phase duty Dv31 is modulated to be 0% in this section, the PWM reference signal P31 does not fall below the V-phase duty Dv31. Therefore, in the interval in which the V-phase duty Dv31 is modulated to 0%, as shown in FIG. 9C, the lower V MOS 25 is not turned off and continues to be turned on. Similarly, in the interval in which the U-phase duty Du31 is modulated to 0%, the U lower MOS 24 is kept on without being turned off, and in the interval in which the W phase duty Dw31 is modulated to 0%, the W lower MOS 26 is It keeps on without being turned off. That is, in the first inverter unit 20 of the present embodiment, the two-phase modulation is performed so that the duty of the smallest phase among the duty command signals Du31, Dv31, and Dw31 is 0%. , At least one is always on. Therefore, when at least one of the lower MOSs 24 to 26 is off, an effective voltage vector is obtained, and when all of the lower MOSs 24 to 26 are on, a zero voltage vector is obtained.

図9(a)に示すように、下MOS24〜26のうち少なくとも1つがオフされている有効電圧ベクトル発生区間E31は、PWM基準信号P31が最も小さくなる時間T32を中心とする区間となっている。また、下MOS24〜26の全てがオンとなっているゼロ電圧ベクトル発生区間Z31は、PWM基準信号P31が最も大きくなる時間T31を中心とする区間となっている。   As shown in FIG. 9A, the effective voltage vector generation section E31 in which at least one of the lower MOSs 24 to 26 is turned off is a section centered on a time T32 at which the PWM reference signal P31 is minimized. . Further, the zero voltage vector generation section Z31 in which all of the lower MOSs 24 to 26 are turned on is a section centered on a time T31 when the PWM reference signal P31 becomes the largest.

図9(e)〜(h)に、第2インバータ部30におけるPWM制御を示す。図9(g)に示すように、V下MOS35は、PWM基準信号P32がV相デューティDv32を上回ったときにオンされ、下回ったときにオフされる。図7(h)に示すように、W下MOS36は、PWM基準信号P32がW相デューティDw32を上回ったときオンされ、下回ったときにオフされる。一方、U相デューティDu32は、この区間において100%となるように変調されているので、PWM基準信号P32がU相デューティDu32を上回ることがない。したがって、U相デューティDu32が100%に変調されている区間において、図9(f)に示すように、U下MOS34がオンされることがなく、オフし続ける。同様に、V相デューティDv32が100%に変調されている区間においては、V下MOS35がオンされずにオフし続け、W相デューティDw32が100%に変調されている区間においては、W下MOS36がオンされずにオフし続ける。すなわち、本形態の第2インバータ部30においては、デューティ指令信号Du32、Dv32、Dw32のうち最も大きい相のデューティ比が100%となるように上べた二相変調されているので、下MOS34〜36のうち少なくとも1つ常にオフとなっている。そのため、下MOS34〜36のうちの少なくとも1つがオンとなっているとき、有効電圧ベクトルとなり、下MOS34〜36の全てがオフになっているとき、ゼロ電圧ベクトルとなる。   9E to 9H show the PWM control in the second inverter unit 30. FIG. As shown in FIG. 9G, the V lower MOS 35 is turned on when the PWM reference signal P32 exceeds the V-phase duty Dv32, and turned off when the PWM reference signal P32 falls below. As shown in FIG. 7 (h), the W lower MOS 36 is turned on when the PWM reference signal P32 exceeds the W phase duty Dw32 and turned off when the PWM reference signal P32 falls below. On the other hand, since the U-phase duty Du32 is modulated to be 100% in this section, the PWM reference signal P32 does not exceed the U-phase duty Du32. Therefore, in the interval in which the U-phase duty Du32 is modulated to 100%, as shown in FIG. 9F, the U-lower MOS 34 is not turned on and continues to be turned off. Similarly, in the section where the V-phase duty Dv32 is modulated to 100%, the V lower MOS 35 is not turned on but keeps turning off, and in the section where the W phase duty Dw32 is modulated to 100%, the W lower MOS 36 Keeps turning off without being turned on. That is, in the second inverter unit 30 of the present embodiment, the upper MOS is phase-modulated so that the duty ratio of the largest phase among the duty command signals Du32, Dv32, Dw32 is 100%. At least one of them is always off. Therefore, when at least one of the lower MOSs 34 to 36 is on, the effective voltage vector is obtained, and when all of the lower MOSs 34 to 36 are off, the zero voltage vector is obtained.

図9(e)に示すように、下MOS34〜36のうち少なくとも1つがオンとなっている有効電圧ベクトル発生区間E32は、PWM基準信号P32が最も大きくなる時間T31を中心とする区間となっている。また、下MOS24〜26が全てオフとなっているゼロ電圧ベクトル発生区間Z32は、PWM基準信号P32が最も小さくなる時間T32を中心とする区間となっている。すなわち、第1インバータ部20のゼロ電圧ベクトル発生区間Z31の中心は、第2インバータ部30のゼロ電圧ベクトル発生区間Z32の中心とずれている。なお、図9に示す区間においては、第1インバータ部20及び第2インバータ部30の両方が有効電圧ベクトルとなっている区間はなく、一方が有効電圧ベクトルとなっているとき、他方がゼロ電圧ベクトルとなっている。   As shown in FIG. 9 (e), the effective voltage vector generation section E32 in which at least one of the lower MOSs 34 to 36 is on is a section centered on the time T31 when the PWM reference signal P32 becomes the largest. Yes. In addition, the zero voltage vector generation section Z32 in which all the lower MOSs 24 to 26 are off is a section centered on a time T32 at which the PWM reference signal P32 becomes the smallest. That is, the center of the zero voltage vector generation section Z31 of the first inverter unit 20 is shifted from the center of the zero voltage vector generation section Z32 of the second inverter unit 30. In the section shown in FIG. 9, there is no section in which both the first inverter unit 20 and the second inverter unit 30 are effective voltage vectors, and when one is an effective voltage vector, the other is a zero voltage. It is a vector.

電力変換装置1に通電される電流を図10に基づいて説明する。図10(a)に示すように、電源電流Ibは略一定である。図8(b)に示すように、第1インバータ部20及び第2インバータ部30のいずれもがゼロ電圧ベクトルである区間A30において、インバータ部電流は0となる。一方、第1インバータ部20及び第2インバータ部20の一方が有効電圧ベクトルであり、他方がゼロ電圧ベクトルである区間B30において、第1インバータ部20及び第2インバータ部20には、コンデンサ50から流れ出す電流Icと電源電流Ibとを加えた電流が流れ込む。   The electric current supplied to the power converter 1 will be described with reference to FIG. As shown in FIG. 10A, the power supply current Ib is substantially constant. As shown in FIG. 8B, in the section A30 in which both the first inverter unit 20 and the second inverter unit 30 are zero voltage vectors, the inverter unit current becomes zero. On the other hand, in the section B30 in which one of the first inverter unit 20 and the second inverter unit 20 is an effective voltage vector and the other is a zero voltage vector, the first inverter unit 20 and the second inverter unit 20 are connected to the capacitor 50. A current obtained by adding the flowing current Ic and the power supply current Ib flows.

コンデンサ50に流れる電流を図8(c)に示す。なお、図8(c)においては、図5(c)と同様、コンデンサ50に電流が流れ込むIin方向を正、コンデンサ50から電流が流れ出すIout方向を負とした(図1参照)。
第1インバータ部20及び第2インバータ部30のいずれもがゼロ電圧ベクトルである区間A30において、コンデンサ50にはバッテリ70からIin方向の電流が流れ込む。
第1インバータ部20及び第2インバータ部30の一方が有効電圧ベクトルであり、他方がゼロ電圧ベクトルである区間B30について、第1インバータ部20が有効電圧ベクトルであり、第2インバータ部30がゼロ電圧ベクトルであるものとして説明する。第1インバータ部20が有効電圧ベクトルであるので、コンデンサ50から第1インバータ部20へIout方向の電流が流れ出す。一方、第2インバータ部30がゼロ電圧ベクトルであるので、コンデンサ50にはバッテリ70からIin方向の電流が流れ込む。すなわち、区間B30において、コンデンサ50に流れる電流は相殺され、図8(c)に示すように、区間B30におけるリップル電流Icを低減することができる。なお、第1インバータ部20がゼロ電圧ベクトルであり、第2インバータ部30が有効電圧ベクトルであっても同様である。
The current flowing through the capacitor 50 is shown in FIG. In FIG. 8C, as in FIG. 5C, the Iin direction in which current flows into the capacitor 50 is positive, and the Iout direction in which current flows from the capacitor 50 is negative (see FIG. 1).
In the section A30 where both the first inverter unit 20 and the second inverter unit 30 are zero voltage vectors, a current in the Iin direction flows from the battery 70 into the capacitor 50.
For a section B30 in which one of the first inverter unit 20 and the second inverter unit 30 is an effective voltage vector and the other is a zero voltage vector, the first inverter unit 20 is an effective voltage vector and the second inverter unit 30 is zero. In the following description, the voltage vector is assumed. Since the first inverter unit 20 is an effective voltage vector, a current in the Iout direction flows from the capacitor 50 to the first inverter unit 20. On the other hand, since the second inverter unit 30 is a zero voltage vector, a current in the Iin direction flows from the battery 70 into the capacitor 50. That is, the current flowing through the capacitor 50 is canceled in the section B30, and the ripple current Ic in the section B30 can be reduced as shown in FIG. The same applies to the case where the first inverter unit 20 is a zero voltage vector and the second inverter unit 30 is an effective voltage vector.

本形態では、第1インバータ部20のPWM基準信号P31と第2インバータ部30のPWM基準信号P32とは同じ位相であり、第1インバータ部20を下べた二相変調により中性点電圧を操作し、第2インバータ部30を上べた二相変調により中性点電圧を操作している。これにより、第1インバータ部20におけるゼロ電圧ベクトル発生区間Z31の中心と、第2インバータ部30におけるゼロ電圧ベクトル発生区間Z32の中心とがずれている。これにより、コンデンサ50に流れ込む電流と流れ出す電流とが相殺されることにより、リップル電流を低減することができる。   In this embodiment, the PWM reference signal P31 of the first inverter unit 20 and the PWM reference signal P32 of the second inverter unit 30 have the same phase, and the neutral point voltage is manipulated by two-phase modulation with the first inverter unit 20 down. In addition, the neutral point voltage is operated by two-phase modulation on the second inverter unit 30. Thereby, the center of the zero voltage vector generation section Z31 in the first inverter unit 20 and the center of the zero voltage vector generation section Z32 in the second inverter unit 30 are shifted. Thereby, the current flowing into the capacitor 50 and the current flowing out cancel each other, so that the ripple current can be reduced.

また、本形態では、第1インバータ部20のデューティ指令信号Du31、Dv31、Dw31のうち最も小さいデューティ比が0%となるように中性点電位を操作している。これにより、PWM基準信号P31の1周期において、ゼロ電圧ベクトル発生区間が連続する1回となり、コンデンサ50へ電流が流れ込む状態から流れ出す状態へ切り替わる回数が低減し、脈動を低減することができる。また、第2インバータ部30のデューティ指令信号Du32、Dv32、Dw32のうち最も大きいデューティ比が100%となるように中性点電位を操作している。これにより、PWM基準信号P32の1周期において、ゼロ電圧ベクトル発生区間が連続する1回となり、コンデンサ50へ電流が流れ込む状態から流れ出す状態へ切り替わる回数が低減し、脈動を低減することができる。
なお、本形態においては、第1インバータ部20において上べた二相変調により中性点電圧を操作し、第2インバータ部30において下べた二相変調により中性点電圧を操作したが、第1インバータ部20において上べた二相変調し、第2インバータ部30において下べた二相変調しても同様の効果を奏する。
In this embodiment, the neutral point potential is manipulated so that the smallest duty ratio among the duty command signals Du31, Dv31, Dw31 of the first inverter unit 20 is 0%. Thereby, in one cycle of the PWM reference signal P31, the zero voltage vector generation interval becomes one continuous, the number of times of switching from the state where current flows into the capacitor 50 to the state where it flows out is reduced, and pulsation can be reduced. Further, the neutral point potential is manipulated so that the largest duty ratio among the duty command signals Du32, Dv32, Dw32 of the second inverter unit 30 is 100%. Thereby, in one cycle of the PWM reference signal P32, the zero voltage vector generation interval becomes one continuous, and the number of times of switching from the state where current flows into the capacitor 50 to the state where it flows out is reduced, and pulsation can be reduced.
In this embodiment, the neutral point voltage is operated by the upper two-phase modulation in the first inverter unit 20 and the neutral point voltage is operated by the lower two-phase modulation in the second inverter unit 30. The same effect can be obtained even if the upper two-phase modulation is performed in the inverter unit 20 and the lower two-phase modulation is performed in the second inverter unit 30.

本形態では、第1インバータ部20のPWM基準信号P31の位相と、第2インバータ部30のPWM基準信号P32の位相とが同じである。特に、後述するオフセット補正のためのオフセット値の取得を行わなければ、360°ごとにAD値を取得すればよいので、よりレジスタによる電流検出負荷を低減することができる。   In the present embodiment, the phase of the PWM reference signal P31 of the first inverter unit 20 and the phase of the PWM reference signal P32 of the second inverter unit 30 are the same. In particular, if an offset value for offset correction, which will be described later, is not acquired, the AD value only needs to be acquired every 360 °, so that the current detection load by the register can be further reduced.

(第4実施形態)
第4実施形態は、第3実施形態の変形例である。図12(a)〜(d)、(f)〜(g)、図13(a)、(b)については、第3実施形態の説明を参照するものとし、ここでの説明は省略した。
第4実施形態における電力変換装置を図11に示す。電力変換装置4は、第1実施形態〜第3実施形態の電力変換装置1とは、電流検出部440のみが異なっているので、電流検出部440以外の説明は割愛する。
(Fourth embodiment)
The fourth embodiment is a modification of the third embodiment. 12 (a) to 12 (d), (f) to (g), and FIGS. 13 (a) and 13 (b) refer to the description of the third embodiment, and the description thereof is omitted here.
A power converter according to the fourth embodiment is shown in FIG. Since the power converter 4 differs from the power converter 1 of 1st Embodiment-3rd Embodiment only in the electric current detection part 440, description other than the electric current detection part 440 is omitted.

図11に示すように、電流検出部440は、U1電流検出部441、V1電流検出部442、W1電流検出部443、U2電流検出部444、V2電流検出部445、及び、W2電流検出部446から構成されている。U1電流検出部441は、U下MOS24とグランドの間に設けられ、U1コイル11に流れる電流を検出する。V1電流検出部442は、V下MOS25とグランドとの間に設けられ、V1コイル12に流れる電流を検出する。W1電流検出部443は、W下MOS26とグランドとの間に設けられ、W1コイル13に流れる電流を検出する。また、U2電流検出部444は、U下MOS34とグランドとの間に設けられ、U2コイル14の電流を検出する。V2電流検出部445は、V下MOS35とグランドとの間に設けられ、V2コイル15の電流を検出する。W2電流検出部446は、W下MOS36とグランドとの間に設けられ、W2コイル16の電流を検出する。電流検出部441〜446によって検出されたAD値は、制御部60を構成するレジスタに記憶される。レジスタによるAD値の取得が電流検出部441〜446について同時に行われる点については、第1実施形態と同様である。また、第1実施形態と同様、同時に位置センサ69によるモータの回転位置θも取得される。   As shown in FIG. 11, the current detection unit 440 includes a U1 current detection unit 441, a V1 current detection unit 442, a W1 current detection unit 443, a U2 current detection unit 444, a V2 current detection unit 445, and a W2 current detection unit 446. It is composed of The U1 current detection unit 441 is provided between the U lower MOS 24 and the ground, and detects a current flowing through the U1 coil 11. The V1 current detection unit 442 is provided between the V lower MOS 25 and the ground, and detects a current flowing through the V1 coil 12. The W1 current detection unit 443 is provided between the W lower MOS 26 and the ground, and detects a current flowing through the W1 coil 13. The U2 current detector 444 is provided between the U lower MOS 34 and the ground, and detects the current of the U2 coil 14. The V2 current detector 445 is provided between the V lower MOS 35 and the ground, and detects the current of the V2 coil 15. The W2 current detection unit 446 is provided between the W lower MOS 36 and the ground, and detects the current of the W2 coil 16. The AD values detected by the current detection units 441 to 446 are stored in a register constituting the control unit 60. It is the same as that of 1st Embodiment that acquisition of AD value by a register | resistor is simultaneously performed about the current detection parts 441-446. Similarly to the first embodiment, the rotational position θ of the motor by the position sensor 69 is also acquired at the same time.

本形態では、電流検出部441〜446にシャント抵抗を用いており、下MOSとグランドとの間に設けられている。この場合、第1インバータ部20の下MOS24〜26が全てオンになっているときにコイル11〜13の電流を検出し、第2インバータ部30の下MOS34〜36が全てオンになっているときにコイル14〜16の電流を検出する必要がある。また、第1実施形態と同様、PWM基準信号が最も大きいタイミング、或いは、最も小さいタイミングで電流を検出することが好ましい。   In this embodiment, shunt resistors are used for the current detection units 441 to 446, and are provided between the lower MOS and the ground. In this case, when the lower MOSs 24 to 26 of the first inverter unit 20 are all turned on, the currents of the coils 11 to 13 are detected, and when the lower MOSs 34 to 36 of the second inverter unit 30 are all turned on. In addition, it is necessary to detect the current of the coils 14-16. As in the first embodiment, it is preferable to detect the current at the timing when the PWM reference signal is the largest or the smallest.

第3実施形態のように、第1インバータ部20のPWM基準信号P31と第2インバータ部30のPWM基準信号P32との位相差を0°とし、第1インバータ部20を下べた二相変調し、第2インバータ部30を上べた二相変調により中性点電圧を操作すると、第2インバータ部30においては、全ての下MOS34〜36がオンとなる区間がない。   As in the third embodiment, the phase difference between the PWM reference signal P31 of the first inverter unit 20 and the PWM reference signal P32 of the second inverter unit 30 is set to 0 °, and the first inverter unit 20 is subjected to two-phase modulation. When the neutral point voltage is manipulated by the two-phase modulation with the second inverter unit 30 above, there is no section where all the lower MOSs 34 to 36 are turned on in the second inverter unit 30.

そこで、本形態では、図12(e)に示すように、第2インバータ部30においては、最も大きい相のデューティ比が100%よりも小さい所定の最大値Mとなるように上べた二相変調を行っている。図12(f)に示すように、U下MOS34は、PWM基準信号P42がU相デューティDu42を上回ったときオンされ、下回ったときオンされる。本形態では、U下MOS34がオンとなる区間、すなわち下MOS34〜36が全てオンとなる区間Lが、シャント抵抗により電流検出を行うに際し、リギングが収束する時間、例えば4.5μs以上、となるように所定の最大値Mが設定される。リギングが収束するまでの間、下MOS34〜36のオン状態が継続されるので、シャント抵抗により適切に電流を検出することができる。また、シャント抵抗により電流検出可能となるように下MOS34〜36が全てオンとなる区間を確保しつつ、図13(c)に示すように、リップル電流を極力低減することができる。   Therefore, in the present embodiment, as shown in FIG. 12 (e), in the second inverter unit 30, the two-phase modulation is performed so that the duty ratio of the largest phase becomes a predetermined maximum value M smaller than 100%. It is carried out. As shown in FIG. 12F, the U lower MOS 34 is turned on when the PWM reference signal P42 exceeds the U phase duty Du42, and is turned on when the PWM reference signal P42 falls below. In the present embodiment, a section in which the U lower MOS 34 is turned on, that is, a section L in which the lower MOSs 34 to 36 are all turned on is a time for rigging to converge when performing current detection using a shunt resistor, for example, 4.5 μs or more. Thus, a predetermined maximum value M is set. Until the rigging converges, the ON state of the lower MOSs 34 to 36 is continued, so that the current can be appropriately detected by the shunt resistor. Further, as shown in FIG. 13C, the ripple current can be reduced as much as possible while securing a section in which the lower MOSs 34 to 36 are all turned on so that the current can be detected by the shunt resistor.

ところで、後述する図14(c)、(d)に示すように、シャント抵抗で構成される電流検出部44〜46が上MOS31〜33と電源との間に設けられる場合、上MOS31〜33が全てオンされているときにコイル14〜16の電流を検出する必要があるが、PWM基準信号P42が最も小さくなる時間T42において検出することが可能である。そのため、電流検出部44〜46が上MOS31〜33の電源側に設けられている場合には、所定の最大値を100%としてもよい。   Incidentally, as shown in FIGS. 14C and 14D, which will be described later, when the current detectors 44 to 46 formed of shunt resistors are provided between the upper MOSs 31 to 33 and the power supply, the upper MOSs 31 to 33 are Although it is necessary to detect the currents of the coils 14 to 16 when all of them are on, it is possible to detect at the time T42 when the PWM reference signal P42 becomes the smallest. Therefore, when the current detection units 44 to 46 are provided on the power supply side of the upper MOSs 31 to 33, the predetermined maximum value may be set to 100%.

一方、シャント抵抗で構成される電流検出部41〜43が、下べた二相変調を行っている第1インバータ部の上MOS21〜23と電源との間に設けられる場合、上MOS21〜23が全てオンされているときにコイル11〜13の電流を検出する必要がある。しかしながら、図12(a)に示すように、下MOS24〜26が全てオフされる区間、すなわち上MOS21〜23が全てオンされる区間がない。このような場合には、最も小さい相のデューティが0%よりも大きい所定の最小値となるように下べた二相変調を行う。所定の最小値は、リギングが収束する時間、例えば4.5μs以上となるように設定される。リギングが収束するまでの間、上MOS21〜24のオン状態が継続されるので、シャント抵抗により適切に電流を検出することができる。また、シャント抵抗により電流検出可能となるように上MOS21〜23が全てオンとなる区間を確保しつつ、リップル電流を極力低減することができる。
なお、シャント抵抗により電流を検出すべく、対応する箇所のMOSが全てオンとなるように所定の最大値あるいは最小値を設定することに限らず、後述するオフセット値を検出するために対応する箇所のMOSが全てオフとなるように所定の最大値あるいは最小値を設定してもよい。
On the other hand, when the current detection units 41 to 43 configured by shunt resistors are provided between the upper MOSs 21 to 23 of the first inverter unit performing the lower two-phase modulation and the power source, all the upper MOSs 21 to 23 are provided. It is necessary to detect the currents of the coils 11 to 13 when turned on. However, as shown in FIG. 12A, there is no section in which all the lower MOSs 24 to 26 are turned off, that is, a section in which all the upper MOSs 21 to 23 are turned on. In such a case, the two-phase modulation is performed so that the duty of the smallest phase becomes a predetermined minimum value larger than 0%. The predetermined minimum value is set to be a time for rigging to converge, for example, 4.5 μs or more. Until the rigging converges, the ON states of the upper MOSs 21 to 24 are continued, so that the current can be appropriately detected by the shunt resistor. In addition, the ripple current can be reduced as much as possible while ensuring a section in which the upper MOSs 21 to 23 are all turned on so that the current can be detected by the shunt resistor.
In addition, in order to detect the current by the shunt resistor, not only the predetermined maximum value or the minimum value is set so that all the MOSs in the corresponding part are turned on, but the corresponding part for detecting the offset value described later. A predetermined maximum value or minimum value may be set so that all the MOSs are turned off.

以上、本発明は、上記実施形態になんら限定されるものではなく、発明の趣旨を逸脱しない範囲において種々の形態で実施可能である。
(ア)電流検出部の位置
電流検出部の設置位置の例を図14に示す。なお、図14においては、第1インバータ部20及び第1インバータ部20に対応する第1巻線組18のみを示し、第2インバータ部30及び第2インバータ部30に対応する第2巻線組19等は省略している。
As mentioned above, this invention is not limited to the said embodiment at all, In the range which does not deviate from the meaning of invention, it can implement with a various form.
(A) Position of Current Detection Unit An example of the installation position of the current detection unit is shown in FIG. In FIG. 14, only the first winding set 18 corresponding to the first inverter unit 20 and the first inverter unit 20 is shown, and the second winding set corresponding to the second inverter unit 30 and the second inverter unit 30 is shown. 19 etc. are omitted.

図14(a)に示すように、電流検出部41〜43は、下MOS24〜26のグランド側に設けることができる。また図14(b)に示すように、W1電流検出部43を省き、U1電流検出部41をU下MOS24とグランドとの間に設け、V1電流検出部42をU下MOS25とグランドの間に設けることができる。この例のように、n相のうち1相の電流検出部を省いても、電源電流との差分より全ての相の電流を検出することができる。すなわち、3相であれば2箇所、4相であれば3箇所、5相であれば4箇所、といった具合である。また電流検出部を省く相は、いずれの相であってもよい。   As shown in FIG. 14A, the current detection units 41 to 43 can be provided on the ground side of the lower MOSs 24 to 26. 14B, the W1 current detection unit 43 is omitted, the U1 current detection unit 41 is provided between the U lower MOS 24 and the ground, and the V1 current detection unit 42 is provided between the U lower MOS 25 and the ground. Can be provided. As in this example, even if the current detector for one phase of the n phases is omitted, the currents of all phases can be detected from the difference from the power supply current. That is, 2 locations for 3 phases, 3 locations for 4 phases, 4 locations for 5 phases, and so on. In addition, the phase in which the current detection unit is omitted may be any phase.

図14(a)及び図14(b)に示すように、電流検出部41〜43がシャント抵抗であり、下MOS24〜26のグランド側に設けられている場合に、上べた二相変調を行ってPWM制御するとき、下MOS24〜26の全てがオンになる区間を確保すべく、デューティ指令信号が最も大きい相のデューティ比を100%よりも小さい所定の最大値としてもよい。また、下べた二相変調を行ってPWM制御するとき、下MOS24〜26の全てがオフとなる区間を確保すべく、デューティ指令信号が最も小さい相のデューティを0%よりも大きい所定の最小値としてもよい。所定の最大値および所定の最小値は、シャント抵抗により電流検出を行うに際しリギングが収束する時間に基づいて設定することができる。   As shown in FIGS. 14A and 14B, when the current detection units 41 to 43 are shunt resistors and are provided on the ground side of the lower MOSs 24 to 26, the upper two-phase modulation is performed. When PWM control is performed, the duty ratio of the phase having the largest duty command signal may be set to a predetermined maximum value smaller than 100% in order to secure a section in which all of the lower MOSs 24 to 26 are turned on. Further, when PWM control is performed by performing lower two-phase modulation, the duty of the phase with the smallest duty command signal is set to a predetermined minimum value larger than 0% in order to ensure a section in which all of the lower MOSs 24 to 26 are turned off. It is good. The predetermined maximum value and the predetermined minimum value can be set based on the time when the rigging converges when the current is detected by the shunt resistor.

図14(c)に示すように。電流検出部41〜43は、上MOS21〜23の電源側に設けることができる。また、図14(d)に示すように、W1電流検出部43を省くこともできる。n相のうちの1相の電流検出部を省くことについては、図14(b)にて説明したのと同様である。
図14(c)及び図14(d)に示すように、電流検出部41〜43がシャント抵抗であり、上MOS21〜23の電源側に設けられている場合に、下べた二相変調を行ってPWM制御するとき、上MOS21〜23の全てがオンになる区間を確保すべく、デューティ指令信号が最も大きい相のデューティ比を0%よりも大きい所定の最小値としてもよい。また、上べた二相変調を行ってPWM制御するとき、上MOS21〜23の全てがオフとなる区間を確保すべく、デューティ指令信号が最も大きい相のデューティを100%よりも小さい所定の最大値としてもよい。所定の最大値は、シャント抵抗により電流検出を行うに際しリギングが収束する時間に基づいて設定することができる。
As shown in FIG. The current detection units 41 to 43 can be provided on the power supply side of the upper MOSs 21 to 23. Further, as shown in FIG. 14D, the W1 current detection unit 43 can be omitted. The omission of the current detection unit for one phase of the n phases is the same as that described with reference to FIG.
As shown in FIG. 14C and FIG. 14D, when the current detection units 41 to 43 are shunt resistors and are provided on the power supply side of the upper MOSs 21 to 23, lower two-phase modulation is performed. When PWM control is performed, the duty ratio of the phase having the largest duty command signal may be set to a predetermined minimum value larger than 0% in order to secure a section in which all the upper MOSs 21 to 23 are turned on. Further, when PWM control is performed by performing upper two-phase modulation, the duty of the phase with the largest duty command signal is set to a predetermined maximum value smaller than 100% in order to ensure a section in which all of the upper MOSs 21 to 23 are turned off. It is good. The predetermined maximum value can be set based on the time when the rigging converges when the current is detected by the shunt resistor.

図14(e)に示すように、電流検出部41〜43は、上MOS21〜23と下MOS24〜26とのそれぞれの接続点と、対応する巻線との間に設けることができる。また、図14(f)に示すように、W1電流検出部43を省くこともできる。n相のうちの1相の電流検出部を省くことについては、図14(b)にて説明したのと同様である。
図14(e)及び図14(f)に示す位置に電流検出部41〜43を設ける場合、シャント抵抗ではなく、ホール素子を用いることが好ましい。この場合、オフセット補正が不要である。また、シャント抵抗を用いる場合にみられるリギングの影響がないので、リギングが収束する時間を考慮せずに、下べた二相変調を行う際の所定の最小値、及び、上べた二相変調を行う際の所定の最大値を設定することができる。
なお、下べた二相変調を行う際、最も小さい相のデューティが出力可能な最小値となるように変調してもよい。また、上べた二相変調を行う際、最も大きい相のデューティが出力可能な最大値となるように変調してもよい。
As shown in FIG. 14E, the current detection units 41 to 43 can be provided between the connection points of the upper MOSs 21 to 23 and the lower MOSs 24 to 26 and the corresponding windings. Further, as shown in FIG. 14F, the W1 current detection unit 43 can be omitted. The omission of the current detection unit for one phase of the n phases is the same as that described with reference to FIG.
When the current detectors 41 to 43 are provided at the positions shown in FIGS. 14E and 14F, it is preferable to use a Hall element instead of a shunt resistor. In this case, offset correction is unnecessary. Also, since there is no rigging effect seen when using a shunt resistor, the predetermined minimum value and lower two-phase modulation when performing lower two-phase modulation are considered without considering the time for rigging to converge. A predetermined maximum value can be set.
In addition, when performing the lower two-phase modulation, the modulation may be performed so that the duty of the smallest phase becomes a minimum value that can be output. Further, when performing the above two-phase modulation, the modulation may be performed so that the duty of the largest phase becomes the maximum value that can be output.

(イ)オフセット補正
ところで、電流検出部にシャント抵抗を用いる場合であって、EPSのように操作感を向上するために比較的高精度での制御が求められるとき、シャント抵抗のオフセット値をPWM制御の各周期において検出し、三相電流Iu、Iv、Iwをオフセット補正することが好ましい。
ここで、第1実施形態の変形例を図15に基づいて説明する。図15においては、デューティ指令信号を省略し、PWM基準信号のみを示した。第1インバータ部20のPWM基準信号P11と第2インバータ部30のPWM基準信号P12の位相差は、180°に設定されている。第1インバータ部20のPWM基準信号P11が最大となったとき、下MOS24〜26が全てオンとなっており、第2インバータ部30のPWM基準信号P12が最大となったとき、下MOS34〜36が全てオンとなっているものとする。
なお、この例において第1実施形態とは、以下の点が異なる。すなわち、この例においては、第4実施形態の図11に示すように、電流検出部41〜46がシャント抵抗で構成され、下MOSとグランドとの間に設けられている。また、第1インバータ部20のPWM基準信号P11が最小となったとき、下MOS24〜26を全てオフとすべく、最も小さい相のデューティが0%よりも大きい所定の最小値となるように下べた二相変調されている。さらにまた、第2インバータ部30のPWM基準信号P12が最小となったとき、下MOS34〜36を全てオフとすべく、最も小さい相のデューティが0%よりも大きい所定の最小値となるように下べた二相変調されている。
(A) Offset correction By the way, when a shunt resistor is used for the current detection unit and control with relatively high accuracy is required to improve the operational feeling as in EPS, the offset value of the shunt resistor is set to PWM. It is preferable to detect in each cycle of control and offset-correct the three-phase currents Iu, Iv, and Iw.
Here, the modification of 1st Embodiment is demonstrated based on FIG. In FIG. 15, the duty command signal is omitted and only the PWM reference signal is shown. The phase difference between the PWM reference signal P11 of the first inverter unit 20 and the PWM reference signal P12 of the second inverter unit 30 is set to 180 °. When the PWM reference signal P11 of the first inverter unit 20 becomes maximum, the lower MOSs 24 to 26 are all turned on, and when the PWM reference signal P12 of the second inverter unit 30 becomes maximum, the lower MOSs 34 to 36 Are all on.
In this example, the following points are different from the first embodiment. That is, in this example, as shown in FIG. 11 of the fourth embodiment, the current detection units 41 to 46 are configured by shunt resistors and are provided between the lower MOS and the ground. Further, when the PWM reference signal P11 of the first inverter unit 20 is minimized, the duty of the smallest phase is set to a predetermined minimum value larger than 0% in order to turn off the lower MOSs 24 to 26. Solid two-phase modulation. Furthermore, when the PWM reference signal P12 of the second inverter unit 30 is minimized, the duty of the smallest phase is set to a predetermined minimum value larger than 0% in order to turn off the lower MOSs 34 to 36. The bottom two-phase modulation.

図15(a)に示すように、オフセット補正を行う場合、PWM基準信号が最大となる時間において三相電流を検出するためのAD値(以下、「電流用AD値」という。)が検出され、PWM基準信号が最小となる時間において電流用AD値をオフセット補正するためのAD値(以下、「オフセット用AD値」という。)が検出される。制御部60において、オフセット用AD値を用いて補正された電流用AD値を用い、図3に示す演算処理が行われ、デューティ指令信号が算出される。そして、PWM基準信号が次に最大となるときデューティ指令信号が更新される。
図15(b)は、図6(a)と対応する図であって、2つのインバータ部において位相差が180°に設定されている場合における電流検出タイミングを示すものである。この例において、第1インバータ部20のPWM基準信号P11と第2インバータ部30のPWM基準信号P12との位相差は180°であるので、PWM基準信号P11が最大となるとき、PWM基準信号P12が最小となる。また、PWM基準信号P11が最小となるとき、PWM基準信号P12が最大となる。したがって、図15(b)に示すように、第1インバータ部20のオフセット用AD値を検出するタイミングと、第2インバータ部30の電流用AD値を検出するタイミングが一致する。また、第1インバータ部20の電流用AD値を検出するタイミングと、第2インバータ部30のオフセット用AD値を検出するタイミングが一致する。一方、例えば図6(b)のように、2つのインバータ部の位相差が90°に設定されている場合、電流用AD値を検出するタイミングと、オフセット用AD値を検出するタイミングとは一致しない。
As shown in FIG. 15A, when offset correction is performed, an AD value (hereinafter referred to as “current AD value”) for detecting a three-phase current is detected at a time when the PWM reference signal is maximum. The AD value for offset correction of the current AD value (hereinafter referred to as “offset AD value”) is detected at the time when the PWM reference signal is minimum. In the control unit 60, the calculation process shown in FIG. 3 is performed using the current AD value corrected using the offset AD value, and a duty command signal is calculated. Then, the duty command signal is updated when the PWM reference signal becomes the next maximum.
FIG. 15B is a diagram corresponding to FIG. 6A, and shows current detection timing when the phase difference is set to 180 ° in the two inverter units. In this example, since the phase difference between the PWM reference signal P11 of the first inverter unit 20 and the PWM reference signal P12 of the second inverter unit 30 is 180 °, when the PWM reference signal P11 becomes maximum, the PWM reference signal P12 Is minimized. Further, when the PWM reference signal P11 becomes minimum, the PWM reference signal P12 becomes maximum. Therefore, as shown in FIG. 15B, the timing for detecting the offset AD value of the first inverter unit 20 coincides with the timing for detecting the current AD value of the second inverter unit 30. Further, the timing for detecting the current AD value of the first inverter unit 20 coincides with the timing for detecting the offset AD value of the second inverter unit 30. On the other hand, for example, as shown in FIG. 6B, when the phase difference between the two inverters is set to 90 °, the timing for detecting the current AD value coincides with the timing for detecting the offset AD value. do not do.

この例において、第1インバータ部20と第2インバータ部30との位相差は180°に設定されており、一方の電流用AD値検出タイミングと、他方のオフセット用AD値検出タイミングとが一致するので、レジスタによるAD値検出負荷を低減することができる。また、下MOSが全てオフになったときのオフセット用AD値によって補正した電流用AD値を用いて三相電流Iu、Iv、Iwを算出し、デューティ指令信号を算出している。このように2つのタイミングで検出されたAD値を用いることにより、より正確にデューティ指令信号を算出することができる。
なお、この例においては、PWM基準信号が最大となったとき、対応する下MOSが全てオンとなっている。このタイミングで取得した電流用AD値が特許請求の範囲における「第1検出値」に対応している。また、PWM基準信号が最小なったとき、対応する下MOSが全てオフとなり、上MOSが全てオンとなっている。このタイミングで取得したオフセット用AD値が特許請求の範囲における「第2の検出値」に対応している。すなわち、この例は、「制御部は、インバータ部の低電位側スイッチング素子が全てオンになったときに電流検出部によって検出される第1検出値、及び、高電位側スイッチング素子が全てオンになったときに電流検出部によって検出される第2検出値に基づいて電圧指令信号を算出する」といえる。
In this example, the phase difference between the first inverter unit 20 and the second inverter unit 30 is set to 180 °, and one current AD value detection timing coincides with the other offset AD value detection timing. Therefore, the AD value detection load by the register can be reduced. Further, the three-phase currents Iu, Iv, and Iw are calculated using the current AD value corrected by the offset AD value when all the lower MOSs are turned off, and the duty command signal is calculated. By using the AD values detected at two timings in this way, the duty command signal can be calculated more accurately.
In this example, when the PWM reference signal becomes maximum, the corresponding lower MOSs are all turned on. The current AD value acquired at this timing corresponds to the “first detection value” in the claims. When the PWM reference signal is minimized, all corresponding lower MOSs are turned off and all upper MOSs are turned on. The offset AD value acquired at this timing corresponds to the “second detection value” in the claims. That is, this example is “the control unit turns on the first detection value detected by the current detection unit when all the low-potential side switching elements of the inverter unit are turned on, and all the high-potential side switching elements are on. It can be said that the voltage command signal is calculated based on the second detection value detected by the current detection unit when it becomes.

また、2つのインバータ部の位相差が180°であり、上べた二相変調によって中性点電位を操作している場合であり、シャント抵抗で構成される電流検出部が下MOSのグランド側にある場合、下MOSが全てオンとなる区間を確保するために、最も大きい相のデューティが100%より小さい所定の最大値となるように変調する。所定の最大値は、第4実施形態と同様、シャント抵抗によって電流を検出するのに要する時間、例えばリギングが収束するのに要する時間、に基づいて設定することができる。
ここで、PWM基準信号が最大となるタイミングで電流用AD値を取得し、最小となるタイミングでオフセット用AD値を取得し、電流検出用AD値をオフセット補正することにより、下べた二相変調によって中性点電圧を操作した場合と同様、より正確にデューティ指令信号を算出することができる。また、2つのインバータ部の位相差が180°であるので、上記と同様に、一方のインバータ部において電流用AD値を検出するタイミングと、他方のインバータ部においてオフセット用AD値を検出するタイミングが一致するので、レジスタによるAD値検出負荷を低減することができる。
In addition, the phase difference between the two inverter units is 180 °, and the neutral point potential is manipulated by the upper two-phase modulation. The current detection unit composed of the shunt resistor is connected to the ground side of the lower MOS. In some cases, modulation is performed so that the duty of the largest phase becomes a predetermined maximum value smaller than 100% in order to secure a section in which all of the lower MOSs are turned on. As in the fourth embodiment, the predetermined maximum value can be set based on the time required for detecting the current by the shunt resistor, for example, the time required for the rigging to converge.
Here, the current AD value is acquired at the timing when the PWM reference signal becomes maximum, the offset AD value is acquired at the timing when it becomes the minimum, and the current detection AD value is offset-corrected, thereby lowering the two-phase modulation. As with the neutral point voltage, the duty command signal can be calculated more accurately. Since the phase difference between the two inverter units is 180 °, the timing for detecting the current AD value in one inverter unit and the timing for detecting the offset AD value in the other inverter unit are the same as above. Since they match, the AD value detection load by the register can be reduced.

さらに、2つのインバータ部の位相差が0°であり、一方を下べた二相変調、他方を上べた二相変調により中性点電圧を操作する場合であり、シャント抵抗で構成される電流検出部が下MOSのグランド側にある場合、第4実施形態のように、上べた二相変調は、最も大きい相のデューティが100%より小さい所定の最大値となるように変調される。また、オフセット値を検出する場合、下MOSが全てオフとなる区間を確保すべく、下べた二相変調は、最も小さい相のデューティが0%より大きい所定の最小値となるように変調される。
ここで、PWM基準信号が最大となるタイミングで電流用AD値を取得し、最小となるタイミングでオフセット用AD値を取得し、電流検出用AD値をオフセット補正することにより、下べた二相変調によって中性点電圧を操作した場合と同様、より正確にデューティ指令信号を算出することができる。また2つのインバータ部の位相差が0°であるので、2つのインバータ部において電流用AD値を検出するタイミングが一致する。また、2つのインバータ部においてオフセット用AD値を検出するタイミングが一致する。これにより、レジスタによるAD検出負荷を低減することができる。
Furthermore, the phase difference between the two inverters is 0 °, and the current is configured with a shunt resistor when the neutral point voltage is manipulated by two-phase modulation with one below and two-phase modulation with the other. When the portion is on the ground side of the lower MOS, as in the fourth embodiment, the uppermost two-phase modulation is performed such that the duty of the largest phase is a predetermined maximum value smaller than 100%. Further, when detecting the offset value, the lower two-phase modulation is performed so that the duty of the smallest phase becomes a predetermined minimum value larger than 0% in order to secure a section in which all the lower MOSs are turned off. .
Here, the current AD value is acquired at the timing when the PWM reference signal becomes maximum, the offset AD value is acquired at the timing when it becomes the minimum, and the current detection AD value is offset-corrected, thereby lowering the two-phase modulation. As with the neutral point voltage, the duty command signal can be calculated more accurately. Further, since the phase difference between the two inverter units is 0 °, the timing for detecting the current AD value in the two inverter units coincides. In addition, the timing for detecting the offset AD value in the two inverter units coincides. Thereby, the AD detection load by the register can be reduced.

(ウ)電流検出のタイミング
上記変形例では、PWM基準信号が最も大きいときに第1の電流値としての三相電流を取得し、PWM基準信号が最も小さいときに第2の電流値としてのオフセット値を取得していた。例えば、モータをEPSに使用する場合には、操作感を向上するためにオフセット値を常時取得していたが、オフセット値は取得してもしなくてもよい。例えば、モータ起動時のみオフセット値を取得してもよいし、オフセット値を取得せずにオフセット補正を全く行わなくてもよい。
また、電流検出部にホール素子を用いた場合、制御部により三相電流を検出するタイミングは、PWM基準信号に関わらず、いずれのタイミングで取得してもよい。
(C) Current detection timing In the above modification, the three-phase current as the first current value is acquired when the PWM reference signal is the largest, and the offset as the second current value when the PWM reference signal is the smallest. I was getting the value. For example, when the motor is used for EPS, the offset value is always acquired in order to improve the operational feeling, but the offset value may or may not be acquired. For example, the offset value may be acquired only when the motor is started, or no offset correction may be performed without acquiring the offset value.
When a Hall element is used for the current detection unit, the timing at which the control unit detects the three-phase current may be acquired at any timing regardless of the PWM reference signal.

上記実施形態では、2系統のインバータ部によってモータの駆動を司っていたが、3系統以上のインバータ部を用いてもよい。例えば、オフセット値を取得せず、三相電流のみを取得する構成である場合、各系統間の位相差は、360をインバータ部の数で除した数とすれば、三相電流を検出するタイミングであるPWM基準信号の最大値の間隔が等間隔となり、制御部による電流値取得及び演算負荷を低減することができる。
例えば、図16に示すように、インバータ部が3系統である場合、各系統間の位相差を、360を3で除した値である120°に設定することができる。
また、図17(a)に示すように、インバータ部が4系統である場合、各系統間の位相差を、360を4で除した値である90°に設定することができる。なお、インバータ部の系統数が偶数である場合には、図17(b)に示すように、各系統間の位相差を180°にしてもよい。
ここではオフセット値については考慮していないが、オフセット値の取得のタイミングを含め、レジスタによるAD値検出周期ができるだけ長くなるように、検出タイミングを任意に設定することができる。
なお、図16、図17においては、各系統のPWM基準信号のみを示した。
In the above embodiment, the motor is driven by the two inverter units, but three or more inverter units may be used. For example, when the configuration is such that only the three-phase current is acquired without acquiring the offset value, the phase difference between the systems is the timing for detecting the three-phase current if 360 is divided by the number of inverter units. The intervals of the maximum values of the PWM reference signal are equal intervals, and the current value acquisition and calculation load by the control unit can be reduced.
For example, as shown in FIG. 16, when the inverter unit has three systems, the phase difference between the systems can be set to 120 ° which is a value obtained by dividing 360 by 3.
Further, as shown in FIG. 17A, when the inverter unit has four systems, the phase difference between the systems can be set to 90 ° which is a value obtained by dividing 360 by 4. In addition, when the number of systems of an inverter part is an even number, as shown in FIG.17 (b), you may make the phase difference between each system into 180 degrees.
Although the offset value is not considered here, the detection timing can be arbitrarily set so that the AD value detection cycle by the register becomes as long as possible, including the timing of acquiring the offset value.
16 and 17, only the PWM reference signal of each system is shown.

(エ)二相変調
上記実施形態では、モータの回転数が小さいとき、下べた二相変調或いは上べた二相変調を行うと、騒音や振動が問題となる場合がある。また同様に、モータに通電される電流値が小さいとき、下べた二相変調或いは上べた二相変調を行うと、騒音や振動が問題となる場合がある。そこで、変調率が第1の所定値以下の場合、中性点電圧がコンデンサ電圧の略半分となるように中性点電圧を操作する。変調率が第1の所定値よりも大きい場合、上述の下べた二相変調、上べた二相変調等によって、ゼロ電圧ベクトル発生区間がインバータ系統間でずれるように中性点電圧を操作する。ここで、変調率は、電源電圧に対するデューティ指令信号の振幅であり、第1の所定値は、例えば電源電圧の半分に設定することができる。
(D) Two-phase modulation In the above-described embodiment, noise or vibration may be a problem if lower two-phase modulation or upper two-phase modulation is performed when the rotational speed of the motor is small. Similarly, when the current value supplied to the motor is small, noise or vibration may be a problem if lower two-phase modulation or upper two-phase modulation is performed. Therefore, when the modulation factor is equal to or lower than the first predetermined value, the neutral point voltage is manipulated so that the neutral point voltage is approximately half of the capacitor voltage. When the modulation rate is larger than the first predetermined value, the neutral point voltage is manipulated so that the zero voltage vector generation interval is shifted between the inverter systems by the above-described lower two-phase modulation, upper two-phase modulation, and the like. Here, the modulation factor is the amplitude of the duty command signal with respect to the power supply voltage, and the first predetermined value can be set to, for example, half of the power supply voltage.

また、インバータ部に流れ込む電流が第2の所定値以下である場合、中性点電圧がコンデンサ電圧の略半分となるように中性点電圧を操作する。中性点電圧が第2の所定値よりも大きい場合、上述の下べた二相変調、上べた二相変調等によって、ゼロ電圧ベクトル発生区間がインバータ系統間でずれるように中性点電圧を操作する。
これにより、モータの回転数や電流値が小さいときには中性点電圧をコンデンサ電圧の略半分とすることにより、騒音や振動を抑制することができる。
Further, when the current flowing into the inverter unit is equal to or less than the second predetermined value, the neutral point voltage is manipulated so that the neutral point voltage becomes approximately half of the capacitor voltage. When the neutral point voltage is larger than the second predetermined value, the neutral point voltage is manipulated so that the zero voltage vector generation interval is shifted between the inverter systems by the above-described lower two-phase modulation, upper two-phase modulation, etc. To do.
Thereby, when the rotation speed and current value of the motor are small, noise and vibration can be suppressed by setting the neutral point voltage to approximately half of the capacitor voltage.

(オ)その他の変形例
上記実施形態では、図18(a)に示すように、2系統のインバータ部が1つのモータ10を駆動していたが、図18(b)に示すように、複数のインバータ部がそれぞれ別のモータを駆動するように構成してもよい。すなわち、第1インバータ部120が第1モータ110を駆動し、第2インバータ部130が第2モータ111を駆動する、といった具合である。
上記実施形態では、多相回転機は、いずれもモータであったが、モータに限らず発電機であってもよい。また、多相回転機はEPSに限らず、例えばパワーウインド等、EPS以外のものに用いることができる。
(E) Other Modifications In the above embodiment, as shown in FIG. 18A, the two inverters drive one motor 10, but as shown in FIG. The inverter units may drive different motors. That is, the first inverter unit 120 drives the first motor 110, the second inverter unit 130 drives the second motor 111, and so on.
In the above embodiment, the multiphase rotating machines are all motors, but are not limited to motors and may be generators. Further, the multi-phase rotating machine is not limited to EPS, and can be used for other than EPS, such as a power window.

1:電力変換装置、10:モータ、11〜16:コイル(巻線)、17:位置センサ、18:第1巻線組、19:第2巻線組、20:第1インバータ部、21〜23:上MOS(高電位側スイッチング素子)、24〜26:下MOS(低電位側スイッチング素子)、30:第2インバータ部、31〜33:上MOS(高電位側スイッチング素子)、34〜36:下MOS(低電位側スイッチング素子)、40〜46:電流検出部、50:コンデンサ、60:制御部、70:バッテリ   1: power converter, 10: motor, 11-16: coil (winding), 17: position sensor, 18: first winding group, 19: second winding group, 20: first inverter unit, 21-21 23: upper MOS (high potential side switching element), 24-26: lower MOS (low potential side switching element), 30: second inverter section, 31-33: upper MOS (high potential side switching element), 34-36 : Lower MOS (low potential side switching element), 40 to 46: Current detection unit, 50: Capacitor, 60: Control unit, 70: Battery

Claims (17)

回転機の各相に対応する巻線から構成される複数の巻線組を有する多相回転機の電力変換装置であって、
前記多相回転機の各相に対応する高電位側スイッチング素子および低電位側スイッチング素子から構成され、前記巻線組ごとに設けられる複数のインバータ部と、
前記複数のインバータ部に並列に接続されるコンデンサと、
前記複数の巻線組の各相に通電される電流を検出する電流検出部と、
前記スイッチング素子のオンおよびオフのタイミングに係り、前記複数のインバータ部間において所定の位相差が設定されているスイッチング基準信号、及び、前記電流検出部により検出される検出値から算出される前記巻線組の各相に印加される電圧に係る電圧指令信号に基づいて、前記スイッチング素子のオン及びオフの切り替えを制御する制御部と、
を備え、
前記制御部は
前記複数のインバータ部のうちの少なくとも1つにおいて、前記低電位側スイッチング素子および前記高電位側スイッチング素子の一方が全てオンとなり、他方が全てオフとなるタイミングであるゼロ電圧ベクトル発生区間の中心が、他の前記インバータ部における前記ゼロ電圧ベクトル発生区間とずれるように、前記巻線組の各相に印加される電圧の平均値である中性点電圧を前記位相差に応じて操作し、
前記制御部によって算出されるデューティ比が第1の所定値以下である場合、中性点電圧が前記コンデンサに印加されるコンデンサ電圧の半分となるように操作することを特徴とする電力変換装置。
A power conversion device for a multi-phase rotating machine having a plurality of winding sets composed of windings corresponding to each phase of the rotating machine,
A plurality of inverter units each of which is provided for each winding set, each of which is composed of a high potential side switching element and a low potential side switching element corresponding to each phase of the multiphase rotating machine;
A capacitor connected in parallel to the plurality of inverter units;
A current detector that detects a current passed through each phase of the plurality of winding sets;
The winding calculated from a switching reference signal in which a predetermined phase difference is set between the plurality of inverter units, and a detection value detected by the current detection unit, according to on and off timings of the switching element. Based on a voltage command signal relating to a voltage applied to each phase of the wire set, a control unit that controls switching of the switching element on and off;
With
Wherein,
In at least one of the plurality of inverter units, the center of the zero voltage vector generation section is a timing at which one of the low potential side switching element and the high potential side switching element is all turned on and the other is all turned off. The neutral point voltage, which is the average value of the voltages applied to each phase of the winding set, is manipulated according to the phase difference so as to deviate from the zero voltage vector generation interval in the other inverter unit ,
When the duty ratio calculated by the control unit is equal to or less than the first predetermined value, the power conversion apparatus characterized that you engineered to be half of the capacitor voltage neutral point voltage is applied to the capacitor .
前記制御部は、前記インバータ部に流れ込む電流が第2の所定値以下である場合、中性点電圧が前記コンデンサに印加されるコンデンサ電圧の半分となるように操作することを特徴とする請求項に記載の電力変換装置。 The control unit is configured to operate the neutral point voltage to be half of a capacitor voltage applied to the capacitor when a current flowing into the inverter unit is a second predetermined value or less. The power converter according to 1 . 回転機の各相に対応する巻線から構成される複数の巻線組を有する多相回転機の電力変換装置であって、
前記多相回転機の各相に対応する高電位側スイッチング素子および低電位側スイッチング素子から構成され、前記巻線組ごとに設けられる複数のインバータ部と、
前記複数のインバータ部に並列に接続されるコンデンサと、
前記複数の巻線組の各相に通電される電流を検出する電流検出部と、
前記スイッチング素子のオンおよびオフのタイミングに係り、前記複数のインバータ部間において所定の位相差が設定されているスイッチング基準信号、及び、前記電流検出部により検出される検出値から算出される前記巻線組の各相に印加される電圧に係る電圧指令信号に基づいて、前記スイッチング素子のオン及びオフの切り替えを制御する制御部と、
を備え、
前記制御部は
前記複数のインバータ部のうちの少なくとも1つにおいて、前記低電位側スイッチング素子および前記高電位側スイッチング素子の一方が全てオンとなり、他方が全てオフとなるタイミングであるゼロ電圧ベクトル発生区間の中心が、他の前記インバータ部における前記ゼロ電圧ベクトル発生区間とずれるように、前記巻線組の各相に印加される電圧の平均値である中性点電圧を前記位相差に応じて操作し、
前記インバータ部に流れ込む電流が第2の所定値以下である場合、中性点電圧が前記コンデンサに印加されるコンデンサ電圧の半分となるように操作することを特徴とする電力変換装置。
A power conversion device for a multi-phase rotating machine having a plurality of winding sets composed of windings corresponding to each phase of the rotating machine,
A plurality of inverter units each of which is provided for each winding set, each of which is composed of a high potential side switching element and a low potential side switching element corresponding to each phase of the multiphase rotating machine;
A capacitor connected in parallel to the plurality of inverter units;
A current detector that detects a current passed through each phase of the plurality of winding sets;
The winding calculated from a switching reference signal in which a predetermined phase difference is set between the plurality of inverter units, and a detection value detected by the current detection unit, according to on and off timings of the switching element. Based on a voltage command signal relating to a voltage applied to each phase of the wire set, a control unit that controls switching of the switching element on and off;
With
Wherein,
In at least one of the plurality of inverter units, the center of the zero voltage vector generation section is a timing at which one of the low potential side switching element and the high potential side switching element is all turned on and the other is all turned off. The neutral point voltage, which is the average value of the voltages applied to each phase of the winding set, is manipulated according to the phase difference so as to deviate from the zero voltage vector generation interval in the other inverter unit ,
When the current flowing into the inverter section is equal to or less than a second predetermined value , the power conversion device is operated so that the neutral point voltage becomes half of the capacitor voltage applied to the capacitor .
前記位相差は、前記電流検出部により電流を検出する検出タイミングが等間隔となるように設定されることを特徴とする請求項1〜3のいずれか一項に記載の電力変換装置。 The power converter according to any one of claims 1 to 3, wherein the phase difference is set such that detection timings for detecting a current by the current detector are equally spaced. 前記位相差は、360を前記インバータ部の数で除して算出される値に設定されることを特徴とする請求項に記載の電力変換装置。 The power converter according to claim 4 , wherein the phase difference is set to a value calculated by dividing 360 by the number of the inverter units. 前記制御部は、前記巻線組の各相に対応する前記電圧指令信号のうち、最も小さいデューティ比が所定の最小値となるように中性点電圧を操作することを特徴とする請求項1〜のいずれか一項に記載の電力変換装置。 The control unit operates the neutral point voltage so that the smallest duty ratio among the voltage command signals corresponding to each phase of the winding set becomes a predetermined minimum value. power converter according to any one of 1-5. 前記所定の最小値は、前記電流検出部により電流を検出するのに要する時間に基づいて設定されることを特徴とする請求項に記載の電力変換装置。 The power converter according to claim 6 , wherein the predetermined minimum value is set based on a time required to detect a current by the current detection unit. 前記制御部は、前記巻線組の各相に対応する前記電圧指令信号のうち、最も大きいデューティ比が所定の最大値となるように中性点電圧を操作することを特徴とする請求項1〜のいずれか一項に記載の電力変換装置。 The control unit operates the neutral point voltage so that a maximum duty ratio among the voltage command signals corresponding to each phase of the winding set becomes a predetermined maximum value. power converter according to any one of 1-5. 前記所定の最大値は、前記電流検出部により電流を検出するのに要する時間に基づいて設定されることを特徴とする請求項に記載の電力変換装置。 The power converter according to claim 8 , wherein the predetermined maximum value is set based on a time required to detect a current by the current detection unit. 前記インバータ部は、2つであり、
前記2つのインバータ部の前記スイッチング基準信号の位相差が0に設定され、
前記制御部は、
一方の前記インバータ部において、前記巻線組の各相に対応する前記電圧指令信号のうち、最も小さいデューティ比が所定の最小値となるように中性点電圧を操作し、
他方の前記インバータ部において、前記巻線組の各相に対応する前記電圧指令信号のうち、最も大きいデューティ比が所定の最大値となるように中性点電圧を操作することを特徴とする請求項1〜のいずれか一項に記載の電力変換装置
The inverter part is two,
A phase difference between the switching reference signals of the two inverter units is set to 0;
The controller is
In one of the inverter units, the neutral point voltage is manipulated so that the smallest duty ratio becomes a predetermined minimum value among the voltage command signals corresponding to each phase of the winding set,
The other inverter section operates a neutral point voltage so that a maximum duty ratio among the voltage command signals corresponding to each phase of the winding set becomes a predetermined maximum value. Item 4. The power conversion device according to any one of Items 1 to 3 .
回転機の各相に対応する巻線から構成される複数の巻線組を有する多相回転機の電力変換装置であって、
前記多相回転機の各相に対応する高電位側スイッチング素子および低電位側スイッチング素子から構成され、前記巻線組ごとに設けられる複数のインバータ部と、
前記複数のインバータ部に並列に接続されるコンデンサと、
前記複数の巻線組の各相に通電される電流を検出する電流検出部と、
前記スイッチング素子のオンおよびオフのタイミングに係り、前記複数のインバータ部間において所定の位相差が設定されているスイッチング基準信号、及び、前記電流検出部により検出される検出値から算出される前記巻線組の各相に印加される電圧に係る電圧指令信号に基づいて、前記スイッチング素子のオン及びオフの切り替えを制御する制御部と、
を備え、
前記インバータ部は、2つであり、
前記2つのインバータ部の前記スイッチング基準信号の位相差が0に設定され、
前記制御部は
前記複数のインバータ部のうちの少なくとも1つにおいて、前記低電位側スイッチング素子および前記高電位側スイッチング素子の一方が全てオンとなり、他方が全てオフとなるタイミングであるゼロ電圧ベクトル発生区間の中心が、他の前記インバータ部における前記ゼロ電圧ベクトル発生区間とずれるように、前記巻線組の各相に印加される電圧の平均値である中性点電圧を前記位相差に応じて操作し、
一方の前記インバータ部において、前記巻線組の各相に対応する前記電圧指令信号のうち、最も小さいデューティ比が所定の最小値となるように中性点電圧を操作し、
他方の前記インバータ部において、前記巻線組の各相に対応する前記電圧指令信号のうち、最も大きいデューティ比が所定の最大値となるように中性点電圧を操作することを特徴とする電力変換装置。
A power conversion device for a multi-phase rotating machine having a plurality of winding sets composed of windings corresponding to each phase of the rotating machine,
A plurality of inverter units each of which is provided for each winding set, each of which is composed of a high potential side switching element and a low potential side switching element corresponding to each phase of the multiphase rotating machine;
A capacitor connected in parallel to the plurality of inverter units;
A current detector that detects a current passed through each phase of the plurality of winding sets;
The winding calculated from a switching reference signal in which a predetermined phase difference is set between the plurality of inverter units, and a detection value detected by the current detection unit, according to on and off timings of the switching element. Based on a voltage command signal relating to a voltage applied to each phase of the wire set, a control unit that controls switching of the switching element on and off;
With
The inverter part is two,
A phase difference between the switching reference signals of the two inverter units is set to 0;
Wherein,
In at least one of the plurality of inverter units, the center of the zero voltage vector generation section is a timing at which one of the low potential side switching element and the high potential side switching element is all turned on and the other is all turned off. The neutral point voltage, which is the average value of the voltages applied to each phase of the winding set, is manipulated according to the phase difference so as to deviate from the zero voltage vector generation interval in the other inverter unit ,
In one of the inverter units, the neutral point voltage is manipulated so that the smallest duty ratio becomes a predetermined minimum value among the voltage command signals corresponding to each phase of the winding set,
In the other inverter section, the neutral point voltage is operated so that the largest duty ratio among the voltage command signals corresponding to each phase of the winding set becomes a predetermined maximum value. Conversion device.
前記所定の最小値は、前記電流検出部により電流を検出するのに要する時間に基づいて設定されることを特徴とする請求項10または11に記載の電力変換装置。 The power conversion device according to claim 10 or 11 , wherein the predetermined minimum value is set based on a time required for the current detection unit to detect a current. 前記所定の最大値は、前記電流検出部により電流を検出するのに要する時間に基づいて設定されることを特徴とする請求項10または11に記載の電力変換装置。 The power converter according to claim 10 or 11 , wherein the predetermined maximum value is set based on a time required to detect a current by the current detection unit. 前記制御部は、前記インバータ部の前記低電位側スイッチング素子の全てがオンになったときに前記電流検出部により検出される第1検出値、及び、前記高電位側スイッチング素子の全てがオンになったときに前記電流検出部により検出される第2検出値の少なくとも一方に基づいて、前記電圧指令信号を算出することを特徴とする請求項1〜13のいずれか一項に記載の電力変換装置。 The control unit includes a first detection value detected by the current detection unit when all of the low potential side switching elements of the inverter unit are turned on, and all of the high potential side switching elements are turned on. The power conversion according to any one of claims 1 to 13 , wherein the voltage command signal is calculated on the basis of at least one of the second detection values detected by the current detection unit. apparatus. 前記電流検出部は、前記低電位側スイッチング素子よりも低電位側に設けられることを特徴とする請求項1〜14のいずれか一項に記載の電力変換装置。 The current detection unit, the power converter according to any one of claims 1 to 14 than the low-potential side switching elements and which are located on the low potential side. 前記電流検出部は、前記高電位側スイッチング素子よりも高電位側に設けられることを特徴とする請求項1〜14のいずれか一項に記載の電力変換装置。 The power converter according to any one of claims 1 to 14, wherein the current detection unit is provided on a higher potential side than the high potential side switching element. 前記電流検出部は、前記高電位側スイッチング素子と前記低電位側スイッチング素子との接続点と、前記接続点に対応する前記巻線との間に設けられることを特徴とする請求項1〜14のいずれか一項に記載の電力変換装置。 Wherein the current detection unit, a connection point between the high-potential side switching element and the low potential side switching device, according to claim 1 to 14, characterized in that provided between the windings corresponding to the connection point The power converter device as described in any one of .
JP2009208124A 2009-09-09 2009-09-09 Power converter Active JP5354369B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009208124A JP5354369B2 (en) 2009-09-09 2009-09-09 Power converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009208124A JP5354369B2 (en) 2009-09-09 2009-09-09 Power converter

Publications (2)

Publication Number Publication Date
JP2011061950A JP2011061950A (en) 2011-03-24
JP5354369B2 true JP5354369B2 (en) 2013-11-27

Family

ID=43948921

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009208124A Active JP5354369B2 (en) 2009-09-09 2009-09-09 Power converter

Country Status (1)

Country Link
JP (1) JP5354369B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016132426A1 (en) * 2015-02-16 2016-08-25 三菱電機株式会社 Power conversion device
WO2016132427A1 (en) * 2015-02-16 2016-08-25 三菱電機株式会社 Power conversion device
US10411615B2 (en) 2016-03-28 2019-09-10 Mitsubishi Electric Corporation Power converter
US10418894B2 (en) 2017-03-21 2019-09-17 Lsis Co., Ltd. Inverter system and method of controlling the same

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5762164B2 (en) * 2011-06-17 2015-08-12 三菱電機株式会社 Power converter control device
WO2013080465A1 (en) 2011-11-30 2013-06-06 パナソニック 株式会社 Control method for inverter device, and inverter device
JP5920300B2 (en) * 2013-09-18 2016-05-18 株式会社デンソー Power conversion device and electric power steering device using the same
WO2015068300A1 (en) * 2013-11-11 2015-05-14 三菱電機株式会社 Power conversion device
FR3025372B1 (en) * 2014-09-01 2016-12-23 Valeo Equip Electr Moteur METHOD FOR CONTROLLING AN INVERTER DEVICE AND CONTROL DEVICE THEREFOR
JP2017022862A (en) * 2015-07-10 2017-01-26 日立オートモティブシステムズ株式会社 Power conversion device and electric power steering device loading the same
JP6691035B2 (en) * 2016-11-23 2020-04-28 株式会社Rej Control device for controlling two-winding motor
JP6776951B2 (en) 2017-03-06 2020-10-28 株式会社デンソー Rotating electric machine control device and electric power steering device using this
JP6697788B1 (en) * 2018-12-10 2020-05-27 三菱電機株式会社 Power conversion device, generator motor control device, and electric power steering device
US20240063746A1 (en) * 2021-03-01 2024-02-22 Mitsubishi Electric Corporation Controller for rotary machine
WO2023032678A1 (en) * 2021-09-02 2023-03-09 株式会社デンソー Control apparatus for dynamo-electric machine, and program
JPWO2023084693A1 (en) 2021-11-11 2023-05-19
WO2024034602A1 (en) * 2022-08-08 2024-02-15 新電元工業株式会社 Battery charging device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0815394B2 (en) * 1983-10-31 1996-02-14 株式会社安川電機 Connection / control method of multiple coupling inverter device
JPH0797907B2 (en) * 1986-09-22 1995-10-18 株式会社日立製作所 PWM inverter current controller
JP2001197779A (en) * 2000-01-12 2001-07-19 Nissan Motor Co Ltd Motor drive apparatus
JP4349890B2 (en) * 2003-11-21 2009-10-21 日立アプライアンス株式会社 Motor control device and equipment using the same
JP2007110780A (en) * 2005-10-11 2007-04-26 Aisin Aw Co Ltd Motor controller
JP4942569B2 (en) * 2007-07-04 2012-05-30 三菱電機株式会社 Power converter
JP5157372B2 (en) * 2007-11-06 2013-03-06 株式会社デンソー Multi-phase rotating electrical machine control device and multi-phase rotating electrical machine device

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016132426A1 (en) * 2015-02-16 2016-08-25 三菱電機株式会社 Power conversion device
WO2016132427A1 (en) * 2015-02-16 2016-08-25 三菱電機株式会社 Power conversion device
JPWO2016132427A1 (en) * 2015-02-16 2017-05-18 三菱電機株式会社 Power converter
JPWO2016132426A1 (en) * 2015-02-16 2017-05-18 三菱電機株式会社 Power converter
US10128739B2 (en) 2015-02-16 2018-11-13 Mitsubishi Electric Corporation Power conversion device
US10374503B2 (en) 2015-02-16 2019-08-06 Mitsubishi Electric Corporation Power conversion device
US10411615B2 (en) 2016-03-28 2019-09-10 Mitsubishi Electric Corporation Power converter
US10418894B2 (en) 2017-03-21 2019-09-17 Lsis Co., Ltd. Inverter system and method of controlling the same

Also Published As

Publication number Publication date
JP2011061950A (en) 2011-03-24

Similar Documents

Publication Publication Date Title
JP5354369B2 (en) Power converter
JP4941686B2 (en) Power converter
JP5045799B2 (en) Power conversion device, drive device, and electric power steering device using the same
JP5839011B2 (en) Power conversion device and electric power steering device using the same
JP5641335B2 (en) Power converter
US9093932B2 (en) Control system for three-phase rotary machine
JP5521914B2 (en) Power conversion device and electric power steering device using the same
US20070296371A1 (en) Position sensorless control apparatus for synchronous motor
WO2012008381A1 (en) Power conversion system
US20120206076A1 (en) Motor-driving apparatus for variable-speed motor
JP5485232B2 (en) Switching circuit control device
JP2009189203A (en) Motor driving device for eps
WO2017064756A1 (en) Ac rotating machine control device and electric power steering device equipped with same
JP2017112766A (en) Electric power conversion system and electric power steering device using the same
JP2012029378A (en) Load controller
JP6742393B2 (en) Electric power conversion device, generator motor control device, and electric power steering device
JP7354953B2 (en) Control device and program for power conversion equipment
JP7351004B2 (en) AC rotating machine control device
CN113366756B (en) Driving device for rotary electric machine
CN107155393B (en) Power conversion device, control method thereof, and electric power steering control device
JP6716041B2 (en) Electric power converter and electric power steering device
CN116114165A (en) Power conversion device and electric power steering device
JP6681266B2 (en) Electric motor control device and electric vehicle equipped with the same
JP2000217384A (en) Controller of position-sensorless motor
JP7354962B2 (en) Inverter control device and program

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20111109

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130225

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130305

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130401

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130802

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130815

R151 Written notification of patent or utility model registration

Ref document number: 5354369

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250