JP5233072B2 - Plasma display panel driving method and plasma display device - Google Patents

Plasma display panel driving method and plasma display device Download PDF

Info

Publication number
JP5233072B2
JP5233072B2 JP2006036328A JP2006036328A JP5233072B2 JP 5233072 B2 JP5233072 B2 JP 5233072B2 JP 2006036328 A JP2006036328 A JP 2006036328A JP 2006036328 A JP2006036328 A JP 2006036328A JP 5233072 B2 JP5233072 B2 JP 5233072B2
Authority
JP
Japan
Prior art keywords
initialization
cell
subfield
voltage
discharge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006036328A
Other languages
Japanese (ja)
Other versions
JP2007218963A (en
Inventor
実 武田
茂雄 木子
泰明 武藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2006036328A priority Critical patent/JP5233072B2/en
Publication of JP2007218963A publication Critical patent/JP2007218963A/en
Application granted granted Critical
Publication of JP5233072B2 publication Critical patent/JP5233072B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

本発明は、壁掛けテレビや大型モニターに用いられるプラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置に関する。   The present invention relates to a driving method of a plasma display panel and a plasma display device used for a wall-mounted television or a large monitor.

プラズマディスプレイパネル(以下、「パネル」と略記する)として代表的な交流面放電型パネルは、対向配置された前面板と背面板との間に多数の放電セルが形成されている。   A typical AC surface discharge type panel as a plasma display panel (hereinafter abbreviated as “panel”) has a large number of discharge cells formed between a front plate and a back plate arranged to face each other.

前面板は、1対の走査電極と維持電極とからなる表示電極対が前面ガラス基板上に互いに平行に複数対形成され、それら表示電極対を覆うように誘電体層および保護層が形成されている。背面板は、背面ガラス基板上に複数の平行なデータ電極と、それらを覆うように誘電体層と、さらにその上にデータ電極と平行に複数の隔壁とがそれぞれ形成され、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。   In the front plate, a plurality of display electrode pairs each consisting of a pair of scan electrodes and sustain electrodes are formed in parallel with each other on the front glass substrate, and a dielectric layer and a protective layer are formed so as to cover the display electrode pairs. Yes. The back plate has a plurality of parallel data electrodes on the back glass substrate, a dielectric layer so as to cover them, and a plurality of barrier ribs in parallel with the data electrodes formed on the back glass substrate. A phosphor layer is formed on the side walls of the barrier ribs.

そして、表示電極対とデータ電極とが立体交差するように前面板と背面板とが対向配置されて密封され、内部の放電空間には、例えば分圧比で5%のキセノンを含む放電ガスが封入されている。ここで表示電極対とデータ電極との対向する部分に放電セルが形成される。このような構成のパネルにおいて、各放電セル内でガス放電により紫外線を発生させ、この紫外線で赤色(R)、緑色(G)および青色(B)の各色の蛍光体を励起発光させてカラー表示を行っている。   Then, the front plate and the back plate are arranged opposite to each other so that the display electrode pair and the data electrode are three-dimensionally crossed and sealed, and a discharge gas containing, for example, 5% xenon is enclosed in the internal discharge space. Has been. Here, a discharge cell is formed in a portion where the display electrode pair and the data electrode face each other. In the panel having such a configuration, ultraviolet rays are generated by gas discharge in each discharge cell, and the phosphors of red (R), green (G) and blue (B) colors are excited and emitted by the ultraviolet rays, thereby performing color display. It is carried out.

パネルを駆動する方法としてはサブフィールド法、すなわち、1フィールド期間を複数のサブフィールドに分割した上で、発光させるサブフィールドの組み合わせによって階調表示を行う方法が一般的である。   As a method of driving the panel, a subfield method, that is, a method of performing gradation display by combining subfields to emit light after dividing one field period into a plurality of subfields.

各サブフィールドは、初期化期間、書込み期間および維持期間を有し、初期化期間では初期化放電を発生し、続く書込み動作に必要な壁電荷を各電極上に形成する。初期化動作には、全ての放電セルで初期化放電を発生させる初期化動作(以下、「全セル初期化動作」と略記する)と、維持放電を行った放電セルで初期化放電を発生させる初期化動作(以下、「選択初期化動作」と略記する)とがある。   Each subfield has an initialization period, an address period, and a sustain period. In the initialization period, an initialization discharge is generated, and wall charges necessary for the subsequent address operation are formed on each electrode. The initialization operation includes an initialization operation for generating an initialization discharge in all discharge cells (hereinafter abbreviated as “all-cell initialization operation”) and an initialization discharge in a discharge cell that has undergone a sustain discharge. There is an initialization operation (hereinafter abbreviated as “selective initialization operation”).

書込み期間では、表示を行うべき放電セルにおいて選択的に書込み放電を発生し壁電荷を形成する。そして維持期間では、走査電極と維持電極とからなる表示電極対に交互に維持パルスを印加し、書込み放電を起こした放電セルで維持放電を発生させ、対応する放電セルの蛍光体層を発光させることにより画像表示を行う。   In the address period, address discharge is selectively generated in the discharge cells to be displayed to form wall charges. In the sustain period, a sustain pulse is alternately applied to the display electrode pair composed of the scan electrode and the sustain electrode, and a sustain discharge is generated in the discharge cell in which the address discharge is generated, and the phosphor layer of the corresponding discharge cell is caused to emit light. The image is displayed.

また、サブフィールド法の中でも、緩やかに変化する電圧波形を用いて初期化放電を行い、さらに維持放電を行った放電セルに対して選択的に初期化放電を行うことで、階調表示に関係しない発光を極力減らしコントラスト比を向上させた新規な駆動方法が開示されている。   In addition, among the subfield methods, initializing discharge is performed using a slowly changing voltage waveform, and further, initializing discharge is selectively performed on discharge cells that have undergone sustain discharge. A novel driving method is disclosed in which the light emission that is not generated is reduced as much as possible to improve the contrast ratio.

具体的には、例えば複数のサブフィールドのうち、1つのサブフィールドの初期化期間において全ての放電セルを放電させる全セル初期化動作を行い、他のサブフィールドの初期化期間においては維持放電を行った放電セルのみ初期化する選択初期化動作を行う。その結果、表示に関係のない発光は全セル初期化動作の放電に伴う発光のみとなりコントラストの高い画像表示が可能となる(例えば、特許文献1参照)。   Specifically, for example, among all the subfields, an all-cell initializing operation is performed in which all discharge cells are discharged in the initializing period of one subfield, and a sustain discharge is performed in the initializing period of the other subfield. A selective initialization operation for initializing only the performed discharge cells is performed. As a result, light emission unrelated to display is only light emission accompanying discharge in the all-cell initialization operation, and high-contrast image display is possible (for example, see Patent Document 1).

このように駆動することによって、画像の表示に関係のない発光、すなわち黒表示領域の輝度(以下、「黒輝度」と略記する)は全セル初期化動作における微弱発光だけとなり、コントラストの高い画像表示が可能となる。   By driving in this way, light emission that is not related to image display, that is, the luminance of the black display area (hereinafter abbreviated as “black luminance”) is only weak light emission in the all-cell initialization operation, and an image with high contrast. Display is possible.

一方、パネルの高精細度化や大画面化に伴って放電セル数が増加し、また、動画擬似輪郭の改善等、画像表示品質を向上させるためにサブフィールド数を増加させる等、今後ますます書込み動作の高速化が要求されている。   On the other hand, the number of discharge cells will increase as the panel becomes higher in definition and larger screen, and the number of subfields will increase in order to improve the image display quality, such as the improvement of moving image pseudo contour. There is a demand for faster write operations.

ところで、全ての放電セルを初期化させる全セル初期化動作は、上述したように書込み動作に必要な壁電荷を形成するとともに、放電遅れを小さくし、書込み放電を安定して発生させるためのプライミングを発生させるという働きをも併せ持っている。したがって、高速書込み動作のためにはプライミングを増やすという方法が有効である。しかし、単純に全セル初期化動作の回数を増やすと、黒輝度が上がってコントラストが低下し、画像表示品質が低下する。   By the way, the all-cell initializing operation for initializing all the discharge cells forms the wall charge necessary for the address operation as described above, reduces the discharge delay, and stably generates the address discharge. It also has the function of generating. Therefore, a method of increasing priming is effective for high-speed write operation. However, if the number of all-cell initialization operations is simply increased, the black luminance increases, the contrast decreases, and the image display quality decreases.

そこで、表示すべき画像信号の平均画像レベル(APL:Average Picture Level)にもとづいて、各サブフィールドの初期化期間における初期化動作を、全セル初期化または選択初期化のいずれかに決定して全セル初期化回数を増減させ、黒輝度の上昇を抑えながら安定した高速書込みが可能なパネルの駆動方法が提案されている(例えば、特許文献2参照)。
特開2000−242224号公報 特開2005−215132号公報
Therefore, based on the average image level (APL: Average Picture Level) of the image signal to be displayed, the initialization operation in the initialization period of each subfield is determined as either all-cell initialization or selective initialization. There has been proposed a panel driving method that can increase and decrease the number of all-cell initializations and can stably perform high-speed writing while suppressing an increase in black luminance (see, for example, Patent Document 2).
JP 2000-242224 A JP-A-2005-215132

しかしながら、初期化期間における初期化動作を、全セル初期化動作または選択初期化動作のいずれかに決定して全セル初期化回数を増減させると、本来一定であるべき黒輝度が不連続的に変動して画像表示品質を低下させてしまうことがある。ここで、1フィールド期間内の全セル初期化動作を行うサブフィールドの数を、以下においては「全セル初期化回数」と記す。   However, if the initialization operation in the initialization period is determined as either the all-cell initialization operation or the selective initialization operation and the number of all-cell initializations is increased / decreased, the black luminance that should be constant is discontinuous. It may fluctuate and reduce the image display quality. Here, the number of subfields for performing the all-cell initialization operation within one field period is referred to as “all-cell initialization count” below.

本発明はこれらの課題を解決するために行われたもので、パネルにおける全セル初期化回数を増減させることによって書込み放電を安定させると同時に、黒輝度の変動を目立ち難くすることにより、画像表示品質を向上することが可能なパネルの駆動方法およびプラズマディスプレイ装置を提供することを目的とする。   The present invention has been made to solve these problems, and by stabilizing the address discharge by increasing / decreasing the number of all-cell initializations in the panel, at the same time, by making the fluctuation of black luminance inconspicuous, image display An object of the present invention is to provide a panel driving method and a plasma display device capable of improving quality.

上記の課題を解決するために本発明は、走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたパネルの駆動方法であって、1フィールドを、放電セルで初期化放電を発生させる初期化期間と、放電セルで書込み放電を発生させる書込み期間と、書込み放電を発生させた放電セルで維持放電を発生させる維持期間とを有する複数のサブフィールドで構成し、サブフィールドは、初期化期間において画像表示を行う全ての放電セルに対して初期化放電を発生させる全セル初期化サブフィールドと、初期化期間において直前のサブフィールドで維持放電を発生した放電セルで選択的に初期化放電を発生させる選択初期化サブフィールドとのいずれかであり、全セル初期化サブフィールドと選択初期化サブフィールドとを切換え可能とすることで全セル初期化サブフィールドの数を増減できるように構成し、全セル初期化サブフィールドの数を増加させるときは、全セル初期化サブフィールドの直前または直後に配置された選択初期化サブフィールドを全セル初期化サブフィールドに切換えて、全セル初期化サブフィールドの数を減少させるときは、連続して配置された全セル初期化サブフィールドの一つを選択初期化サブフィールドに切換えることを特徴とする。この方法により、パネルにおける全セル初期化回数を増減させることによって書込み放電を安定させると同時に、黒輝度の変動を目立ち難くすることにより、画像表示品質を向上することが可能なパネルの駆動方法およびプラズマディスプレイ装置を提供することができる。   In order to solve the above-described problems, the present invention is a method for driving a panel having a plurality of discharge cells each having a display electrode pair composed of a scan electrode and a sustain electrode. An initialization period to be generated, an address period in which an address discharge is generated in a discharge cell, and a plurality of subfields having a sustain period in which a sustain discharge is generated in a discharge cell in which an address discharge is generated. Initially selectively in all cell initialization subfields that generate initialization discharge for all discharge cells that display images during the initialization period, and discharge cells that have generated sustain discharges in the immediately preceding subfield during the initialization period Selective initialization subfield that generates igniting discharge, switchable between all-cell initialization subfield and selective initialization subfield The number of all-cell initialization subfields can be increased or decreased, and when the number of all-cell initialization subfields is increased, the initial selection placed immediately before or after the all-cell initialization subfield Switching the sub-field to the all-cell initializing subfield to reduce the number of all-cell initializing subfields, select one of the consecutively arranged all-cell initializing subfields as the selective initializing subfield. It is characterized by switching. By this method, the address discharge is stabilized by increasing / decreasing the number of all-cell initializations in the panel, and at the same time, the fluctuation in black luminance is made inconspicuous, thereby improving the image display quality and A plasma display device can be provided.

また本発明のパネルの駆動方法は、全セル初期化サブフィールドの数を増減させずに全セル初期化サブフィールドと選択初期化サブフィールドとを切換えるときは、選択初期化サブフィールドの直前または直後に配置された全セル初期化サブフィールドを選択初期化に切換えるとともに全セル初期化サブフィールドの直前または直後に配置された選択初期化サブフィールドを全セル初期化サブフィールドに切換えてもよい。   In the panel driving method of the present invention, when switching between the all-cell initializing subfield and the selective initializing subfield without increasing or decreasing the number of all-cell initializing subfields, immediately before or after the selective initializing subfield. The all-cell initializing subfield arranged in (1) may be switched to selective initialization, and the selective initializing subfield arranged immediately before or after the all-cell initializing subfield may be switched to all-cell initializing subfield.

また本発明のパネルの駆動方法は、全セル初期化サブフィールドで初期化放電を発生させるための初期化電圧を可変できるように構成し、全セル初期化サブフィールドの数を増減させるときに、初期化放電の発光輝度の変化を緩和するように初期化電圧を制御してもよい。   Further, the panel driving method of the present invention is configured to be able to vary the initialization voltage for generating the initialization discharge in the all-cell initialization subfield, and when increasing or decreasing the number of all-cell initialization subfields, The initialization voltage may be controlled so as to mitigate a change in emission luminance of the initialization discharge.

また本発明のプラズマディスプレイ装置は、走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたパネルと、走査電極に緩やかに上昇または下降する傾斜波形電圧を印加する走査電極駆動回路とを備え、1フィールドを、放電セルで初期化放電を発生させる初期化期間と、放電セルで書込み放電を発生させる書込み期間と、書込み放電を発生させた放電セルで維持放電を発生させる維持期間とを有する複数のサブフィールドで構成し、サブフィールドは、初期化期間において画像表示を行う全ての放電セルに対して初期化放電を発生させる全セル初期化サブフィールドと、初期化期間において直前のサブフィールドで維持放電を発生した放電セルで選択的に初期化放電を発生させる選択初期化サブフィールドとのいずれかであり、走査電極駆動回路は、全セル初期化サブフィールドと選択初期化サブフィールドとを切換え可能とすることで全セル初期化サブフィールドの数を増減できるように構成するとともに、全セル初期化サブフィールドの数を増加させるときは、全セル初期化サブフィールドの直前または直後に配置された選択初期化サブフィールドを全セル初期化サブフィールドに切換えて、全セル初期化サブフィールドの数を減少させるときは、連続して配置された全セル初期化サブフィールドの一つを選択初期化サブフィールドに切換えるように構成したことを特徴とする。   In addition, the plasma display device of the present invention includes a panel having a plurality of discharge cells each having a display electrode pair composed of a scan electrode and a sustain electrode, and a scan electrode driving circuit that applies a ramp waveform voltage that gently rises or falls to the scan electrode. An initializing period for generating an initializing discharge in the discharge cell, an addressing period for generating the addressing discharge in the discharge cell, and a sustaining period for generating the sustaining discharge in the discharge cell in which the addressing discharge has occurred The subfield includes an all-cell initializing subfield that generates an initializing discharge for all discharge cells that perform image display in the initializing period, and an immediately preceding subfield in the initializing period. Any of selective initialization subfields that selectively generate initialization discharges in discharge cells that have generated sustain discharges in the subfields The scan electrode driving circuit is configured so that the number of all-cell initializing subfields can be increased or decreased by switching between the all-cell initializing subfield and the selective initializing subfield. When increasing the number of fields, the selective initialization subfield arranged immediately before or after the all-cell initialization subfield is switched to the all-cell initialization subfield to reduce the number of all-cell initialization subfields. In some cases, one of the all-cell initializing subfields arranged continuously is switched to the selective initializing subfield.

本発明によれば、パネルにおける全セル初期化回数を増減させることによって書込み放電を安定させると同時に、黒輝度の変動を目立ち難くすることにより、画像表示品質を向上することが可能になる。   According to the present invention, it is possible to improve the image display quality by stabilizing the address discharge by increasing / decreasing the number of all-cell initializations in the panel and at the same time making the fluctuation of black luminance inconspicuous.

以下、本発明の実施の形態におけるプラズマディスプレイ装置について、図面を用いて説明する。   Hereinafter, a plasma display device according to an embodiment of the present invention will be described with reference to the drawings.

(実施の形態1)
図1は、本発明の実施の形態におけるパネル10の構造を示す分解斜視図である。ガラス製の前面板21上には、走査電極22と維持電極23とからなる表示電極対28が複数形成されている。そして走査電極22と維持電極23とを覆うように誘電体層24が形成され、その誘電体層24上に保護層25が形成されている。背面板31上にはデータ電極32が複数形成され、データ電極32を覆うように誘電体層33が形成され、さらにその上に井桁状の隔壁34が形成されている。そして、隔壁34の側面および誘電体層33上には赤色(R)、緑色(G)および青色(B)の各色に発光する蛍光体層35が設けられている。
(Embodiment 1)
FIG. 1 is an exploded perspective view showing a structure of panel 10 according to the embodiment of the present invention. On the glass front plate 21, a plurality of display electrode pairs 28 made up of the scan electrodes 22 and the sustain electrodes 23 are formed. A dielectric layer 24 is formed so as to cover the scan electrode 22 and the sustain electrode 23, and a protective layer 25 is formed on the dielectric layer 24. A plurality of data electrodes 32 are formed on the back plate 31, a dielectric layer 33 is formed so as to cover the data electrodes 32, and a grid-like partition wall 34 is formed thereon. A phosphor layer 35 that emits light of each color of red (R), green (G), and blue (B) is provided on the side surface of the partition wall 34 and on the dielectric layer 33.

これら前面板21と背面板31とは、微小な放電空間を挟んで表示電極対28とデータ電極32とが交差するように対向配置され、その外周部をガラスフリット等の封着材によって封着されている。そして放電空間には、例えばネオンとキセノンの混合ガスが放電ガスとして封入されている。本実施の形態においては、輝度向上のためにキセノン分圧を10%とした放電ガスが用いられている。放電空間は隔壁34によって複数の区画に仕切られており、表示電極対28とデータ電極32とが交差する部分に放電セルが形成されている。そしてこれらの放電セルが放電、発光することにより画像が表示される。   The front plate 21 and the back plate 31 are arranged to face each other so that the display electrode pair 28 and the data electrode 32 intersect each other with a minute discharge space interposed therebetween, and the outer periphery thereof is sealed with a sealing material such as glass frit. Has been. In the discharge space, for example, a mixed gas of neon and xenon is enclosed as a discharge gas. In the present embodiment, a discharge gas with a xenon partial pressure of 10% is used to improve luminance. The discharge space is partitioned into a plurality of sections by partition walls 34, and discharge cells are formed at the intersections between the display electrode pairs 28 and the data electrodes 32. These discharge cells discharge and emit light to display an image.

なお、パネルの構造は上述したものに限られるわけではなく、例えばストライプ状の隔壁を備えたものであってもよい。   Note that the structure of the panel is not limited to the above-described structure, and for example, a structure having a stripe-shaped partition may be used.

図2は、本発明の実施の形態におけるパネル10の電極配列を示す図である。パネル10には、行方向に長いn本の走査電極SC1〜SCn(図1の走査電極22)およびn本の維持電極SU1〜SUn(図1の維持電極23)が配列され、列方向に長いm本のデータ電極D1〜Dm(図1のデータ電極32)が配列されている。そして、1対の走査電極SCi(i=1〜n)および維持電極SUiと1つのデータ電極Dj(j=1〜m)とが交差した部分に放電セルが形成され、放電セルは放電空間内にm×n個形成されている。   FIG. 2 is a diagram showing an electrode arrangement of panel 10 in accordance with the exemplary embodiment of the present invention. In panel 10, n scanning electrodes SC1 to SCn (scanning electrode 22 in FIG. 1) and n sustaining electrodes SU1 to SUn (sustaining electrode 23 in FIG. 1) long in the row direction are arranged and long in the column direction. M data electrodes D1 to Dm (data electrode 32 in FIG. 1) are arranged. A discharge cell is formed at a portion where one pair of scan electrode SCi (i = 1 to n) and sustain electrode SUi intersects one data electrode Dj (j = 1 to m), and the discharge cell is in the discharge space. M × n are formed.

図3は、本発明の実施の形態におけるプラズマディスプレイ装置1の回路ブロック図である。プラズマディスプレイ装置1は、パネル10、画像信号処理回路51、データ電極駆動回路52、走査電極駆動回路53、維持電極駆動回路54、タイミング発生回路55、APL検出回路57および各回路ブロックに必要な電源を供給する電源回路(図示せず)を備えている。   FIG. 3 is a circuit block diagram of plasma display device 1 in accordance with the exemplary embodiment of the present invention. The plasma display apparatus 1 includes a panel 10, an image signal processing circuit 51, a data electrode drive circuit 52, a scan electrode drive circuit 53, a sustain electrode drive circuit 54, a timing generation circuit 55, an APL detection circuit 57, and power supplies necessary for each circuit block. A power supply circuit (not shown) is provided.

画像信号処理回路51は、入力された画像信号sigをサブフィールド毎の発光・非発光を示す画像データに変換する。データ電極駆動回路52はサブフィールド毎の画像データを各データ電極D1〜Dmに対応する信号に変換し各データ電極D1〜Dmを駆動する。APL検出回路57は画像信号sigの平均輝度レベル(以下、「APL」と略記する)を検出する。具体的には、例えば画像信号の輝度値を1フィールド期間または1フレーム期間にわたって累積する等の一般に知られた手法を用いることによってAPLを検出する。   The image signal processing circuit 51 converts the input image signal sig into image data indicating light emission / non-light emission for each subfield. The data electrode driving circuit 52 converts the image data for each subfield into signals corresponding to the data electrodes D1 to Dm, and drives the data electrodes D1 to Dm. The APL detection circuit 57 detects the average luminance level (hereinafter abbreviated as “APL”) of the image signal sig. Specifically, the APL is detected by using a generally known method such as accumulating the luminance value of the image signal over one field period or one frame period.

タイミング発生回路55は水平同期信号H、垂直同期信号VおよびAPL検出回路57が検出したAPLをもとにして各回路ブロックの動作を制御する各種のタイミング信号を発生し、それぞれの回路ブロックへ供給する。走査電極駆動回路53は、初期化期間において走査電極SC1〜SCnに印加する初期化電圧波形を発生するための初期化波形発生回路300を有し、タイミング信号にもとづいて各走査電極SC1〜SCnをそれぞれ駆動する。維持電極駆動回路54は、タイミング信号にもとづいて維持電極SU1〜SUnを駆動する。   The timing generation circuit 55 generates various timing signals for controlling the operation of each circuit block based on the horizontal synchronization signal H, the vertical synchronization signal V, and the APL detected by the APL detection circuit 57, and supplies them to the respective circuit blocks. To do. Scan electrode drive circuit 53 has an initialization waveform generation circuit 300 for generating an initialization voltage waveform to be applied to scan electrodes SC1 to SCn in the initialization period, and scan electrode SC1 to SCn is supplied based on a timing signal. Drive each one. Sustain electrode drive circuit 54 drives sustain electrodes SU1 to SUn based on the timing signal.

次に、パネル10を駆動するための駆動電圧波形とその動作について説明する。プラズマディスプレイ装置1は、サブフィールド法、すなわち1フィールド期間を複数のサブフィールドに分割し、サブフィールド毎に各放電セルの発光・非発光を制御することによって階調表示を行う。それぞれのサブフィールドは初期化期間、書込み期間および維持期間を有する。   Next, a driving voltage waveform for driving panel 10 and its operation will be described. The plasma display device 1 performs gradation display by subfield method, that is, dividing one field period into a plurality of subfields and controlling light emission / non-light emission of each discharge cell for each subfield. Each subfield has an initialization period, an address period, and a sustain period.

初期化期間では初期化放電を発生し、続く書込み放電に必要な壁電荷を各電極上に形成する。このときの初期化動作には、全ての放電セルで初期化放電を発生させる初期化動作(全セル初期化動作)と、維持放電を行った放電セルで初期化放電を発生させる初期化動作(選択初期化動作)とがある。   In the initializing period, initializing discharge is generated, and wall charges necessary for the subsequent address discharge are formed on each electrode. The initializing operation at this time includes an initializing operation for generating initializing discharge in all discharge cells (all-cell initializing operation) and an initializing operation for generating initializing discharge in discharge cells that have undergone sustain discharge ( Selection initialization operation).

書込み期間では、発光させるべき放電セルで選択的に書込み放電を発生し壁電荷を形成する。そして維持期間では、輝度重みに比例した数の維持パルスを表示電極対に交互に印加して、書込み放電を発生した放電セルで維持放電を発生させて発光させる。このときの比例定数を輝度倍率と呼ぶ。なお、サブフィールド構成の詳細については後述することとし、ここではサブフィールドにおける駆動電圧波形とその動作について説明する。   In the address period, address discharge is selectively generated in the discharge cells to emit light to form wall charges. In the sustain period, a number of sustain pulses proportional to the luminance weight are alternately applied to the display electrode pairs, and a sustain discharge is generated in the discharge cells that have generated the address discharge to emit light. The proportional constant at this time is called luminance magnification. The details of the subfield configuration will be described later, and here, the driving voltage waveform and its operation in the subfield will be described.

図4は、本発明の実施の形態におけるパネル10の各電極に印加する駆動電圧波形図である。図4には、全セル初期化動作を行うサブフィールドと選択初期化動作を行うサブフィールドとを示している。   FIG. 4 is a drive voltage waveform diagram applied to each electrode of panel 10 in accordance with the exemplary embodiment of the present invention. FIG. 4 shows a subfield for performing the all-cell initializing operation and a subfield for performing the selective initializing operation.

まず、全セル初期化動作を行うサブフィールドについて説明する。   First, subfields for performing the all-cell initialization operation will be described.

初期化期間前半部では、データ電極D1〜Dm、維持電極SU1〜SUnにそれぞれ0(V)を印加し、走査電極SC1〜SCnには、維持電極SU1〜SUnに対して放電開始電圧以下の電圧Vi1から、放電開始電圧を超える電圧に向かって緩やかに上昇する傾斜波形電圧を印加する(以下、初期化期間の前半部において走査電極SC1〜SCnに印加する、緩やかに上昇する電圧の最大値を「初期化電圧Vr」として引用する)。   In the first half of the initialization period, 0 (V) is applied to the data electrodes D1 to Dm and the sustain electrodes SU1 to SUn, respectively, and the scan electrodes SC1 to SCn have a voltage lower than the discharge start voltage with respect to the sustain electrodes SU1 to SUn. A ramp waveform voltage that gradually increases from Vi1 toward a voltage exceeding the discharge start voltage is applied (hereinafter, the maximum value of the slowly increasing voltage applied to scan electrodes SC1 to SCn in the first half of the initialization period). (Quoted as “initialization voltage Vr”).

この傾斜波形電圧が上昇する間に、走査電極SC1〜SCnと維持電極SU1〜SUn、データ電極D1〜Dmとの間でそれぞれ微弱な初期化放電が起こる。そして、走査電極SC1〜SCn上部に負の壁電圧が蓄積されるとともに、データ電極D1〜Dm上部および維持電極SU1〜SUn上部には正の壁電圧が蓄積される。ここで、電極上部の壁電圧とは電極を覆う誘電体層上、保護層上、蛍光体層上等に蓄積された壁電荷により生じる電圧を表す。   While this ramp waveform voltage rises, a weak initializing discharge occurs between scan electrodes SC1 to SCn, sustain electrodes SU1 to SUn, and data electrodes D1 to Dm. Negative wall voltage is accumulated on scan electrodes SC1 to SCn, and positive wall voltage is accumulated on data electrodes D1 to Dm and sustain electrodes SU1 to SUn. Here, the wall voltage above the electrode represents a voltage generated by wall charges accumulated on the dielectric layer covering the electrode, the protective layer, the phosphor layer, and the like.

このときの初期化放電では、続く初期化期間の後半部において壁電圧の最適化を図ることを見越して、過剰に壁電圧を蓄えておく。こうして蓄えられる過剰な壁電圧は初期化電圧Vrによって制御することができる。そして詳細は後述するが、初期化電圧Vrの値は常に一定の電圧ではなく、必要に応じて変化させる。   In the initialization discharge at this time, the wall voltage is excessively stored in anticipation of optimizing the wall voltage in the second half of the subsequent initialization period. The excessive wall voltage stored in this way can be controlled by the initialization voltage Vr. As will be described in detail later, the value of the initialization voltage Vr is not always a constant voltage, but is changed as necessary.

初期化期間後半部では、維持電極SU1〜SUnに正の電圧Ve1を印加し、走査電極SC1〜SCnには、維持電極SU1〜SUnに対して放電開始電圧以下となる電圧Vi3から放電開始電圧を超える電圧Vi4に向かって緩やかに下降する傾斜波形電圧(以下、「ランプ電圧」と記す)を印加する。この間に、走査電極SC1〜SCnと維持電極SU1〜SUn、データ電極D1〜Dmとの間でそれぞれ微弱な初期化放電が起こる。そして、走査電極SC1〜SCn上部の負の壁電圧および維持電極SU1〜SUn上部の正の壁電圧が弱められ、データ電極D1〜Dm上部の正の壁電圧は書込み動作に適した値に調整される。以上により、全ての放電セルに対して初期化放電を行う全セル初期化動作が終了する。   In the latter half of the initialization period, positive voltage Ve1 is applied to sustain electrodes SU1 to SUn, and scan electrodes SC1 to SCn receive a discharge start voltage from voltage Vi3 that is equal to or lower than the discharge start voltage with respect to sustain electrodes SU1 to SUn. A ramp waveform voltage (hereinafter referred to as a “ramp voltage”) that gradually falls toward the exceeding voltage Vi4 is applied. During this time, weak initializing discharges occur between scan electrodes SC1 to SCn, sustain electrodes SU1 to SUn, and data electrodes D1 to Dm, respectively. Then, the negative wall voltage above scan electrodes SC1 to SCn and the positive wall voltage above sustain electrodes SU1 to SUn are weakened, and the positive wall voltage above data electrodes D1 to Dm is adjusted to a value suitable for the write operation. The Thus, the all-cell initializing operation for performing the initializing discharge on all the discharge cells is completed.

そしてこのときの放電は、初期化期間の前半部において蓄えられた過剰な壁電圧に依存するので、初期化電圧Vrが低く初期化前半部の初期化放電が弱いと、初期化後半部の初期化放電も弱くなる。逆に初期化電圧Vrが高いと、両方の初期化放電が強くなる。   Since the discharge at this time depends on the excessive wall voltage stored in the first half of the initialization period, if the initialization voltage Vr is low and the initialization discharge in the first half of the initialization is weak, the initial stage of the second half of the initialization The discharge is weakened. Conversely, when the initialization voltage Vr is high, both initialization discharges become strong.

続く書込み期間では、維持電極SU1〜SUnに電圧Ve2を、走査電極SC1〜SCnに電圧Vcを印加する。   In the subsequent address period, voltage Ve2 is applied to sustain electrodes SU1 to SUn, and voltage Vc is applied to scan electrodes SC1 to SCn.

次に、1行目の走査電極SC1に負の走査パルス電圧Vaを印加するとともに、データ電極D1〜Dmのうち1行目に発光させるべき放電セルのデータ電極Dk(k=1〜m)に正の書込みパルス電圧Vdを印加する。このときデータ電極Dk上と走査電極SC1上との交差部の電圧差は、外部印加電圧の差(Vd−Va)にデータ電極Dk上の壁電圧と走査電極SC1上の壁電圧の差とが加算されたものとなり放電開始電圧を超える。そして、データ電極Dkと走査電極SC1との間および維持電極SU1と走査電極SC1との間に書込み放電が起こり、走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。   Next, the negative scan pulse voltage Va is applied to the scan electrode SC1 in the first row, and the data electrode Dk (k = 1 to m) of the discharge cell that should emit light in the first row among the data electrodes D1 to Dm. A positive address pulse voltage Vd is applied. At this time, the voltage difference at the intersection between the data electrode Dk and the scan electrode SC1 is the difference between the wall voltage on the data electrode Dk and the wall voltage on the scan electrode SC1 due to the difference between the externally applied voltages (Vd−Va). It becomes the sum and exceeds the discharge start voltage. Then, address discharge occurs between data electrode Dk and scan electrode SC1, and between sustain electrode SU1 and scan electrode SC1, positive wall voltage is accumulated on scan electrode SC1, and negative wall is applied on sustain electrode SU1. A voltage is accumulated, and a negative wall voltage is also accumulated on the data electrode Dk.

このようにして、1行目に発光させるべき放電セルで書込み放電を起こして各電極上に壁電圧を蓄積する書込み動作が行われる。一方、書込みパルス電圧Vdを印加しなかったデータ電極D1〜Dmと走査電極SC1との交差部の電圧は放電開始電圧を超えないので、書込み放電は発生しない。以上の書込み動作をn行目の放電セルに至るまで行い、書込み期間が終了する。   In this manner, an address operation is performed in which an address discharge is caused in the discharge cells to be lit in the first row and wall voltage is accumulated on each electrode. On the other hand, the voltage at the intersection of the data electrodes D1 to Dm to which the address pulse voltage Vd is not applied and the scan electrode SC1 does not exceed the discharge start voltage, so that address discharge does not occur. The above address operation is performed until the discharge cell in the nth row, and the address period ends.

続く維持期間では、消費電力を削減するために電力回収回路を用いて駆動を行っているが、駆動電圧波形の詳細については後述することとして、ここでは維持期間における維持動作の概要について説明する。   In the subsequent sustain period, driving is performed using a power recovery circuit in order to reduce power consumption. The details of the drive voltage waveform will be described later, and here, an overview of the sustain operation in the sustain period will be described.

まず走査電極SC1〜SCnに正の維持パルス電圧Vsを印加するとともに維持電極SU1〜SUnに0(V)を印加する。すると書込み放電を起こした放電セルでは、走査電極SCi上と維持電極SUi上との電圧差が維持パルス電圧Vsに走査電極SCi上の壁電圧と維持電極SUi上の壁電圧との差が加算されたものとなり放電開始電圧を超える。   First, positive sustain pulse voltage Vs is applied to scan electrodes SC1 to SCn, and 0 (V) is applied to sustain electrodes SU1 to SUn. Then, in the discharge cell in which the address discharge has occurred, the voltage difference between scan electrode SCi and sustain electrode SUi is the difference between the wall voltage on scan electrode SCi and the wall voltage on sustain electrode SUi. Exceeds the discharge start voltage.

そして、走査電極SCiと維持電極SUiとの間に維持放電が起こり、このとき発生した紫外線により蛍光体層35が発光する。そして走査電極SCi上に負の壁電圧が蓄積され、維持電極SUi上に正の壁電圧が蓄積される。さらにデータ電極Dk上にも正の壁電圧が蓄積される。書込み期間において書込み放電が起きなかった放電セルでは維持放電は発生せず、初期化期間の終了時における壁電圧が保たれる。   Then, a sustain discharge occurs between scan electrode SCi and sustain electrode SUi, and phosphor layer 35 emits light by the ultraviolet rays generated at this time. Then, a negative wall voltage is accumulated on scan electrode SCi, and a positive wall voltage is accumulated on sustain electrode SUi. Further, a positive wall voltage is accumulated on the data electrode Dk. In the discharge cells in which no address discharge has occurred during the address period, no sustain discharge occurs, and the wall voltage at the end of the initialization period is maintained.

続いて、走査電極SC1〜SCnには0(V)を、維持電極SU1〜SUnには維持パルス電圧Vsをそれぞれ印加する。すると、維持放電を起こした放電セルでは、維持電極SUi上と走査電極SCi上との電圧差が放電開始電圧を超えるので再び維持電極SUiと走査電極SCiとの間に維持放電が起こり、維持電極SUi上に負の壁電圧が蓄積され走査電極SCi上に正の壁電圧が蓄積される。以降同様に、走査電極SC1〜SCnと維持電極SU1〜SUnとに交互に輝度重みに輝度倍率を乗じた数の維持パルスを印加し、表示電極対の電極間に電位差を与えることにより、書込み期間において書込み放電を起こした放電セルで維持放電が継続して行われる。   Subsequently, 0 (V) is applied to scan electrodes SC1 to SCn, and sustain pulse voltage Vs is applied to sustain electrodes SU1 to SUn. Then, in the discharge cell in which the sustain discharge has occurred, the voltage difference between the sustain electrode SUi and the scan electrode SCi exceeds the discharge start voltage, so that the sustain discharge occurs again between the sustain electrode SUi and the scan electrode SCi. A negative wall voltage is accumulated on SUi, and a positive wall voltage is accumulated on scan electrode SCi. Thereafter, similarly, the sustain period is applied to the scan electrodes SC1 to SCn and the sustain electrodes SU1 to SUn by alternately multiplying the luminance weight by the luminance magnification, and a potential difference is applied between the electrodes of the display electrode pair, thereby writing the address period. The sustain discharge is continuously performed in the discharge cell in which the address discharge has occurred in FIG.

そして、維持期間の最後には走査電極SC1〜SCnと維持電極SU1〜SUnとの間にいわゆる細幅パルス状の電圧差を与えて、データ電極Dk上の正の壁電圧を残したまま、走査電極SCiおよび維持電極SUi上の壁電圧を消去している。   Then, at the end of the sustain period, a so-called narrow pulse voltage difference is applied between scan electrodes SC1 to SCn and sustain electrodes SU1 to SUn, and the positive wall voltage on data electrode Dk is left while scanning. The wall voltage on the electrode SCi and the sustain electrode SUi is erased.

次に、選択初期化動作を行うサブフィールドの動作について説明する。   Next, the operation of the subfield that performs the selective initialization operation will be described.

選択初期化を行う初期化期間では、維持電極SU1〜SUnに電圧Ve1を、データ電極D1〜Dmに0(V)をそれぞれ印加し、走査電極SC1〜SCnに電圧Vi3’から電圧Vi4に向かって緩やかに下降するランプ電圧を印加する。   In the initializing period in which selective initialization is performed, voltage Ve1 is applied to sustain electrodes SU1 to SUn, 0 (V) is applied to data electrodes D1 to Dm, and voltage Vi3 ′ toward voltage Vi4 is applied to scan electrodes SC1 to SCn. Apply a slowly decreasing ramp voltage.

すると前のサブフィールドの維持期間で維持放電を起こした放電セルでは微弱な初期化放電が発生し、走査電極SCi上および維持電極SUi上の壁電圧が弱められる。またデータ電極Dkに対しては、直前の維持放電によってデータ電極Dk上に十分な正の壁電圧が蓄積されているので、この壁電圧の過剰な部分が放電され、書込み動作に適した壁電圧に調整される。   Then, a weak initializing discharge is generated in the discharge cell that has caused the sustain discharge in the sustain period of the previous subfield, and the wall voltage on scan electrode SCi and sustain electrode SUi is weakened. For data electrode Dk, a sufficient positive wall voltage is accumulated on data electrode Dk by the last sustain discharge, so that an excessive portion of this wall voltage is discharged, and the wall voltage suitable for the write operation is obtained. Adjusted to

一方、前のサブフィールドで維持放電を起こさなかった放電セルについては放電することはなく、前のサブフィールドの初期化期間終了時における壁電荷がそのまま保たれる。このように選択初期化動作は、直前のサブフィールドの維持期間で維持動作を行った放電セルに対して選択的に初期化放電を行う動作である。   On the other hand, the discharge cells that did not cause the sustain discharge in the previous subfield are not discharged, and the wall charges at the end of the initialization period of the previous subfield are maintained as they are. As described above, the selective initializing operation is an operation for selectively performing initializing discharge on the discharge cells that have undergone the sustain operation in the sustain period of the immediately preceding subfield.

続く書込み期間の動作は全セル初期化を行うサブフィールドの書込み期間の動作と同様であるため説明を省略する。続く維持期間の動作も維持パルスの数を除いて同様である。   The operation in the subsequent address period is the same as the operation in the address period of the subfield that performs all-cell initialization, and thus description thereof is omitted. The operation in the subsequent sustain period is the same except for the number of sustain pulses.

次に、本実施の形態におけるパネルの駆動方法のサブフィールド構成について説明をする。本実施の形態においては、1フィールドを10のサブフィールド(第1サブフィールド、第2サブフィールド、・・・、第10サブフィールド)に分割し、各サブフィールドはそれぞれ(1、2、3、6、11、18、30、44、60、80)の輝度重みを持つと仮定して説明するが、サブフィールド数や各サブフィールドの輝度重みが上記の値に限定されるものではない。   Next, the subfield configuration of the panel driving method in this embodiment will be described. In this embodiment, one field is divided into 10 subfields (first subfield, second subfield,..., Tenth subfield), and each subfield is (1, 2, 3, 6, 11, 18, 30, 44, 60, 80). However, the number of subfields and the luminance weight of each subfield are not limited to the above values.

図5は本発明の実施の形態におけるサブフィールド構成を示す図であり、サブフィールドのそれぞれは、初期化期間に全セル初期化動作を行うサブフィールド(以下、「全セル初期化サブフィールド」と略記)か、初期化期間に選択初期化を行うサブフィールド(以下、「選択初期化サブフィールド」と略記)かのどちらかである。なお、図5、図6、図7、図13および図14は、パネルの駆動波形の1フィールドの概略を示すもので、詳細については、各サブフィールドの各々の期間における波形は図4に示すとおりである。   FIG. 5 is a diagram showing a subfield configuration according to the embodiment of the present invention. Each of the subfields is a subfield that performs an all-cell initializing operation in an initializing period (hereinafter referred to as “all-cell initializing subfield”). Or a subfield that performs selective initialization during the initialization period (hereinafter abbreviated as “selective initialization subfield”). 5, FIG. 6, FIG. 7, FIG. 13 and FIG. 14 show an outline of one field of the driving waveform of the panel. For details, the waveform in each period of each subfield is shown in FIG. It is as follows.

本実施の形態においては表示すべき画像信号のAPLにもとづいてサブフィールド構成を切換えている。図5(a)は、APLが6%未満の画像信号時に使用する構成であり、第1サブフィールドのみ全セル初期化サブフィールドであり、第2サブフィールド〜第10サブフィールドは選択初期化サブフィールドである。図5(b)は、APLが6%以上の画像信号時に使用する構成であり、第1サブフィールドおよび第4サブフィールドは全セル初期化サブフィールド、第2サブフィールド、第3サブフィールドと第5サブフィールド〜第10サブフィールドは選択初期化サブフィールドとなっている。すなわち、APLがしきい値6%未満の場合は1フィールド期間内の全セル初期化動作を行うサブフィールドの数(以下、「全セル初期化回数」と略記する)は1回、しきい値6%以上の場合には全セル初期化回数が2回のサブフィールド構成となっている。以下の表1に上述のサブフィールド構成とAPLとの関係を示した。   In the present embodiment, the subfield configuration is switched based on the APL of the image signal to be displayed. FIG. 5A shows a configuration used when an APL is less than 6% for an image signal. Only the first subfield is an all-cell initialization subfield, and the second to tenth subfields are selective initialization subfields. It is a field. FIG. 5B shows a configuration used when an image signal having an APL of 6% or more is used. The first subfield and the fourth subfield are the all-cell initializing subfield, the second subfield, the third subfield, and the first subfield. The 5th subfield to the 10th subfield are selective initialization subfields. That is, when the APL is less than the threshold value of 6%, the number of subfields for performing the all-cell initialization operation within one field period (hereinafter abbreviated as “all-cell initialization count”) is one time. In the case of 6% or more, the sub-field configuration has a total cell initialization count of 2 times. Table 1 below shows the relationship between the above-described subfield configuration and APL.

Figure 0005233072
Figure 0005233072

しかしながら、全セル初期化回数だけを単純に増減させると、本来一定であるべき黒表示領域の輝度、すなわち黒輝度が不連続的に変化し画像表示品質を低下させてしまう。そこで本実施の形態では、全セル初期化回数をAPLに依存して増減させるときに全セル初期化回数だけを単純に増減させるのではなく、走査電極22に印加する初期化電圧Vrの値を段階的に増加あるいは減少させ、黒輝度の急激な変化を緩和しながら全セル初期化回数を増減させている。このように初期化電圧Vrを制御することによって、全セル初期化回数を増減させるときに黒輝度の変化を緩和することが可能になる。   However, if the number of all-cell initializations is simply increased or decreased, the luminance of the black display area that should be constant, that is, the black luminance changes discontinuously, and the image display quality is degraded. Therefore, in the present embodiment, when the number of all cell initializations is increased or decreased depending on the APL, the value of the initialization voltage Vr applied to the scan electrode 22 is not simply increased or decreased but only the number of all cell initializations. The number of all-cell initializations is increased or decreased while gradually increasing or decreasing to alleviate a sudden change in black luminance. By controlling the initialization voltage Vr in this way, it is possible to reduce the change in black luminance when increasing or decreasing the number of all-cell initializations.

図6は本発明の実施の形態において初期化期間に走査電極22へ印加する初期化電圧Vrの変化を示す模式図であり、1フィールド期間に含まれる10個のサブフィールドのうち、全セル初期化回数を含むサブフィールドを1回から2回に増加させる場合の時間的な駆動波形の変化を示すものである。図6の例では、第1サブフィールドと第4サブフィールドとにおける初期化電圧Vrの変化を模式的に示す図である。ここで、電圧値VrCは全セル初期化回数を変更しないときの初期化電圧Vrの設定値を示し、電圧値VrLおよび電圧値VrHは全セル初期化回数を変更するときの初期化電圧Vrの最小値、および最大値をそれぞれ示している。   FIG. 6 is a schematic diagram showing a change in the initialization voltage Vr applied to the scan electrode 22 in the initialization period in the embodiment of the present invention. Of the ten subfields included in one field period, This shows a temporal change in the driving waveform when the number of subfields including the number of times is increased from once to twice. In the example of FIG. 6, it is a figure which shows typically the change of the initialization voltage Vr in a 1st subfield and a 4th subfield. Here, the voltage value VrC indicates the set value of the initialization voltage Vr when the number of times of initialization of all cells is not changed, and the voltage value VrL and the voltage value VrH are the values of the initialization voltage Vr when the number of times of initialization of all cells is changed. The minimum value and the maximum value are shown.

1フィールド期間の全セル初期化動作を実施する初期化期間を有するサブフィールドの数を、1回から2回に増加させるときには、図6(a)と図6(b)に示すように、第1サブフィールドにおける初期化電圧Vrの値を増加前の電圧値VrCから段階的に上昇させ、ある一定の時間の後、図6(c)に示すように、電圧値VrHに至らせる。   When the number of subfields having an initialization period for performing the all-cell initialization operation in one field period is increased from once to twice, as shown in FIGS. 6 (a) and 6 (b), The value of the initialization voltage Vr in one subfield is increased stepwise from the voltage value VrC before the increase, and after a certain time, the voltage value VrH is reached as shown in FIG.

次に、図6(d)に示すように、第1サブフィールドとともに第4サブフィールドでも全セル初期化動作を行い、第1サブフィールドおよび第4サブフィールドにおける初期化電圧Vrの値を電圧値VrCよりも低い電圧である電圧値VrLに設定する。ここで電圧値VrHおよび電圧値VrLは、1フィールドの中で、全セル初期化動作を行うサブフィールド数が1回であり、かつ初期化電圧Vrが電圧値VrHであるときの1フィールド期間の黒輝度と、全セル初期化回数が2回でありかつ初期化電圧Vrが電圧値VrLであるときの1フィールド期間の黒輝度がほぼ等しくなるように設定されていることが望ましい。   Next, as shown in FIG. 6D, the all-cell initialization operation is performed in the fourth subfield as well as the first subfield, and the values of the initialization voltage Vr in the first subfield and the fourth subfield are set to voltage values. The voltage value VrL, which is a voltage lower than VrC, is set. Here, the voltage value VrH and the voltage value VrL are one field period when the number of subfields for performing the all-cell initialization operation is one in one field and the initialization voltage Vr is the voltage value VrH. It is desirable that the black luminance and the black luminance in one field period when the number of all-cell initializations is two and the initialization voltage Vr is the voltage value VrL are set to be substantially equal.

そしてその後、図6(e)に示すように、第1サブフィールドおよび第4サブフィールドにおける初期化電圧Vrの値を電圧値VrLから段階的に上昇させ、ある一定の時間をかけて定常状態の電圧値VrCに至らせる。   Then, as shown in FIG. 6 (e), the value of the initialization voltage Vr in the first subfield and the fourth subfield is gradually increased from the voltage value VrL, and the steady state is obtained over a certain period of time. The voltage value VrC is reached.

逆に、全セル初期化回数を2回から1回に減少させる時は、第1サブフィールドと第4サブフィールドにおける初期化電圧Vrの値を電圧値VrCから段階的に下降させ、ある一定の時間をかけて電圧値VrLに至らせる。   Conversely, when the number of all cell initializations is decreased from two to one, the value of the initialization voltage Vr in the first subfield and the fourth subfield is decreased stepwise from the voltage value VrC to a certain level. The voltage value VrL is reached over time.

次に、第4サブフィールドの初期化動作を選択初期化動作に切換えるとともに、第1サブフィールドの初期化電圧Vrの値を電圧値VrCよりも高い電圧である電圧値VrHに設定する。そしてその後、第1サブフィールドの初期化電圧Vrの値を電圧値VrHから段階的に低下させ、ある一定の時間をかけて電圧値VrCに至らせる。   Next, the initialization operation in the fourth subfield is switched to the selective initialization operation, and the value of the initialization voltage Vr in the first subfield is set to a voltage value VrH that is a voltage higher than the voltage value VrC. After that, the value of the initialization voltage Vr in the first subfield is decreased stepwise from the voltage value VrH, and reaches the voltage value VrC over a certain period of time.

このように、1フィールドの全セル初期化を実行する初期化期間を有するサブフィールドの数を変える場合に、全セル初期化期間の走査電極22に印加される初期化電圧Vrを制御することによって、全セル初期化回数を増減させる直前のフィールドにおける黒輝度と、全セル初期化回数を増減させた直後のフィールドにおける黒輝度とをほぼ等しくすることが可能になり、全セル初期化動作による発光輝度の変化を緩和し、黒輝度の変動を目立ち難くして画像表示品質を向上している。   In this way, by controlling the initialization voltage Vr applied to the scan electrode 22 in the all-cell initialization period when changing the number of subfields having an initialization period in which all-cell initialization in one field is executed. The black luminance in the field immediately before the increase / decrease in the number of all cell initializations and the black luminance in the field immediately after the increase / decrease in the number of all cell initializations can be made substantially equal. Image display quality is improved by reducing the change in brightness and making the change in black brightness less noticeable.

なお、本実施の形態では、APLに対してしきい値6%を設定し、APLにもとづいて1フィールドの全セル初期化を実行する回数を1回または2回の間で変更するものとして説明したが、本発明は上述したしきい値や全セル初期化回数に限定されるものではなく、パネルの特性や表示画像等に応じて設定すればよい。   In the present embodiment, it is assumed that a threshold value of 6% is set for APL, and the number of times of executing all-cell initialization for one field is changed between once or twice based on APL. However, the present invention is not limited to the threshold value and the number of all-cell initializations described above, and may be set according to the panel characteristics, display image, and the like.

次にこのような例について説明する。   Next, such an example will be described.

図7は、1フィールドの全セル初期化を実行する回数を、2回から3回に増加させるときの初期化電圧Vrの変化の一例を示す模式図である。   FIG. 7 is a schematic diagram showing an example of a change in the initialization voltage Vr when the number of times of executing all-cell initialization in one field is increased from 2 times to 3 times.

図7では、第1サブフィールドおよび第4サブフィールドの全セル初期化サブフィールドに加えて第6サブフィールドも全セル初期化サブフィールドに切換えるものとして説明する。   In FIG. 7, it is assumed that the sixth subfield is switched to the all-cell initialization subfield in addition to the all-cell initialization subfield of the first subfield and the fourth subfield.

1フィールドの全セル初期化を実行する回数を2回から3回に増加させる時は、図7(a)、図7(b)に示すように、第1サブフィールドにおける初期化電圧Vrは電圧値VrCに保ったまま、第4サブフィールドにおける初期化電圧Vrの値を増加前の電圧値VrC(V)から段階的に上昇させ、ある一定の時間の後、図7(c)に示すように、電圧値VrHに至らせる。   When the number of times of executing all-cell initialization in one field is increased from 2 times to 3 times, as shown in FIGS. 7A and 7B, the initialization voltage Vr in the first subfield is a voltage. While maintaining the value VrC, the value of the initialization voltage Vr in the fourth subfield is increased stepwise from the voltage value VrC (V) before the increase, and after a certain time, as shown in FIG. To reach the voltage value VrH.

次に、図7(d)に示すように、第1サブフィールド、第4サブフィールドとともに第6サブフィールドでも全セル初期化動作を行い、第1サブフィールドにおける初期化電圧Vrは電圧値VrCに保ったまま、第4サブフィールドおよび第6サブフィールドにおける初期化電圧Vrの値を電圧値VrCよりも低い電圧である電圧値VrLに設定する。ここで、電圧値VrHおよび電圧値VrLは、1フィールドの全セル初期化を実行する回数が2回でありかつ第1サブフィールドの初期化電圧Vrが電圧値VrC、第4サブフィールドの初期化電圧Vrが電圧値VrHであるときの黒輝度が、全セル初期化回数が3回であり、かつ第1サブフィールドの初期化電圧Vrが電圧値VrCでありかつ第4サブフィールドおよび第6サブフィールドにおける初期化電圧Vrが電圧値VrLであるときの黒輝度と等しくなるように設定されている。   Next, as shown in FIG. 7D, the all-cell initialization operation is performed in the sixth subfield as well as the first subfield and the fourth subfield, and the initialization voltage Vr in the first subfield is set to the voltage value VrC. While maintaining, the value of the initialization voltage Vr in the fourth subfield and the sixth subfield is set to the voltage value VrL which is a voltage lower than the voltage value VrC. Here, the voltage value VrH and the voltage value VrL are the number of times that the initialization of all the cells in one field is executed twice, the initialization voltage Vr in the first subfield is the voltage value VrC, and the initialization in the fourth subfield. When the voltage Vr is the voltage value VrH, the black luminance is that the number of all cell initializations is 3, the initialization voltage Vr of the first subfield is the voltage value VrC, and the fourth subfield and the sixth subfield. The initialization voltage Vr in the field is set to be equal to the black luminance when the voltage value is VrL.

そしてその後、図7(e)に示すように、第4サブフィールドおよび第6サブフィールドにおける初期化電圧Vrの値を電圧値VrLから段階的に上昇させ、ある一定の時間をかけて電圧値VrCに至らせる。   Then, as shown in FIG. 7E, the value of the initialization voltage Vr in the fourth subfield and the sixth subfield is increased stepwise from the voltage value VrL, and the voltage value VrC is taken over a certain period of time. To reach.

逆に、1フィールドの全セル初期化を実行する回数を3回から2回に減少させる時は、第1サブフィールドにおける初期化電圧Vrは電圧値VrCに保ったまま、第4サブフィールドおよび第6サブフィールドにおける初期化電圧Vrの値を電圧値VrCから段階的に下降させ、ある一定の時間をかけて電圧値VrLに至らせる。   Conversely, when the number of times of performing all-cell initialization in one field is decreased from three to two, the initialization voltage Vr in the first subfield is kept at the voltage value VrC, and the fourth subfield and the second subfield are maintained. The value of the initialization voltage Vr in the 6 subfields is lowered stepwise from the voltage value VrC, and reaches a voltage value VrL over a certain period of time.

次に、第6サブフィールドを選択初期化サブフィールドに切換えるとともに、第1サブフィールドにおける初期化電圧Vrは電圧値VrCに保ったまま、第4サブフィールドにおける初期化電圧Vrの値を、電圧値VrCよりも高い電圧である電圧値VrHに設定する。その後、第4サブフィールドの初期化電圧Vrの値を電圧値VrHから段階的に低下させ、ある一定の時間をかけて電圧値VrCに至らせる。   Next, the sixth subfield is switched to the selective initialization subfield, and the initialization voltage Vr in the fourth subfield is changed to the voltage value while the initialization voltage Vr in the first subfield is kept at the voltage value VrC. The voltage value VrH, which is a voltage higher than VrC, is set. Thereafter, the value of the initialization voltage Vr in the fourth subfield is decreased stepwise from the voltage value VrH, and reaches a voltage value VrC over a certain period of time.

このように、1フィールドの全セル初期化を実行する回数が3回以上であっても同様に制御することができる。   In this way, even if the number of times of initializing all cells in one field is three times or more, the same control can be performed.

なお、上述の説明では、第1サブフィールドの初期化電圧Vrは一定値であるものとしたが、全セル初期化回数を増減させる直前と増減させた直後との黒輝度が大きく変化しないように各全セル初期化サブフィールドの初期化電圧Vrが設定されていればよい。   In the above description, the initialization voltage Vr of the first subfield is assumed to be a constant value. However, the black luminance between the time immediately before and after the number of all-cell initializations is increased or decreased is not significantly changed. It is only necessary that the initialization voltage Vr of each all-cell initialization subfield is set.

すなわち、1フィールドの全セル初期化サブフィールドの数を増加させる直前のフィールドにおける全セル初期化サブフィールドのうちの少なくとも1つのサブフィールドの初期化電圧を、全セル初期化サブフィールドの数を増加させた直後のフィールドにおける全セル初期化サブフィールドのうちの少なくとも2つのサブフィールドの初期化電圧よりも高く設定すればよい。   That is, increase the number of all-cell initializing subfields by increasing the initializing voltage of at least one subfield of all-cell initializing subfields in the field immediately before increasing the number of all-cell initializing subfields of one field. What is necessary is just to set higher than the initialization voltage of the at least 2 subfield of all the cell initialization subfields in the field immediately after making it carry out.

また、1フィールドの全セル初期化サブフィールドの数を減少させる直前のフィールドにおける全セル初期化サブフィールドのうちの少なくとも2つのサブフィールドの初期化電圧を、全セル初期化サブフィールドの数を減少させた直後のフィールドにおける全セル初期化サブフィールドのうちの少なくとも1つのサブフィールドの初期化電圧よりも低く設定すればよい。   In addition, the initialization voltage of at least two of the all-cell initialization subfields in the field immediately before reducing the number of all-cell initialization subfields in one field is reduced, and the number of all-cell initialization subfields is reduced. What is necessary is just to set lower than the initialization voltage of the at least 1 subfield of all the cell initialization subfields in the field immediately after carrying out.

また、1フィールドの全セル初期化回数を変更する動作の途中で画像信号のAPLがさらに変化した場合、その動作を途中で中断させると黒輝度が不連続的に変化する可能性があるので望ましくない。したがって、上述した1フィールドの全セル初期化を実行する回数を変更する動作をいったん開始した場合は、その動作が完了するまで次の変更動作に入ることを禁止することが望ましい。   Further, when the APL of the image signal further changes during the operation of changing the number of times of initialization of all cells in one field, it is desirable that the black luminance may change discontinuously if the operation is interrupted during the operation. Absent. Therefore, once the operation for changing the number of times of executing the initialization of all cells in one field is started, it is desirable to prohibit entry to the next change operation until the operation is completed.

例えば全セル初期化回数を1回から3回に変更する必要が生じた時には、1フィールドの全セル初期化を実行する回数を1回から2回に変更した後に、1フィールドの全セル初期化を実行する回数を2回から3回に変更すればよい。   For example, when it becomes necessary to change the number of all-cell initializations from 1 to 3 times, the number of executions of 1-cell all-cell initialization is changed from 1 to 2 and then all-cell initialization for 1 field is performed. What is necessary is just to change the frequency | count of performing 2 from 3 times.

次に、このようにして1フィールドの全セル初期化を実行する回数を変更する際の電圧値VrLおよび電圧値VrHの設定の方法について説明する。図8は、1フィールドの全セル初期化を実行する回数1回あたりの初期化電圧Vrの値とそのときの黒輝度との関係を測定した一例を示す図である。このパネルの測定例では、初期化電圧Vrが330(V)以下の場合には放電は発生せず、したがって黒輝度は0(cd/cm)である。このときの初期化動作は実質的に選択初期化動作と同様になる。 Next, a method of setting the voltage value VrL and the voltage value VrH when changing the number of times of executing the initialization of all cells in one field in this way will be described. FIG. 8 is a diagram showing an example in which the relationship between the value of the initialization voltage Vr per number of times of executing all-cell initialization in one field and the black luminance at that time is measured. In the measurement example of this panel, when the initialization voltage Vr is 330 (V) or less, no discharge occurs, and thus the black luminance is 0 (cd / cm 2 ). The initialization operation at this time is substantially the same as the selective initialization operation.

初期化電圧Vrが330(V)以上では、初期化電圧Vrが20(V)上昇する毎に黒輝度がほぼ0.05(cd/cm)の割合で増加し、初期化電圧Vrが370(V)のとき黒輝度は0.1(cd/cm)、初期化電圧Vrが390(V)のとき黒輝度は0.15(cd/cm)、初期化電圧Vrが410(V)のとき黒輝度は0.2(cd/cm)、初期化電圧Vrが450(V)のとき黒輝度は0.3(cd/cm)である。 When the initialization voltage Vr is 330 (V) or higher, the black luminance increases at a rate of approximately 0.05 (cd / cm 2 ) every time the initialization voltage Vr increases by 20 (V), and the initialization voltage Vr is 370. When (V), the black luminance is 0.1 (cd / cm 2 ), when the initialization voltage Vr is 390 (V), the black luminance is 0.15 (cd / cm 2 ), and the initialization voltage Vr is 410 (V ), The black luminance is 0.2 (cd / cm 2 ), and when the initialization voltage Vr is 450 (V), the black luminance is 0.3 (cd / cm 2 ).

このように、初期化電圧Vrが高くなるとともに黒輝度も上昇するが、初期化電圧Vrが330(V)から370(V)の間では、全セル初期化動作の際に異常な放電が発生する可能性のあることが明らかになった。ある放電セルで異常な放電が発生すると、その放電セル内に異常な壁電荷が蓄積され、その後の書込み放電の有無にかかわらず維持期間において維持放電が発生するという誤放電現象(以下、「初期化異常」と略記する)が発生し、画像表示品質を著しく低下させてしまう。したがって、初期化異常の発生する可能性のある電圧に初期化電圧Vrを設定することは望ましくない。   As described above, the initialization voltage Vr increases and the black luminance also increases. However, when the initialization voltage Vr is between 330 (V) and 370 (V), abnormal discharge occurs during the all-cell initialization operation. It became clear that there was a possibility of doing. When an abnormal discharge occurs in a discharge cell, abnormal wall charges accumulate in the discharge cell, and a sustain discharge occurs in the sustain period regardless of the subsequent address discharge (hereinafter referred to as “initial stage”). Abbreviated as “abnormalization”), and the image display quality is significantly deteriorated. Therefore, it is not desirable to set initialization voltage Vr to a voltage that may cause initialization abnormality.

そして、初期化異常の発生する可能性のある電圧を避けながら、かつ黒輝度の不連続的な変動を抑制するように電圧値VrLおよび電圧値VrHを設定している。本実施の形態においては、初期化異常が発生しない電圧範囲で、初期化電圧Vr=390(V)のときの黒輝度が0.15(cd/cm)であり、初期化電圧Vrが450(V)のときの黒輝度がその2倍の0.3(cd/cm)となることに注目し、電圧値VrHを450(V)、電圧値VrLを390(V)に設定した。また、定常状態における全セル初期化動作の電圧値VrCとしてはその間の410(V)に設定した。 Then, the voltage value VrL and the voltage value VrH are set so as to avoid a voltage that may cause initialization abnormality and to suppress discontinuous fluctuations in black luminance. In this embodiment, the black luminance is 0.15 (cd / cm 2 ) when the initialization voltage Vr = 390 (V) in the voltage range in which the initialization abnormality does not occur, and the initialization voltage Vr is 450. Focusing on the fact that the black luminance at (V) is 0.3 (cd / cm 2 ), which is twice that, the voltage value VrH was set to 450 (V) and the voltage value VrL was set to 390 (V). Further, the voltage value VrC of the all-cell initializing operation in the steady state was set to 410 (V) therebetween.

このように設定することにより、1フィールドの全セル初期化を実行する回数を1回から2回に変更する際に、第1サブフィールドにおける初期化電圧Vrが電圧値VrHのときの黒輝度の値0.3(cd/cm)と、第1サブフィールドおよび第4サブフィールドにおける初期化電圧Vrが電圧値VrLのときの黒輝度の値0.15+0.15=0.3(cd/cm)とが等しくなり、1フィールドの全セル初期化を実行する回数の変更時の黒輝度を連続的に変化させることができるので、黒輝度の変動が目に付き難く、画像表示品質を向上させることができる。 With this setting, when the number of times of executing all-cell initialization in one field is changed from once to twice, the black luminance when the initialization voltage Vr in the first subfield is the voltage value VrH is set. A value of 0.3 (cd / cm 2 ) and a black luminance value of 0.15 + 0.15 = 0.3 (cd / cm) when the initialization voltage Vr in the first subfield and the fourth subfield is the voltage value VrL 2 ) is equal, and the black luminance at the time of changing the number of times of executing all-cell initialization in one field can be continuously changed, so that the fluctuation of the black luminance is hardly noticeable and the image display quality is improved. Can be made.

なお、本実施の形態では、定常状態での電圧値VrCを電圧値VrLと電圧値VrHとの間の値に設定したため、1フィールドの全セル初期化を実行する回数を1回から2回に増加させる場合、第1サブフィールドの初期化電圧VrをVrCからVrHまで上昇した後、初期化回数を2回に増やし、その後第1サブフィールドおよび第4サブフィールドの初期化電圧VrをVrLからVrCまで上昇させた。   In the present embodiment, since the voltage value VrC in the steady state is set to a value between the voltage value VrL and the voltage value VrH, the number of times of executing all-cell initialization in one field is changed from once to twice. When increasing the initialization voltage Vr of the first subfield from VrC to VrH, the number of initializations is increased to 2, and then the initialization voltage Vr of the first subfield and the fourth subfield is increased from VrL to VrC. Was raised.

しかしながら、本発明は上述した駆動方法に限られるものではなく、1フィールドの全セル初期化を実行する回数の変更時に黒輝度の急激な変化を緩和するように初期化電圧Vrを制御すればよい。例えば、定常状態での初期化電圧Vrを電圧値VrL=390(V)に設定した場合は、1フィールドの全セル初期化を実行する回数を1回から2回に増加させる場合、第1サブフィールドの初期化電圧Vrを電圧値VrLから電圧値VrHまで段階的に上昇し、その後第1サブフィールドおよび第4サブフィールドの初期化電圧Vrを電圧値VrLとして初期化回数を2回に増やせばよい。   However, the present invention is not limited to the driving method described above, and it is only necessary to control the initialization voltage Vr so as to alleviate a sudden change in black luminance when changing the number of times of performing one-cell all-cell initialization. . For example, when the initialization voltage Vr in the steady state is set to the voltage value VrL = 390 (V), when the number of times of initializing all cells in one field is increased from once to twice, the first sub If the initialization voltage Vr of the field is increased stepwise from the voltage value VrL to the voltage value VrH, then the initialization voltage Vr of the first subfield and the fourth subfield is set to the voltage value VrL and the number of initializations is increased to twice. Good.

また、定常状態での電圧値VrCを電圧値VrH=450(V)設定した場合は、1フィールドの全セル初期化を実行する回数を1回から2回に増加させる場合、第1サブフィールドの初期化電圧Vrは電圧値VrLのまま初期化回数を2回に増やし、その後第1サブフィールドおよび第4サブフィールドの初期化電圧Vrを電圧値VrLから電圧値VrHまで段階的に上昇させればよい。1フィールドの全セル初期化を実行する回数を減少させる場合も同様である。   Further, when the voltage value VrC in the steady state is set to the voltage value VrH = 450 (V), when the number of times of executing all-cell initialization in one field is increased from once to twice, the first subfield If the initialization voltage Vr remains at the voltage value VrL, the number of initializations is increased to 2 and then the initialization voltage Vr of the first subfield and the fourth subfield is increased stepwise from the voltage value VrL to the voltage value VrH. Good. The same applies to a case where the number of times of executing all-cell initialization in one field is reduced.

また、1フィールドの全セル初期化を実行する回数を2回から3回に変更する時や、それ以上の回数に変更する時にも、初期化電圧Vrを同様に制御することで黒輝度を連続的に変化させることができる。   Also, when changing the number of times of initializing all cells in one field from 2 times to 3 times, or when changing the number of times to more than that, the black voltage is continuously controlled by similarly controlling the initialization voltage Vr. Can be changed.

このように、1フィールドの全セル初期化サブフィールドの数を増加させるまでの連続した複数のフィールドにおいて、全セル初期化サブフィールドのうちの少なくとも1つのサブフィールドにおける初期化電圧を段階的に上昇させ、全セル初期化サブフィールドの数を減少させた後の連続した複数のフィールドにおいて、全セル初期化サブフィールドのうちの少なくとも1つのサブフィールドにおける初期化電圧を段階的に下降させてもよい。   In this way, in a plurality of consecutive fields until the number of all-cell initialization subfields in one field is increased, the initialization voltage in at least one subfield among all-cell initialization subfields is increased stepwise. The initializing voltage in at least one of the all-cell initializing subfields may be decreased stepwise in a plurality of consecutive fields after the number of all-cell initializing subfields is decreased. .

あるいは、1フィールドの全セル初期化サブフィールドの数を増加させた後の連続した複数のフィールドにおいて、全セル初期化サブフィールドのうちの少なくとも2つのサブフィールドにおける初期化電圧を段階的に上昇させ、全セル初期化サブフィールドの数を減少させるまでの連続した複数のフィールドにおいて、全セル初期化サブフィールドのうちの少なくとも2つのサブフィールドにおける初期化電圧を段階的に下降させてもよい。   Alternatively, in a plurality of consecutive fields after increasing the number of all-cell initialization subfields in one field, the initialization voltage in at least two subfields of all-cell initialization subfields is increased stepwise. In the plurality of continuous fields until the number of all-cell initialization subfields is decreased, the initialization voltage in at least two of the all-cell initialization subfields may be decreased stepwise.

なお、全セル初期化期間において走査電極22に印加する電圧値VrL、電圧値VrHおよび電圧値VrCは上記実施の形態に限定されるものではなく、パネルの特性に応じて最適に設定されることが望ましい。   Note that the voltage value VrL, the voltage value VrH, and the voltage value VrC applied to the scan electrode 22 in the all-cell initializing period are not limited to the above-described embodiment, and are optimally set according to the panel characteristics. Is desirable.

ここで、本実施の形態においては、初期化電圧Vrの変化の速度を2.5(V/フィールド)に設定しており、上述した1フィールドの全セル初期化を実行する回数の変更動作に要する時間すなわち、全セル初期化サブフィールドの数をひとつ増加または減少させるときに初期化電圧の上昇または下降を開始させてからあらかじめ設定された電圧に至るまでの時間(以下、「変更時間」と略記する)はおよそ0.4秒である。   Here, in the present embodiment, the speed of change of the initialization voltage Vr is set to 2.5 (V / field), and the above-described operation for changing the number of times of executing all-cell initialization of one field is performed. The time required, that is, the time from when the initializing voltage starts to rise or fall when the number of all-cell initializing subfields is increased or decreased to the preset voltage (hereinafter referred to as “change time”). (Abbreviated) is approximately 0.4 seconds.

具体的には、1フィールドの全セル初期化を実行する回数を1回から2回に変更する場合、第1サブフィールドの初期化電圧Vrを電圧値VrC=410(V)から電圧値VrH=450(V)に上昇させるのに16フィールド、およそ0.27秒を要し、第1サブフィールドと第4サブフィールドの初期化電圧Vrを電圧値VrL=390(V)から電圧値VrC=410(V)に上昇させるために8フィールド、およそ0.13秒を要し、合計の変更時間は0.40秒となる。   Specifically, when the number of times of executing all-cell initialization in one field is changed from once to twice, the initialization voltage Vr in the first subfield is changed from the voltage value VrC = 410 (V) to the voltage value VrH = It takes 16 fields and approximately 0.27 seconds to increase to 450 (V), and the initialization voltage Vr of the first subfield and the fourth subfield is changed from the voltage value VrL = 390 (V) to the voltage value VrC = 410. It takes 8 fields, approximately 0.13 seconds to increase to (V), and the total change time is 0.40 seconds.

変更時間は、短すぎると黒輝度の変化が目立ち、画像表示品質の劣化を招くことは上述したとおりであるが、逆に長すぎても視覚的に違和感がありあまり好ましくないことがわかった。この視覚的な違和感は全セル初期化動作に伴う発光の周期が初期化回数の変更時に不連続的に変化するために起こるものと考えられる。   As described above, if the change time is too short, the change in black luminance is conspicuous and the image display quality is deteriorated. However, if the change time is too long, it has been found that the change time is visually uncomfortable and not so preferable. This visual discomfort is considered to occur because the light emission period accompanying the all-cell initialization operation changes discontinuously when the number of initializations is changed.

図9は、初期化回数の変更が視覚に違和感を与える理由を説明するための図である。例えば1フィールドの全セル初期化を実行する回数を2回から1回に変更する場合、変更の直前では第1サブフィールドおよび第4サブフィールドの初期化電圧Vrは電圧値VrL=390(V)であり、1フィールド毎に2回ずつの周期で発光している。しかし人間の目にはこれらの周期的な発光が積分されて認識されるので黒輝度は連続的な一定の明るさ、0.15cd/cmに感じられる。 FIG. 9 is a diagram for explaining the reason why the change in the number of initializations gives a sense of incongruity to vision. For example, when the number of times of executing the initialization of all cells in one field is changed from two to one, the initialization voltage Vr in the first subfield and the fourth subfield immediately before the change is the voltage value VrL = 390 (V). The light is emitted at a cycle of 2 times per field. However, since the periodic light emission is integrated and recognized by the human eye, the black luminance is felt as a constant constant brightness, 0.15 cd / cm 2 .

ところが1フィールドの全セル初期化を実行する回数を2回から1回に変更した直後は、第1サブフィールドの初期化電圧Vrは450(V)となり、瞬間的な発光輝度は2倍となる。そして人間の目はこの瞬間的な発光輝度の違いを認識し、一瞬黒輝度が上昇したように見える。   However, immediately after changing the number of times of initializing all cells in one field from two times to one, the initializing voltage Vr in the first subfield is 450 (V), and the instantaneous light emission luminance is doubled. . The human eye recognizes this momentary difference in light emission luminance, and the black luminance appears to increase for a moment.

その後の発光は1フィールドごとの発光になるので平均的には0.15cd/cmに戻るが、変更直後の一瞬の輝度上昇がフリッカとして認識され画像表示品質を低下させることがわかった。 Since the subsequent light emission becomes light emission for each field, it returns to 0.15 cd / cm 2 on average. However, it was found that an instantaneous luminance increase immediately after the change is recognized as flicker and the image display quality is lowered.

本発明者らは、変更時間と視覚的な違和感との関係を調べた。図10はその結果を示す図であり、変更時間に対するフリッカおよび黒輝度の変化の許容度の評価を行った結果である。   The inventors investigated the relationship between the change time and the visual discomfort. FIG. 10 is a diagram showing the results, and is the result of evaluating the tolerance of changes in flicker and black luminance with respect to the change time.

このように、フリッカと黒輝度の変化はトレードオフの関係にあり、変更時間が長すぎると黒輝度の変化は緩和されるもののフリッカが目に付き、逆に変更時間が短すぎるとフリッカは見え難くなるものの黒輝度の変化が目に付きやすくなる。そして表示すべき画像にも依存するが、図10に示したように、フリッカが目に付き難くかつ黒輝度の変化もある程度抑制するためには変更時間の値を0.2秒以上、1.6秒以下に設定することが望ましいことがわかった。   In this way, the change in flicker and black luminance is in a trade-off relationship.If the change time is too long, the change in black luminance is alleviated, but flicker is noticeable. Conversely, if the change time is too short, flicker is visible. Although it becomes difficult, a change in black luminance is easily noticeable. Although depending on the image to be displayed, as shown in FIG. 10, in order to prevent flicker from being noticeable and to suppress the change in black luminance to some extent, the value of the change time is 0.2 seconds or more. It was found that setting it to 6 seconds or less is desirable.

また、変更時間の値を0.2秒以上、0.8秒以下に設定するとさらに望ましいこともわかった。本実施の形態においては、この結果にもとづき変更時間を0.4秒に設定した。   It has also been found that it is more desirable to set the value of the change time between 0.2 seconds and 0.8 seconds. In the present embodiment, the change time is set to 0.4 seconds based on this result.

次に、全セル初期化動作における初期化電圧Vrを制御する方法について説明する。図11は本実施の形態における走査電極駆動回路53の回路図である。   Next, a method for controlling the initialization voltage Vr in the all-cell initialization operation will be described. FIG. 11 is a circuit diagram of scan electrode driving circuit 53 in the present embodiment.

走査電極駆動回路53は、維持パルスを発生させる維持パルス発生回路100、初期化波形を発生させる初期化波形発生回路300、走査パルスを発生させる走査パルス発生回路400を備えている。   Scan electrode driving circuit 53 includes sustain pulse generation circuit 100 that generates a sustain pulse, initialization waveform generation circuit 300 that generates an initialization waveform, and scan pulse generation circuit 400 that generates a scan pulse.

維持パルス発生回路100は、走査電極22を駆動するときの電力を回収して再利用するための電力回収回路110と、走査電極22を電圧Vsにクランプするためのスイッチング素子S1と、走査電極22を0(V)にクランプするためのスイッチング素子S2とを有する。また、走査パルス発生回路400は、書込み期間において走査パルスを走査電極22に順次印加する。なお、走査パルス発生回路400は、初期化期間および維持期間では維持パルス発生回路100または初期化波形発生回路300の電圧波形をそのまま出力する。   Sustain pulse generation circuit 100 includes a power recovery circuit 110 for recovering and reusing power when driving scan electrode 22, switching element S <b> 1 for clamping scan electrode 22 to voltage Vs, and scan electrode 22. And a switching element S2 for clamping the voltage to 0 (V). The scan pulse generation circuit 400 sequentially applies scan pulses to the scan electrodes 22 in the address period. Scan pulse generation circuit 400 outputs the voltage waveform of sustain pulse generation circuit 100 or initialization waveform generation circuit 300 as it is during the initialization period and the sustain period.

初期化波形発生回路300は、ミラー積分回路310、320を備え、上述した初期化波形を発生させるとともに、全セル初期化動作における初期化電圧Vrの制御を行う。ミラー積分回路310は、FET1とコンデンサC1と抵抗R1とを有し、所定の初期化電圧Vrまでランプ状に緩やかに上昇するランプ電圧を発生し、ミラー積分回路320は、FET2とコンデンサC2と抵抗R2とを有し、電圧Vi4までランプ状に緩やかに低下するランプ電圧を発生する。なお、図11には、ミラー積分回路310、320のそれぞれの入力端子を端子IN1、端子IN2として示している。   The initialization waveform generation circuit 300 includes Miller integration circuits 310 and 320, generates the above-described initialization waveform, and controls the initialization voltage Vr in the all-cell initialization operation. Miller integrating circuit 310 includes FET1, capacitor C1, and resistor R1, and generates a ramp voltage that gradually increases in a ramp shape to a predetermined initialization voltage Vr. Miller integrating circuit 320 includes FET2, capacitor C2, and resistor R1. R2 is generated, and a ramp voltage that gradually decreases in a ramp shape up to voltage Vi4 is generated. In FIG. 11, the input terminals of Miller integrating circuits 310 and 320 are shown as terminal IN1 and terminal IN2, respectively.

なお、本実施の形態では、初期化波形発生回路300として実用的であり比較的構成が簡単なFETを用いたミラー積分回路を採用しているが、何らこの構成に限定するものではなく、初期化電圧Vrを制御しつつランプ電圧を発生することができる回路であればどのような回路であってもよい。   In this embodiment, a Miller integrating circuit using a FET that is practical and has a relatively simple configuration is employed as the initialization waveform generating circuit 300. However, the present invention is not limited to this configuration. Any circuit may be used as long as it can generate the ramp voltage while controlling the activation voltage Vr.

次に、初期化波形発生回路300の動作について説明する。図12は、全セル初期化期間における走査電極駆動回路53の動作を説明するためのタイミングチャートであり、図4の破線で囲った部分の詳細なタイミングチャートである。なお、ここでは、全セル初期化動作を行う駆動電圧波形をT1〜T4で示した4つの期間に分割し、それぞれの期間について説明する。また、電圧Vi1、電圧Vi3、電圧Vi3’はすべて電圧Vsに等しいものとして説明する。なお、以下の説明においてスイッチング素子を導通させる動作をオン、遮断させる動作をオフと表記する。   Next, the operation of the initialization waveform generation circuit 300 will be described. FIG. 12 is a timing chart for explaining the operation of the scan electrode driving circuit 53 in the all-cell initializing period, and is a detailed timing chart of a portion surrounded by a broken line in FIG. Here, the drive voltage waveform for performing the all-cell initialization operation is divided into four periods indicated by T1 to T4, and each period will be described. In the following description, it is assumed that the voltage Vi1, the voltage Vi3, and the voltage Vi3 'are all equal to the voltage Vs. In the following description, the operation of turning on the switching element is turned on and the operation of turning off the switching element is expressed as off.

(期間T1)
まず、維持パルス発生回路100のスイッチング素子S1をオンにする。するとスイッチング素子S1を介して走査電極22に電圧Vsが印加される。そして、その後スイッチング素子S1をオフにする。
(Period T1)
First, switching element S1 of sustain pulse generating circuit 100 is turned on. Then, the voltage Vs is applied to the scanning electrode 22 via the switching element S1. Thereafter, the switching element S1 is turned off.

(期間T2)
次に、ミラー積分回路310の入力端子IN1を「ハイレベル」にする。具体的には入力端子IN1に、例えば電圧15(V)を印加する。すると、抵抗R1からコンデンサC1に向かって一定の電流が流れ、FET1のソース電圧がランプ状に上昇し、走査電極駆動回路53の出力電圧もランプ状に上昇し始める。
(Period T2)
Next, the input terminal IN1 of the Miller integrating circuit 310 is set to “high level”. Specifically, for example, a voltage of 15 (V) is applied to the input terminal IN1. Then, a constant current flows from the resistor R1 toward the capacitor C1, the source voltage of the FET 1 rises in a ramp shape, and the output voltage of the scan electrode driving circuit 53 starts to rise in a ramp shape.

そしてこの電圧上昇は、入力端子IN1が「ハイレベル」の間継続する。そして、出力電圧が必要な初期化電圧Vrまで上昇したら、その後、入力端子IN1を「ローレベル」にする。   This voltage increase continues while the input terminal IN1 is at “high level”. When the output voltage rises to the necessary initialization voltage Vr, the input terminal IN1 is then set to “low level”.

このようにして、放電開始電圧以下となる電圧Vsから放電開始電圧を超える初期化電圧Vrに向かって緩やかに上昇するランプ電圧を走査電極22に印加する。このとき、入力端子IN1を「ハイレベル」にする時間trを長くすると初期化電圧Vrを高くすることができ、時間trを短くすると初期化電圧Vrを低くすることができる。   In this manner, a ramp voltage that gradually increases from the voltage Vs that is equal to or lower than the discharge start voltage toward the initialization voltage Vr that exceeds the discharge start voltage is applied to the scan electrode 22. At this time, if the time tr during which the input terminal IN1 is set to “high level” is lengthened, the initialization voltage Vr can be increased, and if the time tr is shortened, the initialization voltage Vr can be decreased.

(期間T3)
次に、維持パルス発生回路100のスイッチング素子S1をオンにする。すると走査電極22の電圧が電圧Vsまで低下する。そしてその後スイッチング素子S1をオフにする。
(Period T3)
Next, switching element S1 of sustain pulse generating circuit 100 is turned on. Then, the voltage of the scan electrode 22 is lowered to the voltage Vs. Thereafter, the switching element S1 is turned off.

(期間T4)
次に、ミラー積分回路320の入力端子IN2を「ハイレベル」にする。具体的には入力端子IN2に、例えば電圧15(V)を印加する。すると、抵抗R2からコンデンサC2に向かって一定の電流が流れ、FET2のドレイン電圧がランプ状に下降し、走査電極駆動回路53の出力電圧もランプ状に下降し始める。そして、出力電圧が負の電圧Vi4に至った後、入力端子IN2を「ローレベル」とする。このようにして、電圧Vsから電圧Vi4に向かって緩やかに下降するランプ電圧を走査電極22に印加する。
(Period T4)
Next, the input terminal IN2 of the Miller integrating circuit 320 is set to “high level”. Specifically, for example, a voltage of 15 (V) is applied to the input terminal IN2. Then, a constant current flows from the resistor R2 toward the capacitor C2, the drain voltage of the FET 2 decreases in a ramp shape, and the output voltage of the scan electrode driving circuit 53 starts to decrease in a ramp shape. Then, after the output voltage reaches the negative voltage Vi4, the input terminal IN2 is set to “low level”. In this way, a ramp voltage that gently falls from the voltage Vs toward the voltage Vi4 is applied to the scan electrode 22.

以上のようにして、走査電極22に対して放電開始電圧以下となる電圧Vi1から放電開始電圧を超える初期化電圧Vrに向かって緩やかに上昇するランプ電圧を印加し、その後、電圧Vi3から電圧Vi4に向かって緩やかに下降するランプ電圧を印加する。   As described above, the ramp voltage that gradually increases from the voltage Vi1 that is equal to or lower than the discharge start voltage to the initialization voltage Vr that exceeds the discharge start voltage is applied to the scan electrode 22, and then the voltage Vi3 to the voltage Vi4. A ramp voltage that gradually falls toward is applied.

なお、上述したように、初期化回数の変更に伴うフリッカは、1フィールド毎に2回ずつの発光が、1フィールド毎に1回かつ1回当たり2倍の輝度の発光に変化した瞬間に、その輝度変化を認識する等して発生していると考えられる。そして本実施の形態においては、2回の全セル初期化動作は第1サブフィールドおよび第4サブフィールドで行っており、1フィールド内で発光するタイミングか時間的に離れているため、1回の発光との差が目立ちやすいと考えられる。   As described above, the flicker associated with the change in the number of initializations is the moment when the light emission twice per field is changed to light emission twice per luminance once per field. It is considered that this occurs due to the recognition of the luminance change. In this embodiment, the two-time all-cell initialization operation is performed in the first subfield and the fourth subfield, and the timing of light emission in one field is separated in time. It is considered that the difference from light emission is conspicuous.

そこで、1フィールドの全セル初期化を実行する回数を2回から1回に減少させるときは、まず2回の全セル初期化サブフィールドを例えば第1サブフィールドと第2サブフィールドとして、1フィールド内で発光するタイミングを時間的に接近させ、その後1フィールドの全セル初期化を実行する回数を減少してもよい。   Therefore, when the number of times of performing all-cell initialization in one field is decreased from two times to one, first, the two-time all-cell initialization subfield is set as, for example, a first subfield and a second subfield. It is also possible to reduce the number of times that the initialization of all cells in one field is performed after the timing of light emission within the time is approached.

以下に記す(実施の形態2)は、このような考えにもとづき、1フィールドの全セル初期化を実行する回数の変更を行う方法である。   (Embodiment 2) described below is a method of changing the number of times of executing all-cell initialization of one field based on such an idea.

(実施の形態2)
本実施の形態におけるサブフィールド構成は、(実施の形態1)と同じであるものとして説明する。すなわち、APLが6%未満では第1サブフィールドのみ全セル初期化サブフィールドであり、APLが6%以上では第1サブフィールドおよび第4サブフィールドが全セル初期化サブフィールドである。
(Embodiment 2)
The subfield configuration in the present embodiment will be described as being the same as in (Embodiment 1). That is, when the APL is less than 6%, only the first subfield is an all-cell initialization subfield, and when the APL is 6% or more, the first and fourth subfields are all-cell initialization subfields.

図13は、本実施の形態において初期化期間に走査電極22へ印加する初期化電圧Vrの変化を示す模式図であり、1フィールドの全セル初期化を実行する回数(以下、全セル初期化回数と記す)を1回から2回に増加させるときの、各サブフィールドの初期化波形の変化を模式的に示す図である。本実施の形態においても電圧値VrCは全セル初期化回数を変更しないときの初期化電圧Vrの設定値を示し、電圧値VrLおよび電圧値VrHは全セル初期化回数を変更するときの初期化電圧Vrの最小値および最大値をそれぞれ示している。   FIG. 13 is a schematic diagram showing a change in the initialization voltage Vr applied to the scan electrode 22 in the initialization period in the present embodiment. The number of times of executing all-cell initialization in one field (hereinafter referred to as all-cell initialization). It is a figure which shows typically the change of the initialization waveform of each subfield when increasing from 1 time to 2 times. Also in the present embodiment, the voltage value VrC indicates a set value of the initialization voltage Vr when the number of all-cell initializations is not changed, and the voltage value VrL and the voltage value VrH are initializations when the number of all-cell initializations is changed. The minimum value and the maximum value of the voltage Vr are shown, respectively.

1フィールドの全セル初期化回数を1回から2回に増加させるときには、図13(a)、図13(b)に示すように、第1サブフィールドにおける初期化電圧Vrの値を増加前の電圧値VrCから段階的に上昇させ、ある一定の時間の後、電圧値VrHに至らせる。   When the number of times of initialization of all cells in one field is increased from 1 to 2, as shown in FIGS. 13A and 13B, the value of the initialization voltage Vr in the first subfield is increased before the increase. The voltage value is gradually increased from the voltage value VrC, and reaches a voltage value VrH after a certain time.

次に、図13(c)に示すように、第1サブフィールドとともに、まず第2サブフィールドで全セル初期化動作を行い、第1サブフィールドおよび第2サブフィールドにおける初期化電圧Vrの値を電圧値VrCよりも低い電圧である電圧値VrLに設定する。電圧値VrHおよび電圧値VrLは、(実施の形態1)と同様に、全セル初期化回数が1回でありかつ初期化電圧Vrが電圧値VrHであるときの黒輝度が、全セル初期化回数が2回でありかつ初期化電圧Vrが電圧値VrLであるときの黒輝度と等しくなるように設定されている。   Next, as shown in FIG. 13 (c), all cells are initialized in the second subfield together with the first subfield, and the initialization voltage Vr in the first and second subfields is set. The voltage value VrL, which is a voltage lower than the voltage value VrC, is set. Similarly to (Embodiment 1), voltage value VrH and voltage value VrL are all cell initialization times when the number of all cell initializations is one and initialization voltage Vr is voltage value VrH. It is set to be equal to the black luminance when the number of times is two and the initialization voltage Vr is the voltage value VrL.

その後、図13(d)に示すように、第2サブフィールドを選択初期化サブフィールドに切換えるとともに第3サブフィールドを全セル初期化サブフィールドに切換え、さらにその後、図13(e)に示すように、第3サブフィールドを選択初期化サブフィールドに切換えるとともに第4サブフィールドを全セル初期化サブフィールドに切換える。   Thereafter, as shown in FIG. 13 (d), the second subfield is switched to the selective initialization subfield, the third subfield is switched to the all-cell initialization subfield, and thereafter, as shown in FIG. 13 (e). In addition, the third subfield is switched to the selective initialization subfield and the fourth subfield is switched to the all-cell initialization subfield.

そしてその後、図13(f)に示すように、第1サブフィールドおよび第4サブフィールドにおける初期化電圧Vrの値を電圧値VrLから段階的に上昇させ、ある一定の時間をかけて定常状態の電圧値VrCに至らせる。   Then, as shown in FIG. 13 (f), the value of the initialization voltage Vr in the first subfield and the fourth subfield is gradually increased from the voltage value VrL, and the steady state is obtained over a certain period of time. The voltage value VrC is reached.

逆に、初期化回数を2回から1回に減少させる時は、第1サブフィールドと第4サブフィールドにおける初期化電圧Vrの値を電圧値VrCから段階的に下降させ、電圧値VrLに至らせる。次に、第4サブフィールドを選択初期化サブフィールドに切換えるとともに第3サブフィールドを全セル初期化サブフィールドに切換え、その後、第3サブフィールドを選択初期化サブフィールドに切換えるとともに第2サブフィールドを全セル初期化サブフィールドに切換える。そしてその後第2サブフィールドの初期化動作を選択初期化に切換えるとともに、第1サブフィールドの初期化電圧Vrの値を電圧値VrHに設定する。そしてその後、第1サブフィールドの初期化電圧Vrの値を電圧値VrHから段階的に低下させ、電圧値VrCに至らせる。   Conversely, when the number of initializations is decreased from two to one, the value of the initialization voltage Vr in the first subfield and the fourth subfield is gradually decreased from the voltage value VrC to reach the voltage value VrL. Make it. Next, the fourth subfield is switched to the selective initialization subfield and the third subfield is switched to the all-cell initialization subfield. Thereafter, the third subfield is switched to the selective initialization subfield and the second subfield is switched to Switch to the all cell initialization subfield. Thereafter, the initialization operation of the second subfield is switched to selective initialization, and the value of the initialization voltage Vr of the first subfield is set to the voltage value VrH. After that, the value of the initialization voltage Vr in the first subfield is gradually decreased from the voltage value VrH to reach the voltage value VrC.

このように、まず全セル初期化サブフィールドの前後に配置されたサブフィールドで全セル初期化回数の増減を行い、その後、全セル初期化動作を行うサブフィールドを所定のサブフィールドまで移動するように各サブフィールドの初期化動作を順次に切換えることにより、フリッカ等を発生させることなく全セル初期化回数を変更することができる。   In this manner, first, the number of all cell initializations is increased / decreased in subfields arranged before and after the all cell initialization subfield, and then the subfield for performing the all cell initialization operation is moved to a predetermined subfield. In addition, by sequentially switching the initialization operation of each subfield, the number of all-cell initializations can be changed without causing flicker or the like.

すなわち、1フィールドの全セル初期化サブフィールドの数を増加させるときは、全セル初期化を実行するサブフィールドの直前または直後に配置された選択初期化を実行するサブフィールドを全セル初期化を実行するサブフィールドに切換えて、全セル初期化サブフィールドの数を減少させるときは、連続して配置された全セル初期化サブフィールドの一つを選択初期化サブフィールドに切換え、さらに、全セル初期化サブフィールドの数を増減させずに全セル初期化サブフィールドと選択初期化サブフィールドとを切換えて、全セル初期化動作を行うサブフィールドを所定のサブフィールドまで移動するときは、選択初期化サブフィールドの直前または直後に配置された全セル初期化サブフィールドを選択初期化に切換えるとともに全セル初期化サブフィールドの直前または直後に配置された選択初期化サブフィールドを全セル初期化サブフィールドに切換えればよい。   That is, when the number of all-cell initialization subfields in one field is increased, all-cell initialization is performed on the subfield that executes selective initialization immediately before or after the subfield that executes all-cell initialization. When switching to the subfield to be executed and reducing the number of all-cell initializing subfields, one of the continuously arranged all-cell initializing subfields is switched to the selective initializing subfield, When switching the all-cell initialization subfield and the selection initialization subfield without increasing or decreasing the number of initialization subfields and moving the subfield for performing the all-cell initialization operation to a predetermined subfield, All cell initialization subfields placed immediately before or after the activation subfield are switched to selective initialization and all cells Last or selective initializing subfield that is located immediately after the initializing subfield may be switched to the all-cell initializing subfield.

なお、上述の説明では、全セル初期化回数を増加させる際に、第1サブフィールドの直後に配置された第2サブフィールドを全セル初期化サブフィールドに切換えた後の動作として、全セル初期化動作を行うサブフィールドを第2サブフィールドから第4サブフィールドへ移動した後、初期化電圧Vrを所定の値に至らせる方法について説明した。   In the above description, when the number of all-cell initialization is increased, the operation after switching the second subfield arranged immediately after the first subfield to the all-cell initialization subfield is performed as the all-cell initialization. The method of bringing the initialization voltage Vr to a predetermined value after moving the subfield for performing the initialization operation from the second subfield to the fourth subfield has been described.

しかし、まず初期化電圧Vrを所定の値に至らせた後、全セル初期化サブフィールドを所定のサブフィールドまで移動してもよく、また、全セル初期化サブフィールドを所定のサブフィールドまで移動しながら初期化電圧Vrを所定の値に至らせても、同様の効果を得ることができる。全セル初期化回数を減少させる際も同様である。   However, after the initialization voltage Vr is first reached to a predetermined value, the all-cell initialization subfield may be moved to the predetermined subfield, or the all-cell initialization subfield may be moved to the predetermined subfield. However, even if the initialization voltage Vr reaches a predetermined value, the same effect can be obtained. The same applies when reducing the number of all-cell initializations.

また、全セル初期化回数が2回以上であって、全セル初期化回数を増減させる場合であっても、まず全セル初期化サブフィールドの直前または直後に配置されたサブフィールドで全セル初期化回数の増減を行い、その後、全セル初期化を行うサブフィールドを所定のサブフィールドまで移動するように各サブフィールドの初期化動作を順次切換えることにより、フリッカ等を発生させることなく全セル初期化回数の変更を行うことができる。   In addition, even if the number of all cell initializations is 2 or more and the number of all cell initializations is increased or decreased, all cell initialization is performed in the subfield arranged immediately before or after the all cell initialization subfield. By changing the initialization operation of each subfield sequentially so that the subfield to be initialized to all cells is moved to a predetermined subfield, all cell initialization is performed without causing flicker or the like. The number of times can be changed.

(実施の形態3)
本実施の形態におけるパネルの駆動方法は、初期化回数の変更に伴うフリッカを抑制する他の駆動方法であり、増減させる全セル初期化サブフィールドの発光輝度を小さく抑えることによりフリッカを抑える方法である。
(Embodiment 3)
The panel driving method in this embodiment is another driving method that suppresses flicker associated with a change in the number of initializations, and is a method that suppresses flicker by suppressing the emission luminance of all cell initialization subfields to be increased or decreased. is there.

本実施の形態におけるサブフィールド構成も、(実施の形態1)と同じであるものとして説明する。すなわち、APLが6%未満では第1サブフィールドのみ全セル初期化サブフィールドであり、APLが6%以上では第1サブフィールドおよび第4サブフィールドが全セル初期化サブフィールドである。   The subfield configuration in the present embodiment is also described as being the same as in (Embodiment 1). That is, when the APL is less than 6%, only the first subfield is an all-cell initialization subfield, and when the APL is 6% or more, the first and fourth subfields are all-cell initialization subfields.

図14は本実施の形態において初期化期間に走査電極22へ印加する初期化電圧Vrの変化を示す模式図であり、全セル初期化回数を1回から2回に増加させるときの、各サブフィールドの初期化波形の変化を模式的に示す図である。本実施の形態においても、パネルの黒輝度と初期化電圧Vrとの関係が図8に示した関係にあるものとして説明する。   FIG. 14 is a schematic diagram showing a change in the initialization voltage Vr applied to the scan electrode 22 during the initialization period in the present embodiment. Each subcell when the number of all-cell initializations is increased from 1 to 2 is shown. It is a figure which shows typically the change of the initialization waveform of a field. Also in this embodiment, the description will be made assuming that the relationship between the black luminance of the panel and the initialization voltage Vr is the relationship shown in FIG.

全セル初期化回数を1回から2回に増加させるときには、図14(a)、図14(b)に示すように、第1サブフィールドにおける初期化電圧Vrの値を増加前の410(V)から段階的に上昇させ、ある一定の時間の後、470(V)に至らせる。次に、図14(c)に示すように、第1サブフィールドとともに、第4サブフィールドで全セル初期化動作を行う。このときの初期化電圧Vrは、例えば第1サブフィールドが430(V)、第4サブフィールドが370(V)である。   When the number of all-cell initializations is increased from 1 to 2, as shown in FIGS. 14A and 14B, the value of the initialization voltage Vr in the first subfield is increased to 410 (V ) In steps, and after a certain period of time, it reaches 470 (V). Next, as shown in FIG. 14C, the all-cell initialization operation is performed in the fourth subfield together with the first subfield. The initialization voltage Vr at this time is, for example, 430 (V) for the first subfield and 370 (V) for the fourth subfield.

それぞれのサブフィールドの初期化電圧Vrは、初期化回数の増加の前後の黒輝度が等しく、かつ新たに増加した全セル初期化サブフィールド、本実施の形態においては第4サブフィールドによる黒輝度が、元の全セル初期化サブフィールド、本実施の形態においては第1サブフィールドによる黒輝度よりも小さくなるように設定されている。   The initialization voltage Vr of each subfield has the same black luminance before and after the increase in the number of initializations, and the newly increased all-cell initialization subfield, in this embodiment, the black luminance by the fourth subfield. The original all-cell initialization subfield is set to be smaller than the black luminance of the first subfield in this embodiment.

実際、図8に示すように、初期化電圧Vrが470(V)であるときの第1サブフィールドによる黒輝度は0.35(cd/cm)であり、初期化電圧Vrが430(V)であるときの第1サブフィールドによる黒輝度0.25(cd/cm)と初期化電圧Vrが370(V)であるときの第4サブフィールドによる黒輝度0.10(cd/cm)との和に等しい。さらに、第4サブフィールドによる黒輝度0.10(cd/cm)は第1サブフィールドによる黒輝度0.25(cd/cm)の半分以下である。 Actually, as shown in FIG. 8, when the initialization voltage Vr is 470 (V), the black luminance by the first subfield is 0.35 (cd / cm 2 ), and the initialization voltage Vr is 430 (V ) (Black luminance 0.25 (cd / cm 2 ) due to the first subfield and black luminance 0.10 (cd / cm 2 ) due to the fourth subfield when the initialization voltage Vr is 370 (V). ) And the sum. Further, the black luminance 0.10 (cd / cm 2 ) due to the fourth subfield is less than half the black luminance 0.25 (cd / cm 2 ) due to the first subfield.

その後、図14(d)に示すように、第1サブフィールドにおける初期化電圧Vrを430(V)から段階的に低下させ410(V)に至らせるとともに、第4サブフィールドにおける初期化電圧Vrを370(V)から段階的に上昇させ410(V)に至らせる。   Thereafter, as shown in FIG. 14D, the initialization voltage Vr in the first subfield is gradually decreased from 430 (V) to 410 (V), and the initialization voltage Vr in the fourth subfield is obtained. Is gradually increased from 370 (V) to 410 (V).

逆に、初期化回数を2回から1回に減少させる時は、第1サブフィールドにおける初期化電圧Vrを410(V)から段階的に上昇させ430(V)に至らせるとともに、第4サブフィールドにおける初期化電圧Vrを410(V)から段階的に下降させ370(V)に至らせる。次に、第4サブフィールドを選択初期化サブフィールドに切換えるとともに第1サブフィールドの初期化電圧Vrを470(V)に設定する。   Conversely, when the number of initializations is decreased from two to one, the initialization voltage Vr in the first subfield is increased stepwise from 410 (V) to 430 (V), and the fourth sub The initializing voltage Vr in the field is gradually decreased from 410 (V) to 370 (V). Next, the fourth subfield is switched to the selective initialization subfield, and the initialization voltage Vr of the first subfield is set to 470 (V).

このときの初期化電圧Vrも、初期化回数の減少の前後の黒輝度が等しく、かつ新たに選択初期化に切換える直前の全セル初期化サブフィールドによる黒輝度が選択初期化に切換えない全セル初期化サブフィールドによる黒輝度よりも小さくなるように設定されている。そしてその後、第1サブフィールドの初期化電圧Vrを470(V)から段階的に低下させ410(V)に至らせる。   The initialization voltage Vr at this time also has the same black luminance before and after the decrease in the number of initializations, and all cells in which the black luminance by the all-cell initialization subfield immediately before switching to the selection initialization is not switched to the selection initialization. It is set to be smaller than the black luminance by the initialization subfield. After that, the initialization voltage Vr of the first subfield is gradually decreased from 470 (V) to 410 (V).

このように、全セル初期化サブフィールドの数を増加させた直後のフィールドにおいて、増加させた全セル初期化サブフィールドの初期化電圧は他の全セル初期化サブフィールドの初期化電圧よりも低く、全セル初期化サブフィールドの数を減少させる直前のフィールドにおいて、減少させる全セル初期化サブフィールドの初期化電圧は他の全セル初期化サブフィールドの初期化電圧よりも低くすることで、全セル初期化回数の変更の前後で黒輝度が等しく、かつ、全セル初期化動作と選択初期化走査とを切換えるサブフィールドによる黒輝度が、全セル初期化動作と選択初期化走査とを切換えないサブフィールドによる黒輝度よりも小さいので、フリッカが目立ち難くなる。   Thus, in the field immediately after increasing the number of all-cell initialization subfields, the increased initialization voltage of all-cell initialization subfields is lower than the initialization voltage of other all-cell initialization subfields. In the field immediately before reducing the number of all-cell initialization subfields, the initialization voltage of the all-cell initialization subfield to be decreased is set lower than the initialization voltage of the other all-cell initialization subfields. The black luminance is the same before and after the change in the number of cell initializations, and the black luminance by the subfield for switching between the all-cell initialization operation and the selective initialization scan does not switch between the all-cell initialization operation and the selective initialization scan. Since it is smaller than the black luminance due to the subfield, the flicker becomes inconspicuous.

このとき、全セル初期化サブフィールドの数を増加させた直後のフィールドにおいて、増加させた全セル初期化サブフィールドの初期化放電による発光輝度は他の全セル初期化サブフィールドの初期化放電による発光輝度の1/2よりも低く、全セル初期化サブフィールドの数を減少させる直前のフィールドにおいて、減少させる全セル初期化サブフィールドの初期化放電による発光輝度は他の全セル初期化サブフィールドの初期化放電による発光輝度の1/2よりも低くなるように初期化電圧を制御することがさらに望ましい。   At this time, in the field immediately after increasing the number of all-cell initializing subfields, the emission luminance due to the initializing discharge of the increased all-cell initializing subfield is due to the initializing discharge of the other all-cell initializing subfields. In the field immediately before decreasing the number of all-cell initialization subfields, which is lower than 1/2 of the emission luminance, the emission luminance due to the initialization discharge of the all-cell initialization subfield to be decreased is the other all-cell initialization subfield. It is further desirable to control the initialization voltage so as to be lower than 1/2 of the light emission luminance due to the initialization discharge.

なお、(実施の形態1)〜(実施の形態3)において、全セル初期化回数を増減させる際にヒステリシス特性を持たせると、黒輝度の頻繁な変動を抑制できるのでさらに画像表示品質を向上させることができる。以下に、全セル初期化回数を増減させる際にヒステリシス特性を持たせる方法について説明する。   In (Embodiment 1) to (Embodiment 3), if a hysteresis characteristic is provided when increasing / decreasing the number of all-cell initializations, frequent fluctuations in black luminance can be suppressed, further improving image display quality. Can be made. A method for providing hysteresis characteristics when increasing / decreasing the number of all-cell initializations will be described below.

表2はAPLと全セル初期化回数との関係を示す表であり、(実施の形態2)においても(実施の形態1)と同様にAPLにもとづいて全セル初期化回数を増減させる際にヒステリシス特性を持たせた一例である。   Table 2 shows the relationship between APL and the number of all-cell initializations. In (Embodiment 2), as in (Embodiment 1), the number of times of all-cell initialization is increased or decreased based on APL. This is an example having a hysteresis characteristic.

Figure 0005233072
Figure 0005233072

第2が上述した表1と異なるところは、APLの値と全セル初期化回数が必ずしも1対1に対応しているのではなく、全セル初期化回数が一意に決まらないAPLの範囲を設けているところであり、APLが5%以上7%未満では全セル初期化回数は1回か2回のいずれかである。これにより、APLにもとづいて全セル初期化回数を増減するときにヒステリシス特性を持たせることができる。   The second difference from Table 1 above is that the APL value and the number of all-cell initializations do not necessarily correspond one-to-one, but an APL range in which the number of all-cell initializations is not uniquely determined is provided. However, if the APL is 5% or more and less than 7%, the number of times of initialization of all cells is either once or twice. Thereby, a hysteresis characteristic can be provided when increasing or decreasing the number of all-cell initializations based on APL.

具体的には、APLが減少し、全セル初期化回数を2回から1回に減らすときには、APLが7%未満になったときに全セル初期化回数を減らすのではなく、APLが5%未満になったときに2回から1回に減らす。逆に、APLが増加し、全セル初期化回数を1回から2回に増やすときは、APLが5%以上になったときに増やすのではなく、APLが7%以上になったときに1回から2回に増やす。   Specifically, when APL decreases and the number of times of all cell initialization is reduced from 2 times to 1, when APL becomes less than 7%, the number of times of all cell initialization is not reduced, but APL is 5%. Decrease from 2 to 1 when less. Conversely, when APL increases and the number of all-cell initializations is increased from 1 to 2, it does not increase when APL becomes 5% or more, but increases when APL becomes 7% or more. Increase from 2 times to 2 times.

このように制御することで、例えば、時間とともにAPLが、「8、6、4、6、5、3、・・・(%)」のように変化した場合、表1に示すようにヒステリシス特性を持たせないならば、APLの変動に連動して全セル初期化回数が、「2、2、1、2、1、1、・・・(回)」と頻繁に変動し、本来一定であるべき黒輝度が頻繁に変動する結果となり画像表示品質を低下させてしまう。ところが本実施の形態においては、表2に示すように全セル初期化サブフィールドの数を変更するときにヒステリシス特性を持たせているので、全セル初期化回数が、「2、2、1、1、1、1、・・・(回)」となって、黒輝度の変化の頻度を少なくすることができる。   By controlling in this way, for example, when the APL changes with time as “8, 6, 4, 6, 5, 3,... (%)”, As shown in Table 1, the hysteresis characteristics If the number of times of initializing all cells is frequently changed to “2, 2, 1, 2, 1, 1,... As a result, the desired black luminance frequently fluctuates, and the image display quality deteriorates. However, in the present embodiment, as shown in Table 2, since the hysteresis characteristic is provided when the number of all-cell initialization subfields is changed, the number of all-cell initializations is “2, 2, 1, 1, 1, 1,... (Times) ”, and the frequency of black luminance change can be reduced.

このように、全セル初期化回数を変更するときにヒステリシス特性を持たせることにより、上記のような画像であったとしても初期化回数が頻繁に変化しなくなり、黒輝度が頻繁に変動することを防ぐことができる。   In this way, by providing hysteresis characteristics when changing the number of all-cell initializations, the number of initializations does not change frequently even if the image is as described above, and the black luminance changes frequently. Can be prevented.

なお、本実施の形態ではAPLにもとづいて全セル初期化回数を変更するものとして説明したが、他のパラメータにもとづいて全セル初期化回数を変更するときにも本発明のパネルの駆動方法を適用することができる。全セル初期化回数を変更するための他のパラメータとしては、例えば、パネルの温度、あるいはパネルの使用時間等でもよい。   Although the present embodiment has been described on the assumption that the number of all-cell initializations is changed based on APL, the panel driving method of the present invention is also used when the number of all-cell initializations is changed based on other parameters. Can be applied. Other parameters for changing the number of all-cell initializations may be, for example, panel temperature, panel usage time, or the like.

また、本実施の形態では、放電ガスのキセノン分圧を10%としたが、他のキセノン分圧であってもそのパネルに応じた駆動電圧に設定すればよい。   In this embodiment, the xenon partial pressure of the discharge gas is set to 10%. However, even if the xenon partial pressure is other than that, the driving voltage corresponding to the panel may be set.

さらに、本実施の形態において用いた具体的な各数値は、単に一例を挙げたに過ぎず、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて、適宜最適な値に設定することが望ましい。   Furthermore, the specific numerical values used in the present embodiment are merely examples, and it is desirable to appropriately set the optimal values appropriately according to the panel characteristics, the specifications of the plasma display device, and the like.

本発明は、全セル初期化回数を増減させることによって書込み放電を安定させると同時に、黒輝度の変動を目立ち難くすることにより、画像表示品質を向上することができるので、壁掛けテレビや大型モニターに用いられるパネルの駆動方法およびプラズマディスプレイ装置として有用である。   The present invention stabilizes the address discharge by increasing / decreasing the number of all-cell initializations, and at the same time makes the fluctuation of black luminance less noticeable, thereby improving the image display quality. It is useful as a panel driving method and a plasma display device to be used.

本発明の実施の形態におけるパネルの構造を示す分解斜視図The disassembled perspective view which shows the structure of the panel in embodiment of this invention 同パネルの電極配列を示す図The figure which shows the electrode arrangement of the panel 本発明の実施の形態におけるプラズマディスプレイ装置の回路ブロック図Circuit block diagram of plasma display device in accordance with exemplary embodiment of the present invention 本発明の実施の形態におけるパネルの各電極に印加する駆動電圧波形図Drive voltage waveform diagram applied to each electrode of the panel in the embodiment of the present invention 本発明の本実施の形態におけるサブフィールド構成を示す模式図The schematic diagram which shows the subfield structure in this Embodiment of this invention 本発明の(実施の形態1)における初期化電圧の変化を示す模式図The schematic diagram which shows the change of the initialization voltage in (Embodiment 1) of this invention 本発明の(実施の形態1)における初期化電圧の変化を示す模式図The schematic diagram which shows the change of the initialization voltage in (Embodiment 1) of this invention 全セル初期化回数1回あたりの初期化電圧の値とそのときの黒輝度との関係を示す図The figure which shows the relationship between the value of the initialization voltage per 1 time of all-cell initialization, and the black luminance at that time 初期化回数の変更が視覚に違和感を与える理由を説明するための図Illustration for explaining why changing the number of initializations gives a sense of incongruity to vision 変更時間に対するフリッカおよび黒輝度の変化の許容度の評価結果を示す図The figure which shows the evaluation result of the tolerance of the change of flicker and black luminance with respect to change time 本発明の実施の形態における走査電極駆動回路の回路図Circuit diagram of scan electrode driving circuit in an embodiment of the present invention 同走査電極駆動回路の動作を説明するためのタイミングチャートTiming chart for explaining the operation of the scan electrode driving circuit 本発明の(実施の形態2)における初期化電圧の変化を示す模式図The schematic diagram which shows the change of the initialization voltage in (Embodiment 2) of this invention 本発明の(実施の形態3)における初期化電圧の変化を示す模式図The schematic diagram which shows the change of the initialization voltage in (Embodiment 3) of this invention

符号の説明Explanation of symbols

10 パネル
21 前面基板
22 走査電極
23 維持電極
24,33 誘電体層
25 保護層
31 背面基板
32 データ電極
34 隔壁
35 蛍光体層
51 画像信号処理回路
52 データ電極駆動回路
53 走査電極駆動回路
54 維持電極駆動回路
55 タイミング発生回路
57 APL検出回路
100 維持パルス発生回路
300 初期化波形発生回路
310,320 ミラー積分回路
400 走査パルス発生回路
DESCRIPTION OF SYMBOLS 10 Panel 21 Front substrate 22 Scan electrode 23 Sustain electrode 24, 33 Dielectric layer 25 Protective layer 31 Back substrate 32 Data electrode 34 Partition 35 Phosphor layer 51 Image signal processing circuit 52 Data electrode drive circuit 53 Scan electrode drive circuit 54 Sustain electrode Drive circuit 55 Timing generation circuit 57 APL detection circuit 100 Sustain pulse generation circuit 300 Initialization waveform generation circuit 310, 320 Miller integration circuit 400 Scan pulse generation circuit

Claims (2)

走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたプラズマディスプレイパネルの駆動方法であって、
入力された画像信号の1フィールドを、前記放電セルで初期化放電を発生させる初期化電圧を印加する初期化期間と、前記放電セルで書込み放電を発生させる書込み期間と、前記書込み放電を発生させた放電セルで維持放電を発生させる維持期間とを有する複数のサブフィールドで構成し、前記サブフィールドは、前記初期化期間において画像表示を行う全ての放電セルに対して初期化放電を発生させる全セル初期化サブフィールドと、前記初期化期間において直前のサブフィールドで維持放電を発生した放電セルで選択的に初期化放電を発生させる選択初期化サブフィールドとのいずれかであり、前記画像信号の平均輝度レベルを検出し、前記平均輝度レベルが所定のしきい値未満の場合から前記所定のしきい値以上の場合に変化する際に、前記選択初期化サブフィールドを前記全セル初期化サブフィールドに切換えることで全セル初期化サブフィールドの数を増加できるように構成し、
全セル初期化サブフィールドの数を増加させるときは、全セル初期化サブフィールドの数を増加させたフィールドの直前のフィールドにおける全セル初期化サブフィールドのうちの少なくとも1つのサブフィールドの前記初期化電圧を、全セル初期化サブフィールドの数を増加させた直後のフィールドにおける全セル初期化サブフィールドのうちの少なくとも2つのサブフィールドの前記初期化電圧よりも高くすることを特徴とするプラズマディスプレイパネルの駆動方法。
A method of driving a plasma display panel comprising a plurality of discharge cells having a display electrode pair consisting of a scan electrode and a sustain electrode,
One field of the input image signal is generated by an initialization period for applying an initialization voltage for generating an initialization discharge in the discharge cell, an address period for generating an address discharge in the discharge cell, and the address discharge. A plurality of subfields having a sustain period for generating a sustain discharge in the discharge cells, wherein the subfield generates all the initializing discharges for all the discharge cells performing image display in the initializing period. A cell initializing subfield, and a selective initializing subfield for selectively generating an initializing discharge in a discharge cell in which a sustaining discharge has occurred in an immediately preceding subfield in the initializing period, and detecting an average luminance level, when the average luminance level is changed when the case is less than a predetermined threshold value equal to or greater than the predetermined threshold Configured to the selective initializing subfields can increase the number of all-cell initializing subfield by switching to the all-cell initializing subfield,
When the number of all-cell initialization subfields is increased, the initialization of at least one of the all-cell initialization subfields in the field immediately before the field in which the number of all-cell initialization subfields is increased is performed. A plasma display panel, wherein the voltage is higher than the initialization voltage of at least two of the all-cell initialization subfields in the field immediately after the number of all-cell initialization subfields is increased. Driving method.
走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたプラズマディスプレイパネルの駆動方法であって、
入力された画像信号の1フィールドを、前記放電セルで初期化放電を発生させる初期化電圧を印加する初期化期間と、前記放電セルで書込み放電を発生させる書込み期間と、前記書込み放電を発生させた放電セルで維持放電を発生させる維持期間とを有する複数のサブフィールドで構成し、前記サブフィールドは、前記初期化期間において画像表示を行う全ての放電セルに対して初期化放電を発生させる全セル初期化サブフィールドと、前記初期化期間において直前のサブフィールドで維持放電を発生した放電セルで選択的に初期化放電を発生させる選択初期化サブフィールドとのいずれかであり、前記画像信号の平均輝度レベルを検出し、前記平均輝度レベルが所定のしきい値以上の場合から前記所定のしきい値未満の場合に変化する際に、前記全セル初期化サブフィールドを前記選択初期化サブフィールドに切換えることで全セル初期化サブフィールドの数を減少できるように構成し、
全セル初期化サブフィールドの数を減少させるときは、全セル初期化サブフィールドの数を減少させたフィールドの直前のフィールドにおける全セル初期化サブフィールドのうちの少なくとも2つのサブフィールドの前記初期化電圧を、全セル初期化サブフィールドの数を減少させた直後のフィールドにおける全セル初期化サブフィールドのうちの少なくとも1つのサブフィールドの前記初期化電圧よりも低くすることを特徴とするプラズマディスプレイパネルの駆動方法。
A method of driving a plasma display panel comprising a plurality of discharge cells having a display electrode pair consisting of a scan electrode and a sustain electrode,
One field of the input image signal is generated by an initialization period for applying an initialization voltage for generating an initialization discharge in the discharge cell, an address period for generating an address discharge in the discharge cell, and the address discharge. A plurality of subfields having a sustain period for generating a sustain discharge in the discharge cells, wherein the subfield generates all the initializing discharges for all the discharge cells performing image display in the initializing period. A cell initializing subfield, and a selective initializing subfield for selectively generating an initializing discharge in a discharge cell in which a sustaining discharge has occurred in an immediately preceding subfield in the initializing period, and detecting an average luminance level, when the average luminance level is changed when the case of more than a predetermined threshold below the predetermined threshold Wherein configured to the all-cell initializing subfield can reduce the number of all-cell initializing subfield by switching the selective initializing subfield,
When the number of all-cell initialization subfields is decreased, the initialization of at least two subfields among all-cell initialization subfields in the field immediately before the field in which the number of all-cell initialization subfields is decreased is performed. A plasma display panel, wherein the voltage is lower than the initialization voltage of at least one subfield of all cell initialization subfields in a field immediately after the number of all cell initialization subfields is decreased. Driving method.
JP2006036328A 2006-02-14 2006-02-14 Plasma display panel driving method and plasma display device Expired - Fee Related JP5233072B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006036328A JP5233072B2 (en) 2006-02-14 2006-02-14 Plasma display panel driving method and plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006036328A JP5233072B2 (en) 2006-02-14 2006-02-14 Plasma display panel driving method and plasma display device

Publications (2)

Publication Number Publication Date
JP2007218963A JP2007218963A (en) 2007-08-30
JP5233072B2 true JP5233072B2 (en) 2013-07-10

Family

ID=38496379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006036328A Expired - Fee Related JP5233072B2 (en) 2006-02-14 2006-02-14 Plasma display panel driving method and plasma display device

Country Status (1)

Country Link
JP (1) JP5233072B2 (en)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3549597B2 (en) * 1994-12-12 2004-08-04 三菱電機株式会社 Driving method of plasma display panel
JP3704813B2 (en) * 1996-06-18 2005-10-12 三菱電機株式会社 Method for driving plasma display panel and plasma display
JPH11296137A (en) * 1998-04-13 1999-10-29 Mitsubishi Electric Corp Method and device for driving plasma display panel
JP4902068B2 (en) * 2001-08-08 2012-03-21 日立プラズマディスプレイ株式会社 Driving method of plasma display device
JP3988728B2 (en) * 2004-01-28 2007-10-10 松下電器産業株式会社 Driving method of plasma display panel
JP2005326611A (en) * 2004-05-14 2005-11-24 Matsushita Electric Ind Co Ltd Method for driving plasma display panel

Also Published As

Publication number Publication date
JP2007218963A (en) 2007-08-30

Similar Documents

Publication Publication Date Title
JP4655090B2 (en) Plasma display panel driving method and plasma display device
JP5168896B2 (en) Plasma display panel driving method and plasma display device
KR100963713B1 (en) Plasma display device and plasma display panel drive method
JPWO2007105447A1 (en) Plasma display panel driving method and plasma display device
JP4702367B2 (en) Plasma display panel driving method and plasma display device
JP4655150B2 (en) Plasma display panel driving method and plasma display device
JP4816728B2 (en) Plasma display panel driving method and plasma display device
JP4530047B2 (en) Plasma display apparatus and driving method of plasma display panel
JP5233072B2 (en) Plasma display panel driving method and plasma display device
JP5003714B2 (en) Plasma display panel driving method and plasma display device
JP5093105B2 (en) Plasma display apparatus and driving method of plasma display panel
KR101193753B1 (en) Method for driving plasma display panel and plasma display device
JP5130743B2 (en) Plasma display device
JP2008209683A (en) Method for driving plasma display device
JP2007333920A (en) Plasma display device, and driving method of plasma display panel
JP2009192647A (en) Plasma display device and method of driving the same
WO2012017633A1 (en) Plasma display apparatus and plasma display panel driving method
JP2009192651A (en) Driving method of plasma display panel, and plasma display device
JP2010175769A (en) Plasma display device and driving method of same
JP2011090123A (en) Plasma display device
JP2010197903A (en) Plasma display and method for driving plasma display panel

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081226

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20091127

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110830

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111018

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120619

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120727

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20121213

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130226

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130311

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160405

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees