JP5074279B2 - 信号処理装置 - Google Patents
信号処理装置 Download PDFInfo
- Publication number
- JP5074279B2 JP5074279B2 JP2008110919A JP2008110919A JP5074279B2 JP 5074279 B2 JP5074279 B2 JP 5074279B2 JP 2008110919 A JP2008110919 A JP 2008110919A JP 2008110919 A JP2008110919 A JP 2008110919A JP 5074279 B2 JP5074279 B2 JP 5074279B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- level
- current source
- comparator
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000003990 capacitor Substances 0.000 claims description 28
- 238000006243 chemical reaction Methods 0.000 claims description 19
- 238000007599 discharging Methods 0.000 claims description 10
- 230000003321 amplification Effects 0.000 claims description 2
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 12
- 230000007423 decrease Effects 0.000 description 7
- 230000007246 mechanism Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 2
- 238000005562 fading Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/375—Circuitry to compensate the offset being present in an amplifier
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Circuits Of Receivers In General (AREA)
- Amplifiers (AREA)
Description
本発明の実施形態に係る信号処理装置は、入力信号を入力する入力端子(たとえば、入力端子29)と、入力信号を増幅して出力信号を生成する増幅器(たとえば、利得増幅器31)と、出力信号を出力する出力端子(たとえば出力端子30)と、出力信号のレベルを基準値と比較する比較器(たとえば、比較器32、33)と、容量(たとえば、容量37)と、比較器の比較結果によって前記出力信号のレベルが基準となる範囲を外れていた場合は容量に蓄積された電荷を充電または放電する充放電器(たとえば、電流源回路34、35)と、前記容量の電位によって流れる電流が制御される可変電流源(たとえば、可変電流源36)と、前記入力端子と前記可変電流源とに接続され、前記可変電流源と共に前記入力端子にバイアスを与える負荷回路(たとえば、負荷回路38、39、40)と、を備えて構成される。
以下、実施例に即し、図面を参照してさらに詳しく説明する。
2 低雑音増幅器(LNA)
3a、3b ダウンコンバージョンミキサ
4、4a、4b ローカル信号入力端子
5a、5b、7a、7b 利得可変増幅器
6a、6b ローパスフィルタ
8a、8b アナログ/ディジタルコンバータ
9 ベースバンド信号処理部(BB)
10 利得制御部(ゲイン設定部)
11、12、13、14 経路
16 利得制御増幅器
17 増幅器
18 積分器
19 減算器
20 利得制御回路
22、30 出力端子
23 ハイパスフィルタ(HPF)
25 ローパスフィルタ(LPF)
26 判定素子
27、28 スイッチ
31 利得増幅器
32、33 比較器
34、35 電流源回路(可変電流源)
36 可変電流源
37 容量
38、39、40 負荷回路
41 入力端子a
42、48 比較器出力制御ブロック
43 比較器出力制御クロック
44 可変利得増幅器
45、46 電流量制御型可変電流源回路
47 利得制御端子
50a、50b 信号処理装置
Claims (5)
- 入力信号を入力する入力端子と、
前記入力信号を増幅して出力信号を生成する増幅器と、
前記出力信号のレベルを基準値と比較する比較器と、
容量と、
前記比較器の比較結果によって、前記出力信号のレベルが基準となる範囲を外れていた場合は、前記容量に蓄積された電荷を充電または放電する充放電器と、
前記容量の電位によって流れる電流が制御される可変電流源と、
前記入力端子と前記可変電流源とに接続され、前記可変電流源と共に前記入力端子にバイアスを与える負荷回路と、
を含み、
前記充放電器が前記比較器の比較結果による充放電を行うか、行わないかを制御する比較器出力制御部をさらに備え、前記比較器出力制御部は、制御クロックに基づいて、前記比較結果による前記充放電を行う状態と、前記出力信号のレベルが基準となる範囲を外れていても充放電を行わない状態とを切り替える信号処理装置。 - 前記比較器が、
前記出力信号の電圧レベルを第一の基準電圧と比較し前記出力信号の電圧レベルが前記第一の基準電圧より高いときに過大レベル信号を出力する第一の比較器と、
前記出力信号の電圧レベルを前記第一の基準電圧より低い第二の基準電圧と比較し前記出力信号の電圧レベルが前記第二の基準電圧より低いときに過小レベル信号を出力する第二の比較器と、を備え、
前記充放電器が、
前記過大レベル信号または過小レベル信号のうち一方の信号を受けて前記容量を充電する第一の電流源回路と、前記過大レベル信号または過小レベル信号のうち残る他方の信号を受けて前記容量を放電する第二の電流源回路とを備えた
請求項1記載の信号処理装置。 - 前記比較器出力制御部が、前記制御クロックをカウントし、そのカウント値に基づいて、前記充放電器による充放電を行うか、行わないかを切り替える請求項1または2記載の信号処理装置。
- 前記比較器出力制御部が、前記制御クロックの論理レベルにより、前記充放電器による充放電を行うか、行わないかを切り替える請求項請求項1または2記載の信号処理装置。
- 前記信号処理装置が、ダイレクトコンバージョン受信機において、受信信号をローカル信号とミキシングした後のベースバンド信号の増幅に用いられる信号処理装置であって、前記入力端子には、前記ベースバンド信号が入力され、前記出力信号は、デジタル信号に変換されて前記ダイレクトコンバージョン受信機のベースバンド信号処理部に接続されている請求項1乃至4いずれか1項記載の信号処理装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008110919A JP5074279B2 (ja) | 2008-04-22 | 2008-04-22 | 信号処理装置 |
US12/385,843 US7880525B2 (en) | 2008-04-22 | 2009-04-21 | Signal processing device having a variable current source |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008110919A JP5074279B2 (ja) | 2008-04-22 | 2008-04-22 | 信号処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009267462A JP2009267462A (ja) | 2009-11-12 |
JP5074279B2 true JP5074279B2 (ja) | 2012-11-14 |
Family
ID=41200630
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008110919A Expired - Fee Related JP5074279B2 (ja) | 2008-04-22 | 2008-04-22 | 信号処理装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7880525B2 (ja) |
JP (1) | JP5074279B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130027136A1 (en) * | 2011-07-28 | 2013-01-31 | University College Cork - National University Of Ireland | Variable gain amplifier system and method |
JP5887433B2 (ja) * | 2012-03-06 | 2016-03-16 | フラウンホッファー−ゲゼルシャフト ツァ フェルダールング デァ アンゲヴァンテン フォアシュンク エー.ファオ | 受信ステージおよび受信する方法 |
US10938362B2 (en) | 2017-07-31 | 2021-03-02 | Renesas Electronics Corporation | Offset cancellation |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3576702B2 (ja) * | 1996-06-12 | 2004-10-13 | 富士通株式会社 | 可変ハイパスフィルタ |
JP2001156566A (ja) | 1999-11-29 | 2001-06-08 | Matsushita Electric Ind Co Ltd | 利得制御回路 |
JP2002140856A (ja) * | 2000-11-02 | 2002-05-17 | Nippon Precision Circuits Inc | データスライサ回路 |
US6756924B2 (en) * | 2002-05-16 | 2004-06-29 | Integrant Technologies Inc. | Circuit and method for DC offset calibration and signal processing apparatus using the same |
WO2005112282A1 (ja) * | 2004-05-14 | 2005-11-24 | Nec Corporation | 信号処理装置 |
-
2008
- 2008-04-22 JP JP2008110919A patent/JP5074279B2/ja not_active Expired - Fee Related
-
2009
- 2009-04-21 US US12/385,843 patent/US7880525B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20090261881A1 (en) | 2009-10-22 |
US7880525B2 (en) | 2011-02-01 |
JP2009267462A (ja) | 2009-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5116540B2 (ja) | フィルタ回路及び受信装置 | |
US7376400B2 (en) | System and method for digital radio receiver | |
JP4235841B2 (ja) | 信号処理装置および信号処理方法 | |
US7202741B2 (en) | Highly linear variable gain amplifier | |
US6690225B2 (en) | DC offset cancel circuit | |
EP2555424B1 (en) | Automatic step variable attenuator and radio communication device | |
US20050020227A1 (en) | High frequency variable gain amplification device, control device, high frequency variable gain frequency-conversion device, and communication device | |
US7756499B2 (en) | Receiver and amplification-gain controlling device thereof | |
US8364108B2 (en) | Signal processing device and method for operating a signal processing device | |
JP5074279B2 (ja) | 信号処理装置 | |
JP4444174B2 (ja) | 周波数変換器及び無線機 | |
US8971835B2 (en) | Receiver with wide dynamic range and low power consumption | |
US10181868B2 (en) | Apparatus for radio-frequency receiver with reduced power consumption and associated methods | |
US7466196B2 (en) | Detector for automatic gain control | |
KR101765800B1 (ko) | 노이즈 감쇄 기술에 기반한 초저전력형 불확실-if 수신기 및 이를 이용한 무선신호 수신방법 | |
GB2503889B (en) | Interference suppression for switched mode power supply with error correction | |
JP4222368B2 (ja) | 信号処理装置、及びダイレクトコンバージョン受信装置 | |
WO2012178141A1 (en) | Systematic intermodulation distortion calibration for a differential lna | |
EP1528689A1 (en) | DC-offset transient response cancel system in a direct conversion receiver | |
US20130076438A1 (en) | Current Efficient Mixer Architecture | |
JP2007324918A (ja) | アンテナアッテネータ回路 | |
US10243602B2 (en) | Wireless receiver | |
JP2007251946A (ja) | Dcオフセット相殺回路及びこれを利用したプログラマブル利得増幅器 | |
US20030197562A1 (en) | Filter circuits based on trans-conductor circuits | |
US8654909B2 (en) | Semiconductor integrated circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110225 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120607 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120619 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120723 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120821 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120823 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150831 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |