JP4837352B2 - スイッチングレギュレータおよびその駆動方法 - Google Patents

スイッチングレギュレータおよびその駆動方法 Download PDF

Info

Publication number
JP4837352B2
JP4837352B2 JP2005281758A JP2005281758A JP4837352B2 JP 4837352 B2 JP4837352 B2 JP 4837352B2 JP 2005281758 A JP2005281758 A JP 2005281758A JP 2005281758 A JP2005281758 A JP 2005281758A JP 4837352 B2 JP4837352 B2 JP 4837352B2
Authority
JP
Japan
Prior art keywords
output
circuit
current
voltage
error amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005281758A
Other languages
English (en)
Other versions
JP2007097286A (ja
Inventor
仁 宮下
賢二 杉浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2005281758A priority Critical patent/JP4837352B2/ja
Priority to US11/527,937 priority patent/US7646187B2/en
Publication of JP2007097286A publication Critical patent/JP2007097286A/ja
Application granted granted Critical
Publication of JP4837352B2 publication Critical patent/JP4837352B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1588Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Description

本発明は、負荷電圧をフィードバックするとともに、スイッチング素子の電流値を直接取り込んでフィードバックして制御することにより、制御の遅れを少なくし、出力の変動を迅速に抑圧して、安定性を向上させることが可能なスイッチングレギュレータおよびその駆動方法に関する。
従来のスイッチングレギュレータでは、出力電圧のみによりオン・オフ回路のパルス幅を制御することによりフィードバック回路を構成し、出力電圧を安定化している。
例えば、特開平11−155281号公報(特許文献1参照)がある。このスイッチングレギュレータでは、コンパレータでエラーアンプの出力と基準電圧の出力を比較し、その出力により発振回路へ制御信号を出力している。例えば、コンパレータの出力の制御信号がHのとき、発振回路は高い周波数で発振し、制御信号がLのときには発振回路は低い周波数で発振する。
図8は、上記特許文献1におけるスイッチングレギュレータの構成図である。
図8において、エラーアンプ12は、スイッチングレギュレータの出力電圧Voutと基準電圧回路11の出力とを入力し、両者の差電圧を出力する。次に、コンパレータ13は、この差電圧と基準電圧回路14の出力とを入力し、差電圧が基準電圧以上であるか、またはそれ以下であるかを判定する。矩形波発振器10は、この判定結果に従って発振周波数が変化するように構成されており、差電圧が基準電圧以下であるときには発振周波数を下げる。PWM(Pulse Width Modulation)コンパレータ15は、発振回路10の出力、例えば三角波とエラーアンプ12の出力を比較して信号を出す。
図9は、図8のスイッチングレギュレータの動作を示す信号波形図である。
図9において、図に示す矩形波発振器10の三角波とエラーアンプ12の出力OUTを比較することで、エラーアンプ12の出力OUTが上下することにより、PWMコンパレータ15の出力OUTのパルス幅がコントロールされる。スイッチングレギュレータは、このパルス幅の時間のみ、スイッチ素子をオンまたはオフに制御する。
特開平11−155281号公報
しかし、電流制御を行わないスイッチングレギュレータでは、出力電圧のフィードバック径路にタイムラグがあるため、制御が追い付かない場合があり、出力電圧の揺れに対して電圧の上げ過ぎや、下げ過ぎが生じたり、出力電圧の上昇時に電圧の上乗せをしたり、下降時に電圧の下げを行ったりすることがあるため、出力電圧の発振状態を生じることがある。
また、従来の電流モードスイッチングレギュレータでは、Duty50%を越えた時などには、トランジスタの破壊を防止するためにスロープ補償が必要となり、回路規模が増大するという問題があった。
(目的)
本発明の目的は、上述のような出力の発振状態を抑止することが可能であり、かつスロープ補償を不要にして規模の小さな回路で電流モード制御が可能なスイッチングレギュレータおよびその駆動方法を提供することにある。
本発明のスイッチングレギュレータでは、スイッチング素子からの出力電圧を取り出してフィードバック制御を行うとともに、前記スイッチング素子からの出力電流をダイレクトに取り出して第2のフィードバック制御を行うことにより、二重フィードバックによる高速な制御を可能にする。すなわち、出力電圧を見ると同時に、電流の変化の具合を読み取ることにより、スイッチの1パルス毎に出力電流量に比例した部分を高速に変化させる。
本発明のスイッチングレギュレータは、スイッチング素子と、該スイッチング素子からの出力電圧および第1の基準電圧の差電圧を増幅する第1のエラーアンプと、前記スイッチング素子からの出力電流に応じた電流を検出する電流検出回路と、該電流検出回路の出力を増幅させる第2のエラーアンプと、該第1および第2のエラーアンプの出力電圧を電流に変換する電圧電流変換回路と、該電圧電流変換回路から出力される電流値から発振回路の発信信号を変調する電流制御型PWMコントローラとを有することを特徴としている。
本発明のスイッチングレギュレータ駆動方法は、スイッチング素子の電流を検出し、検出した電流値を第2の誤差増幅回路で増幅し、増幅した出力をPWMコントローラに出力するとともに、出力電圧と第1の基準電圧の差を第1の誤差増幅回路で増幅し、さらに該第1の誤差増幅回路の出力と第2の基準電圧とを比較する比較回路の出力で発振回路を制御し、PWMコントローラは、前記第2の誤差増幅回路の出力と、前記発振回路の出力を取り込み、増幅された電流値および負荷電流に応じた電流値を基に前記発振回路の発振信号により、前記スイッチング素子のDuty比を制御し、制御した電圧を第3の基準電圧と比較することにより負荷を制御することを特徴としている。
本発明によれば、スイッチングレギュレータのMOSドライバー部に流れる電流をセンスして、電流AMPで増幅した後、スイッチングのDuty比をコントロールして、出力の発振状態を抑制することができる。(また、一般の電流モードでDuty50%を越えた時などに必要となるスロープ補償を使用せず、規模の小さな回路で電流モード制御を行うことができる。さらに、負荷に応じて電流を制御しているので、用途が特に大電流向けでない限り、電流制限回路を必要としない。)
(基礎になる回路の説明)
以下、本発明の基礎になるスイッチングレギュレータを、図面により詳細に説明する。
図5は、本発明の基礎になるスイッチングレギュレータの回路構成図である。
図5では、図8に示す従来の周波数切り替え機能付きレギュレータ回路と同じように、2つの基準電圧回路11,14、ブリーダ抵抗、エラーアンプ12、コンパレータ13が配置されるが、定電流インバータによるリングオシレータ回路10Aおよび電流制御PWMコントローラ16が新しく設けられている。
図5においては、従来と同じように、エラーアンプ12はスイッチングレギュレータの出力電圧Voutと基準電圧回路11のブリーダ抵抗の出力とを入力し、両者の差電圧を出力する。次に、コンパレータ13は、この差電圧と基準電圧回路14の出力とを入力し、差電圧が基準電圧以上か、あるいはその以下かを判定する。これにより、エラーアンプ12の出力電圧が電圧ー電流変換回路(図6の18参照)を経てPWMコントローラ回路16内の電流源を制御し、スイッチ素子のオン時間をコントロールする。また、エラーアンプ12の出力と基準電圧とを比較して、リングオシレータ10Aの電流源回路に制御信号を与えるコンパレータ13により、リングオシレータ10Aの発振周波数が切り替わるように構成する。
図6は、図5におけるスイッチングレギュレータのPWMコントローラの詳細ブロック図である。
PWMコントローラ16は、一点鎖線内に示すように、電流・電圧変換回路18と、インバータ(電流制御)21と、キャパシター19と、電流源22と、基準電圧源(Vref3)23と、この基準電圧源23とインバータ21の出力を比較するコンパレータ24と、アンド回路25とで構成される。
リングオシレータ回路10Aの出力はインバータ21で反転されるが、エラーアンプ12の出力電圧がインバータ21の電流を電流源22で制御し、この電流とインバータ21の出力ー電源間のキャパシター19で、High側からLow側へ遅延時間を作る。
図7は、図6におけるスイッチングレギュレータの動作を示す信号波形図である。
図7(1)はリングオシレータ回路10Aの出力波形であり、これは、図7(2)の基準電圧(Vref2)に対して、図7(3)のエラーアンプ12の差出力が重負荷から軽負荷に(Low側からHigh側に)上昇していることにより、狭い幅のパルスから広い幅のパルスに移行している。
図7(4)は、エラーアンプ12の出力が徐々に高くなった時のインバータ21の信号波形を示している。すなわち、図7(3)のエラーアンプ12の出力が図7(2)の基準電圧(Vref2)14より低い期間は、図7(1)のリングオシレータ10Aの出力は一定周期の矩形波を発生し、それに同期してインバータ21の出力も一定周期の遅延波を発生する。エラーアンプ12の出力が基準電圧14よりも高くなった期間には、リングオシレータ10Aの出力の周期が長くなり、それに同期してインバータ21の出力も長い周期のパルスを発生する。
図7(4)のインバータ21の出力と、図7(5)の基準電圧(Vref3)とを比較するコンパレータ24の出力電圧の波形が、図7(6)に示されている。ここで、基準電圧(Vref3)は、リングオシレータ回路10A(およびインバータ21)の電源の電圧よりも数ボルト(0.5V前後)だけ低い値に設定してある。
このコンパレータ24の出力とリングオシレータ回路10Aの出力のアンド回路25の出力波形がPWMコントローラ16の出力電圧であって、スイッチング素子をコントロールしている。
(実施例)
以下、本発明の実施例を、図面により詳細に説明する。
図4は、本発明の一実施例に係る昇圧DC/DCコンバータに適用したスイッチングレギュレータの全体構成図である。
Vinは入力電源電圧、9はスイッチング素子、8は負荷(LOAD)に並列に接続された分圧抵抗、11は第1の基準電圧源(Vref)、12は出力電圧と第1の基準電圧源11との差電圧を増幅する第1のエラーアンプ、13Aはスイッチング素子9からの出力電流(負荷に出力される出力電流)に応じた電流を検出する電流検出回路、17は検出回路13Aの出力を増幅する第2のエラーアンプで、本発明の特徴部分、15Aはスイッチング素子を駆動するゲートドライブ回路、16は増幅回路の電圧を電流に変換し、変換された電流値から発振回路の発振信号を変調(スイッチングのDuty比を制御)する電流制御型PWMコントローラである。
なお、適用される負荷(LOAD)の種類としては、乾電池を電源とする小型機器に対して適用可能である。
本実施例においては、図4に示すように、第1のエラーアンプ12とPWMコントローラ16からなる第1のフィードバック回路に加えて、スイッチング素子9とPWMコントローラ16からなる第2のフィードバック回路が設けられる。出力電圧Voutの揺れを感知するためには、スイッチング素子9の電流量をダイレクトに検出することが効果的であり、この電流量を増幅する第2のエラーアンプ17の出力は、出力電圧と基準電圧源との差を見る第1のエラーアンプ12の出力よりも出力の変化を詳細かつ迅速に見分けることができる。これを加えた二重のフィードバック制御により、迅速に出力変化を検知することが可能となるため、出力が下がって来たときには急速に上げたいスピードを与えることができ、出力が上がって来たときには急速に下げたいスピードを与えることができる。
つまり、第1のエラーアンプによるフィードバック回路のみでは、タイムラグにより出力が上がって来ても、直ちに下げるような制御は与えられず、制御時間にずれが生じるため、さらに上げ過ぎる場合が生じ、安定し難い状態が続行すると、出力の揺れが発振状態に至ってしまうこともある。
本発明のスイッチングレギュレータでは、ゲートドライバ15Aが駆動するスイッチング素子9に流れる電流をセンスし、その信号を第2のエラーアンプ17で増幅し、PWMコントローラ16においてDutyを制御することにより、負荷条件によって起こる出力の発振状態を抑制することができる。
図1は、本発明の一実施例に係るスイッチングレギュレータの構成図である。
PWMコントローラ16の出力(矢印)が左側のゲートドライバ15Aに入力される。
破線内の電流検出回路13Aが、本実施例により追加された部分である。15Aはゲートドライバ、次段に接続されたトランジスタはNMOSドライバー、NMOSドライバーに並列に接続されているのはミラートランジスタ、17は第2のエラーアンプ、第2のエラーアンプ17の出力が接続されている16はPWMコントローラである。
11は第1の基準電圧源(Vref)、12は第1のエラーアンプ、14は第2の基準電圧源(Vref2)、13は第1のエラーアンプ12の差出力と第2の基準電圧源14を比較するコンパレータ、10Aはリングオシレータ回路である。
スイッチング素子であるNMOSドライバーの電流をミラートランジスタとそれに接続された抵抗とで検出し、検出した電流値を第2のエラーアンプ17で増幅し、PWMコントローラ16に出力する。すなわち、電流検出回路13Aは、ミラートランジスタと抵抗で構成されている。
出力電圧と第1の基準電圧11の差を第1のエラーアンプ12で増幅し、さらに第1のエラーアンプの出力と第2の基準電圧14とを比較するコンパレータ13の出力でリングオシレータ回路10Aを制御する。
図3は、図1におけるPWMコントローラの詳細ブロック図である。
図1において、出力負荷が増大すると、NMOSドライバーに流れる電流も増加する。NMOSドライバーに付属しているミラートランジスタのソース端子に接続された抵抗が、その電流をセンスして、第2のエラーアンプ(電流アンプ)17に送る。第2のエラーアンプ17で信号が増幅され、その出力がPWMコントローラ16の電圧電流変換回路18を経由して電流源22に入力される。
一方、本発明の基礎になる回路では、図1に示すように、出力電圧と第1の基準電圧11の差を第1のエラーアンプ12で増幅し、さらに第1のエラーアンプ12の出力は、PWMコントローラ16の電圧電流変換回路18に入力され、さらに電流源22に入力される。電流源22は、インバータ21を流れる電流を制御する。具体的には、リングオシレータ回路10Aの発振信号を、インバータ21に流れる電流で制御することにより、その出力と第3の基準電圧とを比較することにより、スイッチング動作のDuty比を制御する。
図2は、図1におけるPWMコントローラ内部信号の動作波形図である。
図2の本発明の波形と、図7の基礎回路の波形とを比較すると、図7では、PWMコントローラ16の電流源は、エラーアンプ12からの出力信号により、低い電圧レベルならばリングオシレータ回路10Aからの出力をそのまま出力し、高い電圧レベルであればリングオシレータ回路10Aからの出力のパルス幅を小さくするというように、PWMコントローラ16の出力のパルス幅を決定しているが、図2においても、これと同様に第2のエラーアンプ17からの出力もPWM制御電圧として機能している。
図7では低い電圧レベルから高い電圧レベルに移行しているのに対して、図2では、高い電圧レベルから低い電圧レベルに移行しているので、図7はリングオシレータ10Aの出力と第1のエラーアンプ12の出力の2つの比較動作であるのに対して、図2はリングオシレータ10Aの出力と第2のエラーアンプ17の出力と第1のエラーアンプ12の出力の3つの比較動作である点で異なっている。第2のエラーアンプ17の出力による制御部分により、より迅速に出力を制御することが可能である。
出力の負荷が増えるほど、NMOSドライバに流れる電流が増加し、第2のエラーアンプ17の出力レベルが上がる。すなわち、図2の(イ)で示すように、第1のエラーアンプ12の出力レベルは高い電圧レベルである方向から低い電圧レベルに移っている。つまり、出力の負荷が増加しているので、NMOSドライバに流れる電流は増加しており、第2のエラーアンプ17の出力は図2(ロ)で示すように、1パルス毎に増加する。その結果、PWMコントローラ16の出力の幅が細められる方向(Dutyを小さくする方向)に動作する。すなわち、図2(ロ)の部分に対応するインバータ21の出力が基準電圧23より低い部分が生じるため、その部分だけPWMコントローラ16の出力の幅が細められる。
また、負荷が軽く、NMOSドライバに流れる電流が小さくなれば、第2のエラーアンプ17の出力レベルが下がり、その状態ではPWMコントローラ16の出力パルス幅は第1のエラーアンプ12の出力電圧レベルに依存する。
このように、本実施例で提供される電流制御型PWMコントローラでは、電流源が第1のエラーアンプ12からの出力信号により、低い電圧レベルであれば発振回路10Aからの出力をそのまま出力し、高い電圧レベルであれば発振回路10Aからの出力のパルス幅を細くし、かつ第2のエラーアンプ17からの出力信号は出力の負荷が増加するほど上昇することにより、1パルス毎に出力を増加して、出力の幅を細め、また、第2のエラーアンプ17の出力信号は出力の負荷が軽減するほど下降することにより、1パルス毎に出力を低減して、出力の幅を広めることで、PWM出力のパルス幅を決定している。
結局、本実施例のスイッチングレギュレータでは、スイッチング素子9の電流を検出し、検出した電流値を第2のエラーアンプ17で増幅し、増幅した出力をPWMコントローラ16に出力するとともに、出力電圧と第1の基準電圧11の差を第1のエラーアンプ12で増幅し、さらに第1のエラーアンプ12の出力と第2の基準電圧14とを比較するコンパレータ13の出力で発振回路10Aを制御し、PWMコントローラ16は、第1のエラーアンプ12の出力および第2のエラーアンプ17の出力と、発振回路10Aの出力を取り込み、発振回路10Aの出力をインバータ21に入力し、インバータ21に流れる電流を、第1のエラーアンプ12の出力および第2のエラーアンプ17の出力により制御し、インバータ21の出力を第3の基準電圧23とコンパレータ24で比較し、アンド回路25により、コンパレータ24の比較結果と発振回路10Aとの論理和演算を行い、アンド回路25の出力により負荷を制御している。
これにより、ある特定の負荷条件や負荷の変化時における、出力の変動を素早く制御することができ、安定性が向上する。また、インダクタンス電流を各スイッチング毎にコントロールできるので、過電流保護の役割を果たす。
本発明の一実施例に係るスイッチングレギュレータの構成図である。 図1におけるPWMコントローラ内部信号の動作波形図である。 図1におけるPWMコントローラ内部の詳細ブロック図である。 昇圧DC/DCコンバータに適用した場合のスイッチングレギュレータの全体図である。 本発明の基礎となるスイッチングレギュレータの回路構成図である。 図5におけるPWMコントローラ内部の詳細構成図である。 図5におけるPWMコントローラ内部信号の動作波形図である。 従来のスイッチングレギュレータの構成例を示す図である。 図8におけるスイッチングレギュレータの動作波形図である。
符号の説明
8:負荷分割抵抗
9:スイッチング素子
10:矩形波発振器
10A:リングオシレータ
11:基準電圧(Vref)
12:第1のエラーアンプ
13:コンパレータ
13A:電流検出回路
14:基準電圧(Vref2)
15:PWMコンパレータ
15A:ゲートドライブ回路
16:PWMコントローラ
17:第2のエラーアンプ(電流アンプ)
18:電圧電流変換回路
19:キャパシタ
21:インバータ
22:電流源
23:基準電圧(Vref3)
24:コンパレータ
25:アンド回路

Claims (4)

  1. スイッチング素子からの出力電圧および第1の基準電圧の差電圧を増幅する第1の誤差増幅回路と、
    該第1の誤差増幅回路の出力により制御されて矩形波を出力する発振回路と、
    前記第1の誤差増幅回路の出力電圧を電流に変換する第1の電圧電流変換回路を含み、該第1の電圧電流変換回路の出力信号により、前記発振回路から出力された矩形波のパルス幅を変調する電流制御型PWMコントローラと、
    前記第1の誤差増幅回路の出力電圧に基づいて出力負荷の大小を検出し、該検出結果に基づいて前記発振回路の周波数を変える手段と
    を有するスイッチングレギュレータにおいて、
    前記スイッチング素子からの出力電流に応じた電流を検出する電流検出回路と、
    該電流検出回路の出力を増幅させる第2の誤差増幅回路と
    を設け、
    前記電流制御型PWMコントローラは、
    前記第2の誤差増幅回路の出力電圧を電流に変換する第2の電圧電流変換回路を含み、該第2の電圧電流変換回路の出力信号と前記第1の電圧電流変換回路出力信号とにより、前記発振回路から出力された矩形波のパルス幅を変調することを特徴とするスイッチングレギュレータ。
  2. 前記電流制御型PWMコントローラでは、
    第1の誤差増幅回路からの出力が予め設定された基準値より低い電圧レベルであれば前記発振回路からの出力をそのまま出力し、高い電圧レベルであれば該発振回路からの出力のパルス幅を細くし、かつ前記第2の誤差増幅回路からの出力信号は出力の負荷が増加するほど上昇することにより、1パルス毎に出力を増加して、前記発振回路からの出力のパルス幅を細め、また、前記第2の誤差増幅回路の出力信号は出力の負荷が軽減するほど下降することにより、1パルス毎に出力を低減して、前記発振回路からの出力のパルス幅を広めることで、PWM出力のパルス幅を決定することを特徴とする請求項1に記載のスイッチングレギュレータ。
  3. 前記電流検出回路は、スイッチング素子であるNMOSドライバーに付属しているミラートランジスタと、該ミラートランジスタのソース端子に接続された抵抗から構成されることを特徴とする請求項1もしくは請求項2のいずれかに記載のスイッチングレギュレータ。
  4. スイッチング素子の電流を検出し、検出した電流値を第2の誤差増幅回路で増幅し、増幅した出力をPWMコントローラに出力するとともに、
    出力電圧と第1の基準電圧の差を第1の誤差増幅回路で増幅し、さらに該第1の誤差増幅回路の出力と第2の基準電圧とを比較する比較回路の出力で発振回路を制御し、
    PWMコントローラは、
    前記第1の誤差増幅回路の出力および前記第2の誤差増幅回路の出力と、前記発振回路の出力を取り込み、
    前記発振回路の出力をインバータに入力し、
    該インバータに流れる電流を、前記第1の誤差増幅回路の出力および前記第2の誤差増幅回路の出力により制御し、
    第3の誤差増幅回路により、前記インバータの出力を第3の基準電圧と比較し、
    アンド回路により、前記第3の誤差増幅回路の比較結果と前記発振回路との論理和演算を行い、該アンド回路の出力により負荷を制御することを特徴とするスイッチングレギュレータ駆動方法。
JP2005281758A 2005-09-28 2005-09-28 スイッチングレギュレータおよびその駆動方法 Expired - Fee Related JP4837352B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2005281758A JP4837352B2 (ja) 2005-09-28 2005-09-28 スイッチングレギュレータおよびその駆動方法
US11/527,937 US7646187B2 (en) 2005-09-28 2006-09-26 Method and apparatus for switching regulator capable of quick feedback from load

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005281758A JP4837352B2 (ja) 2005-09-28 2005-09-28 スイッチングレギュレータおよびその駆動方法

Publications (2)

Publication Number Publication Date
JP2007097286A JP2007097286A (ja) 2007-04-12
JP4837352B2 true JP4837352B2 (ja) 2011-12-14

Family

ID=37893043

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005281758A Expired - Fee Related JP4837352B2 (ja) 2005-09-28 2005-09-28 スイッチングレギュレータおよびその駆動方法

Country Status (2)

Country Link
US (1) US7646187B2 (ja)
JP (1) JP4837352B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010088218A (ja) * 2008-09-30 2010-04-15 Ricoh Co Ltd Dc/dcコンバータ
CN101938278B (zh) * 2010-08-26 2013-04-10 成都芯源***有限公司 高性能数控转换电路及其方法
TWI462480B (zh) * 2010-12-15 2014-11-21 Monolithic Power Systems Inc 高性能數位控制轉換電路及其方法
JP5673165B2 (ja) * 2011-02-04 2015-02-18 富士電機株式会社 誤差増幅器及び誤差増幅器を用いたdc−dcコンバータ
JP2012257408A (ja) * 2011-06-09 2012-12-27 Seiko Instruments Inc スイッチングレギュレータ
CN106537749B (zh) * 2016-05-09 2019-09-06 Oppo广东移动通信有限公司 用于控制输出电压的方法和装置以及适配器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4685040A (en) * 1985-12-06 1987-08-04 General Electric Company Integrated circuit for controlling power converter by frequency modulation and pulse width modulation
JP3506913B2 (ja) 1997-09-22 2004-03-15 セイコーインスツルメンツ株式会社 スイッチングレギュレータ
JP4387170B2 (ja) 2003-11-27 2009-12-16 株式会社リコー スイッチングレギュレータ
JP4425029B2 (ja) * 2004-03-11 2010-03-03 株式会社リコー スイッチングレギュレータ
JP2005261102A (ja) * 2004-03-12 2005-09-22 Ricoh Co Ltd スイッチングレギュレータ

Also Published As

Publication number Publication date
US20070069707A1 (en) 2007-03-29
US7646187B2 (en) 2010-01-12
JP2007097286A (ja) 2007-04-12

Similar Documents

Publication Publication Date Title
JP4985003B2 (ja) Dc−dcコンバータ
JP5664327B2 (ja) Dc−dcコンバータの制御装置
JP4691404B2 (ja) スイッチング制御回路、自励型dc−dcコンバータ
JP5034399B2 (ja) スイッチングレギュレータ
JP3691500B2 (ja) スイッチング電源装置
KR20090028498A (ko) 스위칭 레귤레이터 및 그 제어 방법
JP4837352B2 (ja) スイッチングレギュレータおよびその駆動方法
JP2010136510A (ja) 降圧型スイッチングレギュレータ
US9641078B2 (en) Switching power supply device
US7233117B2 (en) Inverter controller with feed-forward compensation
JP2010051053A (ja) 昇圧dc−dcコンバータ用制御回路及び昇圧dc−dcコンバータ
US20080197826A1 (en) Switching power supply controller with transient gain change
JP4548100B2 (ja) Dc−dcコンバータ
US8076917B2 (en) Buck switching regulator with improved mode transition and control method thereof
JP2005115659A (ja) ボルテージ・レギュレータ
TW201505330A (zh) 電源轉換器的相位調整電路、電源轉換器及其控制方法
JP4908019B2 (ja) スイッチングレギュレータ
CN112398337A (zh) 用于开关电压调节器的控制设备以及控制方法
JP5515390B2 (ja) スイッチング電源装置
JP6654548B2 (ja) スイッチング電源装置
JP2008271758A (ja) Dc−dcコンバータ
JP5070555B2 (ja) パルス波形の電源を制御するための回路および方法
JP4425029B2 (ja) スイッチングレギュレータ
JP2010136572A (ja) スイッチング電源装置
JP2008257525A (ja) 電源装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080825

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110210

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110308

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110428

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20110525

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20110602

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110927

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110928

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141007

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees