JP4805163B2 - 多数の時間領域群を有するシステムでイベント群を時間順序付けする装置及び方法 - Google Patents
多数の時間領域群を有するシステムでイベント群を時間順序付けする装置及び方法 Download PDFInfo
- Publication number
- JP4805163B2 JP4805163B2 JP2006542588A JP2006542588A JP4805163B2 JP 4805163 B2 JP4805163 B2 JP 4805163B2 JP 2006542588 A JP2006542588 A JP 2006542588A JP 2006542588 A JP2006542588 A JP 2006542588A JP 4805163 B2 JP4805163 B2 JP 4805163B2
- Authority
- JP
- Japan
- Prior art keywords
- time
- time domain
- message
- clock
- time stamp
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/362—Software debugging
- G06F11/3636—Software debugging by tracing the execution of the program
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/28—Error detection; Error correction; Monitoring by checking the correct order of processing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/362—Software debugging
- G06F11/3632—Software debugging of specific synchronisation aspects
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/362—Software debugging
- G06F11/3648—Software debugging using additional hardware
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Description
機能回線モジュール群の各々にインタフェースモジュールが結合されており、このインタフェースモジュールが、所定のイベントをトリガする少なくとも一つの動作条件を示す為に制御情報を複数の機能回線モジュール群に供給する。第1の時間領域を含む複数の時間領域群の一つで所定のイベントが発生したとき、インタフェースモジュールが第1の時間領域から少なくとも一つのタイムスタンプ処理メッセージを受信する。インタフェースモジュールは更に、制御情報を、所定のイベントをトリガする少なくとも一つの動作条件を決定するプログラマブル制御情報として保存する記憶回路を備えている。ある形式では、所定のイベントをトリガする少なくとも一つの動作条件が、電力の動作モードに入ること又はこのモードから出ることと、クロックのソースの変化と、クロックの周期性の変化と、ハードウェアのカウンタ値の所定の変化と、デバッグの動作モードになること及びこのモードから出ることと、少なくとも一つのユーザプログラマブルイベントの発生とのうち、少なくとも一つを更に含む。別の形式では、タイムスタンプ処理回路が、対応する機能回線モジュールの絶対時間又は相対時間のどちらか一方を決定する為のカウンタと、時間領域識別子を供給する時間領域識別回路と、対応する機能回線モジュールのクロックの一つ以上の動作特性をもたらすクロック状態回路とを更に含む。別の形式では、タイムスタンプ処理回路が、対応するメッセージに含まれている情報のフォーマットを識別する為に各メッセージに含められるコードを生成する回路を更に含む。インタフェースモジュールが、対応するタイムスタンプ処理メッセージに含まれている情報のフォーマットを識別する為に各タイムスタンプ処理メッセージに含められるコードを生成する回路を有したアービタを更に含む。一つの実装では、インタフェースモジュールの共通のインタフェースポートがIEEE_ISTO5001(NEXUS)に適合している。ある形式では、複数の機能回線モジュール群のうち少なくとも一つにより供給されたメッセージがフォーマットを有し、このフォーマットが少なくとも時間カウント値を含み、この時間カウント値が、既知の初期値を基準にした絶対値であり、クロック信号の状況情報が機能回線モジュール群の一つに関連付けられており、対応する時間領域を示す識別子がタイムスタンプ処理メッセージに関連付けられている。別の形式では、メッセージがフォーマットを有し、このフォーマットがフィールドを更に含み、このフィールドが、タイムスタンプ処理メッセージのフォーマットが絶対値の時間カウント値を有していることを識別する。更なる別の形式では、複数の機能回線モジュール群のうち少なくとも一つにより供給されたメッセージがフォーマットを有し、このフォーマットが少なくとも時間カウント値を含み、この時間カウント値が、最後に発生した所定のイベントを基準にした相対値であり、クロック信号の状況情報が機能回線モジュール群の一つに関連付けられており、対応する時間領域を示す識別子がタイムスタンプ処理メッセージに関連付けられている。更なるある形式では、メッセージがフォーマットを有し、このフォーマットが、フィールドを更に含み、このフィールドが、タイムスタンプ処理メッセージのフォーマットが相対値の時間カウント値を有していることを識別する。別の形式では、タイムスタンプ処理メッセージがフォーマットを有し、このフォーマットが、所定のイベントが発生したときの機能回線モジュール群の各々と機能回線モジュール群の各々に関連付けられた所定の状況情報とに対応する時間カウント値を含む。図示されているように、制御情報がプログラマブルであり、インタフェースモジュールが、制御情報を保存する少なくとも一つのレジスタを更に備えている。
で所定のイベントが発生したとき、インタフェースモジュールが少なくとも一つのタイムスタンプ処理メッセージを第1の時間領域から受信する。別の形式では、システムにおいて多数の時間領域群で発生するイベント群の時間順序付けを再構成する方法が提供される。多数のタイムスタンプ処理メッセージ群が、順序付けされたタイムシーケンス及び順序付けされていないタイムシーケンスの一つで受信される。多数の時間領域群に関連付けられそれぞれ独立したクロックレートで動作している多数の時間領域カウンタ群の相対カウント値群がトラッキングされる。デバッグ情報を時間順序付けされたシーケンスにソートし、このデバッグ情報が、多数の時間領域群のうち一つから供給されたタイムスタンプに関連付けられている。このデバッグ情報がデバッグメッセージによって供給される。このデバッグメッセージ群が、プログラムトレースメッセージと、データトレースメッセージと、WATCHPOINTメッセージとのうちの、少なくとも一つとして実施される。多数のタイムスタンプメッセージ群が、多数の時間領域群の各々に対応する制御情報を供給する工程により生成され、この制御情報が、多数の時間領域群の各々のタイムスタンプメッセージが生成されるときを示す。タイムスタンプメッセージの生成を必要とする時間領域イベントが前記多数の時間領域群のうちいずれか一つで発生したときについて決定がなされる。時間領域イベントが発生したという決定に応えて、前記多数の時間領域群のうち所定の一つに対応するタイムスタンプメッセージが生成される。
当業者には、本図の要素が簡単明瞭に図示されており、必ずしも一律の縮尺に従ってはいないことが分かる。例えば、要素の中には、本発明の実施形態の理解の改善を助けるべく本図においてはその寸法が他の要素と比べて誇張されているものがある。
群66の双方向バスとにより形成されている。ある実施形態では、他の信号群66が、クロック状態46と、時間領域識別子48と、TCODE生成器50と、他の回路52とを、NEXUSモジュール70に結合する。これら他の信号群66は他の回路52とNEXUSモジュール70との間に双方向に結合されている。
グインタフェース90の外部のデバッギング回路93に送信される。これらの値を供給することにより、さまざまな分散型の基準カウンタ(例えば44)同士間の関係が保たれるので、タイムスタンプによる注がつけられている他のタイプのデバッグメッセージにも適正な時間的順序付けが行われる。実施形態によっては基準カウンタ(例えば44)同士が関係を固定されず互いに独立して動作するので、一つ以上の基準カウンタが状態を変えるレートは、あらゆる他の基準カウンタから独立している。基準カウンタ(例えば44)は、特定の時間領域12、22、32が低電力状態に入っている間は一時的に停止されたり、特定の時間領域の力関係が変化するに伴い速いレート又は遅いレートで値を増やすよう変化したりする。特定の時間領域(例えば32)内の基準カウンタ(例えば44)の値とクロック状態とについての情報をメッセージにより発信することにより、多数の時間領域12、22、32に亘るカウンタ値の順序付けを保つことが可能である。
基準クロックの変化時
低電力状態に入った時
低電力状態から復帰した時
デバッグモードに入った時
デバッグモードから復帰した時
カウンタのオーバーラン発生時
周期的なカウンタの満了時
システム10内でのユーザが選択可能な一つ以上のイベント群の発生時
ここで留意すべきは、代替の実施形態では、以上にリストアップされた時間領域イベント群よりも多くの又は少ない又はこれらとは異なる時間領域イベント群を利用しうることである。
システム10の基準クロックの変化時
目標領域のクロック群のいずれか(又はそれらのうち選択されたクロック群)の変化時
低電力状態に入った時
低電力状態から復帰した時
デバッグモードに入った時
デバッグモードから復帰した時
特定の目標領域のカウンタのオーバーラン発生時
周期的なカウンタの満了時
システム10のイベントが内部で又は外部で生成された時
システム10内でのユーザが選択可能な一つ以上のイベント群の発生時
ここで留意すべきは、代替の実施形態では、以上にリストアップされた時間領域イベント群よりも多くの又は少ない又はこれらとは異なる時間領域イベント群を利用しうることである。
工程210では、一つ以上の選択された時間領域イベント群に基づき、一つ以上の時間領域からNEXUSモジュール70にタイムスタンプ値が送信される。
及びデバッグバス38の一実施形態が詳細に記載されている。時間領域12にもNEXUSデバッグ回路16とデバッグバス18とがあり、これらの実施は時間領域32の場合と違ったやり方でも同じやり方でもよい。同じように、時間領域22にもNEXUSデバッグ回路26とデバッグバス28とがあり、これらの実施は時間領域32の場合と違ったやり方でも同じやり方でもよい。
他の要素も含むように、非排他的に包含することを意図されている。
複数の時間領域群の各々に対応する制御情報を供給する工程と、前記制御情報が、前記複数の時間領域群の各々のタイムスタンプメッセージが生成されるときを示し、
タイムスタンプメッセージの生成を必要とする時間領域イベントが前記複数の時間領域群のうちのいずれか一つで発生したときを決定する工程と、
前記時間領域イベントが発生したという決定に応えて、前記複数の時間領域群のうち所定の一つに対応するタイムスタンプメッセージを生成する工程とを含む、方法。
前記制御情報に応えて、前記タイムスタンプメッセージの中に、メッセージ生成時間領域の時間カウントを含める工程を更に含み、前記時間カウントが、前記時間領域イベントが前記メッセージ生成時間領域で発生したときの絶対カウント値である、方法。
前記制御情報に応えて、前記タイムスタンプメッセージの中に、メッセージ生成時間領域の時間カウントを含める工程を更に含み、前記時間カウントが、最後に発生した以前の時間領域イベントから計った、前記メッセージ生成時間領域で前記時間領域が発生したときの相対カウント値である、方法。
前記制御情報に応えて、前記タイムスタンプメッセージの中に、前記複数の時間領域群の全てについて、前記時間領域イベントが発生したときに対応する時間カウントを含める工程を更に含む方法。
前記タイムスタンプメッセージの中に、前記タイムスタンプメッセージが有している複数の所定のフォーマット群の一つを識別するフォーマット識別子フィールドを含める工程を更に含む方法。
前記制御情報を用いてタイムスタンプメッセージの生成を必要とする時間領域イベントが前記複数の時間領域群の所定の一つで発生するときを指定する工程と、
これに続いて、前記時間領域イベントが前記複数の時間領域群の前記の所定の一つで発生したときを決定する工程とを更に含む方法。
前記制御情報を記憶装置にプログラムする工程を更に含む方法。
前記複数の時間領域群の少なくとも一つで前記時間領域イベントをもたらす所定の動作条件を識別する前記制御情報に応えて、タイムスタンプメッセージを生成する工程を更に含む方法。
工程を更に含む方法。
複数の機能回線モジュール群と、各機能回線モジュールが、異なる時間領域を表すクロックによりクロック制御されており、タイムスタンプ処理回路を有しており、前記タイムスタンプ処理回路が所定のイベントが発生した時点を示すメッセージを供給し、
前記複数の機能回線モジュール群の各々に結合されたインタフェースモジュールとを備え、前記インタフェースモジュールが、前記所定のイベントをトリガする少なくとも一つの動作条件を示す為に前記複数の機能回線モジュール群に制御情報を供給し、第1の時間領域を含む複数の時間領域群の一つで前記所定のイベントが発生したとき、前記インタフェースモジュールが前記第1の時間領域から少なくとも一つのタイムスタンプ処理メッセージを受信する、システム。
前記制御情報を、前記所定のイベントをトリガする前記少なくとも一つの動作条件を決定するプログラマブル制御情報として保存する記憶回路を更に備えた、システム。
対応する機能回線モジュールの絶対時間又は相対時間のどちらか一方を決定する為のカウンタと、
時間領域識別子を供給する時間領域識別回路と、
前記対応する機能回線モジュールのクロックの一つ以上の動作特性をもたらすクロック状態回路とを更に備えた、システム。
記フォーマットが少なくとも時間カウント値を含み、前記時間カウント値が、既知の初期値を基準にした絶対値であり、クロック信号の状況情報が前記機能回線モジュール群の一つに関連付けられており、対応する時間領域を示す識別子が前記タイムスタンプ処理メッセージに関連付けられている、システム。
前記制御情報を保存する少なくとも一つのレジスタを更に備えた、システム。
複数の機能回線モジュール手段と、各機能回線モジュールが、異なる時間領域を表すクロックによりクロック制御されており、タイムスタンプ処理回線手段を有しており、前記タイムスタンプ処理回線手段が、所定のイベントが発生した時点を示すメッセージを供給し、
前記複数の機能回線モジュール手段の各々に結合されたインタフェースモジュール手段と、を備え、前記インタフェースモジュール手段が、前記所定のイベントをトリガする少なくとも一つの動作条件を示す為に前記複数の機能回線モジュール手段に制御情報を供給
し、第1の時間領域を含む複数の時間領域群の一つで前記所定のイベントが発生したとき、前記インタフェースモジュール手段が前記第1の時間領域から少なくとも一つのタイムスタンプ処理メッセージを受信する、システム。
同一の集積回路上に複数の機能回線モジュール群を備え、各機能回線モジュールが、異なる時間領域を表すクロックによりクロック制御されており、各機能モジュールが、タイムスタンプメッセージ群を供給する為にそれぞれ独立したクロックレートで動作しているタイムスタンプ処理回路を有した、システム。
前記複数の機能回線モジュール群の各々に結合されたインタフェースモジュールを更に備え、前記インタフェースモジュールが、前記所定のイベントをトリガする少なくとも一つの動作条件を示す為に前記複数の機能回線モジュール群に制御情報を供給し、第1の時間領域を含む複数の時間領域群の一つで前記所定のイベントが発生したとき、前記インタフェースモジュールが前記第1の時間領域から少なくとも一つのタイムスタンプ処理メッセージを受信する、システム。
順序付けされたタイムシーケンス及び順序付けされていないタイムシーケンスのうち一方の多数のタイムスタンプ処理メッセージ群を受信する工程と、
前記多数の時間領域群に関連付けられそれぞれ独立したクロックレートで動作している多数の時間領域カウンタ群の相対カウント値群をトラッキングする工程と、
デバッグ情報を時間順序付けされたシーケンスにソートする工程とを含み、前記デバッグ情報が、前記多数の時間領域群のうち一つから供給されたタイムスタンプに関連付けられた、方法。
多数の時間領域群の各々に対応する制御情報を供給する工程と、前記制御情報が、前記多数の時間領域群の各々のタイムスタンプメッセージが生成されるときを示し、
タイムスタンプメッセージの生成を必要とする時間領域イベントが前記多数の時間領域群のうちいずれか一つで発生したときを決定する工程と、
前記時間領域イベントが発生したという決定に応えて、前記多数の時間領域群のうち所定の一つに対応するタイムスタンプメッセージを生成する工程とによりなされる、方法。
Claims (5)
- イベント群を時間順序付けするシステムであって、
複数の機能回路モジュール群と、各機能回路モジュールが、互いに異なるクロックレートによりクロック制御される1つの領域を形成するとともに、タイムスタンプ処理回路を有しており、前記タイムスタンプ処理回路が所定のイベントが発生した時点を示すタイムスタンプメッセージを供給し、
前記複数の機能回路モジュール群の各々に結合されたインタフェース・モジュールとを備え、前記インタフェース・モジュールが、前記所定のイベントを発生させたときの少なくとも一つの動作条件を示す為に前記複数の機能回路モジュール群のそれぞれに対応する制御情報を供給し、第1のクロックにより制御される領域を含む複数の前記領域のうちの一つで前記所定のイベントが発生したとき、前記インタフェース・モジュールが前記第1のクロックで制御される領域から少なくとも一つの前記タイムスタンプメッセージを受信する、システム。 - 請求項1に記載のシステムにおいて、前記インタフェース・モジュールが、
前記制御情報を、前記所定のイベントを発生させたときの前記少なくとも一つの動作条件を決定するプログラマブル制御情報として保存する記憶回路を更に備えたシステム。 - 請求項2に記載のシステムにおいて、前記所定のイベントを発生させたときの前記少なくとも一つの動作条件が、電力が一定の動作モードに入ること又は前記動作モードから出ることと、基準クロックの変化と、クロックの周期性の変化と、ハードウェアのカウンタ値の所定の変化と、デバッグが一定の動作モードになること及びこのモードから出ることと、少なくとも一つのユーザプログラマブルイベントの発生とのうち、少なくとも一つを更に含むシステム。
- 請求項1に記載のシステムにおいて、前記タイムスタンプ処理回路が、
対応する機能回路モジュールの絶対時間又は相対時間のどちらか一方を決定する為のカウンタと、
時間領域識別子を供給する時間領域識別回路と、
前記対応する機能回路モジュールのクロックの一つ以上の動作特性をもたらすクロック状態回路と、を更に備えたシステム。 - 請求項4に記載のシステムにおいて、前記タイムスタンプ処理回路が、対応するメッセージに含まれている情報のフォーマットを識別する為に各メッセージに含められるコードを生成する回路を更に備えたシステム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/728,398 US7500152B2 (en) | 2003-12-05 | 2003-12-05 | Apparatus and method for time ordering events in a system having multiple time domains |
US10/728,398 | 2003-12-05 | ||
PCT/US2004/037060 WO2005062181A1 (en) | 2003-12-05 | 2004-11-04 | Apparatus and method for time ordering events in a system having multiple time domains |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007513425A JP2007513425A (ja) | 2007-05-24 |
JP2007513425A5 JP2007513425A5 (ja) | 2007-12-20 |
JP4805163B2 true JP4805163B2 (ja) | 2011-11-02 |
Family
ID=34677134
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006542588A Expired - Fee Related JP4805163B2 (ja) | 2003-12-05 | 2004-11-04 | 多数の時間領域群を有するシステムでイベント群を時間順序付けする装置及び方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7500152B2 (ja) |
EP (1) | EP1690184B1 (ja) |
JP (1) | JP4805163B2 (ja) |
KR (1) | KR101069120B1 (ja) |
CN (1) | CN100538652C (ja) |
TW (1) | TWI358636B (ja) |
WO (1) | WO2005062181A1 (ja) |
Families Citing this family (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4347082B2 (ja) * | 2004-02-23 | 2009-10-21 | 日本電気株式会社 | イベントトレースデータの時刻補正装置,時刻補正方法及び時刻補正プログラム |
US7573831B1 (en) * | 2004-07-01 | 2009-08-11 | Sprint Communications Company L.P. | System and method for analyzing transmission of billing data |
US8881233B2 (en) * | 2005-05-23 | 2014-11-04 | Microsoft Corporation | Resource management via periodic distributed time |
US7904912B2 (en) * | 2005-08-30 | 2011-03-08 | International Business Machines Corporation | Adaptive processor utilization reporting handling different processor frequencies |
US7239980B2 (en) * | 2005-08-30 | 2007-07-03 | International Business Machines Corporation | Method and apparatus for adaptive tracing with different processor frequencies |
US7523352B2 (en) * | 2005-09-09 | 2009-04-21 | International Business Machines Corporation | System and method for examining remote systems and gathering debug data in real time |
US20070074081A1 (en) * | 2005-09-29 | 2007-03-29 | Dewitt Jimmie E Jr | Method and apparatus for adjusting profiling rates on systems with variable processor frequencies |
DE102006039244A1 (de) * | 2006-08-22 | 2008-03-06 | Robert Bosch Gmbh | Automatisierungssystem und Verfahren zur Taktzeit-, Prozess- und/oder Maschinenoptimierung |
US7661031B2 (en) * | 2006-12-28 | 2010-02-09 | International Business Machines Corporation | Correlating macro and error data for debugging program error event |
DE102007017865A1 (de) * | 2007-04-13 | 2008-11-13 | Dspace Digital Signal Processing And Control Engineering Gmbh | Adaptions-Element und Testanordnung sowie Verfahren zum Betrieb derselben |
US8024620B2 (en) * | 2008-07-25 | 2011-09-20 | Freescale Semiconductor, Inc. | Dynamic address-type selection control in a data processing system |
US7958401B2 (en) * | 2008-07-25 | 2011-06-07 | Freescale Semiconductor, Inc. | Debug trace messaging with one or more characteristic indicators |
US8402258B2 (en) | 2008-07-25 | 2013-03-19 | Freescale Semiconductor, Inc. | Debug message generation using a selected address type |
US8286032B2 (en) * | 2009-04-29 | 2012-10-09 | Freescale Semiconductor, Inc. | Trace messaging device and methods thereof |
US8201025B2 (en) * | 2009-04-29 | 2012-06-12 | Freescale Semiconductor, Inc. | Debug messaging with selective timestamp control |
JP2011100388A (ja) * | 2009-11-09 | 2011-05-19 | Fujitsu Ltd | トレース情報収集装置,トレース情報処理装置,およびトレース情報収集方法 |
US8601315B2 (en) * | 2010-11-01 | 2013-12-03 | Freescale Semiconductor, Inc. | Debugger recovery on exit from low power mode |
US8683265B2 (en) * | 2010-12-09 | 2014-03-25 | Advanced Micro Devices, Inc. | Debug state machine cross triggering |
US9430238B2 (en) | 2012-03-16 | 2016-08-30 | International Business Machines Corporation | Run-time-instrumentation controls emit instruction |
US9411591B2 (en) | 2012-03-16 | 2016-08-09 | International Business Machines Corporation | Run-time instrumentation sampling in transactional-execution mode |
US9367316B2 (en) | 2012-03-16 | 2016-06-14 | International Business Machines Corporation | Run-time instrumentation indirect sampling by instruction operation code |
US9465716B2 (en) | 2012-03-16 | 2016-10-11 | International Business Machines Corporation | Run-time instrumentation directed sampling |
US9442824B2 (en) | 2012-03-16 | 2016-09-13 | International Business Machines Corporation | Transformation of a program-event-recording event into a run-time instrumentation event |
US9250902B2 (en) | 2012-03-16 | 2016-02-02 | International Business Machines Corporation | Determining the status of run-time-instrumentation controls |
US9158660B2 (en) | 2012-03-16 | 2015-10-13 | International Business Machines Corporation | Controlling operation of a run-time instrumentation facility |
US9471315B2 (en) | 2012-03-16 | 2016-10-18 | International Business Machines Corporation | Run-time instrumentation reporting |
US9454462B2 (en) | 2012-03-16 | 2016-09-27 | International Business Machines Corporation | Run-time instrumentation monitoring for processor characteristic changes |
US9405541B2 (en) | 2012-03-16 | 2016-08-02 | International Business Machines Corporation | Run-time instrumentation indirect sampling by address |
US9483268B2 (en) | 2012-03-16 | 2016-11-01 | International Business Machines Corporation | Hardware based run-time instrumentation facility for managed run-times |
US9280447B2 (en) | 2012-03-16 | 2016-03-08 | International Business Machines Corporation | Modifying run-time-instrumentation controls from a lesser-privileged state |
EP2763041A1 (en) * | 2013-01-31 | 2014-08-06 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Apparatus, method and computer program for processing out-of-order events |
CA2913946C (en) * | 2013-05-31 | 2017-02-14 | Omx Technology Ab | Apparatus, system, and method of elastically processing message information from multiple sources |
US10372590B2 (en) | 2013-11-22 | 2019-08-06 | International Business Corporation | Determining instruction execution history in a debugger |
US10212226B2 (en) | 2014-01-16 | 2019-02-19 | Hewlett Packard Enterprise Development Lp | Node cluster synchronization |
US9996445B2 (en) * | 2014-01-17 | 2018-06-12 | International Business Machines Corporation | Computer flight recorder with active error detection |
GB2506826B (en) * | 2014-02-12 | 2014-09-17 | Ultrasoc Technologies Ltd | Monitoring functional testing of an integrated circuit chip |
US9639432B2 (en) * | 2014-12-01 | 2017-05-02 | Citrix Systems, Inc. | Live rollback for a computing environment |
TWI632461B (zh) * | 2017-05-25 | 2018-08-11 | 緯穎科技服務股份有限公司 | 獲取時間戳記的方法以及使用該方法的電腦裝置 |
CN107807555A (zh) * | 2017-09-18 | 2018-03-16 | 中国科学院合肥物质科学研究院 | 基于设备支持更改epics记录类型的时间戳的方法 |
CN113352329A (zh) * | 2021-06-28 | 2021-09-07 | 珠海市一微半导体有限公司 | 机器人多***调试信息的实时序列化方法及机器人 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000259455A (ja) * | 1999-03-10 | 2000-09-22 | Toshiba Corp | 設備障害管理装置および設備障害管理方法、ならびに記憶媒体 |
JP2002202898A (ja) * | 2000-12-28 | 2002-07-19 | Toshiba Corp | システムlsi |
JP2002312202A (ja) * | 2001-03-01 | 2002-10-25 | Internatl Business Mach Corp <Ibm> | 論理分割されたマルチプロセッシング・システム内で発生するエラー・イベントを報告する標準化されたフォーマット |
JP2003256245A (ja) * | 2002-02-26 | 2003-09-10 | Xerox Corp | モジュール式装置におけるデータロギングを付与する方法およびモジュール式装置 |
Family Cites Families (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4805107A (en) * | 1987-04-15 | 1989-02-14 | Allied-Signal Inc. | Task scheduler for a fault tolerant multiple node processing system |
JPH027136A (ja) * | 1988-06-27 | 1990-01-11 | Toshiba Corp | 稼働状況管理装置 |
JPH03113647A (ja) * | 1989-09-28 | 1991-05-15 | Hitachi Ltd | 計算機システムおよびトレース装置 |
US5774377A (en) * | 1991-07-30 | 1998-06-30 | Hewlett-Packard Company | Method and apparatus for monitoring a subsystem within a distributed system for providing an archive of events within a certain time of a trap condition |
US5471631A (en) * | 1992-10-19 | 1995-11-28 | International Business Machines Corporation | Using time stamps to correlate data processing event times in connected data processing units |
US5317564A (en) | 1992-12-30 | 1994-05-31 | Intel Corporation | Merging network for collection of data from multi-computers |
JP3344121B2 (ja) * | 1994-11-15 | 2002-11-11 | 株式会社日立製作所 | 分散処理プロセッサシステムにおける性能データ処理方法 |
US5642478A (en) * | 1994-12-29 | 1997-06-24 | International Business Machines Corporation | Distributed trace data acquisition system |
JPH096464A (ja) * | 1995-06-21 | 1997-01-10 | Hitachi Ltd | 時刻設定装置 |
WO1998003910A1 (en) | 1996-07-24 | 1998-01-29 | Hewlett-Packard Company | Ordered message reception in a distributed data processing system |
US5848264A (en) | 1996-10-25 | 1998-12-08 | S3 Incorporated | Debug and video queue for multi-processor chip |
US6125368A (en) * | 1997-02-28 | 2000-09-26 | Oracle Corporation | Fault-tolerant timestamp generation for multi-node parallel databases |
US6170067B1 (en) * | 1997-05-13 | 2001-01-02 | Micron Technology, Inc. | System for automatically reporting a system failure in a server |
US6243838B1 (en) * | 1997-05-13 | 2001-06-05 | Micron Electronics, Inc. | Method for automatically reporting a system failure in a server |
US6269412B1 (en) * | 1997-05-13 | 2001-07-31 | Micron Technology, Inc. | Apparatus for recording information system events |
US6282701B1 (en) * | 1997-07-31 | 2001-08-28 | Mutek Solutions, Ltd. | System and method for monitoring and analyzing the execution of computer programs |
US6170063B1 (en) | 1998-03-07 | 2001-01-02 | Hewlett-Packard Company | Method for performing atomic, concurrent read and write operations on multiple storage devices |
US6145122A (en) | 1998-04-27 | 2000-11-07 | Motorola, Inc. | Development interface for a data processor |
US6615370B1 (en) * | 1999-10-01 | 2003-09-02 | Hitachi, Ltd. | Circuit for storing trace information |
US6487683B1 (en) * | 1999-10-01 | 2002-11-26 | Stmicroelectronics Limited | Microcomputer debug architecture and method |
US6502210B1 (en) | 1999-10-01 | 2002-12-31 | Stmicroelectronics, Ltd. | Microcomputer debug architecture and method |
US6557119B1 (en) | 1999-10-01 | 2003-04-29 | Stmicroelectronics Limited | Microcomputer debug architecture and method |
US6769076B1 (en) * | 2000-02-07 | 2004-07-27 | Freescale Semiconductor, Inc. | Real-time processor debug system |
US6895009B1 (en) * | 2000-04-07 | 2005-05-17 | Omneon Video Networks | Method of generating timestamps for isochronous data |
US6944187B1 (en) * | 2000-08-09 | 2005-09-13 | Alcatel Canada Inc. | Feature implementation in a real time stamp distribution system |
US6966015B2 (en) * | 2001-03-22 | 2005-11-15 | Micromuse, Ltd. | Method and system for reducing false alarms in network fault management systems |
US20020169863A1 (en) | 2001-05-08 | 2002-11-14 | Robert Beckwith | Multi-client to multi-server simulation environment control system (JULEP) |
US6883162B2 (en) | 2001-06-06 | 2005-04-19 | Sun Microsystems, Inc. | Annotations for transaction tracing |
DE10132313A1 (de) * | 2001-07-06 | 2003-01-23 | Infineon Technologies Ag | Programmgesteuerte Einheit |
US7031869B2 (en) * | 2001-12-28 | 2006-04-18 | Hewlett-Packard Development Company, L.P. | Method and apparatus for managing timestamps when storing data |
US7003730B2 (en) * | 2002-03-08 | 2006-02-21 | International Business Machines Corporation | Graphical user interface to build event-based dynamic searches or queries using event profiles |
US7058855B2 (en) * | 2002-07-24 | 2006-06-06 | Infineon Technologies Ag | Emulation interface system |
US7213040B1 (en) * | 2002-10-29 | 2007-05-01 | Novell, Inc. | Apparatus for policy based storage of file data and meta-data changes over time |
US20040148373A1 (en) | 2003-01-23 | 2004-07-29 | International Business Machines Corporation | Service level agreement compliance measurement |
US7149926B2 (en) * | 2003-05-22 | 2006-12-12 | Infineon Technologies Ag | Configurable real-time trace port for embedded processors |
US9038070B2 (en) * | 2004-09-14 | 2015-05-19 | Synopsys, Inc. | Debug in a multicore architecture |
US7249288B2 (en) * | 2004-09-14 | 2007-07-24 | Freescale Semiconductor, Inc. | Method and apparatus for non-intrusive tracing |
-
2003
- 2003-12-05 US US10/728,398 patent/US7500152B2/en not_active Expired - Fee Related
-
2004
- 2004-11-04 CN CNB2004800339496A patent/CN100538652C/zh not_active Expired - Fee Related
- 2004-11-04 JP JP2006542588A patent/JP4805163B2/ja not_active Expired - Fee Related
- 2004-11-04 WO PCT/US2004/037060 patent/WO2005062181A1/en active Application Filing
- 2004-11-04 EP EP04810477.2A patent/EP1690184B1/en not_active Not-in-force
- 2004-12-03 TW TW093137533A patent/TWI358636B/zh not_active IP Right Cessation
-
2006
- 2006-06-05 KR KR1020067011044A patent/KR101069120B1/ko not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000259455A (ja) * | 1999-03-10 | 2000-09-22 | Toshiba Corp | 設備障害管理装置および設備障害管理方法、ならびに記憶媒体 |
JP2002202898A (ja) * | 2000-12-28 | 2002-07-19 | Toshiba Corp | システムlsi |
JP2002312202A (ja) * | 2001-03-01 | 2002-10-25 | Internatl Business Mach Corp <Ibm> | 論理分割されたマルチプロセッシング・システム内で発生するエラー・イベントを報告する標準化されたフォーマット |
JP2003256245A (ja) * | 2002-02-26 | 2003-09-10 | Xerox Corp | モジュール式装置におけるデータロギングを付与する方法およびモジュール式装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20070001895A (ko) | 2007-01-04 |
EP1690184A1 (en) | 2006-08-16 |
US7500152B2 (en) | 2009-03-03 |
EP1690184B1 (en) | 2014-01-08 |
WO2005062181A1 (en) | 2005-07-07 |
CN100538652C (zh) | 2009-09-09 |
TWI358636B (en) | 2012-02-21 |
TW200535598A (en) | 2005-11-01 |
CN1882915A (zh) | 2006-12-20 |
US20050138484A1 (en) | 2005-06-23 |
EP1690184A4 (en) | 2010-09-29 |
JP2007513425A (ja) | 2007-05-24 |
KR101069120B1 (ko) | 2011-10-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4805163B2 (ja) | 多数の時間領域群を有するシステムでイベント群を時間順序付けする装置及び方法 | |
US20240103995A1 (en) | Recording processor instruction execution cycle and non-cycle count trace events | |
US9088433B2 (en) | Device and method for recording protocol events in an advanced communication system | |
US7058855B2 (en) | Emulation interface system | |
JP4512380B2 (ja) | データを処理する方法と装置およびコンピュータ・プログラム製品 | |
US20110239196A1 (en) | Micro-Task Pipeline Visualization | |
US8990633B2 (en) | Tracing support for interconnect fabric | |
US7496801B2 (en) | Method, apparatus and system for facilitating debug for link interconnects | |
US9208008B2 (en) | Method and apparatus for multi-chip reduced pin cross triggering to enhance debug experience | |
TWI278636B (en) | Integrated circuit, diagnostic device for receiving diagnostic data in integrated circuit and method for generating diagnostic data | |
JP2002024201A (ja) | 半導体集積回路 | |
US20140047262A1 (en) | Multiple clock domain tracing | |
Vermeulen et al. | Debugging distributed-shared-memory communication at multiple granularities in networks on chip | |
US7343279B2 (en) | Universal approach for simulating, emulating, and testing a variety of serial bus types | |
CN115702355A (zh) | 使用触发生成的自动化测试设备和方法 | |
US7231568B2 (en) | System debugging device and system debugging method | |
Tang et al. | In-band cross-trigger event transmission for transaction-based debug | |
Mahale et al. | Architecture Analysis and Verification of I3C Protocol | |
US20110113311A1 (en) | Apparatus and method for synchronization within systems having modules processing a clock signal at different rates | |
CN106444729A (zh) | 一种基于实时***的轨迹捕捉*** | |
CN112599179B (zh) | 一种并行的flash寿命测试装置 | |
Huang et al. | Application-level embedded communication tracer for many-core systems | |
Calvez et al. | Real-time behavior monitoring for multi-processor systems | |
Stollon et al. | OCP IP Debug Interfaces | |
JPH01150956A (ja) | チヤネル装置試験方法及びそのためのチヤネル装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071031 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071031 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101207 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110307 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110314 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110407 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110414 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110428 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110712 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110810 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140819 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |