JP4608921B2 - 表示装置の製造方法および表示装置 - Google Patents

表示装置の製造方法および表示装置 Download PDF

Info

Publication number
JP4608921B2
JP4608921B2 JP2004082477A JP2004082477A JP4608921B2 JP 4608921 B2 JP4608921 B2 JP 4608921B2 JP 2004082477 A JP2004082477 A JP 2004082477A JP 2004082477 A JP2004082477 A JP 2004082477A JP 4608921 B2 JP4608921 B2 JP 4608921B2
Authority
JP
Japan
Prior art keywords
insulating film
conductive film
film
substrate
organic layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2004082477A
Other languages
English (en)
Other versions
JP2005266667A (ja
JP2005266667A5 (ja
Inventor
孝宜 芝崎
慎 浅野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2004082477A priority Critical patent/JP4608921B2/ja
Priority to TW094108663A priority patent/TWI275317B/zh
Priority to US11/084,957 priority patent/US8120246B2/en
Priority to KR1020050023527A priority patent/KR101161443B1/ko
Priority to CNB200510069800XA priority patent/CN100546421C/zh
Publication of JP2005266667A publication Critical patent/JP2005266667A/ja
Publication of JP2005266667A5 publication Critical patent/JP2005266667A5/ja
Application granted granted Critical
Publication of JP4608921B2 publication Critical patent/JP4608921B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • DTEXTILES; PAPER
    • D06TREATMENT OF TEXTILES OR THE LIKE; LAUNDERING; FLEXIBLE MATERIALS NOT OTHERWISE PROVIDED FOR
    • D06JPLEATING, KILTING OR GOFFERING TEXTILE FABRICS OR WEARING APPAREL
    • D06J1/00Pleating, kilting or goffering textile fabrics or wearing apparel
    • D06J1/12Forms of pleats or the like
    • DTEXTILES; PAPER
    • D06TREATMENT OF TEXTILES OR THE LIKE; LAUNDERING; FLEXIBLE MATERIALS NOT OTHERWISE PROVIDED FOR
    • D06CFINISHING, DRESSING, TENTERING OR STRETCHING TEXTILE FABRICS
    • D06C23/00Making patterns or designs on fabrics
    • D06C23/04Making patterns or designs on fabrics by shrinking, embossing, moiréing, or crêping
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/841Self-supporting sealing arrangements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations

Landscapes

  • Engineering & Computer Science (AREA)
  • Textile Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

本発明は、表示装置の製造方法およびこれによって得られる表示装置に関し、特に、有機電界発光素子(有機EL素子)を備えた表示装置の製造方法および表示装置に関するものである。
有機EL素子は、下部電極と上部電極との間に、発光層を含む有機層を挟持してなり、低電圧直流駆動による高輝度発光が可能な発光素子として注目されている。
このような有機EL素子を備えたアクティブマトリクス型の表示装置(すなわち、有機ELディスプレイ)は、基板上の各画素に薄膜トランジスタ(Thin film Transistor(TFT)を備えている。そして、各画素となる有機EL素子は、このTFTに接続された状態で画素毎にパターン形成された下部電極と、下部電極上に設けられた有機層と、この有機層を覆う状態で設けられた上部電極で構成されている。このうち上部電極は、例えば複数の画素を覆うベタ膜として形成され、複数の画素間に共通の上部電極として用いられている。
このようなアクティブマトリクス型の表示装置においては、有機EL素子の開口率を確保するために、基板の反対側から光を取り出す上面発光型として構成することが有効になる。このため、上部電極は、光透過性を確保するために、酸化インジウム錫(Indium Tin Oxide(ITO))、酸化インジウム亜鉛(Indium Zinc Oxide(IZO))などの透明導電性酸化物あるいはAl,MgAgなどを光透過性を有する程度に薄膜化したものが用いられるが、これらはシート抵抗が高いために電圧降下が増加する。また、有機ELディスプレイの大型化、高輝度化を図るための駆動電流の増加によっても、電圧降下が増加し易い傾向にあった。
上述したような電圧降下の増加による、有機ELディスプレイの輝度の低下や表示ムラ等の面内輝度の不均一を防止するため、画素開口間の絶縁膜上および画素領域の外側の絶縁膜上に金属材料からなる補助配線を形成し、この補助電極に上部電極を接続させる表示装置の例が報告されている(例えば、特許文献1参照)。
特開2002−318556号公報
このような補助配線が設けられた表示装置の例を図8に示す。この表示装置10は、上面発光型の有機ELディスプレイであり、基板11上に画素、すなわち有機EL素子(図示省略)が配列された画素領域Aを有している。ここでは、補助配線として、この画素領域Aの外側の周辺領域Bに、画素領域Aを囲う額縁状に導電膜31が配置された例について説明する。この導電膜31は、基板11の端部に設けられた駆動回路12に接続されるとともに、画素共通の上部電極(図示省略)と接続されるものである。
また、この表示装置10の製造方法について、図9(a)のX-X’断面図を用いて説明する。まず、ガラスなどの絶縁材料からなる基板11上に、複数のTFTが配列形成されたTFTアレイ13を形成する。次に、このTFTアレイ13が形成された基板11上に、スピンコート法によりポジ型感光性ポリベンゾオキサゾールからなる第1絶縁膜14を塗布形成する。その後、露光を行い、現像することで、第1絶縁膜14にTFTと接続するためのコンタクトホール15を形成する。次に、この基板11にベーク処理を行い、ポリベンゾオキサゾールからなる第1絶縁膜14を硬化させる。
次に、スパッタ法により、コンタクトホール15を埋め込む状態で、第1絶縁膜14上に、ITO膜、Ag合金膜、ITO膜が基板11側から順次積層された導電材料層(図示省略)を成膜する。続いて、通常のリソグラフィ技術によって形成したレジストパターン(図示省略)をマスクに用いたエッチングにより、この導電材料層をパターニングする。これにより、画素領域A内の第1絶縁膜14上に、コンタクトホール15を介してTFTに接続され、各画素に対応する下部電極16を配列形成するとともに、画素領域Aの外側の周辺領域Bに、導電膜31を形成する。この導電膜31は、画素領域Aを囲う額縁状であり、駆動回路12(前記図8参照)と接続させる。ここで、この導電膜31は、後工程で形成する上部電極と接続し、補助配線として機能させることで、表示装置における面内輝度および輝度の均一性を向上させるため、500μm程度以上の幅で設けられる。この導電膜31の幅の上限に関しては、輝度および輝度の均一性のみを考慮する場合には幅は広ければ広いほど好ましい。その後、レジストパターンを除去する。
次に、下部電極16が設けられた第1絶縁膜14上に、再びスピンコート法によりポジ型感光性ポリベンゾオキサゾールからなる第2絶縁膜17を塗布形成する。その後、露光を行い、現像することで、第2絶縁膜17に、各画素、すなわち、有機EL素子を形成するための画素開口18を形成し、下部電極16の表面を露出するとともに、周辺領域Bの導電膜31の表面も露出する。次に、窒素(N2)雰囲気下でこの基板11にベーク処理を行うことでポリベンゾオキサゾールからなる第2絶縁膜17を硬化させた後、酸素(O2)プラズマにより、基板11の前処理を行う。
次いで、図9(b)に示すように、真空雰囲気下で、蒸着法により、各色の有機EL素子32(赤色有機EL素子32R、緑色有機EL素子32G、青色有機EL素子32B)を形成する画素開口18(前記図9(a)参照)内の下部電極16上に、各色の有機層19、すなわち、赤色有機層19R、緑色有機層19G、青色有機層19Bをそれぞれ形成する。
次に、真空雰囲気を維持し、有機層19上、第2絶縁膜17上および導電膜31上を覆う状態で、例えばフッ化リチウム(LiF)からなる電子注入層(図示省略)を形成する。その後、真空蒸着法により、電子注入層上に半透過性のMgAg合金からなる上部電極20を形成する。これにより、電子注入層を介して、導電膜31と上部電極20とが接続される。
次いで、スパッタ法により、上部電極20上に、例えば酸化インジウム亜鉛(Indium Zinc Oxide(IZO))からなる透明導電層(図示省略)を形成する。
その後、化学的気相成長(Chemical Vapor Deposition(CVD))法により、透明導電層上に窒化シリコン(SiNx)からなる保護膜21を成膜する。次に、保護膜21上および基板11の周縁部上に、熱硬化性の樹脂22を塗布し、この樹脂22上にガラスからなる基板23を貼り合わせた状態で、加熱することで樹脂封止を行う。
上述したような表示装置の製造方法では、第1絶縁膜14および第2絶縁膜17は、通常、ポリベンゾオキサゾール等の有機系絶縁膜で形成されるため、水分などを含有した状態となり易いことから、成膜後のベーク処理によって硬化させるとともにこれらの膜中に含まれる水分など等を除去している。しかし、基板11の周辺領域Bにおける第1絶縁膜14上に、補助配線として導電膜31を形成する場合には、第2絶縁膜17を成膜した後のベーク処理の際に、第1絶縁膜14上が導電膜31で覆われた状態となる。このため、第1絶縁膜14中に残存している水分などの脱ガスが抑制される傾向にあった。このため、第1絶縁膜14中の水分などにより、画素領域Aの周縁の有機EL素子32から徐々に劣化が進行し、非発光欠陥が生じたり、発光寿命が短くなるといった問題が生じていた。また、有機EL素子32の劣化にともない、駆動電圧が高くなるといった問題も生じていた。
さらに、導電膜31で覆われた第1絶縁膜14からの水分などを確実に除去するためには、高温条件または長時間のベーク処理を行う必要があり、生産性の点でも問題があった。
このため、駆動電圧の低い状態で、各有機EL素子における非発光欠陥が低減可能であるとともに、発光寿命も長く、生産性にも優れた有機ELディスプレイが望まれていた。
上述したような課題を解決するために、本発明における表示装置の第1の製造方法は、基板上に下部電極と上部電極とで有機層を挟持してなる複数の画素が配列形成された画素領域を有する表示装置の製造方法であって、次のような工程を順次行うことを特徴としている。まず、基板上に絶縁膜を形成する工程を行う。次に、画素領域内の絶縁膜上に各画素に対応する複数の下部電極を形成するとともに、画素領域の外側の絶縁膜上に補助配線としての導電膜を形成し、この導電膜に絶縁膜に達する孔部を形成する工程を行う。その後、下部電極および導電膜が設けられた基板にベーク処理を行う。更に、下部電極上に有機層を設け、有機層および導電膜を覆う状態で上部電極を形成する。
また、このような製造方法により得られる本発明の第1の表示装置は、基板上に、下部電極と上部電極とで有機層を挟持してなる複数の画素が配列形成された画素領域を有する表示装置であって、基板上に設けられた絶縁膜と、画素領域内の絶縁膜上に設けられた各画素に対応する複数の下部電極と、画素領域の外側の絶縁膜上に設けられた導電膜と、下部電極上に設けられた有機層と、有機層および導電膜を覆う状態で設けられた上部電極とを備え、導電膜は上部電極と接続され補助配線として機能すると共に、当該膜内に前記絶縁膜に達する孔部を有することを特徴としている。
このような表示装置の第1の製造方法およびこれによって得られる第1の表示装置によれば、導電膜に絶縁膜に達する孔部を形成した後、ベーク処理を行うことにより、ベーク処理の際に、この孔部から、導電膜の下層の絶縁膜に含有される水分などが放出され、除去される。このため、例えば上記導電膜が補助配線として設けられており、この導電膜が広い面積を有して形成されたとしても、導電膜の下層の絶縁膜に水分などが残存することが防止され、この水分などに起因する画素、すなわち有機EL素子の劣化が防止される。
また、本発明における表示装置の第2の製造方法は、基板上に、下部電極と上部電極とで有機層を挟持してなる複数の画素が配列形成された画素領域を有する表示装置の製造方法であって、次のような工程を順次行うことを特徴としている。まず、画素領域内の基板上に、各画素に対応する複数の下部電極を形成する工程を行う。次に、この下部電極を覆う状態で、基板上に絶縁膜を形成し、絶縁膜に下部電極の表面を露出する画素開口を形成する工程を行う。次いで、画素領域の外側の絶縁膜上に補助配線としての導電膜を形成するとともに、導電膜に絶縁膜に達する孔部を形成する工程を行う。その後、導電膜が設けられた基板にベーク処理を行う。更に、下部電極上に有機層を設け、有機層、絶縁膜および導電膜を覆う状態で上部電極を形成する。
また、このような製造方法により得られる本発明の第2の表示装置は、基板上に、下部電極と上部電極とで有機層を挟持してなる複数の画素が配列された画素領域を有する表示装置であって、画素領域内の基板上に設けられた各画素に対応する複数の下部電極と、基板上に設けられるとともに、下部電極を露出する画素開口が設けられた絶縁膜と、画素領域の外側の絶縁膜上に設けられた導電膜と、下部電極上に設けられた有機層と、有機層、絶縁膜および導電膜を覆う状態で設けられた上部電極とを備え、導電膜は上部電極と接続され補助配線として機能すると共に、当該膜内に絶縁膜に達する複数の孔部を有することを特徴としている。
このような表示装置の第2の製造方法およびこれによって得られる第2の表示装置によれば、導電膜に絶縁膜に達する孔部を形成した後、ベーク処理を行うことにより、ベーク処理の際に、導電膜の下層の絶縁膜に含有される水分などが、この孔部から脱ガスされる。このため、例えば上記導電膜が補助配線として設けられており、この導電膜が広い面積を有して形成されたとしても、導電膜の下層の絶縁膜に水分などが残存することが防止され、この水分などに起因する有機EL素子の劣化が防止される。
以上説明したように、本発明における表示装置の製造方法およびこれにより得られる表示装置によれば、絶縁膜に残存した水分などに起因する有機EL素子の劣化が防止されるため、有機EL素子の非発光欠陥を低減することができるとともに発光寿命を向上させることができ、駆動電圧を低く維持することができる。また、高温条件下または長時間のベーク処理を行わなくても、絶縁膜に含まれる水分などが確実に除去されるため、生産性を向上させることができる。
以下、本発明の実施の形態を図面に基づいて詳細に説明する。
(第1実施形態)
ここでは、上面発光型の有機ELディスプレイを例にとり、各部材の詳細な構成を製造工程順に説明する。なお、背景技術で説明したものと同様の構成には同一の番号を付して説明する。
まず、図1(a)に示すように、例えばガラスなどの絶縁材料からなる基板11上に、複数のTFTが配列形成されたTFTアレイ13を形成する。次に、このTFTアレイ13が形成された基板11上に、例えばスピンコート法によりポジ型感光性ポリベンゾオキサゾールからなる第1絶縁膜14を塗布形成する。この第1絶縁膜14は、基板11の表面側に生じた凹凸を平坦化する平坦化膜として機能する。そして、この第1絶縁膜14が、請求項1および請求項6の絶縁膜に相当する。なお、ここでは第1絶縁膜14にポリベンゾオキサゾールを使用したが、他にもポジ型感光性ポリイミドなどの絶縁材料を使用しても良い。
その後、この第1絶縁膜14に露光を行い、現像することで、第1絶縁膜14にTFTと接続するためのコンタクトホール15を形成する。続いて、この状態の基板11に、N2等の不活性ガス雰囲気下でベーク処理を行うことで、ポリベンゾオキサゾールからなる第1絶縁膜14を硬化するとともに、第1絶縁膜14中に含まれる水分などを除去する。
次いで、コンタクトホール15を埋め込む状態で、第1絶縁膜14上に、ITO膜、Ag合金膜、ITO膜が基板11側から順次積層された導電材料層(図示省略)を成膜する。この導電材料層の膜厚は、例えば基板11側から、ITO膜/Ag合金膜/ITO膜=約30nm/約100nm/約10nmであることとする。ここで、Ag合金膜が、後工程でこの導電材料層をパターニングして形成する下部電極の反射層となる。
続いて、通常のリソグラフィ技術によって形成したレジストパターン(図示省略)をマスクに用いたエッチングにより、この導電材料層をパターニングする。これにより、画素領域A内の第1絶縁膜14上に、コンタクトホール15を介してTFTに接続され、各画素に対応する下部電極16を配列形成するとともに、画素領域Aの外側の周辺領域Bの第1絶縁膜14上に、導電膜31を形成する。この導電膜31は、約3mmの幅で画素領域Aを囲う額縁状に形成するとともに、駆動回路(図示省略)と接続させる。ここで、この導電膜31は、補助配線として機能し、後工程で形成する上部電極と接続して、配線抵抗を低下させることで、輝度を向上させるとともに、良好な面内輝度分布を得るために設けられるものである。このため、導電性に優れた材料で形成されることが好ましく、その幅は広い方が好ましい。
そして、この導電膜31に、第1絶縁膜14に達する状態の複数の孔部31aを形成する。ここでは、図1(b)に示すように、導電膜31に、例えば20μm×20μmの矩形状の孔部31aを幅方向および長さ方向にそれぞれ100μmの間隔を有して形成することとする。
ここで、孔部31aは、後工程で、第1絶縁膜14(前記図1(a)参照)上にパターン形成される第2絶縁膜17(前記図1(a)参照)にベーク処理を行う際、導電膜31の下層の第1絶縁膜14に残存する水分などを放出して除去するものである。ここでは、複数の孔部31aが導電膜31に配列形成されることとしたが、例えば20μm×20μmの矩形状の孔部31aが1つであったとしても、その孔部31a周囲の第1絶縁膜14における水分などは除去される。ただし、第1絶縁膜14に残存する水分などを確実に除去するためには、後工程で形成する上部電極と導電膜31とを接続させた後の電圧降下を許容範囲内で抑えられる範囲で、孔部31aの開口面積が広く、また、開口数が多いほど好ましい。さらに、導電膜31の全域にわたって、孔部31aが均等に配置されることが好ましい。また、孔部31aの形状については、特に限定されることなく、図2に示すように、導電膜31にスリット状の孔部31aを形成してもよい。
次に、再び図1(a)に示すように、下部電極16および導電膜31が設けられた第1絶縁膜14上に、例えば再びスピンコート法によりポジ型感光性ポリベンゾオキサゾールからなる第2絶縁膜17を塗布形成する。その後、露光を行い、現像、硬化することで、画素領域A内に各画素、すなわち、有機EL素子を形成するための画素開口18を形成して、下部電極16の表面を露出するとともに、周辺領域Bの導電膜31の表面も露出する。この際、導電膜31の端部は、第2絶縁膜17で覆われた状態とする。これにより、第2絶縁膜17は画素間を分離するための素子分離膜として機能するとともに、導電膜31の端部を覆う保護膜としても機能する。ここで、第2絶縁膜17が、請求項4および請求項9の素子分離絶縁膜に相当する。なお、ここでは第2絶縁膜17にポリベンゾオキサゾールを使用したが、他にもポジ型感光性ポリイミドなどの絶縁材料を使用しても良い。
ここで、導電膜31が酸化し易い材料で形成されている場合には、導電膜31の端部の酸化を防ぐため、第2絶縁膜17で導電膜31の端部を覆うことが好ましい。本実施形態では、導電膜31がITO膜/Ag合金膜/ITO膜からなる積層膜で形成されているため、導電膜31の端部が覆われることにより、酸化され易いAg合金膜の酸化が防止される。ただし、導電膜31が酸化され難い材料である場合には、この導電膜31の端部は露出されていても構わない。
続いて、この状態の基板11に、N2等の不活性ガス雰囲気下でベーク処理を行うことで、ポリベンゾオキサゾールを硬化するとともに、第1絶縁膜14および第2絶縁膜17に含まれる水分などを除去する。この際、周辺領域Bの第1絶縁膜14上を覆う導電膜31には、複数の孔部31aが設けられているため、これらの孔部31aから、第1絶縁膜14に残存する水分などが放出されて、除去される。
この後、微小異物を除去するために純水でスピン洗浄を行った後、真空雰囲気下でベーク処理を行う。これにより、第1絶縁膜14および第2絶縁膜17に吸着した水分が除去される。続いて、真空雰囲気を維持した状態で前処理室に搬送し、O2プラズマによって基板11の前処理を行い、次に、真空雰囲気を維持した状態で、後述するように次の工程である有機層の蒸着を行う。上記のようなプロセスにすることで、ベーク処理後の工程は真空雰囲気に維持されることから、大気中の水分などの基板11上への吸着が防止されるため、好ましい。
次に、真空雰囲気を維持した状態で、図3に示すように、画素開口18(前記図1(a)参照)内の下部電極16上に、各色の有機EL素子32(赤色有機EL素子32R、緑色有機EL素子32G、青色有機EL素子32B)における有機層19、すなわち、赤色有機層19R、緑色有機層19G、青色有機層19Bをそれぞれ形成する。
この場合には、例えば真空雰囲気下で、青色有機層19Bを蒸着するためのチャンバーに基板11を搬送し、基板11上に蒸着マスク(図示省略)をアライメントして、底部に下部電極16が露出された画素開口18の内壁を覆う状態で、正孔注入層、正孔輸送層、発光層、電子輸送層を順次蒸着することで、青色有機層19Bを、約200nmの膜厚で形成する。
次いで、真空雰囲気を維持した状態で、赤色有機層19Rを蒸着するためのチャンバーに基板11を搬送し、基板11上に蒸着マスク(図示省略)をアライメントして、青色の有機層19Bと同様に、赤色有機層19Rを約150nmの膜厚で形成する。
その後、真空雰囲気を維持した状態で、緑色有機層19Gを蒸着するためのチャンバーに基板11を搬送し、基板11上に蒸着マスク(図示省略)をアライメントして、青色有機層19Bと同様に、緑色有機層19Gを約100nmの膜厚で形成する。
以上のように、各有機層19を形成した後、真空雰囲気を維持した状態で、基板11上に蒸着マスク(図示省略)をアライメントして、例えば蒸着法により、有機層19上、第2絶縁膜17上および導電膜31上に、例えばLiFからなる電子注入層(図示省略)を約1nmの膜厚で形成する。その後、この蒸着マスクを用いた真空蒸着法により、電子注入層上に例えば半透過性のMgAg合金からなる上部電極20を約10nmの膜厚で形成する。これにより、電子注入層を介して導電膜31と上部電極20とが接続される。
次いで、例えばスパッタ法により、上部電極20を蒸着する際に用いた蒸着マスクを基板11上にアライメントして、上部電極20上に、例えばIZOからなる透明導電層(図示省略)を100nmの膜厚で形成する。
その後、CVD法により、マスクをアライメントした状態で、透明導電層上に窒化シリコン(SiNx)からなる保護膜21を1μmの膜厚で形成する。次に、保護膜21上および基板11の周縁部上に、熱硬化性の樹脂22を塗布し、この樹脂22上に例えばガラスからなる基板23を貼り合わせた状態で、加熱することで樹脂封止を行う。
以上のような製造方法により、有機層19の発光層で生じた光を、Ag合金膜を含む下部電極16側で反射させ、半透過性のMgAg合金で形成された上部電極20側から取り出す、上面発光型の有機ELディスプレイを得ることができる。
このような表示装置の製造方法およびこれにより得られる表示装置によれば、画素領域Aの外側の周辺領域Bに配置される導電膜31に、第1絶縁膜14に達する孔部31aを形成した後、ベーク処理を行うことにより、孔部31aから第1絶縁膜14に含有される水分などが放出され、除去される。このため、第1絶縁膜14に水分などが残存することが防止され、水分などに起因する有機EL素子32の劣化が防止される。
したがって、有機EL素子32の非発光欠陥を低減することができるとともに発光寿命を向上させることができ、駆動電圧を低く維持することができる。また、高温条件下または長時間のベーク処理を行わなくても、第1絶縁膜14に含まれる水分などが確実に除去されるため、生産性を向上させることができる。
また、本実施形態では、下部電極16と導電膜31とが同一材料で形成されることから、下部電極16および導電膜31を同一工程で形成することができるとともに、導電膜31に形成する孔部31aも同一工程で形成することから、製造工程が増えることなく、生産性に優れている。
なお、ここでは、導電膜31が画素領域Aを囲う額縁状に形成される例について説明したが、導電膜31の形状は上記に限定されるものではなく、例えば周辺領域Bにおいて、画素領域Aを挟む状態で、ある程度の幅を有する長尺状の導電膜31が駆動回路と接続された状態で配置されたような構成であってもよい。
また、周辺領域Bにのみ導電膜31が設けられた例について説明したが、図4に示すように、配列形成された有機EL素子32からなる各画素間の第1絶縁膜14上に格子状に導電膜31が設けられた構成であってもよい。この場合には、図1(a)を用いて説明したように、第1絶縁膜14上に導電材料層を成膜し、画素領域Aに下部電極16を配列形成するとともに、周辺領域Bに導電膜31を形成する際に、各画素間に格子状に配置される状態で、周辺領域Bの導電膜31と接続されるように、導電材料層をパターニングする。
(第2実施形態)
第1実施形態では、上面発光型の有機ELディスプレイを例にとり説明したが、本実施形態では、有機層で生じた光を下部電極側から取り出す下面発光型の有機ELディスプレイについて図5(a)および図5(b)を用いて説明する。なお、第1実施形態と同様の構成には、同一の番号を付して説明することとする。
また、図5(a)に示すように、TFTアレイ13が形成された基板11上に、第1絶縁膜14を塗布形成し、第1絶縁膜14にTFTと接続するためのコンタクトホール15を形成した後、基板11にベーク処理を行うまでの工程は、第1実施形態と同様に行うこととする。
次に、例えばスパッタ法により、コンタクトホール15を埋め込む状態で、第1絶縁膜14上に、例えばITO膜からなる導電材料層(図示省略)を、約100nmの膜厚で成膜する。続いて、通常のリソグラフィ技術によって形成したレジストパターン(図示省略)をマスクに用いたエッチングにより、この導電材料層をパターニングする。これにより、画素領域A内の第1絶縁膜14上に、コンタクトホール15を介してTFTに接続され、各画素に対応する下部電極16を配列形成する。
次いで、例えばスパッタ法により、この下部電極16を覆う状態で、第1絶縁膜14上に、下部電極16を形成するITOよりも導電性の良好なアルミニウムネオジウム(AlNd)からなる導電材料層(図示省略)を、約300nmの膜厚で成膜する。続いて、通常のリソグラフィ技術によって形成したレジストパターン(図示省略)をマスクに用いたエッチングにより、この導電材料層をパターニングする。この際、下部電極16上にも導電材料層が成膜されるが、AlNdはITOに対して十分にエッチング選択比がとれる材料であるため、問題ない。
これにより、画素領域Aの外側の周辺領域Bに、第1実施形態と同様に、画素領域Aを囲う形状に、約3mmの幅の導電膜31を形成するとともに、この導電膜31に、第1絶縁膜14に達する状態の複数の孔部31aを形成する。
次に、下部電極16が設けられた第1絶縁膜14上に、例えば再びスピンコート法によりポジ型感光性ポリベンゾオキサゾールからなる第2絶縁膜17を塗布形成する、その後、露光を行い、現像することで、画素領域A内に各画素、すなわち、有機EL素子を形成するための画素開口18を形成して、下部電極16の表面を露出するとともに、周辺領域Bの導電膜31の表面も露出する。この際、第1実施形態では、導電膜31の端部を第2絶縁膜17で覆うこととしたが、本実施形態で導電膜31に用いられるAlNdは酸化し易い材料ではないことから、導電膜31の端部は、露出された状態とする。なお、ここでは第2絶縁膜17にポリベンゾオキサゾールを使用したが、他にもポジ型感光性ポリイミドなどの絶縁材料を使用しても良い。
続いて、この状態の基板11に、第1実施形態と同様に、N2等の不活性ガス雰囲気下でベーク処理を行うことで、ポリベンゾオキサゾールを硬化するとともに、第1絶縁膜14および第2絶縁膜17に含まれる水分などを除去する。この際、周辺領域Bの第1絶縁膜14上を覆う導電膜31には、複数の孔部31aが設けられているため、これらの孔部31aから、第1絶縁膜14に残存する水分などが放出されて、除去される。
この後、微小異物を除去するために純水でスピン洗浄を行った後、真空雰囲気下でベーク処理を行う。これにより、第1絶縁膜14および第2絶縁膜17に吸着した水分が除去される。続いて、真空雰囲気を維持した状態で前処理室に搬送し、O2プラズマによって基板11の前処理を行い、次に、真空雰囲気を維持した状態で、後述するように次の工程である有機層の蒸着を行う。上記のようなプロセスにすることで、ベーク処理後の工程は真空雰囲気に維持されることから、大気中の水分などの基板11上への吸着が防止されるため、好ましい。
次に、真空雰囲気を維持した状態で、図5(b)に示すように、第1実施形態と同様の方法により、画素開口18内の下部電極16上に、各色の有機EL素子32(赤色有機EL素子32R、緑色有機EL素子32G、青色有機EL素子32B)における有機層19(赤色有機層19R、緑色有機層19G、青色有機層19B)をそれぞれ形成する。
次いで、真空雰囲気を維持した状態で、基板11上に蒸着マスク(図示省略)をアライメントして、例えば蒸着法により、各有機層19上、第2絶縁膜17上および導電膜31上に、例えばLiFからなる電子注入層(図示省略)を約1nmの膜厚で形成する。その後、この蒸着マスクを用いた真空蒸着法により、電子注入層上に例えばアルミニウム(Al)からなる反射性を有する上部電極20を約100nmの膜厚で形成する。これにより、電子注入層を介して導電膜31と上部電極20とが接続される。
その後、CVD法により、マスクをアライメントした状態で、上部電極20上にSiNxからなる保護膜21を1μmの膜厚で形成する。次に、保護膜21上および基板11の周縁部上に、熱硬化性の樹脂22を塗布し、この樹脂22上に例えばガラスからなる基板23を貼り合わせた状態で、加熱することで樹脂封止を行う。
以上のような製造方法により、有機層19の発光層で生じた光を、Alからなる上部電極20側で反射させ、透過性のITO膜からなる下部電極16側から取り出す、有機ELディスプレイを得ることができる。
このような製造方法およびこれによって得られる表示装置であっても、画素領域Aの外側の周辺領域Bに配置される導電膜31に、第1絶縁膜14に達する孔部31aを形成することから、第1実施形態と同様の効果を奏することができる。
また、本実施形態によれば、導電膜31を下部電極16よりも導電性の良好な材料で形成することにより、この導電膜31を上部電極20と接続して、配線抵抗を低下させることで、輝度を向上させるとともに、良好な面内輝度分布を得ることができる。
なお、本実施形態のように、導電膜31を下部電極16とは異なる材料で形成する製造方法は、第1実施形態で説明した上面発光型の表示装置でも適用可能である。ただし、特に、下面発光型の表示装置であって、下部電極16が陽極となる構成の場合には、下部電極16に透過性を有するITO膜が用いられることが多く、ITO膜は比較的抵抗の高い材料であることから、下部電極16よりも高い導電性を有する材料で、導電膜31を形成することが好ましい。
(変形例)
上述したように、下部電極16よりも高い導電性を有する材料で導電膜31を形成する場合には、第2絶縁膜17上に導電膜31を形成してもよい。この場合の表示装置の製造方法について、第2実施形態と同様に、下面発光型の表示装置を例にとり、図6を用いて説明する。ここで、TFTアレイ13が形成された基板11上に、第1絶縁膜14を塗布形成し、第1絶縁膜14にTFTと接続するためのコンタクトホール15を形成した後、基板11にベーク処理を行うまでの工程は、図5(a)を用いて説明した第2実施形態と同様の方法で行うこととする。また、ここまでの構成が、請求項11および請求項14の基板に相当する。
次に、図6に示すように、第2実施形態と同様の方法により、画素領域A内の第1絶縁膜14上に、コンタクトホール15を介してTFTに接続され、各画素に対応する下部電極16を配列形成する。次いで、下部電極16が設けられた第1絶縁膜14上に、例えば再びスピンコート法によりポジ型感光性ポリベンゾオキサゾールからなる第2絶縁膜17を塗布形成する。この第2絶縁膜17が、請求項11および請求項14の絶縁膜に相当する。なお、ここでは第2絶縁膜17にポリベンゾオキサゾールを使用したが、他にもポジ型感光性ポリイミドなどの絶縁材料を使用しても良い。
その後、露光を行い、現像することで、画素領域A内に各画素、すなわち、有機EL素子32を形成するための画素開口18を形成して、下部電極16の表面を露出する。続いて、この状態の基板11に、N2等の不活性ガス雰囲気下でベーク処理を行うことで、ポリベンゾオキサゾールを硬化するとともに、第1絶縁膜14および第2絶縁膜17に含まれる水分などを除去する。
次に、例えばスパッタ法により、下部電極16上および第2絶縁膜17上に、下部電極16を形成するITOよりも導電性の良好なAlNdからなる導電材料層(図示省略)を、約300nmの膜厚で成膜する。この際、画素開口18内に露出された下部電極16上にも導電材料層が成膜されるが、AlNdはITOに対して十分にエッチング選択比がとれる材料であるため、問題ない。
続いて、通常のリソグラフィ技術によって形成したレジストパターン(図示省略)をマスクに用いたエッチングにより、この導電材料層をパターニングする。これにより、画素領域Aの外側の周辺領域Bに、画素領域Aを囲う形状に、約3mmの幅の導電膜31を形成するとともに、この導電膜31に、第2絶縁膜14に達する状態の複数の孔部31aを形成する。ここでは、第1実施形態と同様に、この導電膜31に、例えば20μm×20μmの矩形状の孔部31aを幅方向および長さ方向にそれぞれ100μmの間隔を有して形成することとする。その後、レジストパターンを除去する。
この後、微小異物を除去するために純水でスピン洗浄を行った後、真空雰囲気下でこの状態の基板11にベーク処理を行う。これにより、第1絶縁膜14および第2絶縁膜17に吸着した水分が除去される。この際、周辺領域Bの第2絶縁膜17上を覆う導電膜31には、複数の孔部31aが設けられているため、これらの孔部31aから第1絶縁膜14および第2絶縁膜17に残存する水分などが放出されて、除去される。続いて、真空雰囲気を維持した状態で前処理室に搬送し、O2プラズマによって基板11の前処理を行い、次に、真空雰囲気を維持した状態で、後述するように次の工程である有機層の蒸着を行う。上記のようなプロセスにすることで、ベーク処理後の工程は真空雰囲気に維持されることから、大気中の水分などの基板11上への吸着が防止されるため、好ましい。
この後の工程は、真空雰囲気を維持した状態で、図3(b)を用いて説明した第2実施形態と同様の方法により行うこととする。
このような表示装置の製造方法およびこれによって得られる表示装置であっても、画素領域Aの外側の周辺領域Bに配置される導電膜31に、第2絶縁膜17に達する孔部31aを形成した後、この状態の基板11にベーク処理を行うことから、第1実施形態と同様の効果を奏することができる。
なお、上述したような第2絶縁膜17上に導電膜31が配置された構成の変形例については、第1実施形態で説明した上面発光型の表示装置においても適用可能である。また、このような構成の表示装置において、図4を用いて説明したような、画素間に補助配線が形成された構成をとる場合には、第2絶縁膜14上に導電材料層を成膜し、パターニングして、周辺領域Bに画素領域Aを囲う状態の導電膜31を形成する際に、各画素間に格子状に配置される状態で、周辺領域Bの導電膜31と接続されるように、導電材料層をパターニングする。
以上説明した表示装置については、下部電極16を陽極とし、上部電極20を陰極とした構成について説明したが、下部電極16が陰極であり、上部電極20が陽極であってもよい。この場合には、下部電極16が露出された画素開口18内に、電子注入層を介して、電子輸送層、発光層、正孔輸送層、正孔注入層の順に積層された有機層19を形成し、この状態の基板11の全面を覆う状態で、上部電極20を形成する。
また、第1実施形態では上面発光型の表示装置、第2実施形態では下面発光型の表示装置について説明したが、下部電極16と上部電極20を半透過性の材料で形成した、両面から発光光を取り出すような両面発光型の表示装置であっても、本発明は適用可能である。
さらに、本発明の具体的な実施例について説明する。
(実施例1)
上記第1実施形態と同様の方法により、図3に示す上面発光型の表示装置を製造した。また、これに対する比較例1として、第1絶縁膜14の周辺領域Bに、孔部31aが設けられていない状態の導電膜31を、画素領域Aを囲う形状で約3mmの幅で形成した表示装置を製造した。
これらの表示装置について、80℃の恒温機内に約1000h保存した場合の非点灯画素数の経時的変化について、図7のグラフに示す。このグラフは、横軸に保存時間、縦軸に非点灯画素数を示している。このグラフに示すように、実施例1の表示装置については、約1000h経過した後も非点灯画素数が増加することなく良好な画像表示が得られたが、比較例1の表示装置は、経時的に非点灯画素数が増加し、画像表示が悪化することが確認された。
(実施例2)
上記第2実施形態と同様の方法により、図5(b)に示す下面発光型の表示装置を製造した。また、これに対する比較例2として、第1絶縁膜14の周辺領域Bに、孔部31aが設けられていない状態の導電膜31を、画素領域Aを囲う形状で約3mmの幅で形成した表示装置を製造した。
これらの表示装置について、80℃の恒温機内に約1000h保存した場合の非点灯画素数の経時的変化について、図7のグラフに示す。このグラフに示すように、実施例2の表示装置については、約1000h経過後も非点灯画素数が増加することなく良好な画像表示が得られたが、比較例2の表示装置は、経時的に非点灯画素数が増加し、画像表示が悪化することが確認された。
これらの結果から、実施例1、2の表示装置は比較例1、2の表示装置と比較して、非点灯画素数の増加が防止されるため、非発光欠陥が少なく、発光寿命も長いことが示唆された。
本発明の表示装置の製造方法に係る第1実施形態を説明するための断面図(a)および上面図(b)である。 本発明の表示装置の製造方法に係る第1実施形態を説明するための上面図である。 本発明の表示装置の製造方法に係る第1実施形態を説明するための断面図である。 本発明の表示装置の製造方法に係る第1実施形態を説明するための上面図である。 本発明の表示装置の製造方法に係る第2実施形態を説明するための断面図である。 本発明の表示装置の製造方法に係る第2実施形態の変形例を説明するための断面図である。 本発明の実施例および比較例における非点灯画素数の経時変化を示すグラフである。 従来の表示装置の製造方法を説明するための上面図である。 従来の表示装置の製造方法を説明するための断面図である。
符号の説明
11…基板、14…第1絶縁膜、16…下部電極、17…第2絶縁膜、19…有機層、20…上部電極、31…導電膜、31a…孔部、32…有機EL素子、A…画素領域

Claims (14)

  1. 基板上に下部電極と上部電極とで有機層を挟持してなる複数の画素が配列形成された画素領域を有する表示装置の製造方法であって、
    前記基板上に絶縁膜を形成する第1工程と、
    前記画素領域内の前記絶縁膜上に、前記各画素に対応する複数の前記下部電極を形成するとともに、前記画素領域の外側の前記絶縁膜上に補助配線としての導電膜を形成し、当該導電膜に前記絶縁膜に達する孔部を形成する第2工程と、
    前記下部電極および前記導電膜が設けられた前記基板にベーク処理を行う第3工程と、 前記下部電極上に前記有機層を設け、前記有機層および前記導電膜を覆う状態で上部
    電極を形成する第4工程とを有す
    示装置の製造方法。
  2. 記下部電極と前記導電膜が同一材料で形成されてい
    請求項1記載の表示装置の製造方法。
  3. 記第2工程では、
    前記導電膜の全域に渡って略均等に配置されるように、複数の前記孔部を形成する
    請求項1記載の表示装置の製造方法。
  4. 記第2工程と前記第3工程との間に、
    前記下部電極および前記導電膜を覆う状態で、前記絶縁膜上に素子分離絶縁膜を形成し、
    当該素子分離絶縁膜に前記各下部電極の表面を露出する画素開口を形成するとともに、前記導電膜上の素子分離絶縁膜を除去して前記導電膜の表面を露出する工程を行い、
    前記第4工程では、
    前記有機層、前記素子分離絶縁膜および前記導電膜を覆う状態で、上部電極を形成することで、当該上部電極と前記導電膜とを接続する
    請求項1記載の表示装置の製造方法。
  5. 記導電膜の表面を露出する工程では、
    当該導電膜の端部を前記素子分離絶縁膜で覆う状態で、前記導電膜上の素子分離絶縁膜を除去する
    請求項4記載の表示装置の製造方法。
  6. 基板上に、下部電極と上部電極とで有機層を挟持してなる複数の画素が配列形成された画素領域を有する表示装置であって、
    前記基板上に設けられた絶縁膜と、
    前記画素領域内の前記絶縁膜上に設けられた前記各画素に対応する複数の前記下部電極と、
    前記画素領域の外側の前記絶縁膜上に設けられた導電膜と、
    前記下部電極上に設けられた前記有機層と、
    前記有機層および前記導電膜を覆う状態で設けられた上部電極とを備え、
    前記導電膜は前記上部電極と接続され補助配線として機能すると共に、当該膜内に前記絶縁膜に達する孔部を有する
    示装置。
  7. 記下部電極と前記導電膜が同一材料である
    請求項6記載の表示装置。
  8. 記孔部が複数設けられており、前記導電膜の全域に渡って略均等に配置されている
    請求項6記載の表示装置。
  9. 記絶縁膜上に設けられ、前記導電膜を露出した状態で、前記各下部電極を露出する前記画素開口が設けられた素子分離絶縁膜と
    記有機層、前記素子分離絶縁膜および前記導電膜を覆う状態で設けられた上部電極とを備え、
    当該上部電極と前記導電膜とが接続され
    請求項6記載の表示装置。
  10. 記導電膜の端部が前記素子分離絶縁膜で覆われている
    請求項9記載の表示装置。
  11. 基板上に、下部電極と上部電極とで有機層を挟持してなる複数の画素が配列形成された画素領域を有する表示装置の製造方法であって、
    前記基板上に、前記各画素に対応する複数の前記下部電極を形成する第1工程と、
    前記下部電極を覆う状態で、前記基板上に絶縁膜を形成し、当該絶縁膜に前記各下部電極の表面を露出する画素開口を形成する第2工程と、
    前記画素領域の外側の前記絶縁膜上に補助配線としての導電膜を形成するとともに、当該導電膜に前記絶縁膜に達する孔部を形成する第3工程と、
    前記導電膜が設けられた前記基板にベーク処理を行う第4工程と、
    前記下部電極上に前記有機層を設け、前記有機層、前記絶縁膜および前記導電膜を覆う状態で上部電極を形成する第5工程とを有す
    示装置の製造方法。
  12. 記第3工程では、
    前記導電膜の全域に渡って略均等に配置されるように、複数の前記孔部を形成する
    請求項11記載の表示装置の製造方法。
  13. 基板上に、下部電極と上部電極とで有機層を挟持してなる複数の画素が配列形成された画素領域を有する表示装置であって、
    前記画素領域内の前記基板上に設けられた各画素に対応する複数の前記下部電極と、
    前記基板上に設けられるとともに、前記各下部電極を露出する画素開口が設けられた絶縁膜と、
    前記画素領域の外側の前記絶縁膜上に設けられた導電膜と、
    前記下部電極上に設けられた前記有機層と、
    前記有機層、前記絶縁膜および前記導電膜を覆う状態で設けられた上部電極とを備え、前記導電膜は前記上部電極と接続され補助配線として機能すると共に、当該膜内に前記絶縁膜に達する複数の孔部を有する
    表示装置。
  14. 記孔部が複数設けられており、前記導電膜の全域に渡って略均等に配置されている
    請求項13記載の表示装置。
JP2004082477A 2004-03-22 2004-03-22 表示装置の製造方法および表示装置 Expired - Lifetime JP4608921B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2004082477A JP4608921B2 (ja) 2004-03-22 2004-03-22 表示装置の製造方法および表示装置
TW094108663A TWI275317B (en) 2004-03-22 2005-03-21 Display device and production method for the same
US11/084,957 US8120246B2 (en) 2004-03-22 2005-03-21 Display device with improved moisture prevention and production method for the same
KR1020050023527A KR101161443B1 (ko) 2004-03-22 2005-03-22 표시 장치 및 그의 제조 방법
CNB200510069800XA CN100546421C (zh) 2004-03-22 2005-03-22 显示装置及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004082477A JP4608921B2 (ja) 2004-03-22 2004-03-22 表示装置の製造方法および表示装置

Publications (3)

Publication Number Publication Date
JP2005266667A JP2005266667A (ja) 2005-09-29
JP2005266667A5 JP2005266667A5 (ja) 2007-02-01
JP4608921B2 true JP4608921B2 (ja) 2011-01-12

Family

ID=34985553

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004082477A Expired - Lifetime JP4608921B2 (ja) 2004-03-22 2004-03-22 表示装置の製造方法および表示装置

Country Status (5)

Country Link
US (1) US8120246B2 (ja)
JP (1) JP4608921B2 (ja)
KR (1) KR101161443B1 (ja)
CN (1) CN100546421C (ja)
TW (1) TWI275317B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10727433B2 (en) 2018-04-30 2020-07-28 Samsung Display Co., Ltd. Display device

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7423373B2 (en) 2004-03-26 2008-09-09 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and manufacturing method thereof
JP4679187B2 (ja) * 2004-03-26 2011-04-27 株式会社半導体エネルギー研究所 発光装置の作製方法
KR100573149B1 (ko) * 2004-05-29 2006-04-24 삼성에스디아이 주식회사 전계 발광 디스플레이 장치 및 이의 제조 방법
JP4655942B2 (ja) * 2006-01-16 2011-03-23 セイコーエプソン株式会社 発光装置、発光装置の製造方法および電子機器
JP4809087B2 (ja) 2006-03-14 2011-11-02 セイコーエプソン株式会社 エレクトロルミネッセンス装置、電子機器、およびエレクトロルミネッセンス装置の製造方法
JP2009187898A (ja) * 2008-02-08 2009-08-20 Seiko Epson Corp 有機el装置及びその製造方法
JP5256863B2 (ja) * 2008-06-06 2013-08-07 ソニー株式会社 有機発光素子およびその製造方法ならびに表示装置
KR101572084B1 (ko) * 2008-07-16 2015-11-26 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR101015851B1 (ko) * 2009-02-09 2011-02-23 삼성모바일디스플레이주식회사 유기 발광 표시 장치
US8163358B2 (en) * 2009-02-18 2012-04-24 Synergeyes, Inc. Surface modification of contact lenses
JP5690280B2 (ja) 2009-10-15 2015-03-25 パナソニック株式会社 表示パネル装置及びその製造方法
JP5593676B2 (ja) 2009-10-22 2014-09-24 ソニー株式会社 表示装置および表示装置の製造方法
KR101146991B1 (ko) * 2010-05-07 2012-05-23 삼성모바일디스플레이주식회사 유기 발광 디스플레이 장치 및 그 제조방법
KR20120078954A (ko) 2011-01-03 2012-07-11 삼성모바일디스플레이주식회사 유기전계발광표시장치 및 그 제조방법
KR101521676B1 (ko) * 2011-09-20 2015-05-19 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 그의 제조방법
JP2014029814A (ja) * 2012-07-31 2014-02-13 Sony Corp 表示装置および電子機器
KR102100880B1 (ko) * 2013-06-26 2020-04-14 엘지디스플레이 주식회사 유기발광 다이오드 표시장치
KR102372091B1 (ko) * 2015-01-16 2022-03-11 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR102591636B1 (ko) * 2016-03-24 2023-10-20 삼성디스플레이 주식회사 유기발광 디스플레이 장치
KR20220068308A (ko) 2020-11-18 2022-05-26 삼성디스플레이 주식회사 표시 장치
KR20220083047A (ko) 2020-12-11 2022-06-20 엘지디스플레이 주식회사 터치센서를 포함하는 표시장치 및 그의 제조방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61179698U (ja) * 1985-04-30 1986-11-10
JP2002318556A (ja) * 2001-04-20 2002-10-31 Toshiba Corp アクティブマトリクス型平面表示装置およびその製造方法
JP2004055530A (ja) * 2002-05-28 2004-02-19 Seiko Epson Corp 発光装置および電子機器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61179698A (ja) 1985-02-05 1986-08-12 Fujitsu Ltd 制御関与判定方式
JPH0417393A (ja) * 1990-05-10 1992-01-22 Sumitomo Metal Mining Co Ltd ポリイミド絶縁多層基板及びその製造方法
US5643407A (en) * 1994-09-30 1997-07-01 Taiwan Semiconductor Manufacturing Company, Ltd. Solving the poison via problem by adding N2 plasma treatment after via etching
US6123212A (en) * 1999-08-27 2000-09-26 Alcoa Closure Systems International Plastic closure with rotation-inhibiting projections
JP4472120B2 (ja) * 2000-06-08 2010-06-02 東北パイオニア株式会社 有機エレクトロルミネッセンス素子及びその製造方法
US7301279B2 (en) * 2001-03-19 2007-11-27 Semiconductor Energy Laboratory Co., Ltd. Light-emitting apparatus and method of manufacturing the same
US7309269B2 (en) * 2002-04-15 2007-12-18 Semiconductor Energy Laboratory Co., Ltd. Method of fabricating light-emitting device and apparatus for manufacturing light-emitting device
JP3778176B2 (ja) * 2002-05-28 2006-05-24 セイコーエプソン株式会社 発光装置および電子機器
WO2004040946A1 (ja) * 2002-10-17 2004-05-13 Asahi Glass Company, Limited 積層体、配線付き基体、有機el表示素子、有機el表示素子の接続端子及びそれらの製造方法
US7247986B2 (en) * 2003-06-10 2007-07-24 Samsung Sdi. Co., Ltd. Organic electro luminescent display and method for fabricating the same

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61179698U (ja) * 1985-04-30 1986-11-10
JP2002318556A (ja) * 2001-04-20 2002-10-31 Toshiba Corp アクティブマトリクス型平面表示装置およびその製造方法
JP2004055530A (ja) * 2002-05-28 2004-02-19 Seiko Epson Corp 発光装置および電子機器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10727433B2 (en) 2018-04-30 2020-07-28 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
JP2005266667A (ja) 2005-09-29
US20050206309A1 (en) 2005-09-22
US8120246B2 (en) 2012-02-21
TW200607380A (en) 2006-02-16
KR20060044531A (ko) 2006-05-16
CN100546421C (zh) 2009-09-30
KR101161443B1 (ko) 2012-07-02
TWI275317B (en) 2007-03-01
CN1735296A (zh) 2006-02-15

Similar Documents

Publication Publication Date Title
JP4608921B2 (ja) 表示装置の製造方法および表示装置
TWI549329B (zh) 有機發光裝置及其製造方法
JP4089544B2 (ja) 表示装置及び表示装置の製造方法
US7863814B2 (en) Organic electroluminescent device comprising a stack partition structure
CN110571361B (zh) 有机发光显示面板及制作方法、显示装置
JP2005322564A (ja) 表示装置の製造方法および表示装置
KR102453921B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
JP4637831B2 (ja) 有機エレクトロルミネッセンス素子及びその製造方法並びに表示装置
JP2007123240A (ja) 表示装置の製造方法および表示装置
JP2006339028A (ja) 表示装置の製造方法および表示装置
JP6868904B2 (ja) 有機el表示パネルの製造方法
US20160218165A1 (en) Organic light-emitting diode display and method of manufacturing the same
JP2007188895A (ja) 表示装置及び表示装置の製造方法
JP2009010258A (ja) 画像表示装置
JP2009092908A (ja) 表示装置及びその製造方法
WO2020220443A1 (zh) 有机发光显示面板及其制备方法
TWI489625B (zh) 有機發光顯示面板及其製作方法
JP2009283242A (ja) 有機el表示装置
JP2011222146A (ja) 有機el表示装置の製造方法
JP4618497B2 (ja) 表示装置および表示装置の製造方法
CN111785852A (zh) 一种显示基板、其制作方法、显示面板及显示装置
JP2012174356A (ja) 表示装置およびその製造方法
CN112599703A (zh) 显示基板及其制备方法、显示面板
US20060108917A1 (en) Organic electroluminescent device and fabricating method thereof
KR100768711B1 (ko) 유기 전계 발광 소자 및 그 제조방법

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061208

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20061208

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20091021

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20091026

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091105

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100405

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100608

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100802

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100914

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100927

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131022

Year of fee payment: 3

R151 Written notification of patent or utility model registration

Ref document number: 4608921

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131022

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S303 Written request for registration of pledge or change of pledge

Free format text: JAPANESE INTERMEDIATE CODE: R316303

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S803 Written request for registration of cancellation of provisional registration

Free format text: JAPANESE INTERMEDIATE CODE: R316803

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250