JP4604956B2 - 情報処理装置 - Google Patents

情報処理装置 Download PDF

Info

Publication number
JP4604956B2
JP4604956B2 JP2005306239A JP2005306239A JP4604956B2 JP 4604956 B2 JP4604956 B2 JP 4604956B2 JP 2005306239 A JP2005306239 A JP 2005306239A JP 2005306239 A JP2005306239 A JP 2005306239A JP 4604956 B2 JP4604956 B2 JP 4604956B2
Authority
JP
Japan
Prior art keywords
circuit
data
operation panel
serial communication
lcd
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005306239A
Other languages
English (en)
Other versions
JP2007112022A (ja
Inventor
浩之 羽賀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2005306239A priority Critical patent/JP4604956B2/ja
Publication of JP2007112022A publication Critical patent/JP2007112022A/ja
Application granted granted Critical
Publication of JP4604956B2 publication Critical patent/JP4604956B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Facsimiles In General (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)
  • Control Or Security For Electrophotography (AREA)

Description

本発明は、操作パネルを備えた情報処理装置に関する。
近年の複合機(マルチファンクションプリンタ)の中には、図7或いは図8に模式的に示してあるような構成が採用されている装置、すなわち、操作パネル,コントローラ間のコマンド/データの授受がシリアル通信により行われる構成が採用されている装置が、存在している。なお、図7に示してある複合機が備えている操作パネル(CPUが搭載されている操作パネル)は、インテリジェント型の操作パネルと呼ばれているものである。また、図8に示してある複合機が備えている操作パネルは、ノンインテリジェント型の操作パネル(例えば、特許文献1参照。)と呼ばれているものである。このタイプの操作パネル内のシリアルインタフェース回路(“シリアルI/F回路”)は、インテリジェント型の操作パネル内のシリアルインタフェース回路よりも高機能なものとなっている。
上記のような構成が採用されているのは、操作パネルとコントローラとの間の信号線の本数を減らすことが出来るからなのであるが、この構成を採用する場合、コントローラ用のファームウェアがサイズの大きなものとなる,ファームウェアの作成が困難になるといった問題が生ずることになる。
何故ならば、図7或いは図8に示してあるような構成を採用した場合には、操作パネル内の各種デバイス〔LCD,複数のLED(“LEDs”),複数の押しボタンスイッチ(“SWs”)〕へのアクセスを、1つのシリアルインタフェース回路を介して行わなければならないので、コントローラ用のファームウェアを、例えば、図9に模式的に示したように、LED制御モジュール〔各種LEDのON/OFF制御を行うためのプログラム〕,LCD制御モジュール〔LCDに画像を表示させるためのプログラム〕,SW制御モジュール〔各種押しボタンスイッチの状態(ON/OFF)を検出するためのプログラム〕の中の1つのモジュールのみに、シリアルI/Fコマンド制御モジュール〔シリアルインタフェース回路の制御を行うプログラム〕を利用させる排他制御モジュールを含むものとして作成しておかなければならないからである。
特開平9−224109号公報
そこで、本発明の課題は、上記した複合機のような情報処理装置(操作パネルと制御部との間のコマンド/データの授受がシリアル通信により行われる情報処理装置)であって、ファームウェアのサイズを小さくすることが可能な構成であると共に、ファームウェアの作成を容易なものとすることが可能な構成を有する情報処理装置を、提供することにある。
上記課題を解決するために、本発明の情報処理装置は、操作パネルと制御部とを備え、
前記操作パネルが、LCDと、複数のスイッチと、複数のLEDと、前記制御部との間でシリアル通信を行うことにより、前記LCDに供給する画像データを受信する処理、前記複数のLEDのそれぞれが取るべき状態を示すLED制御用データを受信する処理、或いは、前記複数のスイッチの状態を示すスイッチ状態データを送信する処理を実行するシリアル通信回路とを備えたユニットであり、前記制御部が、CPUと、前記シリアル通信回路との間でシリアル通信を行うことにより、前記画像データを前記シリアル通信回路に送信する画像データ送信処理、前記LED制御用データを前記シリアル回路に送信するLED制御用データ送信処理、或いは、前記スイッチ状態データを前記シリアル通信回路から受信するスイッチ状態データ受信処理を実行する操作パネル用通信回路とを有するユニットであり、前記操作パネル用通信回路が、前記操作パネル内のシリアル通信回路とシリアル通信を行うための操作部側シリアル通信回路と、前記CPUによって前記LED制御用データが書き込まれるLED制御用データレジスタを備え、当該LED制御用データレジスタに設定されている前記LED制御用データを前記シリアル回路に送信する処理を繰り返し行うLED用回路と、前記スイッチ状態データを記憶するための,前記CPUがアクセス可能なスイッチ状態データレジスタを備え、前記スイッチ状態データを前記シリアル通信回路から受信して前記スイッチ状態データレジスタに記憶する処理を周期的に行うSW用回路と、供給された画像データを前記LCDに供給すべきものとして出力するLCD用回路と、前記LED用回路,前記SW用回路及び前記LCD用回路の中のいずれか1つの回路に、前記操作部側シリアル通信回路を利用させる調停回路とにより構成された回路であり、前記CPUは、新たな画像データを前記LCD用回路に任意のタイミングで与え、新たなLED制御用データを前記LED制御用データレジスタへ任意のタイミングで設定し、前記スイッチ状態データ受信処理により受信されたスイッチ状態データを任意のタイミングで前記スイッチ状態データレジスタから取得する構成を有する。
すなわち、本発明の情報処理装置は、任意のタイミングで(操作パネルと操作パネル用通信回路間でどのような処理が実行されていても)、CPUが、操作パネル用通信回路上の各回路にデータを供給したり、制御用データを設定することが出来る構成を有している。そして、CPUが、任意のタイミングで,操作パネル用通信回路上の各回路にデータを供給したり、制御用データを設定することが出来る場合、排他制御モジュール(図9参照)相当のプログラムを作成する必要がなくなるので、ファームウェアを容易に作成することが出来ることになる。また、排他制御モジュール相当のプログラムを作成する必要がない分、作成されるファームウェアのサイズも小さくなることになる。従って、本発明の情報処理装置は、ファームウェアを小さくすることや、ファームウェアの作成を容易なものとすることが可能な構成を有する装置となっていると言うことが出来る。
以下、本発明を実施するための最良の形態を、図面を参照して詳細に説明する。
まず、図1及び図2を用いて、本発明の一実施形態に係る情報処理装置10の概要を説明する。
図1に示してあるように、本発明の一実施形態に係る情報処理装置10は、操作パネル21が設けられているスキャナユニット20とプリンタユニット30とからなる装置(いわゆる複合機)である。
スキャナユニット20に設けられている操作パネル21は、図2に示してあるように、複数のLED(“LEDs”),LCD,複数の押しボタンスイッチ(“SWs”)及びシリアルインタフェース回路(“シリアルI/F回路”)25を備えたユニットである。そして、スキャナユニット20は、そのような構成の操作パネル21に加えて、ランプ,センサ(原稿台カバー/ADFの開閉検出用センサ),モータ,CCD,AFE(アナログ・フロント・エンド),インタフェース回路(“I/F”)等を備えたユニットとなっている。
プリンタユニット30(図2)は、コントローラ31と印刷エンジン32とを備えたユニットである。
このプリンタユニット30が備える印刷エンジン32は、用紙上に印刷を行うためのユニットである。
コントローラ31は、情報処理装置10を、複合機(コピー機,ネットワークプリンタ,ネットワークスキャナ等)として機能させるためのユニットである。このコントローラ31は、図示してあるように(図では、各回路の名称を略記してある)、スキャナインタフェース回路,エンジンインタフェース回路,PCインタフェース回路,CPU40,ROM,RAM,ネットワークインタフェース回路,画像処理回路,LEDインタフェース回路41,LCDインタフェース回路42,SWインタフェース回路43,調停回路44,シリアルインタフェース回路45等から構成されたユニットとなっている。
スキャナインタフェース回路,エンジンインタフェース回路,PCインタフェース回路,CPU40,ROM,RAM,ネットワークインタフェース回路及び画像処理回路は、いずれも、既存のプリンタのコントローラに用いられている同名/類似名称の回路と同じものである。
LEDインタフェース回路41,LCDインタフェース回路42,SWインタフェース回路43,調停回路44及びシリアルインタフェース回路45は、CPU40が操作パネル21を制御(利用)できるようにするために、コントローラ31内に設けられている回路(詳細は後述)である。
そして、本実施形態の情報処理装置10は、操作パネル21(シリアルインタフェース回路25)とコントローラ31(シリアルインタフェース回路45)との間が,およそ1mの長さの3本の信号線(CLK信号線、TXDATA信号線及びRXDATA信号線)により接続された装置となっている。
以上のことを前提に、以下、本実施形態に係る情報処理装置10の構成及び動作を、さらに具体的に説明する。
操作パネル21内のシリアルインタフェース回路25(図2)は、コントローラ31内のシリアルインタフェース回路45から,CLK信号線により供給されるクロック信号に同期して、TXDATA信号線によって送信されてくるデータ(コマンド/データ)を受信する処理やRXDATA信号線上にデータを送信する処理を行う回路である。
このシリアルインタフェース回路25は、以下の機能を有する回路となっている。
シリアルインタフェース回路25は、シリアルインタフェース回路45からLED書き込みコマンド(1バイトのコマンド:詳細は後述)が送信されてきた場合には、その後に送信されてくる,各ビットが特定のLEDの状態(ON/OFF)を指定する64ビットのデータ(対応するLEDが実際には存在していないビットも含まれるデータ;以下、LED制御用データと表記する)に応じた内容の制御を,操作パネル21上の各種LEDに対して行う。
また、シリアルインタフェース回路25は、シリアルインタフェース回路45からSW読み出しコマンド(1バイトのコマンド:詳細は後述)が送信されてきた場合には、操作パネル21上の各種押しボタンスイッチの状態を検出する。そして、シリアルインタフェース回路25は、その検出結果に基づき、各ビットが,特定のスイッチの状態を示している64ビットのデータ(対応するスイッチが実際には存在していないビットも含まれるデータ;以下、SW状態データと表記する)を生成してシリアルインタフェース回路45に送信する。
また、シリアルインタフェース回路25は、シリアルインタフェース回路45からLCD書き込みコマンド(1バイトのコマンド:詳細は後述)が送信されてきた場合には、その後に送信されてくるデータ(画像データ)に基づく画像表示をLCDに行わせるための処理を行う。
シリアルインタフェース回路45は、調停回路44からのコマンド/データ(インタフェース回路41〜43からのコマンド/データ;詳細は後述)を,シリアルデータ化してシリアルインタフェース回路25へ送信する処理や、シリアルインタフェース回路45から送信されてきたシリアルデータを受信し、パラレルデータ化した上で調停回路44に供給(送信)する処理を行う回路である。
このシリアルインタフェース回路45は、図3に示してあるように、調停回路44から与えられたコマンドの種類によって、出力するクロックの周波数を変える回路となっている。
具体的には、シリアルインタフェース回路45は、調停回路44から与えられたコマンドが,SW読み出しコマンドであった場合(図3(B))には、高周波数(本実施形態では、10MHz)のクロック信号を出力し、調停回路44からのコマンドがLCD書き込みコマンド或いはLED書き込みコマンドであった場合(図3(A))には、低周波数(本実施形態では、1MHz)のクロック信号を出力する回路となっている。
調停回路44(図2)は、コマンドを送信してきたインタフェース回路(LEDインタフェース回路41,LCDインタフェース回路42或いはSWインタフェース回路43)に、シリアルインタフェース回路45を利用させる回路(コマンドを送信してきたインタフェース回路とシリアルインタフェース回路45とを接続する回路)である。
この調停回路44は、LEDインタフェース回路41,LCDインタフェース回路42或いはSWインタフェース回路43にシリアルインタフェース回路45を利用させている最中に、SW読み出しコマンド/LED書き込みコマンドを受信した場合には、そのコマンド(及びその後に送信されてくるデータ)を無視する回路となっている。また、調停回路44は、LEDインタフェース回路41或いはSWインタフェース回路43にシリアルインタフェース回路45を利用させている最中に、LCD書き込みコマンドを受信した場合には、LEDインタフェース回路41或いはSWインタフェース回路43によりシリアルインタフェース回路45の利用が完了した際に、LCDインタフェース回路42にシリアルインタフェース回路45を利用させる回路となっている。
調停回路44及びシステムバスに接続されているLEDインタフェース回路41(図2参照)は、図4に模式的に示してあるように、コマンドレジスタ51,データレジスタ52,周期レジスタ53,送信制御回路54及びタイマ55を備えた回路である。
このLEDインタフェース回路41が備えるコマンドレジスタ51は、上記したLED書き込みコマンドがCPU40により書き込まれる1バイトのレジスタである。
データレジスタ52は、操作パネル21上の幾つかのLEDの状態を変化させる必要が生じたときに、CPU40により、上記したLED制御用データ(操作パネル21上に存在しないLEDを含む64個のLEDの状態を指定するデータ)が書き込まれる8バイトのレジスタである。
周期レジスタ53は、CPU40により、周期〔時間(例えば、20ms)を示すデータ〕が書き込まれるレジスタである。タイマ55は、この周期レジスタ53に設定されている周期で、送信制御回路54に対してトリガ信号を出力する処理を繰り返す回路である。
送信制御回路54は、コマンドレジスタ51にLED書き込みコマンドが書き込まれている場合には、タイマ45からトリガ信号が入力される度に、コマンドレジスタ51とデータレジスタ52とに設定されている情報(1バイトのコマンド及び8バイトのデータ)を調停回路44に送信する状態で動作する回路である。また、送信制御回路54は、コマンドレジスタ51にLED書き込みコマンドが書き込まれていない場合には、何も行わない回路となっている。
調停回路44及びシステムバスに接続されているSWインタフェース回路43(図2参照)は、図5に模式的に示してあるように、コマンドレジスタ61,データレジスタ62,周期レジスタ63,受信制御回路64及びタイマ65を備えた回路である。
コマンドレジスタ61は、上記したSW読み出しコマンドがCPU40により書き込まれる1バイトのレジスタである。
データレジスタ62は、シリアルインタフェース回路25からのSW状態データ(操作パネル21上に存在しないSWを含む64個のSWの状態を示す64ビットのデータ)を記憶しておくための8バイトのレジスタである。
周期レジスタ63は、CPU40により、周期〔時間(例えば、20ms)を示すデータ〕が書き込まれるレジスタであり、タイマ65は、この周期レジスタ63に設定されている周期で、受信制御回路64に対してトリガ信号を出力する回路である。
受信制御回路64は、コマンドレジスタ61にSW読み出しコマンドが設定されている場合には、タイマ65からトリガ信号が入力される度に、コマンドレジスタ51に設定されているコマンド(SW読み出しコマンド)を,調停回路44に送信し、それに対する応答として調停回路44が送信してくるデータをデータレジスタ62に記憶する処理を行う状態で動作する回路である。この受信制御回路64は、送信したSW読み出しコマンドに対する応答が無かった場合、何も行わない(データレジスタ62の内容を書き換えない)回路となっている。さらに、受信制御回路64は、送信制御回路54と同様に、コマンドレジスタ61にSW読み出しコマンドが設定されていない場合には、何も行わない回路となっている。
LCDインタフェース回路42は、LCD書き込みコマンドが与えられると、そのLCD書き込みコマンドを調停回路44に送信してから、その後に自回路に供給される画像データを調停回路44に転送する状態となる回路である。
要するに、本情報処理装置10が備えている、LEDインタフェース回路41,LCDインタフェース回路42,SWインタフェース回路43,調停回路44及びシリアルインタフェース回路45からなる回路(LED書き込みコマンド,SW読み出しコマンド等が設定されている状態にあるもの;以下、操作パネル用通信回路と表記する)は、操作パネル21(シリアルインタフェース回路25)との間でどのような処理を行っている状態にある場合にも、LEDインタフェース回路41内のデータレジスタ51にLED制御用データを設定すれば、そのLED制御用データが示している状態に操作パネル21上の各LEDの状態が制御されることになる回路となっている。また、操作パネル用通信回路は、操作パネル21との間でどのような処理を行っている状態にある場合にも、SWインタフェース回路43内のデータレジスタ61の内容を読み出せる(操作パネル21上の各SWの状態をCPU40が把握できる)回路となっている。
さらに、操作パネル用通信回路は、操作パネル21との間でどのような処理を行っている状態にある場合にも、LCDインタフェース回路42に、LCD書き込みコマンドを与えた後、画像データを与えれば、操作パネル21上のLCDに当該画像データに応じた内容の画像が表示されることになる回路となっている。
このため、本実施形態に係る情報処理装置10は、操作パネル21上の或る種類の素子(LED,LCD或いはSW)の制御時に、他の種類の素子に対する制御が行われているか否かを全くチェックしないファームウェア(本実施形態では、図9における排他制御モジュール及びシリアルI/Fコマンド制御モジュールを含まないものに相当するもの)を,コントローラ31内のROMに記憶することによって構成された装置となっている。
《変形形態》
上記した情報処理装置10は、各種の変形を行うことが出来る。例えば、シリアルインタフェース回路25,45の代わりに、4線式の1組のシリアルインタフェース回路(TXCLK,TXDATA,RXCLK,RXDATA信号線により接続される1組のインタフェース回路)を用いたものに、情報処理装置10を変形することが出来る。
また、さらに高速なデータ転送が必要とされる場合(LCDのサイズが極めて大きい場合等)には、図6に示したように、CLK信号,TXDATA信号の伝送が、LVDS(Low Voltage Differential Signaling)用のドライバ51、レシーバ52を介して行われるようにしておくことが出来る。なお、この構成を採用した場合(かつ、信号線の長さが1m程度である場合)、クロック信号の周波数を,50MHz程度にすることが出来ることになる。
また、調停回路44を、或る回路にシリアルインタフェース回路45を利用させている最中にSW読み出しコマンド/LED書き込みコマンドを受信した場合、当該回路によるシリアルインタフェース回路45の利用完了後に、そのコマンドを処理する回路等に変形しておくことも出来る。また、操作パネル21を,シリアルインタフェース回路25よりも低機能のシリアルインタフェース回路とCPUとを備えたものとしておくことも出来る。そして、情報処理装置10で用いられている技術に基づき、いわゆる複合機以外の装置を実現しても良いことなどは、当然のことである。
実施形態に係る情報処理装置の外観図。 実施形態に係る情報処理装置の構成図。 実施形態に係る情報処理装置のコントローラ内に設けられているシリアルインタフェース回路の動作を説明するための図。 実施形態に係る情報処理装置のコントローラ内に設けられているLEDインタフェース回路の構成図。 実施形態に係る情報処理装置のコントローラ内に設けられているSWインタフェース回路の構成図。 実施形態に係る情報処理装置の一変形形態の説明図。 操作パネル、コントローラ間のコマンド/データの授受がシリアル通信にて行われる従来の複合機の概略構成図。 操作パネル、コントローラ間のコマンド/データの授受がシリアル通信にて行われる従来の複合機の概略構成図。 操作パネル、コントローラ間のコマンド/データの授受がシリアル通信にて行われる構成を採用した場合に生ずる問題を説明するための図。
符号の説明
10 情報処理装置、20 スキャナユニット、 21 操作パネル
25,45 シリアルインタフェース回路、 30 プリンタユニット
31 コントローラ、 32 印刷エンジン、 40 CPU
41 LEDインタフェース回路、42 LCDインタフェース回路
43 SWインタフェース回路、44 調停回路

Claims (1)

  1. 操作パネルと制御部とを備えた情報処理装置であって、
    前記操作パネルが、
    LCDと、
    複数のスイッチと、
    複数のLEDと、
    前記制御部との間でシリアル通信を行うことにより、前記LCDに供給する画像データを受信する処理、前記複数のLEDのそれぞれが取るべき状態を示すLED制御用データを受信する処理、或いは、前記複数のスイッチの状態を示すスイッチ状態データを送信する処理を実行するシリアル通信回路と
    を備えたユニットであり、
    前記制御部が、
    CPUと、
    前記シリアル通信回路との間でシリアル通信を行うことにより、前記画像データを前記シリアル通信回路に送信する画像データ送信処理、前記LED制御用データを前記シリアル回路に送信するLED制御用データ送信処理、或いは、前記スイッチ状態データを前記シリアル通信回路から受信するスイッチ状態データ受信処理を実行する操作パネル用通信回路とを有するユニットであり、
    前記操作パネル用通信回路が、
    前記操作パネル内のシリアル通信回路とシリアル通信を行うための操作部側シリアル通信回路と、
    前記CPUによって前記LED制御用データが書き込まれるLED制御用データレジスタを備え、当該LED制御用データレジスタに設定されている前記LED制御用データを前記シリアル回路に送信する処理を繰り返し行うLED用回路と、
    前記スイッチ状態データを記憶するための,前記CPUがアクセス可能なスイッチ状態データレジスタを備え、前記スイッチ状態データを前記シリアル通信回路から受信して前記スイッチ状態データレジスタに記憶する処理を周期的に行うSW用回路と、
    供給された画像データを前記LCDに供給すべきものとして出力するLCD用回路と、
    前記LED用回路,前記SW用回路及び前記LCD用回路の中のいずれか1つの回路に、前記操作部側シリアル通信回路を利用させる調停回路とにより構成された回路であり、
    前記CPUは、
    新たな画像データを前記LCD用回路に任意のタイミングで与え、
    新たなLED制御用データを前記LED制御用データレジスタへ任意のタイミングで設定し、
    前記スイッチ状態データ受信処理により受信されたスイッチ状態データを任意のタイミングで前記スイッチ状態データレジスタから取得する、
    ことを特徴とする情報処理装置。
JP2005306239A 2005-10-20 2005-10-20 情報処理装置 Expired - Fee Related JP4604956B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005306239A JP4604956B2 (ja) 2005-10-20 2005-10-20 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005306239A JP4604956B2 (ja) 2005-10-20 2005-10-20 情報処理装置

Publications (2)

Publication Number Publication Date
JP2007112022A JP2007112022A (ja) 2007-05-10
JP4604956B2 true JP4604956B2 (ja) 2011-01-05

Family

ID=38094645

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005306239A Expired - Fee Related JP4604956B2 (ja) 2005-10-20 2005-10-20 情報処理装置

Country Status (1)

Country Link
JP (1) JP4604956B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5359081B2 (ja) * 2008-07-18 2013-12-04 株式会社リコー 画像形成装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09224109A (ja) * 1996-02-19 1997-08-26 Ricoh Co Ltd 画像処理装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09224109A (ja) * 1996-02-19 1997-08-26 Ricoh Co Ltd 画像処理装置

Also Published As

Publication number Publication date
JP2007112022A (ja) 2007-05-10

Similar Documents

Publication Publication Date Title
US7698404B2 (en) Status information notification system
JP3133732B2 (ja) マルチスレーブバスラインシステム及びシリアル転送方法
CN105677598B (zh) 基于i2c接口快速读取多个mems传感器数据的模块和方法
JP4604956B2 (ja) 情報処理装置
US5926650A (en) Method and system utilizing a negotiation phase to transfer commands and data in separate modes over a host/peripheral interface
KR20060111202A (ko) 디스플레이장치 및 그 제어방법과, 통신시스템
JP4561590B2 (ja) 情報処理装置
CN116541329A (zh) 一种数据传输方法、装置、设备及介质
JP2020122943A (ja) 情報処理装置、および、情報処理装置の制御方法とプログラム
JP2007080244A (ja) データ転送装置及び画像形成装置
CN111130678B (zh) 数据传输方法、装置、设备及计算机可读存储介质
JP2006198794A (ja) 印刷装置の消費電力制御方法及び印刷装置
JP3947330B2 (ja) 同期シリアル通信コントローラ
JP3870926B2 (ja) 表示制御装置
JP4095216B2 (ja) プリンタおよびプリンタ内のデータ通信方法
JP2008047039A (ja) 通信制御装置および通信制御方法
JP2001162901A (ja) プリンタおよびプリンタ内でのデータ通信方法
JP3593882B2 (ja) 印刷装置及びインターフェース制御方法
JP2001253146A (ja) 印刷処理装置
JPH10124265A (ja) 印刷装置
JP2004272570A (ja) Usbデバイス及び属性データ送信方法
JP2006150730A (ja) 省電力ネットワーク印刷装置、制御方法
JP2007052715A (ja) データ転送装置及び画像形成装置
KR100962306B1 (ko) 임베디드 시스템의 양방향 데이터 통신장치 및 그 방법
JP2008186350A (ja) 通信システム及び画像形成装置

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20071121

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20071207

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080610

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100629

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100818

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100907

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100920

R150 Certificate of patent or registration of utility model

Ref document number: 4604956

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131015

Year of fee payment: 3

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313532

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees