JP4496493B2 - Daコンバータおよびadコンバータ - Google Patents
Daコンバータおよびadコンバータ Download PDFInfo
- Publication number
- JP4496493B2 JP4496493B2 JP2006187314A JP2006187314A JP4496493B2 JP 4496493 B2 JP4496493 B2 JP 4496493B2 JP 2006187314 A JP2006187314 A JP 2006187314A JP 2006187314 A JP2006187314 A JP 2006187314A JP 4496493 B2 JP4496493 B2 JP 4496493B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- value
- converter
- pulse density
- density modulation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
Description
また、全てのDA変換方法およびAD変換方法に共通する問題点として、通常分解能はビット幅nで決まる2のn乗単位であるために、1デジットの分解能をちょうど1mVや100μAと言った10進数で表記しやすい単位とするためには例えば2.047Vのような専用の基準電圧源が必要になるという欠点があった。
図13−2の実施例においては、長時間のAD変換誤差をさらに小さく抑えることができるため、高精度なADコンバータを実現することができるのである。
2 演算結果格納レジスタ
3 DA出力範囲指定レジスタ
4 加減算器
5 DA出力レジスタ
6 加算機能と減算機能を交互に実行するタイミングを制御する制御部
11 DA出力目標値
12 出力オフセット値
13 DA出力目標値と出力オフセット値を加算したDA出力補正目標値
14 演算結果値
15 DA出力範囲指定値
16 加算値
17 減算値
18 桁上がり信号
19 パルス密度変調出力
21 増分レジスタの値と演算結果格納レジスタの値を加算処理して加算値を出力する加算機能
22 演算結果格納レジスタの値からDA出力範囲指定レジスタの値を減算処理して減算値を出力する減算機能
31 請求項1に記載のパルス密度変調型DAコンバータ
32 出力パルスの高周波成分をカットまたは減衰させるノイズシェーピングフィルタ
33 アナログコンパレータ
34 演算部
35 積分器
36 演算部
41 請求項1に記載のパルス密度変調型DAコンバータ31が出力する出力パルス
Claims (3)
- DA出力目標値11を格納するまたはDA出力目標値11と出力オフセット値12を加算したDA出力補正目標値13を格納する増分レジスタ1と、演算結果値14を格納する演算結果格納レジスタ2と、DA出力範囲指定値15を格納する出力範囲指定レジスタ3と、増分レジスタ1と演算結果格納レジスタ2から供給される値を加算処理して加算値16を出力する加算機能21と演算結果格納レジスタ2から供給される値から出力範囲指定レジスタ3から供給されるDA出力範囲指定値15を減算処理して減算値17を出力する減算機能22を有するとともに桁上がり信号18を出力する加減算器4と、減算機能22を実行後に桁上がり信号18を保持して保持した論理値あるいはその反転論理値をパルス密度変調出力19として出力するDA出力レジスタ5と、加算機能21と減算機能22を交互に実行するタイミングを制御する制御部6を具備し、制御部6が加算機能21を実行する場合に加算値16を演算結果値14として演算結果格納レジスタ2に格納する制御を行い、かつ減算機能22を実行する場合に桁上がり信号18に基づいて減算値17が正値であると判定される場合に減算値17を演算結果値14として演算結果格納レジスタ2に格納する制御を行うことにより、DA出力目標値11またはDA出力補正目標値13をパルス密度に信号変換する機能と、DA出力目標値11またはDA出力補正目標値13に倍率を乗ずることなくDA出力範囲指定値の変更のみによってパルス密度に信号変換する際の倍率を変更する機能と、DA出力範囲をDA出力範囲指定値15で決定される任意な自然数に設定する機能と、DA出力に出力オフセット値12で指定されるオフセット量だけシフトする機能を実現したことを特徴とするパルス密度変調型DAコンバータ。
- 請求項1に記載のパルス密度変調型DAコンバータ31と、請求項1に記載のパルス密度変調型DAコンバータ31が出力する出力パルス41の供給を受けて出力パルス41の高周波成分をカットまたは減衰させるノイズシェーピングフィルタ32と、アナログ入力とノイズシェーピングフィルタ32の出力の供給を受けて大小判別を行って論理出力を行うアナログコンパレータ33と、アナログコンパレータ33の論理出力に基づいてDA出力目標値11を増減してパルス密度変調型DAコンバータ31に供給するとともにAD変換値として出力する演算部34を具備し、AD変換を行うことを特徴とするパルス密度変調型ADコンバータ。
- 請求項1に記載のパルス密度変調型DAコンバータ31と、請求項1に記載のパルス密度変調型DAコンバータ31が出力する出力パルス41の供給を受けて出力パルス41の高周波成分をカットまたは減衰させるノイズシェーピングフィルタ32と、アナログ入力とノイズシェーピングフィルタ32の出力の供給を受けて積分する積分器35と、積分器35の出力の供給を受けて積分値が正値か負値かに基づいて2値論理出力を行うアナログコンパレータ33と、アナログコンパレータ33の論理出力に基づいてDA出力目標値11を増減してパルス密度変調型DAコンバータ31に供給するとともにAD変換値として出力する演算部36を具備し、AD変換を行うことを特徴とするパルス密度変調型ADコンバータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006187314A JP4496493B2 (ja) | 2006-07-07 | 2006-07-07 | Daコンバータおよびadコンバータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006187314A JP4496493B2 (ja) | 2006-07-07 | 2006-07-07 | Daコンバータおよびadコンバータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008017239A JP2008017239A (ja) | 2008-01-24 |
JP4496493B2 true JP4496493B2 (ja) | 2010-07-07 |
Family
ID=39073846
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006187314A Expired - Fee Related JP4496493B2 (ja) | 2006-07-07 | 2006-07-07 | Daコンバータおよびadコンバータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4496493B2 (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62152223A (ja) * | 1985-12-25 | 1987-07-07 | Sharp Corp | Daコンバ−タ・システム |
JP2001203580A (ja) * | 2000-01-24 | 2001-07-27 | New Japan Radio Co Ltd | パルス密度変調回路 |
JP2001332974A (ja) * | 2000-05-24 | 2001-11-30 | Matsushita Electric Ind Co Ltd | D/a変換装置 |
JP2001345700A (ja) * | 2000-05-30 | 2001-12-14 | Yamaha Corp | A/d変換回路 |
-
2006
- 2006-07-07 JP JP2006187314A patent/JP4496493B2/ja not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62152223A (ja) * | 1985-12-25 | 1987-07-07 | Sharp Corp | Daコンバ−タ・システム |
JP2001203580A (ja) * | 2000-01-24 | 2001-07-27 | New Japan Radio Co Ltd | パルス密度変調回路 |
JP2001332974A (ja) * | 2000-05-24 | 2001-11-30 | Matsushita Electric Ind Co Ltd | D/a変換装置 |
JP2001345700A (ja) * | 2000-05-30 | 2001-12-14 | Yamaha Corp | A/d変換回路 |
Also Published As
Publication number | Publication date |
---|---|
JP2008017239A (ja) | 2008-01-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Kozak et al. | Oversampled delta-sigma modulators: Analysis, applications and novel topologies | |
US7205800B2 (en) | Clock frequency divider circuit | |
Kenney et al. | Design of multibit noise-shaping data converters | |
US12032340B2 (en) | Time-to-digital converter circuitry | |
Aliaga | Real-time estimation of zero crossings of sampled signals for timing using cubic spline interpolation | |
Milanovic et al. | FPGA implementation of digital controller for DC-DC buck converter | |
JP4496493B2 (ja) | Daコンバータおよびadコンバータ | |
EP1645027B1 (en) | Method and apparatus for generation of arbitrary mono-cycle waveforms | |
RU2659468C1 (ru) | Следящий синусно-косинусный преобразователь угла в код | |
Mienkina | Filter-based algorithm for metering applications | |
JP5883705B2 (ja) | 信号生成器 | |
JPH07131346A (ja) | Adコンバータ | |
JP2007159128A (ja) | 低減待ち時間、広帯域パルス密度変調デジタル−アナログ変換器を実現するための方法およびシステム | |
US10797715B2 (en) | Filtering method and filter | |
JP4696920B2 (ja) | Dds信号発生装置 | |
CN108696280B (zh) | 一种数模转换器 | |
JP2001077692A (ja) | D/a変換回路 | |
KR102556056B1 (ko) | 입력 신호 적응성 전압 제어 오실레이터 기반 비균일 샘플링 아날로그 디지털 컨버터 | |
KR100441398B1 (ko) | 원칩 마이컴을 이용한 아날로그/디지털 컨버터의 출력값 확장방법 및 이를 이용한 아날로그/디지털 컨버터 | |
CN110048716B (zh) | 数模转换器 | |
RU2045777C1 (ru) | Устройство для извлечения квадратного корня из суммы квадратов двух величин | |
TWI502898B (zh) | N準位積分三角類比/數位轉換器及控制方法 | |
EP1209578B1 (en) | Sampling function waveform data generating device | |
Molina Llorente et al. | Microcontroller Peripherals for Electric Drives | |
JP2011171974A (ja) | 巡回型a/d変換器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20090629 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090629 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20091028 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091110 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100316 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100331 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130423 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |