JP4345709B2 - 非可逆回路素子、その製造方法及び通信装置 - Google Patents
非可逆回路素子、その製造方法及び通信装置 Download PDFInfo
- Publication number
- JP4345709B2 JP4345709B2 JP2005134596A JP2005134596A JP4345709B2 JP 4345709 B2 JP4345709 B2 JP 4345709B2 JP 2005134596 A JP2005134596 A JP 2005134596A JP 2005134596 A JP2005134596 A JP 2005134596A JP 4345709 B2 JP4345709 B2 JP 4345709B2
- Authority
- JP
- Japan
- Prior art keywords
- ferrite
- electrode
- main surface
- circuit board
- circuit device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Non-Reversible Transmitting Devices (AREA)
Description
図1は、本発明に係る非可逆回路素子の一実施例である2ポート型アイソレータ1の分解斜視図である。この2ポート型アイソレータ1は、集中定数型アイソレータであり、概略、金属製ヨーク10と、キャップ15と、回路基板20と、フェライト・磁石組立体31とで構成されている。フェライト・磁石組立体31は、以下に詳述するように、フェライト32、中心電極35,36及び永久磁石41,42を含んでいる。
る。ここで、ターン数とは、第2中心電極36がフェライト32の主面32aをそれぞれ1回横断した状態を0.5ターンとして計算している。そして、中心電極35,36の交差角は必要に応じて設定され、入力インピーダンスや挿入損失が調整されることになる。また、中心電極35,36は図示しない絶縁膜によって電気的に絶縁されている。
これらの整合用回路素子と前記第1及び第2中心電極35,36との接続関係を図4及び図5の等価回路を参照して説明する。なお、図4の等価回路は本発明に係る非可逆回路素子(2ポート型アイソレータ1)における基本的な第1回路例を示す。図5の等価回路は第2回路例を示し、図6にそのブロック図を示す。以下に、第2回路例について図6を参照してその具体的な構成を説明する。
ところで、永久磁石41,42の材質としてはフェライトマグネットが最も適している。フェライトマグネットは焼成温度が1200〜1300℃程度であるので、銀厚膜電極や厚膜絶縁体の焼成温度である800℃前後では変質のおそれがないからである。また、高周波フェライト32の周囲に配置されるので、高周波磁界がフェライトマグネットの内部に分布するが、フェライトマグネットは絶縁体であるため、この分布を妨げることがなく、アイソレータの高性能化に有利である。
次に、前記フェライト・磁石組立体31の製作方法について図7を参照して説明する。まず、予め焼成された広面積のマザー磁石基板41’,42’の主面41a’,42a’に、中心電極35,36を導体膜によって1単位ずつ所定の間隔で形成する。
フェライト32は永久磁石41,42から直流バイアス磁界が印加される。このフェライト32の外形形状において、直流バイアス磁界と垂直方向に位置する主面32aの短辺方向の長さ、即ち、主面32aの高さをL、直流バイアス磁界と平行方向の厚さをTとしたとき、L/T(アスペクト比)は2.5〜100であることが好ましい。
次に、本発明に係る通信装置として、携帯電話を例にして説明する。図10は携帯電話220のRF部分の電気回路ブロック図であり、222はアンテナ素子、223はデュプレクサ、231は送信側アイソレータ、232は送信側増幅器、233は送信側段間用帯域通過フィルタ、234は送信側ミキサ、235は受信側増幅器、236は受信側段間用帯域通過フィルタ、237は受信側ミキサ、238は電圧制御発振器(VCO)、239はローカル用帯域通過フィルタである。
なお、本発明に係る非可逆回路素子、その製造方法及び通信装置は前記実施例に限定するものではなく、その要旨の範囲内で種々に変更することができる。
20…回路基板
25a〜25e…端子電極
31…フェライト・磁石組立体
32…フェライト
32a…主面
32b,32c…端面
35…第1中心電極
36…第2中心電極
35e,36b,36d,36f…中継用電極
37a〜37d…接続用電極
41,42…永久磁石
41’,42’…マザー磁石基板
41a,42a…主面
220…携帯電話
P1…入力ポート
P2…出力ポート
P3…接地ポート
Claims (9)
- 一対の対向する主面を有するフェライトと、複数の中心電極と、前記フェライトの主面に対向する主面を有する一対の永久磁石と、回路基板と、を備えた非可逆回路素子において、
前記複数の中心電極は前記永久磁石の主面に互いに絶縁されて交差した状態で導体膜によって形成され、かつ、前記フェライトの主面に直交する端面に形成した中継用電極を介して電気的に接続されており、
前記フェライト及び前記永久磁石はともに前記回路基板上にそれぞれの主面が該回路基板の表面と直交する方向に配置されていること、
を特徴とする非可逆回路素子。 - 前記永久磁石の前記回路基板と対向する端面に前記中心電極と電気的に接続した接続用電極が形成されており、該接続用電極は回路基板の表面に形成された端子電極と電気的に接続されていることを特徴とする請求項1に記載の非可逆回路素子。
- 前記フェライトの主面は前記永久磁石の主面よりも面積が小さいことを特徴とする請求項1又は請求項2に記載の非可逆回路素子。
- 前記フェライトの主面の高さをL、厚さをTとしたとき、L/Tが2.5〜100であることを特徴とする請求項1ないし請求項3のいずれかに記載の非可逆回路素子。
- 前記中心電極は、一端が第1入出力ポートに電気的に接続され、他端が第2入出力ポートに電気的に接続された第1中心電極と、該第1中心電極と電気的絶縁状態で交差して一端が第2入出力ポートに電気的に接続され、他端が接地用第3ポートに電気的に接続された第2中心電極とから構成されていることを特徴とする請求項1ないし請求項4のいずれかに記載の非可逆回路素子。
- 請求項1ないし請求項5に記載の非可逆回路素子を備えたことを特徴とする通信装置。
- 一対の対向する主面を有するフェライトと、複数の中心電極と、前記フェライトの主面に対向する主面を有する一対の永久磁石と、回路基板と、を備えた非可逆回路素子の製造方法において、
マザー磁石基板に複数の中心電極を互いに絶縁されて交差した状態で導体膜によって形成する工程と、
一対の対向する主面に直交する端面に中継用電極を形成したフェライトを用意する工程と、
前記フェライトの主面を前記マザー磁石基板で挟み込み、前記中心電極を前記中継用電極にて電気的に接続して一体化する工程と、
一体化された前記マザー磁石基板を所定のサイズに切断してフェライト・磁石組立体を得る工程と、
前記フェライト・磁石組立体を前記回路基板上にそれぞれの主面が該回路基板の表面と直交する方向に配置する工程と、
を備えたことを特徴とする非可逆回路素子の製造方法。 - 前記フェライト・磁石組立体の磁石の主面に直交する端面に前記中心電極と電気的に接続した接続用電極を形成する工程を備えたことを特徴とする請求項7に記載の非可逆回路素子の製造方法。
- 前記フェライトと前記マザー磁石基板とを前記中心電極の焼付けにより一体化することを特徴とする請求項7又は請求項8に記載の非可逆回路素子の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005134596A JP4345709B2 (ja) | 2005-05-02 | 2005-05-02 | 非可逆回路素子、その製造方法及び通信装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005134596A JP4345709B2 (ja) | 2005-05-02 | 2005-05-02 | 非可逆回路素子、その製造方法及び通信装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006311455A JP2006311455A (ja) | 2006-11-09 |
JP4345709B2 true JP4345709B2 (ja) | 2009-10-14 |
Family
ID=37477760
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005134596A Expired - Fee Related JP4345709B2 (ja) | 2005-05-02 | 2005-05-02 | 非可逆回路素子、その製造方法及び通信装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4345709B2 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4760981B2 (ja) * | 2007-09-03 | 2011-08-31 | 株式会社村田製作所 | 非可逆回路素子 |
JP5505301B2 (ja) * | 2008-04-18 | 2014-05-28 | 日立金属株式会社 | 非可逆回路及び非可逆回路素子、それらに用いる中心導体組立体、並びに非可逆回路のインピーダンス調整方法 |
JP4640455B2 (ja) * | 2008-06-24 | 2011-03-02 | 株式会社村田製作所 | フェライト・磁石素子、非可逆回路素子及び複合電子部品 |
JP5168011B2 (ja) * | 2008-07-28 | 2013-03-21 | 株式会社村田製作所 | 非可逆回路素子 |
JP5527331B2 (ja) | 2010-01-07 | 2014-06-18 | 株式会社村田製作所 | 回路モジュール |
JP5532945B2 (ja) * | 2010-01-15 | 2014-06-25 | 株式会社村田製作所 | 回路モジュール |
JP5423814B2 (ja) | 2010-01-21 | 2014-02-19 | 株式会社村田製作所 | 回路モジュール |
JP5056878B2 (ja) | 2010-03-19 | 2012-10-24 | 株式会社村田製作所 | 回路モジュール |
JP5170139B2 (ja) | 2010-03-23 | 2013-03-27 | 株式会社村田製作所 | 回路モジュール |
WO2012035724A1 (ja) * | 2010-09-15 | 2012-03-22 | 株式会社村田製作所 | 複合電子モジュール |
JP5158166B2 (ja) | 2010-09-27 | 2013-03-06 | 株式会社村田製作所 | 複合電子モジュール、この複合電子モジュールの製造方法 |
-
2005
- 2005-05-02 JP JP2005134596A patent/JP4345709B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2006311455A (ja) | 2006-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4345709B2 (ja) | 非可逆回路素子、その製造方法及び通信装置 | |
US7420435B2 (en) | Non-reciprocal circuit element, method for manufacturing the same, and communication device | |
US7319369B2 (en) | Non-reciprocal circuit element and communication device | |
JP4665786B2 (ja) | 非可逆回路素子及び通信装置 | |
US8058945B2 (en) | Ferrite magnet device, nonreciprocal circuit device, and composite electronic component | |
JP5018790B2 (ja) | 非可逆回路素子 | |
JP4793350B2 (ja) | 2ポート型非可逆回路素子 | |
JP3858853B2 (ja) | 2ポート型アイソレータ及び通信装置 | |
US8692628B2 (en) | High-frequency module | |
JP4947289B2 (ja) | 非可逆回路素子 | |
US6943642B1 (en) | Nonreciprocal circuit element and method of manufacturing the same | |
US7859358B2 (en) | Non-reciprocal circuit device | |
JP5120101B2 (ja) | フェライト・磁石素子の製造方法 | |
US6888432B2 (en) | Laminated substrate, method of producing the same, nonreciprocal circuit element, and communication device | |
JP4345691B2 (ja) | 非可逆回路素子及び通信装置 | |
JP4915366B2 (ja) | 非可逆回路素子 | |
JP4811519B2 (ja) | 非可逆回路素子 | |
JP4097084B2 (ja) | 非可逆回路素子 | |
JP4012988B2 (ja) | 非可逆回路素子及び通信装置 | |
JP2001345604A (ja) | 非可逆回路素子及びこれを用いた無線通信機器 | |
US7859357B2 (en) | Non-reciprocal circuit device | |
JP4329079B2 (ja) | 2ポート型非可逆回路素子 | |
JP2010246019A (ja) | フェライト・磁石素子の製造方法 | |
JP2004158909A (ja) | 非可逆回路素子、その製造方法及び通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080306 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090623 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090706 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4345709 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120724 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130724 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |