JP4038517B2 - Flexible printed wiring board for COF and method for manufacturing the same - Google Patents

Flexible printed wiring board for COF and method for manufacturing the same Download PDF

Info

Publication number
JP4038517B2
JP4038517B2 JP2005256972A JP2005256972A JP4038517B2 JP 4038517 B2 JP4038517 B2 JP 4038517B2 JP 2005256972 A JP2005256972 A JP 2005256972A JP 2005256972 A JP2005256972 A JP 2005256972A JP 4038517 B2 JP4038517 B2 JP 4038517B2
Authority
JP
Japan
Prior art keywords
layer
release
cof
insulating layer
semiconductor chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005256972A
Other languages
Japanese (ja)
Other versions
JP2006054476A (en
Inventor
賢 坂田
克彦 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsui Mining and Smelting Co Ltd
Original Assignee
Mitsui Mining and Smelting Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsui Mining and Smelting Co Ltd filed Critical Mitsui Mining and Smelting Co Ltd
Priority to JP2005256972A priority Critical patent/JP4038517B2/en
Publication of JP2006054476A publication Critical patent/JP2006054476A/en
Application granted granted Critical
Publication of JP4038517B2 publication Critical patent/JP4038517B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector

Landscapes

  • Wire Bonding (AREA)
  • Laminated Bodies (AREA)

Description

本発明は、ICあるいはLSIなどの電子部品を実装するCOFフィルムキャリアテープ、COF用フレキシブルプリント回路(FPC)などのフレキシブルプリント配線板及びその製造方法ならびに半導体装置に関する。   The present invention relates to a flexible printed wiring board such as a COF film carrier tape and a COF flexible printed circuit (FPC) for mounting an electronic component such as an IC or LSI, a manufacturing method thereof, and a semiconductor device.

エレクトロニクス産業の発達に伴い、IC(集積回路)、LSI(大規模集積回路)等の電子部品を実装するプリント配線板の需要が急激に増加しているが、電子機器の小型化、軽量化、高機能化が要望され、これら電子部品の実装方法として、最近ではTAB(Tape Automated Bonding)テープ、T−BGA(Ball Grid Array)テープ、ASICテープ、
FPC(フレキシブルプリント回路)等の電子部品実装用フィルムキャリアテープを用いた実装方式が採用されている。特に、パーソナルコンピュータ、携帯電話等のように、高精細化、薄型化、液晶画面の額縁面積の狭小化が要望されている液晶表示素子(LCD)を使用する電子産業において、その重要性が高まっている。
With the development of the electronics industry, the demand for printed wiring boards for mounting electronic components such as ICs (integrated circuits) and LSIs (large scale integrated circuits) has increased rapidly. There is a demand for higher functionality, and as a method for mounting these electronic components, recently TAB (Tape Automated Bonding) tape, T-BGA (Ball Grid Array) tape, ASIC tape,
A mounting method using a film carrier tape for mounting an electronic component such as an FPC (flexible printed circuit) is employed. In particular, in the electronic industry using a liquid crystal display element (LCD) such as a personal computer, a cellular phone, etc., for which high definition, thinning, and a reduction in the frame area of a liquid crystal screen are desired. ing.

また、より小さいスペースで、より高密度の実装を行う実装方法として、裸のICチップをフレキシブルプリント配線板上に直接搭載するCOF(チップ・オン・フィルム)が実用化されている。   Further, COF (chip-on-film) in which a bare IC chip is directly mounted on a flexible printed wiring board has been put into practical use as a mounting method for performing higher-density mounting in a smaller space.

このCOFに用いられるフレキシブルプリント配線板はデバイスホールを具備しないので、導体層と絶縁層とが予め積層された積層フィルムが用いられ、ICチップの配線パターン上への直接搭載の際には、例えば、絶縁層を透過して視認されるインナーリードや位置決めマークを介して位置決めを行い、その状態で加熱ツールによりICチップと、配線パターン、すなわちインナーリードとの接合が行われる(例えば、特許文献1等参照)。
特開2002−289651号公報(図4〜図6、段落[0004]、[0005]等)
Since the flexible printed wiring board used for this COF does not have a device hole, a laminated film in which a conductor layer and an insulating layer are laminated in advance is used. When the IC chip is directly mounted on the wiring pattern, for example, Then, positioning is performed via an inner lead or a positioning mark that is visible through the insulating layer, and the IC chip and the wiring pattern, that is, the inner lead are joined by a heating tool in this state (for example, Patent Document 1). Etc.).
JP 2002-289651 A (FIGS. 4 to 6, paragraphs [0004], [0005], etc.)

このような半導体チップの実装は、絶縁層が加熱ツールに直接接触した状態で行われるが、この状態で加熱ツールによりかなり高温に加熱されるので、絶縁層が加熱ツールに融着する現象が生じ、製造装置の停止の原因となり、また、テープの変形が生じるという問題がある。また、加熱ツールと融着した場合には、加熱ツールに汚れが発生し、信頼性、生産性を阻害するという問題があった。   Mounting of such a semiconductor chip is performed in a state where the insulating layer is in direct contact with the heating tool. In this state, the heating tool is heated to a considerably high temperature, so that the insulating layer is fused to the heating tool. There are problems that the production apparatus is stopped and that the tape is deformed. In addition, when fused with the heating tool, there is a problem that the heating tool is contaminated and the reliability and productivity are hindered.

このような加熱ツールの融着は、デバイスホールのないCOFフィルムキャリアテープやCOF用FPCへの半導体チップの実装の際に問題となる。
本発明は、このような事情に鑑み、絶縁層が加熱ツールに熱融着することがなく、半導体チップ実装ラインの信頼性及び生産性を向上させるCOF用フレキシブルプリント配線板及びその製造方法を提供することを課題とする。
Such fusion of the heating tool becomes a problem when a semiconductor chip is mounted on a COF film carrier tape without a device hole or an FPC for COF.
In view of such circumstances, the present invention provides a flexible printed wiring board for COF that improves the reliability and productivity of a semiconductor chip mounting line without causing an insulating layer to be thermally fused to a heating tool, and a method for manufacturing the same. The task is to do.

本発明の第1のCOF用フレキシブルプリント配線板の態様は、半導体チップが実装される側とは反対側の面上に、シラザン化合物を含有する離型剤、シロキサン化合物、シラン化合物およびシリカゾルから選択される少なくとも一種を含有する離型剤により形成された離型層が設けられている絶縁層と、この絶縁層にスパッタされたニッケルを含む密着強化層と、この上に設けられた銅メッキ層からなる導電層を有するベースフィルムをパターニングすることにより形成された導体パターンとを有してなり、該離型層が、絶縁層の導体層をパターニングする前に、該絶縁層の導体パターンが形成されていない面に離型層形成用塗布液を塗布し、100〜200℃の温度で1〜120分間加熱するか前記導体層にポリイミド前駆体樹脂溶液を塗布した後、乾燥・硬化することにより形成されたものであることを特徴とするCOF用フレキシブルプリント配線板にある。 The aspect of the first flexible printed wiring board for COF of the present invention is selected from a release agent containing a silazane compound, a siloxane compound, a silane compound and a silica sol on the surface opposite to the side on which the semiconductor chip is mounted. An insulating layer provided with a release layer formed of a release agent containing at least one kind of an adhesive, an adhesion reinforcing layer containing nickel sputtered on the insulating layer, and a copper plating layer provided thereon And a conductive pattern formed by patterning a base film having a conductive layer, and the conductive layer of the insulating layer is formed before the release layer patterns the conductive layer of the insulating layer. are to have no surface with a release layer coating solution was applied, or heating at a temperature of 100 to 200 ° C. 1 to 120 minutes, the polyimide precursor resin on the conductor layer solution After coating, in COF flexible printed wiring board, characterized in that one formed by drying and curing.

本発明の第2のCOF用フレキシブルプリント配線板の態様は、半導体チップが実装される側とは反対側の面上に、シロキサン化合物、シラン化合物およびシリカゾルから選択される少なくとも一種を含有する離型剤により形成された離型層が設けられている絶縁層と、この絶縁層にスパッタされたニッケルを含む密着強化層と、この上に設けられた銅メッキ層からなる導電層を有するベースフィルムをパターニングすることにより形成された導体パターンとを有してなり、該離型層が、該絶縁層の導体パターンが形成されていない面に、基材となる転写用フィルムに形成された離型層を50〜200℃の温度で1〜120分間加熱することを特徴とするCOF用フレキシブルプリント配線板にある。The aspect of the second flexible printed wiring board for COF of the present invention is a mold release containing at least one selected from a siloxane compound, a silane compound and a silica sol on the surface opposite to the side on which the semiconductor chip is mounted. A base film having an insulating layer provided with a release layer formed of an agent, an adhesion reinforcing layer containing nickel sputtered on the insulating layer, and a conductive layer made of a copper plating layer provided thereon A release layer formed on a transfer film serving as a base material on a surface of the insulating layer on which the conductor pattern is not formed. Is heated at 50 to 200 ° C. for 1 to 120 minutes.

本発明の第1の態様に係るCOFフレキシブルプリント配線基板は、半導体チップが実装される側とは反対側の面上に、シロキサン化合物、シラン化合物およびシリカゾルから選択される少なくとも一種を含有する離型剤により形成された離型層を有する絶縁層と、この絶縁層にスパッタされたニッケルを含む密着強化層を介して設けられた銅メッキ層からなる導電層を有するベースフィルムをパターニングすることにより形成された導体パターンを形成する工程とを有し、該パターニングを行うフォトリソグラフィー工程の前に前記絶縁層の前記半導体チップが実装される側とは反対側の面上に、離型層を有する転写用フィルムから離型層を前記絶縁フィルムの半導体チップが実装される側とは反対側の面上に転写して、100〜200℃の温度で1〜120分間加熱することにより離型層を形成する工程を具備することを特徴とするCOF用フレキシブルプリント配線板の製造方法により製造することができる。The COF flexible printed wiring board according to the first aspect of the present invention includes a mold release containing at least one selected from a siloxane compound, a silane compound, and a silica sol on a surface opposite to a side on which a semiconductor chip is mounted. Formed by patterning a base film having an insulating layer having a release layer formed of an agent and a conductive layer made of a copper plating layer provided through an adhesion reinforcing layer containing nickel sputtered on the insulating layer A transfer layer having a release layer on a surface of the insulating layer opposite to the side on which the semiconductor chip is mounted before the photolithography step for performing the patterning. The release layer is transferred from the film for transfer onto the surface of the insulating film opposite to the side on which the semiconductor chip is mounted, It can be manufactured by a method for manufacturing a flexible printed wiring board for COF, comprising a step of forming a release layer by heating at a temperature for 1 to 120 minutes.

本発明の第2の態様に係るCOFフレキシブルプリント配線基板は、半導体チップが実装される側とは反対側の面上に、シロキサン化合物、シラン化合物およびシリカゾルから選択される少なくとも一種を含有する離型剤により形成された離型層を有する絶縁層と、この絶縁層にスパッタされたニッケルを含む密着強化層を介して設けられた銅メッキ層からなる導電層を有するベースフィルムをパターニングすることにより形成された導体パターンを形成する工程とを有し、該パターニングを行うフォトリソグラフィー工程の前に前記絶縁層の前記半導体チップが実装される側とは反対側の面上に、離型層を有する転写用フィルムから離型層を前記絶縁フィルムの半導体チップが実装される側とは反対側の面上に転写して、100〜200℃の温度で1〜120分間加熱することにより離型層を形成する工程を具備することを特徴とするCOF用フレキシブルプリント配線板の製造方法により製造することができる。The COF flexible printed wiring board according to the second aspect of the present invention includes a mold release containing at least one selected from a siloxane compound, a silane compound and a silica sol on the surface opposite to the side on which the semiconductor chip is mounted. Formed by patterning a base film having an insulating layer having a release layer formed of an agent and a conductive layer made of a copper plating layer provided through an adhesion reinforcing layer containing nickel sputtered on the insulating layer A transfer layer having a release layer on a surface of the insulating layer opposite to the side on which the semiconductor chip is mounted before the photolithography step for performing the patterning. The release layer is transferred from the film for transfer onto the surface of the insulating film on the side opposite to the side on which the semiconductor chip is mounted. It can be manufactured by the manufacturing method of the COF flexible printed wiring board, characterized in that by heating at a temperature 1 to 120 minutes comprising the step of forming a release layer.

本発明の半導体装置は、上述のCOF用フレキシブルプリント配線板に電子部品が実装されてなる半導体装置である。The semiconductor device of the present invention is a semiconductor device in which an electronic component is mounted on the above-mentioned COF flexible printed wiring board.

本発明のCOFフィルムキャリアテープやCOF用FPCなどのCOF用フレキシブルプリント配線板は、特定のシリコーン系化合物からなる離型層を設けることにより、半導体チップ実装時に加熱ツールと絶縁層とが熱融着するのを防止することができ、半導体チップ実装ラインの信頼性及び生産性を向上させるという効果を奏する。   The COF flexible printed wiring board such as the COF film carrier tape or the FPC for COF of the present invention is provided with a release layer made of a specific silicone compound, so that the heating tool and the insulating layer are heat-sealed when the semiconductor chip is mounted. Therefore, the reliability and productivity of the semiconductor chip mounting line can be improved.

本発明のCOFフィルムキャリアテープやCOF用FPCなどのCOF用フレキシブルプリント配線板は、導体層と絶縁層とを有する。かかるCOF用フレキシブルプリント配線板に用いられる導体層と絶縁層との積層フィルムとしては、ポリイミドフィルムなどの絶縁フィルムにニッケルなどの密着強化層をスパッタした後、銅メッキを施した積層フィルムを用いる。また、積層フィルムとしては、銅箔にポリイミドフィルムを塗布法により積層したキャスティングタイプや、銅箔に熱可塑性樹脂・熱硬化性樹脂などを介し絶縁フィルムを熱圧着した熱圧着タイプの積層フィルムを挙げることができる。本発明では、何れを用いてもよい。 The COF flexible printed wiring board such as the COF film carrier tape or the COF FPC of the present invention has a conductor layer and an insulating layer. The laminate film of the conductive layers used in such a COF flexible printed wiring board and the insulating layer, after sputtering an adhesion reinforcing layer, such as nickel insulating film such as a polyimide film, a stacked-fill beam subjected to copper plating . In addition, examples of the laminated film include a casting type in which a polyimide film is laminated on a copper foil by a coating method, and a thermocompression type laminated film in which an insulating film is thermocompression bonded to the copper foil via a thermoplastic resin or a thermosetting resin. be able to. Any of these may be used in the present invention.

本発明のCOF用フレキシブルプリント配線板並びに本発明方法で製造されるCOF用フレキシブルプリント配線板は、上述した積層フィルムの導体層とは反対側の絶縁層に離型層を設けたものである。かかる離型層は、半導体チップの実装時に加熱ツールと密着しないような離型性を有しており且つこのような加熱により熱融着しない材料で形成されていればよく、有機材料でも無機材料でもよい。例えば、シリコーン系離型剤、エポキシ系離型剤、フッ素系離型剤などを用いるのが好ましい。   The COF flexible printed wiring board of the present invention and the COF flexible printed wiring board manufactured by the method of the present invention are provided with a release layer on the insulating layer opposite to the conductor layer of the laminated film described above. Such a release layer only needs to be formed of a material that does not adhere to the heating tool when the semiconductor chip is mounted and is not thermally fused by such heating. But you can. For example, it is preferable to use a silicone release agent, an epoxy release agent, a fluorine release agent, or the like.

このような離型層は、シリコーン系化合物、エポキシ系化合物又はフッ素系化合物からなるのが好ましいが、特に、シリコーン系化合物からなるもの、すなわち、シロキサン結合(Si−O−Si結合)を有する化合物を形成するものがよい。シリコーン系化合物からなる離型層は、比較的容易に形成でき、半導体装置実装面に転写したとしても、半導体チップ実装後のモールド樹脂の接着性に悪影響を起こし難いからである。   Such a release layer is preferably composed of a silicone compound, an epoxy compound or a fluorine compound, but is particularly composed of a silicone compound, that is, a compound having a siloxane bond (Si—O—Si bond). It is good to form. This is because the release layer made of a silicone compound can be formed relatively easily, and even if transferred to the semiconductor device mounting surface, it does not easily adversely affect the adhesiveness of the mold resin after mounting the semiconductor chip.

ここで、シリコーン系化合物、すなわち、シロキサン結合を有する化合物からなる離型層を形成する離型剤としては、シリコーン系離型剤を挙げることができ、具体的には、ジシロキサン、トリシロキサンなどのシロキサン化合物から選択される少なくとも一種を含有するものである。   Here, as a mold release agent for forming a mold release layer composed of a silicone compound, that is, a compound having a siloxane bond, a silicone mold release agent can be mentioned, specifically, disiloxane, trisiloxane and the like. It contains at least one selected from siloxane compounds.

また、好ましい離型剤としては、塗布後反応によりシリコーン系化合物に変化する化合物、すなわち、モノシラン、ジシラン、トリシランなどのシラン化合物、又はシリカゾル系化合物等を含む離型剤を用いるのが好ましい。   Further, as a preferable release agent, it is preferable to use a release agent containing a compound that changes to a silicone compound by a reaction after coating, that is, a silane compound such as monosilane, disilane, or trisilane, or a silica sol compound.

さらに、特に好ましい離型剤としては、シラン化合物の一種であるアルコキシシラン化合物や、シロキサン結合の前駆体であるSi−NH−Si構造を有する、ヘキサメチルジ
シラザン、ペルヒドロポリシラザンなどのシラザン化合物を含有する離型剤を挙げることができる。これらは、塗布することにより、又は塗布後空気中の水分等と反応することにより、シロキサン結合を有する化合物となるが、例えば、シラザン化合物については、Si−NH−Si構造が残存している状態であってもよい。
Furthermore, as a particularly preferred release agent, an alkoxysilane compound which is a kind of silane compound, or a silazane compound such as hexamethyldisilazane or perhydropolysilazane having a Si—NH—Si structure which is a precursor of a siloxane bond is used. The mold release agent to contain can be mentioned. These become compounds having a siloxane bond by coating or by reacting with moisture in the air after coating. For example, for silazane compounds, the Si—NH—Si structure remains. It may be.

このように、離型剤を塗布した後、反応により変化して形成されたシリコーン系化合物からなる離型層が特に好ましい。
このような各種離型剤は、一般的には溶剤として有機溶剤を含有しているが、水溶液タイプのもの又はエマルジョンタイプのものを用いてもよい。
Thus, a release layer made of a silicone compound formed by applying a release agent and then changing by a reaction is particularly preferable.
Such various release agents generally contain an organic solvent as a solvent, but an aqueous solution type or an emulsion type may be used.

具体例としては、ジメチルシロキサンを主成分とするシリコーン系オイル、メチルトリ(メチルエチルケトオキシム)シラン、トルエン、リグロインを成分とするシリコーン系レジンSR2411(商品名:東レ・ダウコーニング・シリコーン社製)、シラザン、合成イソパラフィン、酢酸エチルを成分とするシリコーン系レジンSEPA−COAT(商品名:信越化学工業社製)などを挙げることができる。また、シラン化合物を含有するコルコートSP−2014S(商品名:コルコート株式会社製)などを挙げることができる。さらに、シリカゾルを含有する離型剤としては、コルコートP、N−103X(商品名:コルコート株式会社製)などを挙げることができる。なお、シリカゾルに含まれるシリカの粒子径は、例えば、0.005〜0.008μm[50〜80Å(オングストローム)]である。   Specific examples include silicone-based oils mainly composed of dimethylsiloxane, methyltri (methylethylketoxime) silane, toluene, silicone-based resin SR2411 composed of ligroin (trade name: manufactured by Toray Dow Corning Silicone), silazane, Examples thereof include a silicone resin SEPA-COAT (trade name: manufactured by Shin-Etsu Chemical Co., Ltd.) containing synthetic isoparaffin and ethyl acetate as components. Moreover, Colcoat SP-2014S (trade name: manufactured by Colcoat Co., Ltd.) containing a silane compound can be used. Furthermore, examples of the release agent containing silica sol include Colcoat P and N-103X (trade name: manufactured by Colcoat Co., Ltd.). In addition, the particle diameter of the silica contained in a silica sol is 0.005-0.008 micrometer [50-80 (angstrom)], for example.

ここで、半導体チップの実装時に加熱ツールと密着しないという離型性を有しており且つこのような加熱により熱融着しないという効果の点では、シラザン化合物を含有する離型剤でシリコーン系化合物からなる離型層を設けるのが特に好ましい。このようなシラザン化合物を含有する離型剤の一例としては、シラザン、合成イソパラフィン、酢酸エチルを成分とするシリコーン系レジンSEPA−COAT(商品名:信越化学工業社製)を挙げることができる。   Here, in terms of the effect of having a releasability of not being in close contact with a heating tool during mounting of a semiconductor chip and not being thermally fused by such heating, a release agent containing a silazane compound is used as a silicone compound. It is particularly preferable to provide a release layer comprising As an example of the mold release agent containing such a silazane compound, silicone resin SEPA-COAT (trade name: manufactured by Shin-Etsu Chemical Co., Ltd.) containing silazane, synthetic isoparaffin, and ethyl acetate can be given.

かかる離型層の形成方法は特に限定されず、離型剤又はその溶液をスプレー、ディッピング、又はローラー塗布などにより塗布してもよいし、基材フィルムに形成された離型層を転写するようにしてもよい。また、何れの場合にも、絶縁層と離型層との間の剥離を防止するために、加熱処理等により両者の間の接合力を高めるようにしてもよい。また、離型層は、必ずしも全体的に均一に設けられている必要はなく、間隔をおいて島状に設けられていてもよい。例えば、COFフィルムキャリアテープに転写する場合には、後述するスプロケットホールの間の領域、あるいは後工程にて半導体チップ(IC)を実装する領域に対応して連続的に又は間欠的な島状に設けられていてもよい。   The method for forming such a release layer is not particularly limited, and the release agent or a solution thereof may be applied by spraying, dipping, roller application, or the like, or the release layer formed on the base film is transferred. It may be. In any case, in order to prevent peeling between the insulating layer and the release layer, the bonding force between the two may be increased by heat treatment or the like. Further, the release layer is not necessarily provided uniformly as a whole, and may be provided in an island shape at intervals. For example, when transferring to a COF film carrier tape, it is continuously or intermittently island-shaped corresponding to a region between sprocket holes described later or a region where a semiconductor chip (IC) is mounted in a later process. It may be provided.

また、離型層は、導体層を設けていない絶縁層に予め設けてあってもよい。 Further, the release layer may be provided in advance on an insulating layer not provided with a conductor layer .

例えば、導体層を設けた後設けるほか、導体層を設けていない絶縁層に予め設ける場合などは、転写法を用いるのが好ましい。また、導体層をパターニングした後設ける場合には、塗布法を用いるのが好ましいが、勿論これに限定されず、導体層のパターニング前の初期の段階で塗布法により設けてもよいし、導体層のパターニング後に転写法により設けるようにしてもよい。   For example, it is preferable to use the transfer method when the conductive layer is provided after the conductive layer is provided, or when the conductive layer is provided in advance on the insulating layer. In addition, when the conductor layer is provided after patterning, it is preferable to use a coating method, but of course, the present invention is not limited to this. The conductor layer may be provided by an application method at an initial stage before patterning the conductor layer. It may be provided by a transfer method after patterning.

本発明の一製造方法では、離型剤の溶液を塗布し、自然乾燥により形成するようにしてもよいが、接合強度を高めるために加熱処理を行うのが好ましい。ここで、加熱条件としては、例えば、加熱温度を50〜200℃、好ましくは、100〜200℃とし、加熱時間を1分〜120分、好ましくは、30分〜120分とするのがよい。 In one manufacturing method of the present invention, a solution of a release agent may be applied and formed by natural drying, but it is preferable to perform a heat treatment in order to increase the bonding strength. Here, as heating conditions, for example, the heating temperature is 50 to 200 ° C., preferably 100 to 200 ° C., and the heating time is 1 minute to 120 minutes, preferably 30 minutes to 120 minutes.

また、本発明の他の製造方法では、離型層は、基材である転写用フィルムに形成された離型層を絶縁層の導体層とは反対側、すなわち、半導体チップ(IC)を実装する側とは反対側の面上に転写するようにする。ここで、転写条件としては、例えば、加熱温度を15〜200℃とし、ローラー又はプレスによる荷重を5〜50kg/cmとし、処理時間を0.1秒〜2時間とするのがよい。さらに、絶縁層と離型層との間の剥離を防止するために、転写後、加熱処理等により両者の間の接合力を高めるようにしてもよい。このときの加熱条件は、加熱温度を50〜200℃、好ましくは、100〜200℃とし、加熱時間を1分〜120分、好ましくは、30分〜120分とするのがよい。 In another manufacturing method of the present invention, the release layer is mounted on the side opposite to the conductor layer of the insulating layer, that is, the semiconductor chip (IC) is mounted on the transfer film as the base material. The image is transferred onto the surface opposite to the side to be used. Here, as transfer conditions, for example, the heating temperature is 15 to 200 ° C., the load by the roller or press is 5 to 50 kg / cm 2 , and the treatment time is 0.1 seconds to 2 hours. Furthermore, in order to prevent peeling between the insulating layer and the release layer, the bonding force between the two may be increased by a heat treatment or the like after the transfer. As heating conditions at this time , the heating temperature is 50 to 200 ° C., preferably 100 to 200 ° C., and the heating time is 1 minute to 120 minutes, preferably 30 minutes to 120 minutes.

かかる転写法では離型層は、導体層を設けていない絶縁層に予め設けるか、導体層を設ける際に同時に設けるようにしてもよい。すなわち、導体層をパターニングする前に必ず設ける。 In such a transfer method, the release layer may be provided in advance on an insulating layer not provided with a conductor layer, or may be provided simultaneously with the provision of the conductor layer . That is, it is always provided before patterning the conductor layer.

例えば、導体層を設けていない絶縁層に予め設ける場合などは、転写法を行うのに好適である。また、製造工程の初期段階で転写法により離型層を設ける場合、離型層が形成された基材フィルムを剥がさないで補強フィルムとして使用し、最終工程で基材フィルムを剥がすようにしてもよい。   For example, when it is provided in advance on an insulating layer not provided with a conductor layer, it is suitable for performing the transfer method. Moreover, when providing a release layer by the transfer method in the initial stage of the manufacturing process, the base film on which the release layer is formed is used as a reinforcing film without being peeled off, and the base film is peeled off in the final step. Good.

本発明のCOF用フレキシブルプリント配線板は、半導体チップを実装して用いられる。この際、実装方法は特に限定されないが、例えば、チップステージ上に載置された半導体チップ上にCOF用フレキシブルプリント配線板を位置決め配置し、加熱ツールをCOF用フレキシブルプリント配線板に押しあてて半導体チップを実装する。この際に、加熱ツールは、最低でも200℃以上、場合によっては350℃以上に加熱されるが、絶縁層上に離型層が形成されているので、両者の間に熱融着が生じる虞がないという効果を奏する。   The flexible printed wiring board for COF of the present invention is used by mounting a semiconductor chip. At this time, the mounting method is not particularly limited. For example, the COF flexible printed wiring board is positioned and arranged on the semiconductor chip placed on the chip stage, and the heating tool is pressed against the COF flexible printed wiring board. Mount the chip. At this time, the heating tool is heated to 200 ° C. or more at least, or 350 ° C. or more in some cases, but since a release layer is formed on the insulating layer, heat fusion may occur between the two. There is an effect that there is no.

次に本発明のCOFフィルムキャリアテープを例にして、本発明の一実施形態に係るCOF用フレキシブルプリント配線板の一例である本発明をさらに詳細に説明する。なお、以下の実施形態ではCOFフィルムキャリアテープを例にとって説明するが、COF用FPCについても同様に実施できることはいうまでもない。   Next, taking the COF film carrier tape of the present invention as an example, the present invention which is an example of a flexible printed wiring board for COF according to an embodiment of the present invention will be described in more detail. In the following embodiment, a COF film carrier tape will be described as an example, but it goes without saying that the same can be applied to a COF FPC.

図1には、一実施形態に係るCOFフィルムキャリアテープ20を示す。
図1(a)、(b)に示すように、本実施形態のCOFフィルムキャリアテープ20は、銅層からなる導体層11とポリイミドフィルムからなる絶縁層12とからなるCOF用積層フィルムを用いて製造されたものであり、導体層11をパターニングした配線パターン21と、配線パターン21の幅方向両側に設けられたスプロケットホール22とを有する。また、配線パターン21は、絶縁層12の表面に連続的に設けられている。さらに、配線パターン21上には、ソルダーレジスト材料塗布溶液をスクリーン印刷法にて塗布して形成したソルダーレジスト層23を有する。なお、配線パターンは、絶縁層の両面に形成されていてもよく(2-metal COFフィルムキャリアテープ)、この場合には、加熱ツ
ールが接触する領域のみに離型剤を塗布、あるいは転写用離型層を転写することで、離型層を形成すればよい。
FIG. 1 shows a COF film carrier tape 20 according to an embodiment.
As shown in FIGS. 1 (a) and 1 (b), the COF film carrier tape 20 of the present embodiment uses a COF laminated film composed of a conductor layer 11 made of a copper layer and an insulating layer 12 made of a polyimide film. The wiring pattern 21 that is manufactured and patterned on the conductor layer 11 and the sprocket holes 22 provided on both sides of the wiring pattern 21 in the width direction. The wiring pattern 21 is continuously provided on the surface of the insulating layer 12. Furthermore, a solder resist layer 23 formed by applying a solder resist material coating solution by a screen printing method is provided on the wiring pattern 21. Note that the wiring pattern may be formed on both surfaces of the insulating layer (2-metal COF film carrier tape). In this case, a release agent is applied only to the area where the heating tool contacts or the transfer pattern is separated. A release layer may be formed by transferring the mold layer.

ここで、導体層11としては、銅の他、アルミニウム、金、銀などを使用することもできるが、銅層が一般的である。また、銅層としては、蒸着やメッキで形成した銅層、電解銅箔、圧延銅箔など何れも使用することができる。導体層11の厚さは、一般的には、1〜70μmであり、好ましくは、5〜35μmである。   Here, as the conductor layer 11, aluminum, gold, silver, or the like can be used in addition to copper, but a copper layer is generally used. Further, as the copper layer, any of a copper layer formed by vapor deposition or plating, an electrolytic copper foil, a rolled copper foil, or the like can be used. The thickness of the conductor layer 11 is generally 1 to 70 μm, preferably 5 to 35 μm.

一方、絶縁層12としては、ポリイミドの他、ポリエステル、ポリアミド、ポリエーテルサルホン、液晶ポリマーなどを用いることができるが、ピロメリット酸2無水物と4,4'−ジアミノジフェニルエーテルの重合によって得られる全芳香族ポリイミドを用いる
のが好ましい。なお、絶縁層12の厚さは、一般的には、12.5〜125μmであり、好ましくは、12.5〜75μm、さらに好ましくは12.5〜50μmである。
On the other hand, as the insulating layer 12, polyester, polyamide, polyethersulfone, liquid crystal polymer, or the like can be used in addition to polyimide, and it can be obtained by polymerization of pyromellitic dianhydride and 4,4′-diaminodiphenyl ether. It is preferable to use wholly aromatic polyimide. The thickness of the insulating layer 12 is generally 12.5 to 125 μm, preferably 12.5 to 75 μm, and more preferably 12.5 to 50 μm.

ここで、COF用積層フィルムは、例えば、銅箔からなる導体層11上に、ポリイミド前駆体やワニスを含むポリイミド前駆体樹脂組成物を塗布して塗布層を形成し、溶剤を乾燥させて巻き取り、次いで、酸素をパージしたキュア炉内で熱処理し、イミド化して絶縁層12とすることにより形成されるが、勿論、これに限定されるものではない。   Here, the laminated film for COF is formed by, for example, applying a polyimide precursor resin composition containing a polyimide precursor or varnish on the conductor layer 11 made of copper foil to form a coating layer, drying the solvent, and winding the film. Then, heat treatment is performed in a curing furnace purged with oxygen and imidized to form the insulating layer 12. However, the present invention is not limited to this.

一方、離型層13は、シラザン化合物を含有するシリコーン系離型剤やシリカゾルを含有する離型剤を用いて形成する。離型層13は、離型剤を塗布等により設けた後、加熱処理して絶縁層12と強固に接合するのが好ましい。なお、離型層13の厚さは、例えば、0.1〜1μmである。 On the other hand, the release layer 13 is formed using a silicone release agent containing a silazane compound or a release agent containing silica sol . It is preferable that the release layer 13 is firmly bonded to the insulating layer 12 by heat treatment after providing a release agent by coating or the like. In addition, the thickness of the release layer 13 is 0.1-1 micrometer, for example.

このような本発明のCOFフィルムキャリアテープは、例えば、搬送されながら半導体チップの実装やプリント基板などへの電子部品の実装工程に用いられ、COF実装されるが、この際、絶縁層12の光透過性が50%以上あるので、絶縁層12側から配線パターン21(例えば、インナーリード)をCCD等で画像認識することができ、さらに、実装する半導体チップやプリント基板の配線パターンを認識することができ、画像処理により相互の位置合わせを良好に行うことができ、高精度に電子部品を実装することができる。   Such a COF film carrier tape of the present invention is used for, for example, a semiconductor chip mounting process or a mounting process of an electronic component on a printed circuit board while being transported, and is COF mounted. Since the transparency is 50% or more, the wiring pattern 21 (for example, inner lead) can be image-recognized by a CCD or the like from the insulating layer 12 side, and further, the wiring pattern of the mounted semiconductor chip or printed circuit board can be recognized. Therefore, mutual alignment can be satisfactorily performed by image processing, and electronic components can be mounted with high accuracy.

次に、上述したCOFフィルムキャリアテープの一製造方法を図2を参照しながら説明する。
図2(a)に示すように、COF用積層フィルム10を用意し、図2(b)に示すように、パンチング等によって、導体層11及び絶縁層12を貫通してスプロケットホール22を形成する。このスプロケットホール22は、絶縁層12の表面上から形成してもよく、また、絶縁層12の裏面から形成してもよい。次に、図2(c)に示すように、一般的なフォトリソグラフィー法を用いて、導体層11上の配線パターン21が形成される領域に亘って、例えば、ネガ型フォトレジスト材料塗布溶液を塗布してフォトレジスト材料塗布層30を形成する。勿論、ポジ型フォトレジスト材料を用いてもよい。さらに、スプロケットホール22内に位置決めピンを挿入して絶縁層12の位置決めを行った後、フォトマスク31を介して露光・現像することで、フォトレジスト材料塗布層30をパターニングして、図2(d)に示すような配線パターン用レジストパターン32を形成する。次に、配線パターン用レジストパターン32をマスクパターンとして導体層11をエッチング液で溶解して除去し、さらに配線パターン用レジストパターン32をアルカリ溶液等にて溶解除去することにより、図2(e)に示すように配線パターン21を形成する。
Next, one manufacturing method of the above-described COF film carrier tape will be described with reference to FIG.
As shown in FIG. 2A, a laminated film 10 for COF is prepared, and as shown in FIG. 2B, a sprocket hole 22 is formed through the conductor layer 11 and the insulating layer 12 by punching or the like. . The sprocket hole 22 may be formed on the surface of the insulating layer 12 or may be formed on the back surface of the insulating layer 12. Next, as shown in FIG. 2C, using a general photolithography method, for example, a negative photoresist material coating solution is applied over the region where the wiring pattern 21 on the conductor layer 11 is formed. The photoresist material coating layer 30 is formed by coating. Of course, a positive photoresist material may be used. Furthermore, after positioning the insulating layer 12 by inserting a positioning pin into the sprocket hole 22, the photoresist material coating layer 30 is patterned by exposing and developing through the photomask 31, and FIG. A wiring pattern resist pattern 32 as shown in d) is formed. Next, by using the wiring pattern resist pattern 32 as a mask pattern, the conductor layer 11 is dissolved and removed with an etching solution, and the wiring pattern resist pattern 32 is dissolved and removed with an alkaline solution or the like, whereby FIG. A wiring pattern 21 is formed as shown in FIG.

ここで、配線パターン21を形成する際、これとは不連続に、スプロケットホール22の周囲にダミー配線を設けてもよい。ダミー配線は、絶縁層12を補強し、テープ製造時に、絶縁層12を確実且つ良好に搬送できるようにするものである。なお、ダミー配線は
、絶縁層12の幅方向両側に、長手方向に亘って連続的に帯状に設けてもよいが、各スプロケットホール12の毎にその周囲に間欠的に設けて、確実に搬送可能な程度に剛性を向上できるようにしてもよい。
Here, when the wiring pattern 21 is formed, a dummy wiring may be provided around the sprocket hole 22 discontinuously. The dummy wiring reinforces the insulating layer 12 so that the insulating layer 12 can be transported reliably and satisfactorily during tape production. The dummy wiring may be provided in a strip shape continuously on the both sides in the width direction of the insulating layer 12 in the longitudinal direction. However, the dummy wiring is provided intermittently around each sprocket hole 12 so as to be transported reliably. The rigidity may be improved as much as possible.

続いて、必要に応じて配線パターン21全体にスズメッキなどのメッキ処理を行った後、図2(f)に示すように、塗布法により離型層13を絶縁層12の配線パターン21側の面とは反対の面上に形成する。この離型層13は、塗布して乾燥するだけでもよいが、加熱ツールと熱融着しないという離型効果を向上させるためには、加熱処理を行うのが好ましい。ここで、加熱条件としては、例えば、加熱温度を50〜200℃、好ましくは、100〜200℃とし、加熱時間を1分〜120分、好ましくは、30分〜120分とするのがよい。次に、図2(g)に示すように、例えば、スクリーン印刷法を用いて、ソルダーレジスト層23を形成する。そして、ソルダーレジスト層23で覆われていないインナーリード及びアウターリードに必要に応じて金属メッキ層を施す。金属メッキ層は特に限定されず、用途に応じて適宜設ければよく、スズメッキ、スズ合金メッキ、ニッケルメッキ、金メッキ、金合金メッキなどを施す。   Subsequently, after performing a plating process such as tin plating on the entire wiring pattern 21 as necessary, the release layer 13 is formed on the surface of the insulating layer 12 on the wiring pattern 21 side by a coating method as shown in FIG. It is formed on the opposite surface. The release layer 13 may be simply applied and dried. However, in order to improve the release effect of not thermally fusing with the heating tool, it is preferable to perform heat treatment. Here, as heating conditions, for example, the heating temperature is 50 to 200 ° C., preferably 100 to 200 ° C., and the heating time is 1 minute to 120 minutes, preferably 30 minutes to 120 minutes. Next, as shown in FIG. 2G, the solder resist layer 23 is formed by using, for example, a screen printing method. Then, if necessary, a metal plating layer is applied to the inner lead and the outer lead that are not covered with the solder resist layer 23. A metal plating layer is not specifically limited, What is necessary is just to provide suitably according to a use, and tin plating, tin alloy plating, nickel plating, gold plating, gold alloy plating, etc. are given.

本発明において、剥離層は、フォトリソグラフィー工程より前に形成する。In the present invention, the release layer is formed before the photolithography process.

さらに、離型層は、転写法により形成してもよい。一例としては、図3に示すようなCOF用積層フィルム10Aを用いて上述したようにCOFフィルムキャリアテープ20を製造してもよい。図3に示すCOF用積層フィルム10Aは、まず、銅箔からなる導体層11上に(図3(a))、ポリイミド前駆体やワニスを含むポリイミド前駆体樹脂組成物を塗布して塗布層12aを形成し(図3(b))、溶剤を乾燥させて巻き取る。次に、キュア炉内で熱処理し、イミド化して絶縁層12とする(図3(c))。次に、基材となる転写用フィルム14上に形成された離型層13aを絶縁層12の導体層11とは反対側に密着させ(図3(d))、これを加熱処理した後、転写用フィルム14を剥がし、離型層13Aを有するCOF用積層フィルム10Aとしたものである(図3(e))。ここで、転写条件としては、例えば、加熱温度を15〜200℃とし、ローラー又はプレスによる荷重を5〜50kg/cmとし、処理時間を0.1秒〜2時間とするのがよい。また、加熱条件としては、例えば、加熱温度を50〜200℃、好ましくは、100〜200℃とし、加熱時間を1分〜120分、好ましくは、30分〜120分とするのがよい。ここで、転写用フィルム14の材質は、例えば、PET(ポリエチレンテレフタレート)、PI(ポリイミド)、及び液晶ポリマー等が挙げられる。このような転写用フィルム14の厚さとしては、例えば、15〜100μm、好ましくは、20〜75μmである。 Further, the release layer may be formed by a transfer method. As an example, the COF film carrier tape 20 may be manufactured as described above by using the laminated film 10A for COF as shown in FIG. A laminated film 10A for COF shown in FIG. 3 is formed by first applying a polyimide precursor resin composition containing a polyimide precursor or a varnish on a conductor layer 11 made of copper foil (FIG. 3A). (FIG. 3B), and the solvent is dried and wound up. Next, it is heat-treated in a curing furnace and imidized to form the insulating layer 12 (FIG. 3C). Next, the release layer 13a formed on the transfer film 14 serving as a base material is brought into close contact with the side opposite to the conductor layer 11 of the insulating layer 12 (FIG. 3D), and after heat treatment, The transfer film 14 is peeled off to obtain a COF laminated film 10A having a release layer 13A (FIG. 3E). Here, as transfer conditions, for example, the heating temperature is 15 to 200 ° C., the load by the roller or press is 5 to 50 kg / cm 2 , and the treatment time is 0.1 seconds to 2 hours. As heating conditions, for example, the heating temperature is 50 to 200 ° C., preferably 100 to 200 ° C., and the heating time is 1 minute to 120 minutes, preferably 30 minutes to 120 minutes . Here , examples of the material of the transfer film 14 include PET (polyethylene terephthalate), PI (polyimide), and a liquid crystal polymer. The thickness of the transfer film 14 is, for example, 15 to 100 μm, preferably 20 to 75 μm.

本発明の半導体装置は、図4に示すように、このように製造されたCOFフィルムキャ
リアテープ20に半導体チップ30を実装することにより製造される。すなわち、半導体チップ30をチップステージ41上に載置し、COFフィルムキャリアテープ20を搬送する。この状態で、所定位置に位置決めした後、上部クランパー42が下降すると共に下部クランパー43が上昇してCOFフィルムキャリアテープ20を固定し、この状態で加熱ツール45が下降してテープを押し付け、加熱しながらさらに下降してCOFフィルムキャリアテープ20のインナーリードを半導体チップ30のバンプ31に所定時間押圧し、両者を接合する。なお、接合後、樹脂封止を行い、半導体装置とする。
As shown in FIG. 4, the semiconductor device of the present invention is manufactured by mounting a semiconductor chip 30 on the COF film carrier tape 20 manufactured as described above. That is, the semiconductor chip 30 is placed on the chip stage 41 and the COF film carrier tape 20 is conveyed. In this state, after positioning at a predetermined position, the upper clamper 42 is lowered and the lower clamper 43 is raised to fix the COF film carrier tape 20, and in this state, the heating tool 45 is lowered to press and heat the tape. The inner lead of the COF film carrier tape 20 is further pressed against the bumps 31 of the semiconductor chip 30 for a predetermined time to join them together. Note that after the bonding, resin sealing is performed to obtain a semiconductor device.

なお、加熱ツール45の温度は、押圧時間、圧力等の条件によっても異なるが、200℃以上、好ましくは350℃以上である。本発明では、このように加熱ツール45の温度を高温にしても、COFフィルムキャリアテープ20の加熱ツール45との接触面に離型層13が設けられているので、加熱ツール45と熱融着することがない。すなわち、本発明によると、接合条件の温度を充分に高くできるので、充分な接合強度が確保でき、逆に、一定の接合強度を得るのに、加熱温度を高くすることにより、圧着時間を短縮することができるという利点がある。
(実施例)
(実施例1a、1b、1c、1d、1e、1f)
種々の市販のポリイミド製のベースフィルム、エスパーフレックス(商品名:住友金属鉱山社製;参考例1a)、エスパネックス(商品名:新日鐵化学社製;参考例1b)、ネオフレックス(商品名:三井化学社製;参考例1c)およびユピセル(商品名:宇部興産社製;参考例1d)を用いて
SEPA−COAT(商品名:信越化学工業社製)を、
COF用積層フィルムの原料に塗布し3時間以上乾燥して離型層を形成した(実施例1a)、
乾燥の代わりに125℃で1時間熱処理して離型層を形成した(実施例1b、
導体層のパターニング前クリーニング工程で塗布し3時間以上乾燥して離型層を形成した(実施例1c)、
乾燥の代わりに125℃で1時間熱処理して離型層を形成した(実施例1d)、
導体層パターニング用のフォトレジスト現像をした後に塗布し3時間以上乾燥して離型層を形成した(実施例1e)、
乾燥の代わりに125℃で1時間熱処理して離型層を形成し(実施例1f)、
導体層をパターニング後、フォトレジストを剥離し、スズメッキを施した後に塗布し3時間以上乾燥して離型層を形成した。
(試験例1)
実施例1のCOF用積層フィルムの導体層をパターニングし、加熱ツール温度を260℃〜440℃の範囲で変化させながら離型層側へ押し当てて半導体チップを実装し、加熱ツールとの付着性を観察した。この結果を表1に示す。
The temperature of the heating tool 45 varies depending on conditions such as pressing time and pressure, but is 200 ° C. or higher, preferably 350 ° C. or higher. In the present invention, since the release layer 13 is provided on the contact surface of the COF film carrier tape 20 with the heating tool 45 even when the temperature of the heating tool 45 is increased as described above, the heating tool 45 and the heat fusion are bonded. There is nothing to do. That is, according to the present invention, the temperature of the bonding condition can be sufficiently increased, so that sufficient bonding strength can be ensured. Conversely, in order to obtain a certain bonding strength, the heating time is increased to shorten the crimping time. There is an advantage that you can.
(Example)
(Examples 1a, 1b, 1c, 1d, 1e, 1f)
Various commercially available polyimide base films, Esperflex (trade name: manufactured by Sumitomo Metal Mining; Reference Example 1a), Espanex (trade name: manufactured by Nippon Steel Chemical Co., Ltd .; Reference Example 1b), Neoprex (trade name) : Mitsui Chemicals, Inc .; Reference Example 1c) and Upicel (trade name: Ube Industries, Ltd .; Reference Example 1d)
SEPA-COAT (trade name: manufactured by Shin-Etsu Chemical Co., Ltd.)
It was applied to the raw material of the laminated film for COF and dried for 3 hours or more to form a release layer (Example 1a).
A release layer was formed by heat treatment at 125 ° C. for 1 hour instead of drying (Example 1b,
It was applied in the cleaning process before patterning of the conductor layer and dried for 3 hours or more to form a release layer (Example 1c).
A release layer was formed by heat treatment at 125 ° C. for 1 hour instead of drying (Example 1d).
After developing the photoresist for patterning the conductor layer, it was applied and dried for 3 hours or more to form a release layer (Example 1e).
A release layer is formed by heat treatment at 125 ° C. for 1 hour instead of drying (Example 1f),
After patterning the conductor layer, the photoresist was peeled off, tin-plated and then applied and dried for 3 hours or longer to form a release layer.
(Test Example 1)
The conductor layer of the laminated film for COF of Example 1 is patterned, and the semiconductor chip is mounted by pressing against the release layer side while changing the heating tool temperature in the range of 260 ° C. to 440 ° C., and adheres to the heating tool. Was observed. The results are shown in Table 1.

(参考例9a〜9c)
エスパーフレックス(商品名:住友金属鉱山社製)に、離型剤として、シリカゾル系のコルコートP(商品名:コルコート株式会社製;参考例9a)、コルコートN−103X(商品名:コルコート株式会社製;参考例9b)、シラン化合物系のコルコートSP−2014S(商品名、コルコート株式会社製;参考例9c)を用い、配線パターン全体にスズメッキを施した後、ベースフィルムに離型剤を塗布し、120℃の加熱温度で60分間乾燥して離型層を形成したCOFフィルムキャリアテープを製造した。
(試験例6)
参考例9a〜9cの半導体装置の製造の際の加熱ツール温度を440℃〜480℃の範囲で変化させながら離型層側へ押し当てて半導体チップを実装し、加熱ツールとの付着性を観察し、付着した温度を測定した。この結果を表6に示す。
この結果、参考例9a〜9cは、上述した実施例と同様に顕著な効果が認められた。
(Reference Examples 9a to 9c)
Esperflex (trade name: manufactured by Sumitomo Metal Mining Co., Ltd.), silica sol Colcoat P (trade name: manufactured by Colcoat Co .; Reference Example 9a), Colcoat N-103X (trade name: manufactured by Colcoat Co., Ltd.) as a release agent Reference Example 9b), using a silane compound-based Colcoat SP-2014S (trade name, manufactured by Colcoat Co., Ltd .; Reference Example 9c), after applying tin plating to the entire wiring pattern, a release agent was applied to the base film, A COF film carrier tape having a release layer formed by drying at a heating temperature of 120 ° C. for 60 minutes was produced.
(Test Example 6)
While changing the heating tool temperature in the manufacture of the semiconductor devices of Reference Examples 9a to 9c in the range of 440 ° C. to 480 ° C., the semiconductor chip is mounted by pressing against the release layer side, and the adhesion to the heating tool is observed Then, the attached temperature was measured. The results are shown in Table 6.
As a result, in Reference Examples 9a to 9c, remarkable effects were recognized in the same manner as in the above-described examples.

以上説明したように、本発明のCOFフィルムキャリアテープやCOF用FPCなどのCOF用フレキシブルプリント配線板は、特定のシリコーン系化合物からなる離型層を設けることにより、半導体チップ実装時に加熱ツールと絶縁層とが熱融着するのを防止することができ、半導体チップ実装ラインの信頼性及び生産性を向上させるという効果を奏する。 As described above, the COF flexible printed wiring board such as the COF film carrier tape and the COF FPC of the present invention is insulated from the heating tool when mounting a semiconductor chip by providing a release layer made of a specific silicone compound. It is possible to prevent the layers from being thermally fused, and there is an effect of improving the reliability and productivity of the semiconductor chip mounting line.

本発明の一実施形態に係るCOFフィルムキャリアテープを示す概略構成図であって、(a)は平面図であり、(b)は断面図である。It is a schematic block diagram which shows the COF film carrier tape which concerns on one Embodiment of this invention, Comprising: (a) is a top view, (b) is sectional drawing. 本発明の一実施形態に係るCOFフィルムキャリアテープの製造方法の一例を示す断面図である。It is sectional drawing which shows an example of the manufacturing method of the COF film carrier tape which concerns on one Embodiment of this invention. 本発明の他の実施形態に係るCOF用積層フィルムの製造方法の一例を示す断面図である。It is sectional drawing which shows an example of the manufacturing method of the laminated | multilayer film for COF which concerns on other embodiment of this invention. 本発明の一実施形態に係る半導体装置の製造方法を示す断面図である。It is sectional drawing which shows the manufacturing method of the semiconductor device which concerns on one Embodiment of this invention.

符号の説明Explanation of symbols

10,10A COF用積層フィルム
11 導体層
12 絶縁層
13,13A 離型層
20 COFフィルムキャリアテープ
21 配線パターン
22 スプロケットホール
23 ソルダーレジスト層
30 半導体チップ
31 バンプ

10, 10A COF laminated film 11 Conductor layer 12 Insulating layer 13, 13A Release layer 20 COF film carrier tape 21 Wiring pattern 22 Sprocket hole 23 Solder resist layer 30 Semiconductor chip 31 Bump

Claims (5)

半導体チップが実装される側とは反対側の面上に、シラザン化合物を含有する離型剤、シロキサン化合物、シラン化合物およびシリカゾルから選択される少なくとも一種を含有する離型剤により形成された離型層が設けられている絶縁層と、この絶縁層にスパッタされたニッケルを含む密着強化層と、この上に設けられた銅メッキ層からなる導電層を有するベースフィルムをパターニングすることにより形成された導体パターンとを有してなり、該離型層が、絶縁層の導体層をパターニングする前に、該絶縁層の導体パターンが形成されていない面に離型層形成用塗布液を塗布し、100〜200℃の温度で1〜120分間加熱するか前記導体層にポリイミド前駆体樹脂溶液を塗布した後、乾燥・硬化することにより形成されたものであることを特徴とするCOF用フレキシブルプリント配線板。 A mold release formed on a surface opposite to the side on which the semiconductor chip is mounted by a mold release agent containing a silazane compound, a mold release agent containing at least one selected from a siloxane compound, a silane compound and silica sol Formed by patterning a base film having an insulating layer provided with a layer, an adhesion reinforcing layer containing nickel sputtered on the insulating layer, and a conductive layer made of a copper plating layer provided thereon A conductive pattern, and before the release layer patterns the conductive layer of the insulating layer, apply a release layer forming coating solution on the surface of the insulating layer where the conductive pattern is not formed , or heating at a temperature of 100 to 200 ° C. 1 to 120 minutes, after coating the polyimide precursor resin solution on the conductor layer, and is formed by drying and curing COF flexible printed wiring board characterized by and. 半導体チップが実装される側とは反対側の面上に、シロキサン化合物、シラン化合物およびシリカゾルから選択される少なくとも一種を含有する離型剤により形成された離型層が設けられている絶縁層と、この絶縁層にスパッタされたニッケルを含む密着強化層と、この上に設けられた銅メッキ層からなる導電層を有するベースフィルムをパターニングすることにより形成された導体パターンとを有してなり、該離型層が、該絶縁層の導体パターンが形成されていない面に、基材となる転写用フィルムに形成された離型層を50〜200℃の温度で1〜120分間加熱することを特徴とするCOF用フレキシブルプリント配線板。 An insulating layer provided with a release layer formed of a release agent containing at least one selected from a siloxane compound, a silane compound and silica sol on a surface opposite to a side on which a semiconductor chip is mounted; And a conductive pattern formed by patterning a base film having a conductive layer made of a copper plating layer provided thereon, and an adhesion reinforcing layer containing nickel sputtered on the insulating layer, The release layer is formed by heating the release layer formed on the transfer film serving as a substrate at a temperature of 50 to 200 ° C. for 1 to 120 minutes on the surface of the insulating layer where the conductor pattern is not formed. A flexible printed wiring board for COF. 半導体チップが実装される側とは反対側の面上に、シロキサン化合物、シラン化合物およびシリカゾルから選択される少なくとも一種を含有する離型剤により形成された離型層を有する絶縁層と、この絶縁層にスパッタされたニッケルを含む密着強化層を介して設けられた銅メッキ層からなる導電層を有するベースフィルムをパターニングすることにより形成された導体パターンを形成する工程とを有し、該パターニングを行うフォトリソグラフィー工程の前に前記絶縁層の前記半導体チップが実装される側とは反対側の面上に、離型層を有する転写用フィルムから離型層を前記絶縁フィルムの半導体チップが実装される側とは反対側の面上に転写して、100〜200℃の温度で1〜120分間加熱することにより離型層を形成する工程を具備することを特徴とするCOF用フレキシブルプリント配線板の製造方法。 An insulating layer having a release layer formed by a release agent containing at least one selected from a siloxane compound, a silane compound, and silica sol on a surface opposite to the side on which the semiconductor chip is mounted, and this insulation Forming a conductor pattern formed by patterning a base film having a conductive layer made of a copper plating layer provided via an adhesion strengthening layer containing nickel sputtered on the layer. Before the photolithography step to be performed, the release layer is transferred from the transfer film having the release layer on the surface of the insulation layer opposite to the side on which the semiconductor chip is mounted. that to the side and transferred on the opposite surface, a step of forming a release layer by heating at a temperature of 100 to 200 ° C. 1 to 120 minutes Method of manufacturing a COF flexible printed wiring board, characterized by Bei. 半導体チップが実装される側とは反対側の面上に、シロキサン化合物、シラン化合物およびシリカゾルから選択される少なくとも一種を含有する離型剤により形成された離型層を有する絶縁層と、この絶縁層にスパッタされたニッケルを含む密着強化層を介して設けられた銅メッキ層からなる導電層を有するベースフィルムをパターニングすることにより形成された導体パターンを形成する工程とを有し、該パターニングを行うフォトリソグラフィー工程の前に前記絶縁層の前記半導体チップが実装される側とは反対側の面上に、基材となる転写用フィルムに形成された転写層を転写して、50〜200℃の温度で1〜120分間加熱して離型層を形成する工程を具備することを特徴とするCOF用フレキシブルプリント配線板の製造方法。 An insulating layer having a release layer formed by a release agent containing at least one selected from a siloxane compound, a silane compound, and silica sol on a surface opposite to the side on which the semiconductor chip is mounted, and this insulation Forming a conductor pattern formed by patterning a base film having a conductive layer made of a copper plating layer provided via an adhesion strengthening layer containing nickel sputtered on the layer. Before the photolithography step to be performed, the transfer layer formed on the transfer film serving as the base material is transferred onto the surface of the insulating layer opposite to the side on which the semiconductor chip is mounted, and the temperature is 50 to 200 ° C. A method for producing a flexible printed wiring board for COF , comprising the step of forming a release layer by heating at a temperature of 1 to 120 minutes . 請求項1または2に記載のCOF用フレキシブルプリント配線板に電子部品が実装されてなる半導体装置。A semiconductor device comprising an electronic component mounted on the flexible printed wiring board for COF according to claim 1.
JP2005256972A 2002-03-13 2005-09-05 Flexible printed wiring board for COF and method for manufacturing the same Expired - Fee Related JP4038517B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005256972A JP4038517B2 (en) 2002-03-13 2005-09-05 Flexible printed wiring board for COF and method for manufacturing the same

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002068500 2002-03-13
JP2002321853 2002-11-05
JP2005256972A JP4038517B2 (en) 2002-03-13 2005-09-05 Flexible printed wiring board for COF and method for manufacturing the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003068863A Division JP3772843B2 (en) 2002-03-13 2003-03-13 Flexible printed circuit board for COF

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2007257902A Division JP2008016871A (en) 2002-03-13 2007-10-01 Flexible printed wiring board for cof and its manufacturing method

Publications (2)

Publication Number Publication Date
JP2006054476A JP2006054476A (en) 2006-02-23
JP4038517B2 true JP4038517B2 (en) 2008-01-30

Family

ID=32830497

Family Applications (7)

Application Number Title Priority Date Filing Date
JP2003068863A Expired - Fee Related JP3772843B2 (en) 2002-03-13 2003-03-13 Flexible printed circuit board for COF
JP2003068862A Expired - Lifetime JP3808049B2 (en) 2002-03-13 2003-03-13 Semiconductor device and manufacturing method thereof
JP2003068864A Expired - Fee Related JP3914165B2 (en) 2002-03-13 2003-03-13 Release layer transfer film, laminated film, and method for producing flexible printed wiring board for COF
JP2005256972A Expired - Fee Related JP4038517B2 (en) 2002-03-13 2005-09-05 Flexible printed wiring board for COF and method for manufacturing the same
JP2005256971A Expired - Fee Related JP4058443B2 (en) 2002-03-13 2005-09-05 Semiconductor device and manufacturing method thereof
JP2007257902A Pending JP2008016871A (en) 2002-03-13 2007-10-01 Flexible printed wiring board for cof and its manufacturing method
JP2007293691A Pending JP2008053761A (en) 2002-03-13 2007-11-12 Semiconductor device, and its manufacturing method

Family Applications Before (3)

Application Number Title Priority Date Filing Date
JP2003068863A Expired - Fee Related JP3772843B2 (en) 2002-03-13 2003-03-13 Flexible printed circuit board for COF
JP2003068862A Expired - Lifetime JP3808049B2 (en) 2002-03-13 2003-03-13 Semiconductor device and manufacturing method thereof
JP2003068864A Expired - Fee Related JP3914165B2 (en) 2002-03-13 2003-03-13 Release layer transfer film, laminated film, and method for producing flexible printed wiring board for COF

Family Applications After (3)

Application Number Title Priority Date Filing Date
JP2005256971A Expired - Fee Related JP4058443B2 (en) 2002-03-13 2005-09-05 Semiconductor device and manufacturing method thereof
JP2007257902A Pending JP2008016871A (en) 2002-03-13 2007-10-01 Flexible printed wiring board for cof and its manufacturing method
JP2007293691A Pending JP2008053761A (en) 2002-03-13 2007-11-12 Semiconductor device, and its manufacturing method

Country Status (1)

Country Link
JP (7) JP3772843B2 (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7173322B2 (en) 2002-03-13 2007-02-06 Mitsui Mining & Smelting Co., Ltd. COF flexible printed wiring board and method of producing the wiring board
JP3889700B2 (en) 2002-03-13 2007-03-07 三井金属鉱業株式会社 COF film carrier tape manufacturing method
JP4109689B2 (en) 2004-09-29 2008-07-02 三井金属鉱業株式会社 Manufacturing method of flexible printed wiring board for COF
JP4712663B2 (en) * 2006-09-29 2011-06-29 大日本印刷株式会社 Resin duplication plate and method for producing the same
KR101657260B1 (en) * 2011-01-03 2016-09-13 주식회사 엘지화학 Preparation method of Front Electrode for Solar Cell and Front Electrode manufactured by the same
CN102237334A (en) * 2011-06-09 2011-11-09 深圳市华星光电技术有限公司 Chip on film (COF) and COF carrier tape
JP5478600B2 (en) * 2011-12-14 2014-04-23 尾池工業株式会社 Method for forming functional film and method for forming gas barrier film
EP2840581B1 (en) * 2012-04-17 2017-01-11 National University Corporation Saitama University Electret structure and method for manufacturing same, and electrostatic induction-type conversion element

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4534928A (en) * 1983-12-19 1985-08-13 Dow Corning Corporation Molding process using room temperature curing silicone coatings to provide multiple release of articles
JPH03157414A (en) * 1989-07-25 1991-07-05 Sekisui Chem Co Ltd Production of thermosetting covering sheet and covered material
JPH0373318A (en) * 1989-08-14 1991-03-28 Mazda Motor Corp External releasant for synthetic resin molding
JPH0930197A (en) * 1995-07-14 1997-02-04 Nissha Printing Co Ltd Transfer material and material to be transferred
JPH09115961A (en) * 1995-10-17 1997-05-02 Sumitomo Metal Mining Co Ltd Method for manufacturing electronic circuit part material using copper-coated polyimide substrate
JPH09283570A (en) * 1996-04-12 1997-10-31 Advanced Display:Kk Film carrier
JP3698223B2 (en) * 1996-10-07 2005-09-21 富士通株式会社 Manufacturing method of semiconductor device
JPH10151408A (en) * 1996-11-21 1998-06-09 Hitachi Chem Co Ltd Method for water repellent treatment
JPH10244748A (en) * 1997-03-03 1998-09-14 Seiko Epson Corp Recording medium having glossy layer
JP3713883B2 (en) * 1997-04-18 2005-11-09 コニカミノルタホールディングス株式会社 Information recording material with protective coating
JP2001042658A (en) * 1999-07-27 2001-02-16 Mitsubishi Chemicals Corp Electrically conductive belt
JP2001127119A (en) * 1999-10-27 2001-05-11 Toray Ind Inc Flexible tape for forming fine pattern and its manufacturing method
JP3456576B2 (en) * 2000-01-26 2003-10-14 カシオマイクロニクス株式会社 Semiconductor device and manufacturing method thereof
JP4031899B2 (en) * 2000-06-20 2008-01-09 三井金属鉱業株式会社 Manufacturing method of film carrier tape for mounting electronic components
JP3889700B2 (en) * 2002-03-13 2007-03-07 三井金属鉱業株式会社 COF film carrier tape manufacturing method

Also Published As

Publication number Publication date
JP2006054476A (en) 2006-02-23
JP2006041548A (en) 2006-02-09
JP2004207669A (en) 2004-07-22
JP2008016871A (en) 2008-01-24
JP2008053761A (en) 2008-03-06
JP3914165B2 (en) 2007-05-16
JP4058443B2 (en) 2008-03-12
JP2004207670A (en) 2004-07-22
JP2004207671A (en) 2004-07-22
JP3808049B2 (en) 2006-08-09
JP3772843B2 (en) 2006-05-10

Similar Documents

Publication Publication Date Title
JP3889700B2 (en) COF film carrier tape manufacturing method
KR100607407B1 (en) COF Flexible Printed Wiring Board and Method of Producing the Wiring Board
JP4109689B2 (en) Manufacturing method of flexible printed wiring board for COF
JP4117892B2 (en) Film carrier tape for mounting electronic components and flexible substrate
JP4038517B2 (en) Flexible printed wiring board for COF and method for manufacturing the same
US20050205972A1 (en) COF flexible printed wiring board and semiconductor device
JP3726964B2 (en) COF film carrier tape manufacturing method
JP2004006523A (en) Cof type film carrier tape

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060302

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070705

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070731

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071001

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071030

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071105

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101109

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees