JP3897192B2 - 積層マイクロ波誘導素子 - Google Patents

積層マイクロ波誘導素子 Download PDF

Info

Publication number
JP3897192B2
JP3897192B2 JP10902797A JP10902797A JP3897192B2 JP 3897192 B2 JP3897192 B2 JP 3897192B2 JP 10902797 A JP10902797 A JP 10902797A JP 10902797 A JP10902797 A JP 10902797A JP 3897192 B2 JP3897192 B2 JP 3897192B2
Authority
JP
Japan
Prior art keywords
line
coiled
cross
laminated
microwave induction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP10902797A
Other languages
English (en)
Other versions
JPH10303027A (ja
Inventor
康典 山根
共三 小川
俊一 西山
俊彦 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Metals Ltd
Original Assignee
Hitachi Metals Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Metals Ltd filed Critical Hitachi Metals Ltd
Priority to JP10902797A priority Critical patent/JP3897192B2/ja
Publication of JPH10303027A publication Critical patent/JPH10303027A/ja
Application granted granted Critical
Publication of JP3897192B2 publication Critical patent/JP3897192B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Coils Or Transformers For Communication (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、VHF帯、UHF帯、マイクロ波帯等の高周波帯域で用いられる積層マイクロ波誘導素子に関する。
【0002】
【従来の技術】
積層マイクロ波誘導素子は、積層技術によって一体焼結した誘導素子であって特にマイクロ波帯等の高周波での使用に適した素子である。この積層マイクロ波誘導素子は、インダクタとして使用したり、容量素子と組み合わせてフィルターとして使用したり、あるいは2次側の導体線路を加えて相互誘導を利用したトランスとして使用し、これらは例えばVHF帯、UHF帯、マイクロ波帯等の高周波帯域を利用した携帯電話や自動車電話等に代表される移動体通信機器の様々な部分に使用される。
【0003】
上述のような積層マイクロ波誘導素子は従来より種々提案されてきた。第1の従来例として厚膜印刷法による積層インダクタがある。図3は該積層インダクタの部分透視斜視図であり図4はそのABCD断面図である。当該積層インダクタの構造を図3、図4を用いて説明する。なお以下のすべての図において同一機能の部分には同一符号を付けるものとする。この積層インダクタは、表面に導体線路(2)を厚膜印刷法などで形成した磁性体や誘電体などの複数の絶縁体層(1)を積層し、この導体線路は絶縁体層(1)に設けたスルーホール(図示せず)などを介して電気的に接続し周回するコイル状線路を形成する。このようにして得た積層体を焼結した後、積層体の外周に導電ペーストなどを塗布もしくは印刷し焼き付けて外部端子(3)を形成する。
【0004】
第2の従来例として、特公平−021611号公報に記載の積層インダクタがある。この構造を図5の断面図を用いて説明する。本従来例では導体線路(2)の少なくとも上下に隣接した部分の大部分を、互いにくい違いに配置している。
【0005】
第3の従来例として、特開平05−006823号公報に記載のインダクタがある。この構造を図6の断面図を用いて説明する。本従来例では、導体線路(2)の周囲に低誘電率の誘電体層(4)を形成している。
【0006】
【発明が解決しようとする課題】
第1の従来例のインダクタは、導体線路が積層方向に周回するコイルを形成する構造であるので、絶縁層を介し積層方向に隣り合う導体線路間で容量(浮遊容量Cf)が形成される。前記浮遊容量Cfは絶縁層間で対向する導体線路の重畳する部分の面積Sと、絶縁層間で対向する導体線路の間隔dと、絶縁体層の比誘電率εrによって決まる。
【0007】
式1は浮遊容量Cfを表す関係式である。
f=εo・εr・S/d (式1)
ここでεoは真空中での誘電率である。
【0008】
一般的に第1の従来例のインダクタは等価的に並列共振回路とされ、その自己共振周波数frは、インダクタンスLと浮遊容量Cfとで表される。
式2は自己共振周波数frを表す関係式である。
r=1/(2・π・(L・Cf1/2) (式2)
【0009】
マイクロ波帯などの高周波帯域で使用するインダクタは、少なくとも自己共振周波数frがインダクタの使用周波数よりも高くなければ部品としての機能をはたさない。よって誘導成分、容量成分ともに小さいことが必要である。
【0010】
しかしながら、第1の従来例では導体線路が幅広く平滑に形成されているという構造上、大きな浮遊容量Cfが発生し、自己共振周波数frが使用周波数よりも低周波数側に現れる。また浮遊容量Cfの変化率が直接自己共振周波数frに影響し、電気的特性もこれに伴いばらつく。このように高周波での使用に適さない種々の問題があり、浮遊容量Cfを低減し、かつそのばらつきも低減する必要があった。
【0011】
第2の従来例で説明した積層インダクタは、積層方向に隣接した導体線路を食い違いに配置し、層間で対向する導体線路の面積Sを小さくすることで第1の従来例で問題となった浮遊容量Cfの低減を提案している。しかし導体線路を食い違いに配置する事で該導体線路の配置面積が増加し、これにともなって部品の外形寸法が大きくなってしまうこと、漏れ磁束が増加すること、磁束が通過する面積(有効断面積)が狭くなりインダクタンスが減少するなどインダクタとしての特性が著しく劣るものであった。さらに浮遊容量のCfばらつきを抑える手段としては無力であった。
【0012】
第3の従来例で説明したインダクタは、低誘電率の誘電体層を生成させるための拡散剤を添加した導電ペーストで導体線路を印刷し、焼結時に低誘電率の誘電体層(4)を導体線路の周囲に形成することで、導体線路間の絶縁体層の誘電率εrを小さくし浮遊容量Cfの低減を提案している。しかし低誘電率の誘電体層を再現性よく精密に導体線路の周囲に形成するのは至難であり、デラミネーションなどの構造欠陥を誘発しやすく、また導体線路の導電性などに著しい悪影響を及ぼし、さらに浮遊容量Cfのばらつきがきわめて大となることが明白であり、ほとんど現実性のない提案であった。
【0013】
上述のように、従来マイクロ波帯などの高周波数帯域での使用に適した、すなわち浮遊容量Cfが小さく、そのばらつきも小さい積層マイクロ波誘導素子はなかった。本発明の目的は上記従来例の問題を解消し、容易に浮遊容量Cfとそのばらつきをともに減少させ、マイクロ波帯等の高周波数帯での使用に適した積層マイクロ波誘導素子を提供することである。
【0014】
【課題を解決するための手段】
上記の課題を解決するために鋭意研究の結果、発明者らは著しく構造を改善した積層マイクロ波誘導素子に想到したものである。
すなわち、第1の発明は、表面に導体線路を形成した絶縁体からなる複数のシートを積層し一体焼結した積層体で、前記導体線路が前記絶縁体からなるシートの縁部もしくは該シートに設けられたスルーホールを介して電気的に接続し、周回するコイル状線路を形成する積層マイクロ波誘導素子であって、当該コイル状線路は断面形状が扁平であって、かつ当該コイル状線路の表面が凸面であり、前記コイル状線路断面の最厚部の厚さをt、幅をWとした時、当該コイル状線路断面の面積Aが、(t・W/2)≦A<(t・W−0.215・t 2 )の範囲内である積層マイクロ波誘導素子である。
また、本発明は、表面に導体線路を形成した絶縁体からなる複数のシートを積層し一体焼結した積層体で、前記導体線路が前記絶縁体からなるシートの縁部もしくは該シートに設けられたスルーホールを介して電気的に接続し、周回するコイル状線路を形成する積層マイクロ波誘導素子であって、当該コイル状線路は断面形状が扁平であって、かつ当該コイル状線路の表面が凸面であり、前記コイル状線路断面の最厚部の厚さをt、幅をWとした時、絶縁体層を挟んで隣接するコイル状線路の最短距離をd 0 とし、少なくともコイル状線路の幅方向の面部より幅方向にt/2内側の位置で、前記コイル状線路の絶縁体層を挟んで隣接する距離dが、d 0 <d≦(t−t 2 /W+d 0 )の範囲内にある積層マイクロ波誘導素子である。
【0015】
なおここに言うところの、断面形状が扁平であって、かつ表面が凸面であるコイル状線路とは、図7に示すような変形した楕円形の断面を有するコイル状線路である。
【0016】
第2発明は、表面に導体線路を形成した絶縁体からなる複数のシートを積層し一体焼結した積層体で、前記導体線路が前記絶縁体からなるシートの縁部もしくは該シートに設けられたスルーホールを介して電気的に接続し、周回するコイル状線路を形成する積層マイクロ波誘導素子であって、当該コイル状線路の断面形状が扁平であって、かつ当該コイル状線路の一面は凸面でその対向部を凹面とした積層マイクロ波誘導素子である。
【0017】
なおここに言うところの、断面形状が扁平であって、かつ一面が凸面でその対向部が凹面であるコイル状線路とは、図8に示すような変形したU形の断面を有するコイル状線路である。
【0018】
第1の発明、第2の発明において、コイル状線路のその表面の一部もしくは全体を平坦でなくすることで、隣接するコイル状線路間の電界を一様でなくし、コイル状線路間での電位差を小さくして容量成分を減じせしめる(端面効果)のであるから、前記断面形状は例えば図7、図8に示すような左右対称でなくてもよいし、表面の一部が平坦であってもよいし、凸面の一部が凹部であってもよいし、断面の幅方向の端部に若干のバリがあってもよいし、端部が切り落としになっていても、発明の効果は変わることがない。
【0019】
また、コイル状線路の断面の厚さt、幅Wの比W/tである扁平率が、小さく扁平でないと浮遊容量Cfが小さく実用上問題とならないこと、また逆に大きく扁平すぎると、端面効果がうすく発明の効果が少ないので、前記扁平率は2から30であることが好ましい。さらに好ましくは7.5から20である。
【0020】
また、コイル状線路の厚さと幅によって決まる断面積Aが小さいと、抵抗成分が増加し損失が増加すること、大きいと端面効果がうすく発明の効果が少ないので、前記断面積は、t・W/2以上、t・W−0.215・t2未満であることが好ましい。
【0021】
また、コイル状線路が絶縁層を挟んで隣接する距離dは、幅方向に大きくなることが好ましく、さらに好ましくは端面部よりt/2内側では少なくとも隣接する最短距離d0よりも大きく、t−t2/W+d0以下である。
【0022】
【作用】
研究において種々試行した結果、コイル状線路の端部の断面は上下面に接する円弧よりも曲率半径が小である長円であることを要する。一方端面断面は、菱形よりも丸み付けされていること、すなわち菱形の対角線の長さが上記幅Wと厚さtに一致する菱形よりも膨らんだ形状とする事が望ましいと言うことが判明した。ここに上記長円の断面積aは、
a=t・W−0.215・t2
であり、上記菱形の断面積bは、
b>t・W/2
であり a>b であることが望ましい。最も理想的には、長径Wと短径tの楕円であることが判明している。かかる知見をもとに、発明の実施を行った。
【0023】
【発明の実施の形態】
本発明に係る積層マイクロ波誘導素子の概要をインダクタを例にとって説明する。図1はその部分透視斜視図であり図2はそのABCD断面である。
【0024】
このインダクタは、絶縁体層(1)、断面が略楕円形状であるコイル状線路(2)、前記コイル状線路の引き出し端に形成する外部端子(3)およびスルーホール(図示せず)などの接続部を有する。
【0025】
本発明では、コイル状線路(2)の断面を扁平な略楕円形とし、端面効果によって隣接するコイル状線路間での浮遊容量Cfを低減している。断面が扁平で略楕円形のコイル状線路(2)は、絶縁体層の導体線路形成部にあらかじめ凹部を形成し、この上から例えば、AgやCuといった高い導電率を有する金属材料をペースト状にした導体を印刷し、精密に再現性よく形成している。上記絶縁層は、前記金属材料と一体焼結可能な例えば低温焼結可能なNi−Zn系フェライトなどの磁性体やAl23を主成分とした誘電体からなるグリーンシートによって形成する。また前記凹部を形成するときに、グリーンシートを加熱加圧する事でその厚さを均一化している。このようにして、マイクロ波誘導素子の性能を減じることなく浮遊容量Cf及び、そのばらつきを低減している。
【0026】
【実施例】
以下、本発明に係る積層マイクロ波誘導素子の実施例について詳細に説明する。実施例は800MHzでのインピーダンスが50オームとなるインダクタである。
【0027】
(実施例1)
まずAl23を主成分とした誘電体グリーンシートをドクターブレード法で約0.1mmの厚さとなるように成形した後、所定の外形寸法に切断した。該グリーンシートを、位置決め溝を有し中央部がグリーンシートの外形よりわずかに小さく四角形に抜かれたステンレスの枠に貼付けた。
【0028】
以降グリーンシートはステンレスの枠に貼付けた状態で加工する。よって以下状態が変わる迄は特にステンレス枠については説明を省く。また、以降はステンレス枠に設けた位置決め溝を加工基準としている。
【0029】
前記グリーンシートを、直径が約0.1mmの打ち抜きピンを有する金型に配置して打ち抜き、スルーホールを形成した。該グリーンシートを導体線路パターンと同形状の凸部を有する金型に配置した。前記金型はグリーンシートが適度な柔軟性を持つように80℃から120℃に温度調節している。前記グリーンシートを0.5Kg/cm2から1Kg/cm2 の圧力で加圧し、グリーンシート片側表面に、断面がU形状で表面形状が導体線路パターンである凹部を深さ約0.03mmで転写した。
【0030】
次に、再現性よく精密に印刷可能な印刷機の作業テーブルにグリーンシートを配置した。前記作業テーブルには吸引機構がもうけられていて、グリーンシートのほぼ全面を吸着しグリーンシートにたわみや歪みを生じないようにしている。前記グリーンシートの凹部上から、Agペーストを厚さ約0.008mm、幅約0.09mmで、この上に厚さ約0.008mm、幅約0.17mmで、さらに厚さ約0.008mm、幅約0.09mmで印刷し、略楕円形状の導体線路を形成した。なおスルーホール部には前記吸引機構によって印刷と同時にペーストが吸引充填される。
【0031】
導体線路パターンを印刷した複数のグリーンシートを乾燥後、グリーンシートをステンレスの枠より打ち抜き、導体線路が周回する2.5ターンのコイル状線路(2)となるように重ね100℃から140℃で加熱圧着した。つぎに、焼結後の外形寸法が3.2mm×1.6mmとなるように切断し焼結した。この後、焼結体の外周部にAgを主成分とした導体ペーストを塗布し、導体外部電極(3)を形成した後焼き付けし、本実施例のインダクタを得た。本実施例ではコイル状線路の扁平率を7.5とした場合の実施例である。なおあわせて扁平率が、2、20、30となる試料もあわせて作製した。
【0032】
(実施例2)
実施例1と同様の方法で準備した凹部を有するグリーンシートを印刷機の印刷テーブルに配置した。前記グリーンシートの凹部上に厚さ約0.024mm、幅約0.17mmでAgペーストを印刷し略U型の導体線路パターンを形成した。以下実施例1と同様なのでその説明を省く。
【0033】
(比較例)
本発明に係る実施例との比較用として、第1の従来例の試料を作製した。比較例では、凹部を形成していないグリーンシート上に厚さ約0.024mm、幅約0.17mmでAgペーストを印刷し長方形状の導体線路を形成した。他は実施例1、2と同様なのでその説明を省く。
【0033】
このようにして得たインダクタのインピーダンスが無限大となる共振周波数をベクトルネットワークアナライザによって測定した。その結果を表1に示す。
【0034】
【表1】
Figure 0003897192
【0035】
表1中、扁平率の異なる試料を1から4の番号を付して区別している。また、表中の共振周波数の比とは、実施例試料の共振周波数fr’、比較例試料の共振周波数frであらわされr’/frである本発明の実施例1、実施例2のインダクタの共振周波数は比較例のインダクタと比較し、それぞれ約1.02倍から約1.18倍となった。また共振周波数のばらつきは、比較例に対し約0.6倍から約0.7倍となった。
【0036】
なお、これらの実施例においては導体線路を積層方向に重ね周回するように配置しコイル状線路を形成したが、導体線路を同一層上に配置するミアンダラインやスパイラルラインであっても、隣接するコンデンサパターンやアースパターン間で発生する浮遊容量Cfが端面効果により小さくできることから、本発明の効果が変わらないことは言うまでもない。
【0037】
【発明の効果】
本発明によれば、容易に浮遊容量とそのばらつきをともに減少させ、マイクロ波帯等の高周波数帯での使用に適した積層マイクロ波誘導素子を提供できる。
【図面の簡単な説明】
【図1】本発明の一実施例に係る積層マイクロ波誘導素子の部分透視斜視図である。
【図2】本発明の一実施例に係るABCD断面図である。
【図3】第1の従来例の部分透視斜視図である。
【図4】第1の従来例のABCD断面図である。
【図5】第2の従来例のABCD断面図である。
【図6】第3の従来例のABCD断面図である。
【図7】本発明に係るコイル状線路の断面図である。
【図8】本発明に係るコイル状線路の他の断面図である。
【符号の説明】
1 グリーンシート、2 導体線路

Claims (6)

  1. 表面に導体線路を形成した絶縁体からなる複数のシートを積層し一体焼結した積層体で、前記導体線路が前記絶縁体からなるシートの縁部もしくは該シートに設けられたスルーホールを介して電気的に接続し、周回するコイル状線路を形成する積層マイクロ波誘導素子であって、当該コイル状線路は断面形状が扁平であって、かつ当該コイル状線路の表面が凸面であり、前記コイル状線路断面の最厚部の厚さをt、幅をWとした時、当該コイル状線路断面の面積Aが、(t・W/2)≦A<(t・W−0.215・t 2 )の範囲内であることを特徴とする積層マイクロ波誘導素子。
  2. 表面に導体線路を形成した絶縁体からなる複数のシートを積層し一体焼結した積層体で、前記導体線路が前記絶縁体からなるシートの縁部もしくは該シートに設けられたスルーホールを介して電気的に接続し、周回するコイル状線路を形成する積層マイクロ波誘導素子であって、当該コイル状線路は断面形状が扁平であって、かつ当該コイル状線路の表面が凸面であり、前記コイル状線路断面の最厚部の厚さをt、幅をWとした時、絶縁体層を挟んで隣接するコイル状線路の最短距離をd 0 とし、少なくともコイル状線路の幅方向の面部より幅方向にt/2内側の位置で、前記コイル状線路の絶縁体層を挟んで隣接する距離dが、d 0 <d≦(t−t 2 /W+d 0 )の範囲内にあることを特徴とする積層マイクロ波誘導素子。
  3. 表面に導体線路を形成した絶縁体からなる複数のシートを積層し一体焼結した積層体で、前記導体線路が前記絶縁体からなるシートの縁部もしくは該シートに設けられたスルーホールを介して電気的に接続し、周回するコイル状線路を形成する積層マイクロ波誘導素子であって、当該コイル状線路は断面形状が扁平であって、かつ当該コイル状線路の一面が凸面でその対向部は凹面であることを特徴とする積層マイクロ波誘導素子。
  4. 前記コイル状線路断面の最厚部の厚さをt、幅をWとした時、X=W/tで表す扁平率Xが、2≦X≦30の範囲内にあることを特徴とする請求項に記載の積層マイクロ波誘導素子。
  5. 前記コイル状線路断面の最厚部の厚さをt、幅をWとした時、前記コイル状線路断面の面積Aが、
    (t・W/2)≦A<(t・W−0.215・t2
    の範囲内であることを特徴とする請求項に記載の積層マイクロ波誘導素子。
  6. 前記コイル状線路断面の最厚部の厚さをt、幅をWとした時、絶縁体層を挟んで隣接するコイル状線路の最短距離をd0とし、少なくともコイル状線路の幅方向の面部より幅方向にt/2内側の位置で、前記コイル状線路の絶縁体層を挟んで隣接する距離dが、
    0<d≦(t−t2/W+d0
    の範囲内にあることを特徴とする請求項に記載の積層マイクロ波誘導素子。
JP10902797A 1997-04-25 1997-04-25 積層マイクロ波誘導素子 Expired - Lifetime JP3897192B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10902797A JP3897192B2 (ja) 1997-04-25 1997-04-25 積層マイクロ波誘導素子

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10902797A JP3897192B2 (ja) 1997-04-25 1997-04-25 積層マイクロ波誘導素子

Publications (2)

Publication Number Publication Date
JPH10303027A JPH10303027A (ja) 1998-11-13
JP3897192B2 true JP3897192B2 (ja) 2007-03-22

Family

ID=14499756

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10902797A Expired - Lifetime JP3897192B2 (ja) 1997-04-25 1997-04-25 積層マイクロ波誘導素子

Country Status (1)

Country Link
JP (1) JP3897192B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5382002B2 (ja) * 2009-01-14 2014-01-08 株式会社村田製作所 電子部品及びその製造方法
WO2013054587A1 (ja) 2011-10-13 2013-04-18 株式会社村田製作所 電子部品及びその製造方法
JP2014175349A (ja) * 2013-03-06 2014-09-22 Murata Mfg Co Ltd 積層インダクタ
JP7234989B2 (ja) * 2020-04-03 2023-03-08 株式会社村田製作所 インダクタ

Also Published As

Publication number Publication date
JPH10303027A (ja) 1998-11-13

Similar Documents

Publication Publication Date Title
KR100417302B1 (ko) 적층형 코일 부품 및 그 제조방법
KR101548862B1 (ko) 칩형 코일 부품 및 그 제조 방법
JP6238487B2 (ja) インダクタ及びその製造方法
JP3686908B2 (ja) 積層型コイル部品及びその製造方法
KR100438191B1 (ko) 인덕터 소자 및 그 제조방법
US6590486B2 (en) Multilayer inductor
KR100370670B1 (ko) 인덕터 소자 및 그 제조방법
JP3201309B2 (ja) 積層型コイル及びその製造方法
KR101771749B1 (ko) 인덕터
JP2006339617A (ja) 電子部品
JPH06224043A (ja) 積層チップトランスとその製造方法
US5105176A (en) Dielectric resonator and a manufacturing method thereof
JPH0669040A (ja) 積層チップインダクタおよびその製造方法
JP3897192B2 (ja) 積層マイクロ波誘導素子
JP3084037B2 (ja) 積層型共振子とそれを用いたフィルタ
JP2002093623A (ja) 積層インダクタ
KR20180105891A (ko) 코일 전자 부품 및 그 제조방법
JPH03136307A (ja) 積層型チップインダクタ
JP2000082615A (ja) インダクタ素子およびその製造方法
JP2002064016A (ja) 積層インダクタ
WO2019088252A1 (ja) Lc共振アンテナ
KR101412816B1 (ko) 칩 인덕터 및 그 제조방법
US20160189851A1 (en) Electronic component and board having the same
JP3491472B2 (ja) チップアンテナ
JP2001060518A (ja) 積層電子部品

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040401

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060914

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060929

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061107

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20061201

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20061214

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110105

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120105

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130105

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130105

Year of fee payment: 6

EXPY Cancellation because of completion of term