JP3577004B2 - 自動利得調整装置 - Google Patents

自動利得調整装置 Download PDF

Info

Publication number
JP3577004B2
JP3577004B2 JP2001175926A JP2001175926A JP3577004B2 JP 3577004 B2 JP3577004 B2 JP 3577004B2 JP 2001175926 A JP2001175926 A JP 2001175926A JP 2001175926 A JP2001175926 A JP 2001175926A JP 3577004 B2 JP3577004 B2 JP 3577004B2
Authority
JP
Japan
Prior art keywords
signal
analog
digital
gain
ofdm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001175926A
Other languages
English (en)
Other versions
JP2002368715A (ja
Inventor
博紀 田中
匡人 溝口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Nippon Telegraph and Telephone Corp
Original Assignee
NEC Corp
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Telegraph and Telephone Corp filed Critical NEC Corp
Priority to JP2001175926A priority Critical patent/JP3577004B2/ja
Publication of JP2002368715A publication Critical patent/JP2002368715A/ja
Application granted granted Critical
Publication of JP3577004B2 publication Critical patent/JP3577004B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Description

【0001】
【発明の属する技術分野】
本発明はOFDM(Orthogonal frequency division multiplexing)通信に利用する。特に、OFDMバースト信号を受信する装置における自動利得調整技術に関する。
【0002】
【従来の技術】
近年、移動体ディジタル音声放送や地上ディジタルテレビ放送では、直交周波数分割多重(OFDM)技術を用いた伝送方式が用いられている。OFDMは、複数のディジタル変調波を加え合わせたマルチキャリア変調方式の一つであり、データを多数のキャリアに分散して送るため、一つのシンボルの継続時間が長いことと、時間軸でガードインターバルを付加していることによりマルチパス環境下でも特性の劣化が少ない、適切な誤り訂正符号と周波数軸上でのインタリーブとを組み合わせることにより周波数選択性フェージングに強い、信号波形がランダム雑音に近いため、他のサービスに妨害を与えにくく受けにくい、帯域利用効率が比較的よいなどの特徴を有する。これらの特徴を生かして、無線LANなどのデータ伝送にも用いられるようになってきている。
【0003】
【発明が解決しようとする課題】
このようなOFDM通信では、無線LANなどのデータ伝送に、バースト信号による送受信が行われる。OFDMバースト信号を受信するためには、バースト信号の先頭に付加される利得制御用シンボルとシンボル同期用シンボルとで構成されるプリアンブル区間で利得制御およびOFDMシンボルの同期を確立する必要がある。OFDMシンボル同期を確立する方法として、同期用シンボルの繰り返しを自己遅延相関によって検出する場合に、同期用シンボルの前に受信信号が一定レベルに収束していなければならず、利得制御用シンボル区間内での高速な利得制御が要求される。
【0004】
本発明は、このような背景に行われたものであって、OFDM変調波バースト信号の先頭部での高速な利得制御を行うことができる自動利得調整装置を提供することを目的とする。本発明は、高精度の利得制御を行うことができる自動利得調整装置を提供することを目的とする。
【0005】
【課題を解決するための手段】
本発明の自動利得制御装置は、バースト信号検出を契機として、RSSI(Received Signal Strength Indicator)で検出された受信レベルに応じてアナログ利得制御アンプを制御することにより高速な利得制御を実現し、OFDMシンボル同期のために算出されるサンプリングされた受信信号の相関値を用いてディジタル信号処理によって高精度な利得制御を併せて実現することを特徴とする。
【0006】
すなわち、本発明は、自動利得調整装置であって、本発明の特徴とするところは、IF帯のOFDMアナログ信号レベルを検出する手段と、この検出する手段の検出結果にしたがって当該アナログ信号が雑音であるか否かを判定する手段と、この判定する手段の判定結果にしたがって当該アナログ信号が雑音ではないときには当該アナログ信号レベルの平均値に基づき当該アナログ信号の増幅利得を調整する手段と、前記判定する手段の判定結果にしたがって当該アナログ信号が雑音であるときにはその雑音レベルの平均値に基づき前記判定する手段の判定閾値を更新する手段とを備え、前記判定する手段は、前記検出する手段の検出結果にしたがって当該アナログ信号レベルの移動平均を算出する手段と、この算出する手段の算出結果と前記判定閾値とを比較する手段と、この比較する手段の比較結果にしたがって当該アナログ信号の移動平均が前記判定閾値を上回ったときには当該アナログ信号を雑音ではないと判定する手段とを含むところにある。
【0007】
さらに、OFDMディジタル信号に含まれる所定の信号パターンと基準となる既知の信号パターンとの相関をとる手段と、この相関をとる手段により得られた前記所定の信号パターンと前記基準となる既知の信号パターンとの相関レベルにしたがって当該ディジタル信号の増幅利得を調整する手段とを備えることが望ましい。
【0008】
【発明の実施の形態】
(第一実施例)
本発明実施例の構成について図1および図2を参照して説明する。図1は本発明第一実施例の自動利得調整装置を含むOFDMバースト信号受信装置のアナログ制御部の要部ブロック構成図である。図2は本発明第一実施例の自動利得調整装置を含むOFDMバースト信号受信装置のディジタル制御部の要部ブロック構成図である。
【0009】
本発明第一実施例の自動利得調整装置は、図1に示すアナログ制御部20と図2に示すディジタル制御部21とから構成される。アナログ制御部20は、図1に示すように、IF帯のOFDMアナログ信号レベルを検出する手段であるRSSI1と、このRSSI1の検出結果にしたがって当該アナログ信号が雑音であるか否かを判定する手段であるバースト信号検出部3と、このバースト信号検出部3の判定結果にしたがって当該アナログ信号が雑音ではないときには当該アナログ信号レベルの平均値に基づき当該アナログ信号の増幅利得を調整する手段であるアナログ自動利得制御部8と、バースト信号検出部3の判定結果にしたがって当該アナログ信号が雑音であるときにはその雑音レベルの平均値に基づきバースト信号検出部3の判定閾値を更新する手段である雑音レベル測定部6とを備え、バースト信号検出部3は、RSSI1の検出結果にしたがって当該アナログ信号レベルの移動平均を算出する手段と、この算出する手段の算出結果と前記判定閾値とを比較する手段と、この比較する手段の比較結果にしたがって当該アナログ信号の移動平均が前記判定閾値を上回ったときには当該アナログ信号を雑音ではないと判定する手段とを含むことを特徴とする。
【0010】
当該アナログ信号は、準同期検波器9により準同期検波され、さらに、AD変換器10によりディジタル信号に変換される。
【0011】
ディジタル制御部21は、図2に示すように、当該ディジタル信号に含まれる所定の信号パターンを検出するために当該ディジタル信号と基準となる既知の信号パターンとの相関をとる手段または当該ディジタル信号に含まれる2つの連続した所定の信号パターンを検出するために当該ディジタル信号と所定の信号パターン長だけ遅延された当該ディジタル信号との自己相関をとる手段である相関器11と、この相関器11により得られた前記所定の信号パターンと前記基準となる既知の信号パターンとの相関レベルにしたがって当該ディジタル信号の増幅利得を調整する手段であるディジタル自動利得制御部13とを備えたことを特徴とする。
【0012】
すなわち、アナログ制御部20は、図1に示すように、IF帯信号の受信レベル検出信号を出力するRSSI1と、RSSI1が出力する受信信号レベル検出信号をアナログ/ディジタル変換するAD変換器2と、AD変換器2の出力からバースト信号の有無を検出するバースト信号検出部3と、バースト信号検出部3でバースト信号が受信されていないと判断された場合にAD変換器2の出力を平均して雑音レベルを測定する雑音レベル測定部6と、バースト信号検出部3でバースト信号が受信されたと判断された場合にAD変換器2の出力から信号レベルの測定を行う信号レベル測定部5と、信号レベル測定部5で測定された信号レベルから利得制御アンプ7を制御するアナログ自動利得制御部8と、受信IF帯信号の利得を制御する利得制御アンプ7と、利得制御された受信IF信号を準同期検波する準同期検波器9と、準同期検波された信号をアナログ/ディジタル変換するAD変換器10を備えている。
【0013】
ディジタル制御部21は、図2に示すように、ディジタル信号に変換された準同期検波信号から自己または相互相関値を算出する相関器11と、相関器11の出力信号から尖頭値を検出しそのタイミングをOFDMシンボルタイミングとしOFDM復調器15を制御するOFDMシンボル同期検出部12と、OFDMシンボル同期検出部12において検出された相関器11の出力信号の尖頭値からアナログ制御部20での利得の誤差を検出するディジタル自動利得制御部13と、前記利得の誤差を補正するディジタルアンプ14と、ディジタルOFDM変調波を復調するOFDM復調器15を備えている。
【0014】
次に、本発明第一実施例の自動利得調整装置の動作を説明する。図3はOFDMバースト信号の信号フォーマットを示す図である。OFDM変調波は、複数の変調波(サブキャリア)を多重しているため、データパターンによって受信信号レベルが安定しない場合があるが、図3におけるAGCシンボルは、振幅がほぼ一定でレベル検出に適したパターンが用いられる。
【0015】
OFDMバースト信号を受信するとき、OFDMシンボルのタイミングを正しく検出し、シンボル同期を確立することが受信特性に大きく影響を及ぼす。図3におけるOFDMシンボル同期のための同期シンボルを正しく検出するために、図3におけるAGCシンボル区間内に受信レベルを安定させておく必要がある。このため、AGCシンボル区間内で受信信号レベルが同期シンボルを検出するのに充分安定でかつ高速な利得の制御が行われなければならない。また、後段のOFDM復調部では、受信信号誤りが発生しないようなより高精度な利得の制御が行われなければならない。
【0016】
図1に示すように、受信されたIF帯の信号レベルをRSSI1によって検出し、検出されたレベルに対応した信号をAD変換器2によってディジタル信号に変換する。バースト信号検出部3において、ディジタル変換されたRSSI1の出力信号の移動平均を算出し、雑音レベル測定部6で測定された雑音レベルから算出された信号検出レベルを超えたか否かの判定が行われる。雑音レベル測定部6では、バースト信号検出部3によって信号が検出されていない場合には、ディジタル変換されたRSSI1の出力信号の平均値を算出し雑音レベルとする。初期動作時は、雑音レベルを最大値に設定することによってバースト信号検出部3で信号検出されないため雑音レベル測定部6において雑音レベルが測定される。また、信号が検出されていない場合は常に雑音レベルが測定され、一定時間おきに更新されるように動作する。バースト信号検出部3での信号検出を高速にするために、バースト信号検出部3における信号検出の判定に用いられる信号検出レベルは、雑音レベル測定部6で測定された雑音レベルをもとに特性劣化を及ぼす誤検出または不検出の確率が最も低い最適値に設定する。
【0017】
図4はアナログ制御部20の動作を説明するためのタイミング図である。バースト信号検出部3でRSSI信号の移動平均値が信号検出レベルを超えると、信号レベル測定部5においてRSSI出力の平均値の算出が開始され、雑音レベル測定部6における雑音レベル測定が中断する。信号レベル測定部5において一定時間平均化されたRSSIの出力値をもとに、アナログ自動利得制御部8は利得制御アンプ7の制御値を出力する。
【0018】
信号レベル測定部5におけるRSSIの出力値を平均化する時間は、利得制御アンプ7の出力の応答が同期シンボルの先頭よりも前に収束するように設定する。利得制御アンプ7の制御値は、検出されたバースト信号を受信している間は保持され、OFDM復調器15においてバースト信号の終了が確認されると初期値に設定される。初期値を利得制御アンプの最小ゲインとなるような制御値を設定することで、後段の相関器11の出力は十分小さい値となり、バースト信号が受信されていない間はOFDMシンボル同期検出部12での誤検出が発生しない。利得制御アンプ7の出力信号は局部発振器を備えた準同期検波器9でIF帯からベースバンド帯の信号に変換される。ベースバンド信号に変換された受信信号はAD変換器10によってサンプリングされディジタル信号に変換される。
【0019】
ディジタル信号に変換された受信信号は相関器11に入力され、相関器11は図3(a)のフレーム・フォーマットを有する受信信号の場合には、あらかじめ用意された同期シンボルパターンとの相関値を、また、図3(b)のフレーム・フォーマットを有する受信信号の場合には、同期シンボル長だけ遅延した信号との相関値を算出する。
【0020】
相関値が最大となるタイミングで同期シンボルが検出されたと判断され、そのタイミングがOFDMシンボル同期タイミングとなる。図5はOFDMシンボル同期検出部12の動作を説明するための図である。OFDMシンボル同期検出部12では、相関器11の出力値の尖頭値を検出し、そのタイミングをOFDMシンボルタイミングとしてOFDM復調器15を制御する。また、検出された尖頭値は既知のパターンの相関値であるので、利得制御アンプ7の出力信号のレベルを容易に算出することができ、算出されたレベルに応じてディジタルアンプ14の制御値を出力し、アナログ制御部20での利得誤差を補正する。
【0021】
これにより、OFDM変調波バースト信号の先頭部での高速な利得制御が可能である。その理由は、本発明がバースト信号検出を契機に利得制御を行っているものであるが、RSSIを用いることによって高速なバースト信号検出および信号レベル検出を実現できるからである。
【0022】
さらに、受信信号を誤って復調および復号する可能性がある利得制御アンプの固体差や温度特性などによって生じた利得誤差の補正を簡易な回路で実現することが可能である。その理由は、OFDMシンボル同期検出に用いられる相関器11の出力値から、アナログ信号の利得制御アンプ7での利得誤差を容易に算出することができ、ディジタル信号処理により簡易な回路で高精度な制御が可能であるからである。また、変調波の多重波であるOFDM変調波受信信号の場合には、受信信号レベルがデータパターンによってばらつくため、既知のパターンから受信レベルを算出することにより高精度な利得制御が実現できる。
【0023】
(第二実施例)
本発明第二実施例を図6および図7を参照して説明する。図6および図7は本発明第二実施例の自動利得調整装置の要部ブロック構成図である。
【0024】
本発明第二実施例の自動利得調整装置は、図6に示すアナログ制御部80と図7に示すディジタル制御部81とから構成される。アナログ制御部80は、図6に示すように、利得制御アンプ64を制御して高速な利得制御を得る。RSSI51では、IF帯受信信号の受信レベルを検出して受信レベル強度に応じた電圧を出力し、この電圧をAD変換器52によりサンプリングクロック53の周期でサンプリングしてディジタル信号に変換する。ディジタル信号に変換されたRSSI信号は積算器54で一定時間積算されて移動平均値が出力される。判定器55では、前記移動平均値と雑音レベル測定部で測定された雑音レベルを元に設定された信号検出閾値とを比較し、前記移動平均値が信号検出閾値を超えた場合には、信号検出状態を示すステータス信号を出力する。
【0025】
信号検出状態になると雑音レベル測定部のゲート57が閉じて雑音レベル測定を中断する。バースト信号検出部において信号が検出されていない状態では、雑音レベル測定部のゲート57が開いて積算器60に信号レベル測定部の積算器54の出力が供給され、カウンタ58にサンプリングクロック53が供給され、雑音レベルが十分に安定して得られるように信号レベル測定部で積算されたRSSI信号をさらに平均化する。
【0026】
カウンタ58で所定の積算時間に到達するとフリップフロップ59の値が積算器60の出力値に更新される。ここで、プリップフロップ59の初期値を最大値に設定しておくことで、初期状態によるバースト信号の誤検出の発生を防ぐことができる。
【0027】
バースト信号検出部の判定器55がバースト信号を検出すると、バースト検出状態を示すステータス信号が遅延器56に入力されて信号レベルの測定時間だけ遅延される。遅延器56で遅延された信号検出ステータス信号の検出状態への変化点における信号レベル測定部の積算器54の出力値を読み出しアドレスとして、信号レベルに対応した利得制御アンプ64の制御値が記憶されたテーブルROM61の値を読み出す。アンプ制御部63では、信号検出時にはテーブルROM61から読み出された制御値を出力し、バースト信号終了時には初期値62を出力する。前記出力値を制御値として、利得制御アンプ64の利得が制御される。
【0028】
IF帯受信信号は、利得制御アンプ64で利得が制御され準同期検波器65で準同期検波されてベースバンド信号に変換され、AD変換器66でディジタル信号にサンプリングされる。
【0029】
図7に示すディジタル制御部81は、ディジタル信号処理による利得制御を行い、アナログ制御部80で生じる利得誤差の補正を行う部分である。相関器71は、サンプリングされたベースバンド受信信号と、前記ベースバンド受信信号を遅延器70で同期シンボル長だけ遅延された信号との相関値を算出し、OFDMシンボル同期検出部では前記相関値の尖頭値をサーチする。尖頭値のサーチがタイマ75によってタイムアウトすると、検出された尖頭値を読み出しアドレスとしてテーブルROM77から乗算器78の乗数を読み出す。テーブルROM77には、尖頭値に対応した利得制御用の乗算器78の乗数が格納されている。AD変換器66の出力であるサンプリングされたベースバンド信号は乗算器78によって利得制御され、OFDM復調器79で復調される。OFDM復調器79でバーストの終了を検出すると、アンプ制御部63にバースト終了信号を出力する。
【0030】
【発明の効果】
以上説明したように、本発明によれば、OFDM変調波バースト信号の先頭部での高速かつ高精度の利得制御を行うことができる。
【図面の簡単な説明】
【図1】本発明第一実施例の自動利得調整装置を含むOFDMバースト信号受信装置のアナログ制御部の要部ブロック構成図。
【図2】本発明第一実施例の自動利得調整装置を含むOFDMバースト信号受信装置のディジタル制御部の要部ブロック構成図。
【図3】OFDMバースト信号の信号フォーマットを示す図。
【図4】アナログ制御部の動作を説明するためのタイミング図。
【図5】OFDMシンボル同期検出部の動作を説明するための図。
【図6】本発明第二実施例の自動利得調整装置を含むOFDMバースト信号受信装置のアナログ制御部の要部ブロック構成図。
【図7】本発明第二実施例の自動利得調整装置を含むOFDMバースト信号受信装置のディジタル制御部の要部ブロック構成図。
【符号の説明】
1、51 RSSI
2、10、52、66 AD変換器
3 バースト信号検出部
4 切り替え器
5 信号レベル測定部
6 雑音レベル測定部
7、64 利得制御アンプ
8 アナログ自動利得制御部
9、65 準同期検波器
11、71 相関器
12 OFDMシンボル同期検出部
13 ディジタル自動利得制御部
14 ディジタルアンプ
15、79 OFDM復調器
20、80 アナログ制御部
21、81 ディジタル制御部
53 サンプリングクロック
54、60 積算器
55、74 判定器
56、76 遅延器
57 ゲート
58 カウンタ
59 フリップフロップ
61、77 テーブルROM
62、72 初期値
63 アンプ制御部
70 遅延器
73 閾値セレクタ
75 タイマ
78 乗算器

Claims (1)

  1. 入力されるIF帯のOFDM帯(Orthogonal frequency
    division multiplexing)のアナログ信号を増幅する利得制御アンプと、この利得制御アンプで増幅された信号を準同期検波してベースバンド信号に変換する準同期検波器とこのベースバンド信号をOFDMディジタル信号に変換するAD変換器とを備えたアナログ制御部と、前記AD変換器で変換されたOFDMディジタル信号を入力し利得制御を行ってディジタルOFDM変調波を復調するディジタル制御部とを備え、
    前記アナログ制御部は、
    入力されるアナログ信号レベルを検出する手段と、この検出する手段の検出結果にしたがって当該アナログ信号が雑音であるか否かを判定する手段と、この判定する手段の判定結果にしたがって当該アナログ信号が雑音ではないときには当該アナログ信号レベルの平均値に基づき前記利得制御アンプの増幅利得を調整する手段と、前記判定する手段の判定結果にしたがって当該アナログ信号が雑音であるときにはその雑音レベルの平均値に基づき前記判定する手段の判定閾値を更新する手段とを備え、
    前記判定する手段は、前記検出する手段の検出結果にしたがって当該アナログ信号レベルの移動平均を算出する手段と、この算出する手段の算出結果と前記判定閾値とを比較する手段と、この比較する手段の比較結果にしたがって当該アナログ信号の移動平均が前記判定閾値を上回ったときには当該アナログ信号を雑音ではないと判定する手段とを含み、
    前記ディジタル制御部は、OFDMディジタル信号に含まれる所定の信号パターンと基準となる既知の信号パターンとの相関をとる手段と、この相関をとる手段により得られた前記所定の信号パターンと前記基準となる既知の信号パターンとの相関レベルにしたがって当該ディジタル信号の増幅利得を調整する手段とを備え、
    前記利得制御アンプの増幅利得を調整する手段は、前記利得制御アンプの制御値を前記ディジタル制御部の復調出力としてバースト信号の終了が出力されたときは最小ゲインになるように設定する
    ことを特徴とする自動利得調整装置。
JP2001175926A 2001-06-11 2001-06-11 自動利得調整装置 Expired - Fee Related JP3577004B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001175926A JP3577004B2 (ja) 2001-06-11 2001-06-11 自動利得調整装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001175926A JP3577004B2 (ja) 2001-06-11 2001-06-11 自動利得調整装置

Publications (2)

Publication Number Publication Date
JP2002368715A JP2002368715A (ja) 2002-12-20
JP3577004B2 true JP3577004B2 (ja) 2004-10-13

Family

ID=19016985

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001175926A Expired - Fee Related JP3577004B2 (ja) 2001-06-11 2001-06-11 自動利得調整装置

Country Status (1)

Country Link
JP (1) JP3577004B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5854144B2 (ja) * 2012-07-31 2016-02-09 日本電気株式会社 無線装置、その通信方法及び通信プログラム

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100550100B1 (ko) 2003-12-17 2006-02-08 삼성전자주식회사 직교 주파수 분할 다중 시스템의 자동 이득 조절 장치 및그 방법
KR100812607B1 (ko) 2005-12-01 2008-03-13 에스케이텔레시스 주식회사 알에프 파워를 이용하여 동기를 획득하는 티디디방식에서의 증폭모듈 및 증폭모듈에서 알에프 파워를이용하여 동기를 획득하는 방법
US7852972B2 (en) 2006-05-22 2010-12-14 Qualcomm Incorporated Single-burst acquistion for wireless communication system
JP4920722B2 (ja) * 2009-05-13 2012-04-18 日本電信電話株式会社 受信利得制御方法、プログラム、および受信利得制御装置
CN102281410B (zh) * 2010-06-08 2013-06-05 北京创毅视讯科技有限公司 一种控制移动模拟电视邻频干扰的方法和装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5854144B2 (ja) * 2012-07-31 2016-02-09 日本電気株式会社 無線装置、その通信方法及び通信プログラム

Also Published As

Publication number Publication date
JP2002368715A (ja) 2002-12-20

Similar Documents

Publication Publication Date Title
US7436906B2 (en) Synchronous detector with high accuracy in detecting synchronization and a method therefor
JP3568182B2 (ja) データ伝送装置の同期検出方法及びその装置
US8498368B1 (en) Method and system for optimizing gain changes by identifying modulation type and rate
US7251282B2 (en) Receiver and method to detect and synchronize with a symbol boundary of an OFDM symbol
US20040037378A1 (en) Automatic gain control circuit and method thereof and demodulation apparatus using the same
US7457378B1 (en) Apparatus and method for RF packet detection and symbol timing recovery
EP2059031B1 (en) Demodulation device, demodulation device control method, demodulation device control program, and recording medium with recorded demodulation device control program
US7349462B2 (en) Acquisition and adjustment of gain, receiver clock frequency, and symbol timing in an OFDM radio receiver
JP2010283823A (ja) データ処理装置及びデータ処理方法
US7386063B1 (en) Voting block for identifying WLAN signal modulation type
JP2004336563A (ja) 無線受信装置および受信フィルタリング方法
EP0999676B1 (en) OFDM communication receiver and frequency offset detection method for use in a OFDM communication receiver
US20040190648A1 (en) Method and apparatus for channel quality metric generation within a packet-based multicarrier modulation communication system
JP3577004B2 (ja) 自動利得調整装置
JP3519294B2 (ja) Ofdm通信装置及びofdm通信方法
JP4755077B2 (ja) 伝送モード、ガード長検出回路とその方法
Almenar et al. Synchronization techniques for HIPERLAN/2
JP2000151548A (ja) Ofdm通信装置
JP3841515B2 (ja) デジタルオーディオ放送の受信装置
JP3839292B2 (ja) Ofdm信号受信機
US7035352B1 (en) Apparatus and method for signal acquisition in a FSK demodulator with integrated time and frequency tracking
JP3145054B2 (ja) 直交周波数分割多重方式用受信機
JP4126005B2 (ja) 無線通信システムの自動利得制御回路
JP3552100B2 (ja) Ofdmバースト信号受信装置
JP2002232389A (ja) Ofdm受信装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040212

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040323

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040520

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040615

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040708

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070716

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080716

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees