JP3515152B2 - Signal identification device - Google Patents

Signal identification device

Info

Publication number
JP3515152B2
JP3515152B2 JP33808193A JP33808193A JP3515152B2 JP 3515152 B2 JP3515152 B2 JP 3515152B2 JP 33808193 A JP33808193 A JP 33808193A JP 33808193 A JP33808193 A JP 33808193A JP 3515152 B2 JP3515152 B2 JP 3515152B2
Authority
JP
Japan
Prior art keywords
signal
value
voltage
differential
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP33808193A
Other languages
Japanese (ja)
Other versions
JPH07201134A (en
Inventor
求 橋爪
Original Assignee
日本テキサス・インスツルメンツ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本テキサス・インスツルメンツ株式会社 filed Critical 日本テキサス・インスツルメンツ株式会社
Priority to JP33808193A priority Critical patent/JP3515152B2/en
Publication of JPH07201134A publication Critical patent/JPH07201134A/en
Application granted granted Critical
Publication of JP3515152B2 publication Critical patent/JP3515152B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は2値情報を含む信号、例
えばMOディスクから読み出された再生信号を2値に識
別する信号識別装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a signal discriminating apparatus for discriminating a signal containing binary information, for example, a reproduced signal read from an MO disc into a binary signal.

【0002】[0002]

【従来の技術】図9および図10を参照して従来の信号
識別装置を説明する。図9は、従来の信号識別装置8の
構成を示す図である。図10は、図9に示す信号識別装
置8の各部分の波形を示す図であって、(A)は信号識
別装置8に入力される再生信号の波形、(B)は微分回
路82から出力される微分信号の波形、(C)は比較回
路84の出力波形、(D)は信号識別装置8の出力信
号、(E)は欠陥を生じている再生信号の波形、(F)
は欠陥を生じている再生信号を微分回路82により微分
した信号の波形である。
2. Description of the Related Art A conventional signal identifying apparatus will be described with reference to FIGS. FIG. 9 is a diagram showing a configuration of a conventional signal identifying device 8. FIG. 10 is a diagram showing the waveform of each part of the signal identifying device 8 shown in FIG. 9, where (A) is the waveform of the reproduced signal input to the signal identifying device 8 and (B) is the output from the differentiating circuit 82. (C) is the output waveform of the comparison circuit 84, (D) is the output signal of the signal identifying device 8, (E) is the waveform of the reproduced signal having a defect, and (F) is the waveform of the reproduced signal.
Is a waveform of a signal obtained by differentiating a reproduced signal having a defect by the differentiating circuit 82.

【0003】図9に示すように、信号識別装置8は、例
えばMOディスクから読み出されて生成された再生信号
の波形等化処理を行う波形等化回路(EQ)80、波形
等化された再生信号を微分する微分回路82、波形等化
された再生信号の電圧を所定の閾値電圧Vthと比較して
2値に識別する比較回路84、および、微分回路82の
出力信号の論理値を反転した信号と比較回路84の出力
信号とのAND演算を行う論理回路86とから構成され
ている。尚、MOディスクからの再生信号は所定の時間
単位の整数倍ごとに2値情報含んでおり、その情報は
再生信号の振幅のピーク値として表されている。
As shown in FIG. 9, the signal identifying device 8 includes a waveform equalization circuit (EQ) 80 for performing waveform equalization processing of a reproduction signal read from a MO disk and generated, and waveform equalization is performed. A differentiation circuit 82 for differentiating the reproduction signal, a comparison circuit 84 for comparing the voltage of the waveform-equalized reproduction signal with a predetermined threshold voltage V th to discriminate between two values, and a logical value of the output signal of the differentiation circuit 82 It is composed of a logic circuit 86 which performs an AND operation of the inverted signal and the output signal of the comparison circuit 84. The reproduction signal from the MO disc contains binary information for each integral multiple of a predetermined time unit, and the information is represented as a peak value of the amplitude of the reproduction signal.

【0004】以下、図10を参照して信号識別装置8の
動作を説明する。MOディスク等から読み出されて生成
された図10(A)に示す再生信号は、波形等化回路8
0で波形等化されて微分回路82、および、比較回路8
4に入力される。微分回路82は、再生信号を微分し、
図10(B)に示す微分信号として論理回路86に入力
する。一方、比較回路84は、再生信号の電圧と図10
(A)に示す閾値電圧Vthとを比較し、図10(C)に
示すように、再生信号の電圧が閾値電圧Vthより高い場
合に出力信号を論理値1にし、低い場合には出力信号を
論理値0にして論理回路86に入力する。論理回路86
は、微分信号の電圧と所定の閾値電圧(0V)とを比較
して2値に識別して論理値を反転した信号と比較回路8
4の出力信号とをAND演算し、図10(D)に示す識
別信号として出力する。
The operation of the signal identifying device 8 will be described below with reference to FIG. The reproduction signal shown in FIG. 10A generated by reading from the MO disk or the like is the waveform equalization circuit 8
The waveform is equalized with 0, and the differentiation circuit 82 and the comparison circuit 8
4 is input. The differentiating circuit 82 differentiates the reproduction signal,
It is input to the logic circuit 86 as the differential signal shown in FIG. On the other hand, the comparison circuit 84 compares the voltage of the reproduction signal with that of FIG.
The threshold voltage V th shown in (A) is compared, and as shown in FIG. 10 (C), the output signal is set to the logical value 1 when the voltage of the reproduction signal is higher than the threshold voltage V th , and the output signal is output when it is low. The signal is set to a logical value 0 and input to the logic circuit 86. Logic circuit 86
Is a signal obtained by comparing the voltage of the differential signal with a predetermined threshold voltage (0 V), identifying the binary value, and inverting the logical value, and the comparison circuit 8
An AND operation is performed with the output signal of No. 4 to output as an identification signal shown in FIG.

【0005】信号識別装置8において、再生信号を微分
回路82により微分信号にしてから識別を行うのは、図
10(A)に示した再生信号の正のピーク点を直接検出
することが難しく、再生信号の正のピーク点を微分信号
の電圧が0Vとなる点(ゼロクロス点)として検出する
方が容易だからである。また、比較回路84と論理回路
86により、再生信号の電圧が閾値以上である場合にの
み信号の識別を行うのは、再生信号の電圧が一定値以上
の場合にのみ微分信号の識別結果を有効化し、例えば再
生信号にピークが現れない無信号時にノイズを誤検出し
て識別信号として出力してしまうことを防止するためで
ある。上述の他、比較回路84の再生信号の比較に用い
られる閾値を、再生信号の電圧を平均した値に最適化し
て再生信号の直流レベルの長時間の経時変動に伴う不都
合を回避するように構成された信号識別装置も従来から
知られている。
In the signal discriminating device 8, it is difficult to directly detect the positive peak point of the reproduced signal shown in FIG. 10A because it is difficult to discriminate after the reproduced signal is differentiated by the differentiating circuit 82. This is because it is easier to detect the positive peak point of the reproduction signal as the point where the voltage of the differential signal becomes 0 V (zero cross point). Further, the comparison circuit 84 and the logic circuit 86 identify the signal only when the voltage of the reproduction signal is equal to or higher than the threshold value. The discrimination result of the differential signal is effective only when the voltage of the reproduction signal is equal to or higher than a certain value. This is for preventing noise from being erroneously detected and output as an identification signal when there is no signal in which a peak does not appear in the reproduced signal. In addition to the above, the threshold value used for comparing the reproduced signals of the comparison circuit 84 is optimized to a value obtained by averaging the voltages of the reproduced signals so as to avoid the inconvenience caused by the long-term variation of the DC level of the reproduced signals. A signal identifying device that has been used is also conventionally known.

【0006】[0006]

【発明が解決しようとする課題】しかしながら、従来の
信号識別装置8においては、再生信号を閾値と比較して
微分信号を有効化するための信号を生成するので、例え
ば図10(E)に示すような、MOディスクの傷等に起
因する欠陥が再生信号に生じた場合、欠陥が続いている
間、誤った信号の識別が行われてしまうという問題があ
る。また、MOディスク上のゴミ、あるいは、経時変化
により再生信号の振幅が一時的に小さくなる再生信号の
ドロップアウト、および、再生信号の直流成分の電圧に
変動が生じるDCレベル変動が生じた場合、比較回路8
4の閾値の設定値によっては比較回路84の出力信号が
活性化せず(論理値1にならず)、微分信号の電圧のゼ
ロクロス点の検出が不可能になるという問題がある。一
方、再生信号の電圧を平均した値を比較回路84の閾値
とした場合、再生信号のドロップアウト、および、DC
レベル変動に伴う不具合をある程度解消できる。しかし
この場合、あくまでも平均値に基づいて閾値を得るので
あって、再生信号の波形それぞれに適応した閾値を得る
ことはできない。従って、比較回路84の出力信号が不
要な部分においても活性化してしまう可能性がある。こ
の結果、ノイズ等により本来の微分信号のゼロクロス点
以外においてもゼロクロス点を検出してしまい、識別信
号に誤りが生じてしまう可能性があるという問題があ
る。
However, in the conventional signal identification device 8, the reproduction signal is compared with the threshold value to generate the signal for validating the differential signal, and therefore, for example, it is shown in FIG. When such a defect caused by a scratch on the MO disk occurs in the reproduced signal, there is a problem that an erroneous signal is identified while the defect continues. In addition, when dust on the MO disk, or a dropout of a reproduction signal in which the amplitude of the reproduction signal temporarily becomes small due to a change over time, and a DC level fluctuation in which the voltage of the DC component of the reproduction signal fluctuates, Comparison circuit 8
There is a problem that the output signal of the comparison circuit 84 is not activated (does not become the logical value 1) depending on the set value of the threshold value of 4 and the zero cross point of the voltage of the differential signal cannot be detected. On the other hand, when a value obtained by averaging the voltage of the reproduction signal is used as the threshold value of the comparison circuit 84, the dropout of the reproduction signal and the DC
It is possible to solve some problems caused by level fluctuations. However, in this case, the threshold value is obtained only based on the average value, and the threshold value adapted to each waveform of the reproduction signal cannot be obtained. Therefore, the output signal of the comparison circuit 84 may be activated even in an unnecessary portion. As a result, there is a problem in that a zero cross point may be detected at a point other than the original zero cross point of the differential signal due to noise or the like, and an error may occur in the identification signal.

【0007】本発明は従来技術の問題点に鑑みてなされ
たものであり、再生信号の微分信号のみに基づいて再生
信号の識別を行うことができる信号識別装置を提供する
ことを第1の目的とする。また、微分信号のみに基づい
て再生信号の識別を行う信号識別装置において、微分信
号の波形1周期ごとに閾値を最適化し、短期的な再生信
号のドロップアウト、DCレベルの変動等に伴う不具合
を除去可能であり、大幅な再生信号の変化に伴う大幅な
微分信号の変化に対応可能な信号識別装置を提供するこ
とを第2の目的とする。また、短期的な再生信号のドロ
ップアウト、DCレベルの変動等に伴う不具合を除去可
能な信号識別装置において、さらに動作速度を速くする
ことが可能な信号識別装置を提供することを第3の目的
とする。
The present invention has been made in view of the problems of the prior art, and it is a first object of the present invention to provide a signal discriminating apparatus which can discriminate a reproduced signal based only on a differential signal of the reproduced signal. And Further, in a signal discriminating apparatus that discriminates a reproduced signal based only on a differentiated signal, a threshold value is optimized for each cycle of the waveform of the differentiated signal, and short-term reproduced signal dropout, DC level fluctuation, etc. A second object of the present invention is to provide a signal discriminating device that can be removed and can cope with a large change in a differential signal accompanying a large change in a reproduced signal. A third object of the present invention is to provide a signal identification device capable of further increasing the operation speed in a signal identification device capable of eliminating defects caused by short-term reproduction signal dropout, fluctuations in DC level, and the like. And

【0008】[0008]

【課題を解決するための手段】上記第1および第2の目
的を達成するために本発明の第1の信号識別装置は、2
値情報を含む信号を微分して微分信号を生成する微分手
段と、リセット信号に応じて前記微分信号の負又は正
極性の波高値を検出する波高値検出手段と、前記波高値
に基づいて閾値を生成する閾値生成手段と、前記微分信
号と前記閾値とを比較して前記2値情報を識別する識別
手段とを有し、前記リセット信号が前記識別手段で識別
された前記2値情報に同期している
In order to achieve the above first and second objects, the first signal identifying device of the present invention is
Differentiating means for differentiating a signal including value information to generate a differential signal, peak value detecting means for detecting a negative or positive polarity peak value of the differential signal according to a reset signal, and the peak value
Threshold value generating means for generating a threshold value based on the above, and identification means for comparing the differential signal and the threshold value to identify the binary information, and the reset signal is identified by the identifying means.
It is synchronized with the binary information .

【0009】また、上記第3の目的を達成するために本
発明の第2の信号識別装置は、2値情報を含む信号を微
分して微分信号を生成する微分手段と、前記微分信号と
基準電圧とを比較して2値信号を生成する2値信号生成
手段と、リセット信号に応じて前記微分信号の負又は正
の極性の波高値を検出する波高値検出手段と、前記波高
に基づいて閾値を生成する閾値生成手段と、前記微分
信号と前記閾値とを比較して時間窓信号を生成する時間
窓生成手段と、前記2値信号と前記時間窓信号とに基づ
いて前記2値情報を識別する識別手段とを有し、前記リ
セット信号が前記時間窓信号に同期している。また、好
適な前記第1又は第2の信号識別装置においては、前記
リセット信号は前記識別手段で識別された前記2値情報
又は前記時間窓信号に同期しており、前記波高値検出手
段は前記リセット信号が入力されるまで前記微分信号の
極値を保持する。
Further, in order to achieve the above-mentioned third object, the second signal identifying apparatus of the present invention finely detects a signal including binary information.
Differentiating means for dividing and generating a differential signal, and the differential signal
Binary signal generation means for generating a binary signal by comparing with a reference voltage, and crest value detection means for detecting a crest value of the negative or positive polarity of the differentiated signal according to a reset signal, Based on the threshold value generating means for generating a threshold value based on the peak value, the time window generating means for comparing the differential signal and the threshold value to generate a time window signal, and the binary signal and the time window signal has identifying means for identifying said binary information Te, the Li
The set signal is synchronized with the time window signal . In the preferred first or second signal identifying device, the reset signal is synchronized with the binary information or the time window signal identified by the identifying means, and the peak value detecting means is The extreme value of the differential signal is held until the reset signal is input.

【0010】[0010]

【作用】第1の信号識別装置において、微分信号の電圧
を正の閾値で比較して2値に識別する場合、波高値検出
手段は、2値情報を含む再生信号の微分信号の電圧の負
の極値電圧を検出し、リセット信号が入力されるまでこ
の負の極値電圧を保持する。閾値生成手段は、負の極値
に所定の負の係数を乗じた電圧を閾値として出力する。
識別手段は、微分信号の電圧と閾値とを比較し、微分信
号の電圧の負の極値が検出された後に最初に微分信号の
電圧が閾値に達したことを検出して論理値1又は0を出
力し、微分信号の電圧が負の値になったときに論理値0
又は1を出力して微分信号を2値に識別する。つまり、
波高値検出手段、および、閾値生成手段は、微分信号の
電圧の正の部分と強い相関を有する該正の部分の直前の
微分信号の電圧の負の極値に基づいて、常に閾値を最適
化し、極めて短期間の再生信号のドロップアウト等に対
して閾値の最適化を追随させ、記録媒体の高密度化に伴
う微分信号の強さの変化、および、ドロップアウト等に
伴う不具合を回避する。またこれらは、微分信号に対し
て常に最適な閾値を用意するので、微分信号のみに基づ
いた再生信号の識別を可能する。
In the first signal discriminating apparatus, when the voltage of the differential signal is compared with a positive threshold value to discriminate it into a binary value, the peak value detecting means has a negative voltage of the differential signal of the reproduced signal containing the binary information. Is detected and the negative extreme voltage is held until a reset signal is input. The threshold value generation means outputs a voltage obtained by multiplying the negative extreme value by a predetermined negative coefficient as a threshold value.
The discriminating means compares the voltage of the differential signal with the threshold value, detects that the voltage of the differential signal reaches the threshold value first after the negative extreme value of the voltage of the differential signal is detected, and outputs a logical value of 1 or 0. Is output, and the logical value is 0 when the voltage of the differential signal becomes a negative value.
Alternatively, 1 is output to distinguish the differential signal into two values. That is,
The peak value detecting means and the threshold value generating means always optimize the threshold value based on the negative extreme value of the voltage of the differential signal immediately before the positive portion having a strong correlation with the positive portion of the voltage of the differential signal. The optimization of the threshold value is followed for the dropout of the reproduction signal for an extremely short period of time, and the change in the strength of the differential signal due to the high density of the recording medium and the defect due to the dropout are avoided. Further, since these always prepare the optimum threshold value for the differential signal, it is possible to identify the reproduction signal based only on the differential signal.

【0011】第2の信号識別装置において、2値信号生
成手段は、微分信号の電圧を、例えば0Vの閾値電圧と
比較して微分信号の電圧が0V以上の場合には論理値
1、微分信号の電圧が0V以下の場合には論理値0の2
値に識別する。従って、2値信号生成手段の立ち下がり
点は再生信号の正の極値に対応することになる。波高値
検出手段、および、閾値生成手段は、第1の信号識別装
置について上述したような作用を有する。時間窓生成手
段は、コンパレータ、負ピーク検出回路、および、レベ
ル調整回路から構成されるヒステリシスコンパレータと
セット/リセットフリップフロップ、および、論理回路
とから構成され、微分信号の電圧と閾値生成手段で生成
された閾値とを比較して、微分信号の電圧が閾値に達し
てからある時間間隔の間、2値信号生成手段の出力を有
効化する論理値1の時間窓信号を生成する。従って時間
窓信号は、2値信号が論理値0になった後、セット/リ
セットフリップフロップ、および、論理回路の遅延時間
の間は論理値1のままとなる。識別手段は、2値信号を
反転した信号と時間窓信号のAND演算を行うことによ
り、再生信号の正の極大点に対応する2値信号の立ち下
がり点を2値信号の有効部分として論理値1の所定のパ
ルス幅の信号としてとらえ、再生信号に含まれる2値情
報を識別する。
In the second signal discriminating apparatus, the binary signal generating means compares the voltage of the differential signal with a threshold voltage of 0V, for example, and when the voltage of the differential signal is 0V or higher, the logical value is 1, the differential signal. If the voltage is less than 0V, the logical value is 2
Identify to value. Therefore, the falling point of the binary signal generating means corresponds to the positive extreme value of the reproduced signal. The crest value detecting means and the threshold value generating means have the operations as described above for the first signal identifying device. The time window generating means is composed of a hysteresis comparator including a comparator, a negative peak detecting circuit, and a level adjusting circuit, a set / reset flip-flop, and a logic circuit, and is generated by the voltage of the differential signal and the threshold generating means. The generated threshold value is compared to generate a logic-one time window signal that activates the output of the binary signal generating means for a certain time interval after the voltage of the differential signal reaches the threshold value. Thus the time window signal, after No. 2 Neshin becomes logical value 0, the set / reset flip-flop, and, during the delay time of the logic circuit remains at logic one. The discriminating means performs an AND operation of the signal obtained by inverting the binary signal and the time window signal so that the falling point of the binary signal corresponding to the positive maximum point of the reproduced signal is a logical value as an effective part of the binary signal. The binary information included in the reproduced signal is identified by recognizing it as a signal having a predetermined pulse width of 1.

【0012】[0012]

【実施例1】以下、図1〜図6を参照して第1の実施例
における本発明の信号識別装置1の構成および動作を説
明する。図1は、第1の実施例における本発明の信号識
別装置1の構成を示す図である。図2は、図1に示した
負ピーク検出回路14の構成例を示す図である。図3
は、図2に示した負ピーク検出回路14の動作例を説明
する図であって、(A)は負ピーク検出回路14から出
力される負ピーク信号の波形を示し、(B)はコンパレ
ータ18から出力される識別信号の波形を示す。
[Embodiment 1] The configuration and operation of a signal identifying apparatus 1 of the present invention in a first embodiment will be described below with reference to FIGS. FIG. 1 is a diagram showing the configuration of a signal identifying device 1 of the present invention in the first embodiment. FIG. 2 is a diagram showing a configuration example of the negative peak detection circuit 14 shown in FIG. Figure 3
3A and 3B are diagrams illustrating an operation example of the negative peak detection circuit 14 shown in FIG. 2, where FIG. 7A shows the waveform of the negative peak signal output from the negative peak detection circuit 14, and FIG. The waveform of the identification signal output from FIG.

【0013】図4は、電流制御によって図1に示したレ
ベル調整回路16及びコンパレータ18を実現する場合
の構成例であって、(A)は非平衡入力用のコンパレー
タ18の構成例を示し、(B)は平衡入力用のコンパレ
ータ18の構成例を示す。図5は、図4(A)に示した
構成のコンパレータ18の動作を説明する図であって、
(A)はコンパレータ18から出力される識別信号の波
形を示し、(B)の曲線aは図1に示した微分回路12
から出力される微分信号の波形を示し、(B)の曲線b
は図1に示したレベル調整回路16から出力される閾値
電圧の波形を示し、(B)の曲線cは比較回路18の正
入力端子の電圧を示す。図6は、図1に示した信号識別
装置1の各部分の信号波形を示す図であって、(A)は
MOディスク(図1に図示せず)上のピットを示し、
(B)は信号識別装置1に入力される入力信号(再生信
号)の波形を示し、(C)は入力信号を微分した微分信
号の波形を示し、(D)は信号識別装置1から出力され
る識別信号の波形を示す。
FIG. 4 shows a configuration example in which the level adjusting circuit 16 and the comparator 18 shown in FIG. 1 are realized by current control. FIG. 4A shows a configuration example of the comparator 18 for unbalanced input, (B) shows a configuration example of the comparator 18 for balanced input. FIG. 5 is a diagram for explaining the operation of the comparator 18 having the configuration shown in FIG.
(A) shows the waveform of the identification signal output from the comparator 18, and the curve a of (B) shows the differentiation circuit 12 shown in FIG.
Shows the waveform of the differential signal output from the curve b of FIG.
Shows the waveform of the threshold voltage output from the level adjustment circuit 16 shown in FIG. 1, and the curve c in (B) shows the voltage at the positive input terminal of the comparison circuit 18. FIG. 6 is a diagram showing a signal waveform of each part of the signal discriminating apparatus 1 shown in FIG. 1, in which (A) shows pits on an MO disc (not shown in FIG. 1),
(B) shows a waveform of an input signal (reproduced signal) input to the signal identification device 1, (C) shows a waveform of a differential signal obtained by differentiating the input signal, and (D) is output from the signal identification device 1. The waveform of the identification signal is shown.

【0014】まず、図1を参照して信号識別装置1の構
成を説明する。信号識別装置1は、所定の単位時間の整
数倍毎に2値情報を含む信号、例えば光磁気相互作用を
用いて信号の読み出しを行うMOディスクを読み出して
生成された再生信号を2値に識別する装置である。ちな
みに、信号識別装置1が識別する再生信号の信号成分の
分布の上限周波数は、例えば十数MHz程度となる。波
形等化回路(EQ)10は、MOディスクを読み出して
生成された再生信号について波形等化処理を行って、振
幅を揃えた再生信号を微分回路12に入力する。波形等
化処理は再生信号の変化点の波形の傾斜を急にして、例
えば図6に示して後述するように本来円形に形成される
べきMOディスク上のピットが、ディスクの回転方向に
対して尖った水滴状の形状に形成されてしまうことによ
り再生信号の立ち上がり点、および、立ち下がり点に生
じる再生信号の変化量の非対称性、および、ピットが単
独にある場合と連続してある場合の差により生じる再生
信号の振幅の差等を補正する。
First, the configuration of the signal identifying device 1 will be described with reference to FIG. The signal discriminating apparatus 1 discriminates into a binary signal a reproduction signal generated by reading a signal containing binary information at every integer multiple of a predetermined unit time, for example, an MO disk for reading out a signal using magneto-optical interaction. It is a device that does. By the way, the upper limit frequency of the distribution of the signal components of the reproduction signal identified by the signal identifying device 1 is, for example, about ten and several MHz. The waveform equalization circuit (EQ) 10 performs waveform equalization processing on the reproduction signal generated by reading the MO disk, and inputs the reproduction signal with uniform amplitude to the differentiating circuit 12. In the waveform equalization processing, the slope of the waveform at the change point of the reproduction signal is made steep so that, for example, as shown in FIG. 6 and described later, the pits on the MO disk, which should originally be formed in a circular shape, are formed in the rotation direction of the disk. The asymmetry of the amount of change in the reproduced signal that occurs at the rising and falling points of the reproduced signal due to the formation of the pointed water drop shape, and when the pit is independent and continuous. The difference in the amplitude of the reproduced signal caused by the difference is corrected.

【0015】微分回路12は、再生信号を微分して微分
信号を生成してコンパレータ18、および、負ピーク検
出回路14に入力する。負ピーク検出回路14は、コン
パレータ18から出力される識別信号の立ち上がり点か
ら後の微分信号の負電圧の最低値(負ピーク値)を順次
更新し、さらに低い微分信号の負電圧が入力されるま
で、あるいは、識別信号が立ち上って負ピーク検出回路
14がリセットされるまで、それ以前の負ピーク値を保
持してレベル調整回路16に入力する。なお、負ピーク
検出回路14の構成、および、動作は、図2および図3
を参照して後述する。
The differentiating circuit 12 differentiates the reproduced signal to generate a differential signal, which is input to the comparator 18 and the negative peak detecting circuit 14. The negative peak detection circuit 14 sequentially updates the minimum value (negative peak value) of the negative voltage of the differential signal after the rising point of the identification signal output from the comparator 18, and the negative voltage of the lower differential signal is input. Until or until the identification signal rises and the negative peak detection circuit 14 is reset, the previous negative peak value is held and input to the level adjustment circuit 16. The configuration and operation of the negative peak detection circuit 14 are as shown in FIG. 2 and FIG.
Will be described later with reference to.

【0016】レベル調整回路16は、負ピーク検出回路
14から入力された負ピーク値の極性を反転して所定の
係数kを乗じた値の閾値電圧Vthを発生してコンパレー
タ18に入力する。つまり、レベル調整回路16は下式
に示される閾値電圧Vthを発生する。図4を参照して後
述するように、閾値電圧はコンパレータ18に対して実
際には電流信号iの形式で供給される。なお、下式1−
1は最初の閾値電圧Vth1 以降の閾値電圧Vthi を与え
る式であり、下式1−2a,1−2bは閾値電圧の初期
値Vthi を与える式であり、下式において次式の係数
k、および、所定の電圧値Cの値は、微分信号のノイズ
マージン等により定められる値である。また、式1−2
bは、最初に負ピークが検出された領域が無信号である
とみなす場合の式である。
The level adjusting circuit 16 inverts the polarity of the negative peak value input from the negative peak detecting circuit 14, generates a threshold voltage V th having a value multiplied by a predetermined coefficient k, and inputs the threshold voltage V th to the comparator 18. That is, the level adjusting circuit 16 generates the threshold voltage V th expressed by the following equation. As will be described below with reference to FIG. 4, the threshold voltage is actually supplied to the comparator 18 in the form of a current signal i. The following formula 1-
1 is an expression that gives the threshold voltage V thi after the first threshold voltage V th1 , and Expressions 1-2a and 1-2b below are expressions that give the initial value V thi of the threshold voltage. The value of k and the predetermined voltage value C are values determined by the noise margin of the differential signal and the like. Also, the formula 1-2
b is an equation when it is considered that there is no signal in the region where the negative peak is first detected.

【0017】[0017]

【数1】 Vthi = −kVpki (i>1) …(1−1) Vth1 = −kVpk1 (|Vpk1 |>C) …(1−2a) Vth1 = −kC (|Vpk1 |≦C) …(1−2b) ただし、iは整数、Vpki は、閾値電圧Vthi により比
較が行われる直前の負ピーク値、Cは、所定の電圧値、
kは、例えば0以上1以下の係数である。
[Number 1] V thi = -kV pki (i> 1) ... (1-1) V th1 = -kV pk1 (| V pk1 |> C) ... (1-2a) V th1 = -kC (| V pk1 | ≦ C) (1-2b) where i is an integer, V pki is a negative peak value immediately before the comparison is performed by the threshold voltage V thi , C is a predetermined voltage value,
k is, for example, a coefficient of 0 or more and 1 or less.

【0018】コンパレータ18は、レベル調整回路16
で生成された閾値電圧Vthと微分信号の電圧とを比較し
て、微分信号の電圧が閾値電圧Vthよりも高い場合に出
力信号を論理値1とし、低い場合に出力信号を論理値0
として識別信号として出力する。 以上述べた負ピーク
検出回路14、レベル調整回路16、および、コンパレ
ータ18は、出力の立ち上がり点、および、立ち下がり
点に対応する入力信号の閾値が異なる(Vthと0)とい
う意味でヒステリシスコンパレータを構成しており、負
ピーク検出回路14とレベル調整回路16とが閾値発生
回路19を構成する。
The comparator 18 is a level adjusting circuit 16
The threshold voltage V th generated in the above is compared with the voltage of the differential signal, and when the voltage of the differential signal is higher than the threshold voltage V th , the output signal is set to the logical value 1, and when it is low, the output signal is set to the logical value 0.
As an identification signal. The negative peak detection circuit 14, the level adjustment circuit 16, and the comparator 18 described above are hysteresis comparators in the sense that the thresholds of the input signals corresponding to the rising point and the falling point of the output are different (V th and 0). The negative peak detection circuit 14 and the level adjustment circuit 16 form a threshold value generation circuit 19.

【0019】以下、図2および図3を参照して負ピーク
検出回路14の構成例および動作例を説明する。まず、
図2を参照して負ピーク検出回路14の構成を説明す
る。負ピーク検出回路14は、ビデオアンプ140、ダ
イオード142、コンデンサ146、スイッチ148、
および、スイッチ制御回路150から構成されている。
これらの構成要素の内、スイッチ148は、スイッチ制
御回路150の制御により開閉する、例えば半導体スイ
ッチである。またスイッチ制御回路150は、コンパレ
ータ18から出力される識別信号の立ち上がり点でスイ
ッチ148を閉じて、コンデンサ146の電荷を放出し
て端子電圧を0Vにする。
Hereinafter, a configuration example and an operation example of the negative peak detection circuit 14 will be described with reference to FIGS. 2 and 3. First,
The configuration of the negative peak detection circuit 14 will be described with reference to FIG. The negative peak detection circuit 14 includes a video amplifier 140, a diode 142, a capacitor 146, a switch 148,
And a switch control circuit 150.
Among these components, the switch 148 is, for example, a semiconductor switch that opens and closes under the control of the switch control circuit 150. Further, the switch control circuit 150 closes the switch 148 at the rising point of the identification signal output from the comparator 18, releases the electric charge of the capacitor 146, and sets the terminal voltage to 0V.

【0020】以下、図3を参照して負ピーク検出回路1
4の動作を説明する。図3(A)の点線に示す微分信号
の電圧が、ビデオアンプ140の負入力の電圧よりも高
い場合は、ビデオアンプ140の出力信号電圧も正にな
り、ダイオード142の逆方向電圧となるためにコンデ
ンサ146の端子電圧として出力されることはない。従
って、この場合にはコンデンサ146の端子電圧は保存
される。逆に、微分信号の電圧が負である場合、ビデオ
アンプ140の出力信号電圧も負になり、ダイオード1
42を介してその電圧値がコンデンサ146に保持され
て負ピーク信号として出力されるとともに、ビデオアン
プ140の負入力にフィードバックされる。
Hereinafter, with reference to FIG. 3, the negative peak detection circuit 1
The operation of No. 4 will be described. When the voltage of the differential signal shown by the dotted line in FIG. 3A is higher than the voltage of the negative input of the video amplifier 140, the output signal voltage of the video amplifier 140 also becomes positive and becomes the reverse voltage of the diode 142. Is not output as the terminal voltage of the capacitor 146. Therefore, in this case, the terminal voltage of the capacitor 146 is preserved. Conversely, when the voltage of the differential signal is negative, the output signal voltage of the video amplifier 140 also becomes negative, and the diode 1
The voltage value is held in the capacitor 146 via 42, is output as a negative peak signal, and is fed back to the negative input of the video amplifier 140.

【0021】さらにコンデンサ146に保持されている
電圧値よりも低い電圧の微分信号が入力された場合、そ
の微分信号の電圧に対応してビデオアンプ140の出力
電圧は低くなってゆく。従って、図3(A)の点線に示
す微分信号の電圧の変化につれて、負ピーク信号は図3
(A)の実線に示すように変化することになる。以上の
構成および動作により、負ピーク検出回路14は、図3
(B)に示すコンパレータ18が出力する識別信号の立
ち上がり点の間の微分信号の電圧の最低値を検出する。
Further, when a differential signal having a voltage lower than the voltage value held in the capacitor 146 is input, the output voltage of the video amplifier 140 decreases corresponding to the voltage of the differential signal. Therefore, as the voltage of the differential signal shown by the dotted line in FIG.
It changes as shown by the solid line in (A). With the above configuration and operation, the negative peak detection circuit 14 operates as shown in FIG.
The lowest value of the voltage of the differential signal between the rising points of the identification signal output by the comparator 18 shown in (B) is detected.

【0022】以下、図4および図5を参照してコンパレ
ータ18の構成例および動作例を説明する。まず、図4
(A)を参照して非平衡信号入力を識別するコンパレー
タ18の構成を説明する。コンパレータ18は、ビデオ
アンプ180、抵抗182、および、電流源から構成さ
れている。なお上述のように、閾値発生回路19から出
力される閾値電圧を電流信号としてコンパレータ18に
供給することも考えられる。従って、図4(A)におい
ては、電流源を閾値発生回路19と表している。ビデオ
アンプ180の正入力端子は電流源に接続されるととも
に、抵抗182を介して微分信号が供給され、負入力端
子はグラウンド電位に接続されて0Vになっている。こ
こで、電流源から供給される電流iの値は、次式で示さ
れる通りである。
Hereinafter, a configuration example and an operation example of the comparator 18 will be described with reference to FIGS. 4 and 5. First, FIG.
The configuration of the comparator 18 for identifying an unbalanced signal input will be described with reference to FIG. The comparator 18 includes a video amplifier 180, a resistor 182, and a current source. Note that, as described above, it is also possible to supply the threshold voltage output from the threshold generation circuit 19 to the comparator 18 as a current signal. Therefore, in FIG. 4A, the current source is represented by the threshold value generating circuit 19. The positive input terminal of the video amplifier 180 is connected to the current source, a differential signal is supplied through the resistor 182, and the negative input terminal is connected to the ground potential and is at 0V. Here, the value of the current i supplied from the current source is as shown by the following equation.

【0023】[0023]

【数2】 i = Vth/R1 …(2) ただし、R1は抵抗182の抵抗値である。I = V th / R1 (2) where R1 is the resistance value of the resistor 182.

【0024】電流源から供給される電流iは、抵抗18
2の両端に閾値電圧Vthの電圧降下を生じる。従って、
微分信号の電圧値が閾値電圧Vth以上の場合にビデオア
ンプ180の出力信号は論理値1(H)となり、閾値電
圧Vth以下の場合に論理値0(L)となる。なお、図4
(B)は、コンパレータ18への微分信号が平衡信号で
ある場合の回路である。この回路は、例えば信号が一般
的に平衡信号として取り扱われる小信号回路、あるい
は、高周波回路において適用されるものである。
The current i supplied from the current source is the resistance 18
A voltage drop of the threshold voltage V th occurs at both ends of 2. Therefore,
The output signal of the video amplifier 180 when the voltage value of the differential signal is equal to or higher than the threshold voltage V th is a logic value 0 (L) when: the logic value 1 (H), and the threshold voltage V th. Note that FIG.
(B) is a circuit when the differential signal to the comparator 18 is a balanced signal. This circuit is applied to, for example, a small signal circuit in which a signal is generally treated as a balanced signal, or a high frequency circuit.

【0025】以下、図5を参照してコンパレータ18お
よび関連する閾値発生回路19の動作を説明する。図5
(A)に示すように、コンパレータ18から出力される
識別信号が論理値1になると、図5(B)の曲線aに示
す微分信号の電圧が正である間、図5(B)の曲線bに
示す閾値信号が0Vとなる。従ってこの間は、図5
(B)の点線cに示すビデオアンプ180の正入力端子
の電圧Vinは、微分信号の電圧と等しくなる。微分信号
の電圧が負の値になると、閾値電圧Vthが次第に高くな
り、ビデオアンプ180の正入力端子の電圧は、微分信
号の電圧より閾値電圧Vthの分だけ低くなる。
The operation of the comparator 18 and the associated threshold value generating circuit 19 will be described below with reference to FIG. Figure 5
As shown in FIG. 5A, when the identification signal output from the comparator 18 has a logical value of 1, while the voltage of the differential signal shown in the curve a of FIG. 5B is positive, the curve of FIG. The threshold signal shown in b becomes 0V. Therefore, during this period,
Voltage V in the positive input terminal of the video amplifier 180 shown in dotted line c in (B) is equal to the voltage of the differential signal. When the voltage of the differential signal becomes a negative value, the threshold voltage V th gradually increases, and the voltage of the positive input terminal of the video amplifier 180 becomes lower than the voltage of the differential signal by the threshold voltage V th .

【0026】なお、信号識別装置1の各構成要素の内、
負ピーク検出回路14が本発明の第1の信号識別装置に
係る波高値検出手段に相当し、レベル調整回路16が本
発明の第1の信号識別装置に係る閾値生成手段に相当
し、コンパレータ18が本発明の第1の信号識別装置に
係る識別手段に相当する。
Among the components of the signal identifying device 1,
The negative peak detection circuit 14 corresponds to the peak value detection means according to the first signal identification device of the present invention, the level adjustment circuit 16 corresponds to the threshold value generation means according to the first signal identification device of the present invention, and the comparator 18 Corresponds to the identification means according to the first signal identification device of the present invention.

【0027】以下図6を参照して、信号識別装置1全体
の動作を説明する。図6(A)に示すように、MOディ
スクの表面には円形のピットが形成されており、このピ
ットにおいてMOディスクに照射されたレーザー光線が
反射されて光磁気相互作用により変調を受けて光再生信
号となり、さらにこの光再生信号が電気的な再生信号に
変換されて信号識別装置1に入力される。信号識別装置
1の波形等化回路10は、再生信号について等化処理を
行って微分回路12に入力する。図6(B)に示すよう
に、波形等化回路10が出力するMOディスクのピット
に対応する部分の再生信号の電圧は正の極大値(正ピー
ク)になっている。
The overall operation of the signal identifying device 1 will be described below with reference to FIG. As shown in FIG. 6 (A), a circular pit is formed on the surface of the MO disk, and the laser beam irradiated to the MO disk is reflected at this pit and is modulated by magneto-optical interaction to perform optical reproduction. The signal becomes a signal, and this optical reproduction signal is converted into an electric reproduction signal and input to the signal identification device 1. The waveform equalization circuit 10 of the signal identification device 1 performs equalization processing on the reproduced signal and inputs it to the differentiating circuit 12. As shown in FIG. 6B, the voltage of the reproduction signal of the portion corresponding to the pit of the MO disk output from the waveform equalization circuit 10 has a positive maximum value (positive peak).

【0028】微分回路12は、再生信号を微分して微分
信号を生成する。図6(C)に示すように、微分信号の
電圧が正の値から負の値に変化する変化点において0V
になる点(ゼロクロス点)は、再生信号の正ピークに対
応する。従って、微分信号を識別して微分信号の電圧の
ゼロクロス点に一意に対応する信号を得ることにより、
再生信号を識別してMOディスク上のピットの位置を検
出することができる。図6に示す期間(1)において、
閾値発生回路19は閾値電圧の初期値として、式1−2
a,1−2bに基づいて閾値電圧Vth1 を生成する。閾
値電圧Vth1と微分信号の電圧とはコンパレータ18に
おいて比較され、微分信号の電圧が閾値Vth1 を超えて
から0V以下になるまでの間、識別信号の論理値が1に
なる。
The differentiating circuit 12 differentiates the reproduction signal to generate a differential signal. As shown in FIG. 6 (C), 0 V at the change point where the voltage of the differential signal changes from a positive value to a negative value.
The point (0) corresponds to the positive peak of the reproduced signal. Therefore, by identifying the differential signal and obtaining a signal uniquely corresponding to the zero-cross point of the voltage of the differential signal,
The position of the pit on the MO disk can be detected by identifying the reproduction signal. In the period (1) shown in FIG. 6,
The threshold generation circuit 19 uses the equation 1-2 as the initial value of the threshold voltage.
A threshold voltage V th1 is generated based on a and 1-2b. The threshold voltage V th1 and the voltage of the differential signal are compared in the comparator 18, and the logical value of the identification signal becomes 1 from when the voltage of the differential signal exceeds the threshold V th1 to 0 V or less.

【0029】図6に示す期間(2)〜(5)の間、負ピ
ーク信号Vpki が識別信号の立ち上がり点の間で順次更
新され、同時に閾値電圧Vthi も式1−1に示したよう
に順次更新される。コンパレータ18は、図6の期間
(2)〜(5)においても期間(1)と同様に、順次更
新された閾値電圧と微分信号の電圧とを比較して微分信
号を識別し、識別信号を発生する。以上述べたように、
信号識別装置1は順次閾値電圧Vthi を更新して最適化
し、図6(D)に示すような、論理値1の期間がそれぞ
れMOディスク上の各ピット、および、再生信号の正ピ
ークの位置に対応する識別信号を出力する。
During the periods (2) to (5) shown in FIG. 6, the negative peak signal V pki is sequentially updated between the rising points of the identification signal, and at the same time, the threshold voltage V thi is also as shown in equation 1-1. Will be updated sequentially. Similarly to the period (1), the comparator 18 compares the threshold voltage and the voltage of the differential signal, which are sequentially updated, in the periods (2) to (5) of FIG. Occur. As mentioned above,
The signal discriminating apparatus 1 sequentially updates and optimizes the threshold voltage V thi , and as shown in FIG. 6 (D), each pit on the MO disk has a period of logical value 1 and the position of the positive peak of the reproduction signal. Output an identification signal corresponding to.

【0030】上述のように、負ピーク検出回路14、お
よび、レベル調整回路16により、微分波形の正の部分
と強い相関関係を有する、その直前の微分信号の電圧の
負ピーク値に基づいて式1−1,1−2a,1−2bに
より閾値信号を常に更新して最適化することができる。
従って、信号識別装置1においては、従来の技術として
示した信号識別装置8におけるように、再生信号を所定
の閾値と比較して2値化した信号に基づき、当該再生信
号の微分信号から有効部分を抽出する必要がない。すな
わち再生信号自体を用いずに、微分信号のみを用いて再
生信号を2値に識別することが可能である。また、無信
号状態の場合のノイズマージンが大きく、従って識別信
号の信頼性が高い。さらに、式1−1,1−2a,1−
2bの各係数C,kの変更により、ノイズマージンの値
の設定も任意にすることができる。従って、振幅変化に
対する耐性が高くなる。
As described above, the expression based on the negative peak value of the voltage of the differential signal immediately before that which has a strong correlation with the positive portion of the differential waveform by the negative peak detection circuit 14 and the level adjusting circuit 16. The threshold signal can be constantly updated and optimized by 1-1, 1-2a and 1-2b.
Therefore, in the signal discriminating apparatus 1, as in the signal discriminating apparatus 8 shown as the conventional technique, based on a signal obtained by comparing the reproduced signal with a predetermined threshold value and binarizing the reproduced signal, an effective portion is obtained from the differential signal of the reproduced signal. Need not be extracted. That is, it is possible to discriminate the reproduction signal into a binary value by using only the differential signal without using the reproduction signal itself. In addition, the noise margin in the absence of a signal is large, and therefore the reliability of the identification signal is high. Furthermore, equations 1-1, 1-2a, 1-
The value of the noise margin can be set arbitrarily by changing the coefficients C and k of 2b. Therefore, the resistance to the amplitude change is increased.

【0031】第1の実施例における信号波形は例示であ
る。例えば、信号識別装置1に入力される再生信号が図
6(A)に示した信号と逆極性であっても、あるいは、
識別信号の論理値が反転する構成であっても、本発明の
範囲内で適切に変形を加えることにより再生信号の識別
を行うことが可能である。また、信号識別装置1が識別
の対象とする信号は、MOディスクからの再生信号に限
らない。また、本発明の信号識別装置1は、所定の単位
時間の整数倍毎の位置に2値情報が含まれる信号の識別
に最適である。また、微分信号の負ピーク値を検出する
代わりに、例えば微分信号の1周期分の波形の負の部分
の平均値を検出し、この平均値に基づいて閾値電圧Vth
を生成するように構成してもよい。また、微分信号の電
圧の比較を行う各構成要素における基準電圧、例えばビ
デオアンプ180の負入力端子に印加される0V等は例
示であり、必要に応じて所定の値に変更してよい。
The signal waveforms in the first embodiment are examples. For example, even if the reproduction signal input to the signal identifying device 1 has the opposite polarity to the signal shown in FIG. 6A, or
Even with a configuration in which the logical value of the identification signal is inverted, the reproduction signal can be identified by appropriately modifying it within the scope of the present invention. Further, the signal to be identified by the signal identifying device 1 is not limited to the reproduced signal from the MO disc. Further, the signal identifying device 1 of the present invention is most suitable for identifying a signal including binary information at a position at every integer multiple of a predetermined unit time. Further, instead of detecting the negative peak value of the differential signal, for example, the average value of the negative portion of the waveform of one cycle of the differential signal is detected, and the threshold voltage V th is calculated based on this average value.
May be generated. Further, the reference voltage in each component for comparing the voltages of the differential signals, such as 0 V applied to the negative input terminal of the video amplifier 180, is an example, and may be changed to a predetermined value as necessary.

【0032】[0032]

【実施例2】以下、図7および図8を参照して本発明の
第2の実施例を説明する。図7は、第2の実施例におけ
る本発明の信号識別装置2の構成を示す図である。図8
は、図7に示した信号識別装置2の各部分の信号波形を
示す図であって、(A)は信号識別装置2に入力される
再生信号の波形を示し、(B)は微分回路12から出力
される微分信号の波形を示し、(C)はコンパレータ2
0の出力信号の波形を示し、(D)はゼロコンパレータ
26の出力信号の波形を示し、(E)は論理回路28か
ら出力される識別信号の波形を示す。
Second Embodiment A second embodiment of the present invention will be described below with reference to FIGS. FIG. 7 is a diagram showing the configuration of the signal identifying device 2 of the present invention in the second embodiment. Figure 8
8A and 8B are diagrams showing signal waveforms of respective parts of the signal identifying device 2 shown in FIG. 7, where FIG. 8A shows a waveform of a reproduction signal input to the signal identifying device 2, and FIG. Shows the waveform of the differential signal output from (C) is the comparator 2
The waveform of the output signal of 0 is shown, (D) shows the waveform of the output signal of the zero comparator 26, and (E) shows the waveform of the identification signal output from the logic circuit 28.

【0033】第1の実施例に示した信号識別装置1は、
微分信号の電圧と正の閾値電圧Vthとを比較して識別す
るために、微分信号の電圧が0Vから閾値電圧Vthに達
するまでの間は、ノイズがあった場合に真の微分信号の
識別をすることができないという問題がある。第2の実
施例における本発明の信号識別装置2は、上述した信号
識別装置1の問題点を解決するためのものであり、微分
信号の電圧を0Vと比較して2値化信号を生成し、さら
に微分信号の電圧と信号識別装置1と同様な方法で常に
最適化した閾値電圧Vthとを比較して2値化信号を有効
化する時間窓信号を生成し、時間窓信号に基づいて2値
化信号の有効部分のみを抽出して識別信号とする。信号
識別装置2によれば、信号識別装置1における微分信号
の電圧が0Vから閾値電圧Vth達するまでの間、微分信
号の識別ができないという欠点を排除できるので、より
高速な微分信号(再生信号)の識別が可能である。
The signal identifying device 1 shown in the first embodiment is
To identify by comparing the voltage of the differential signal and the positive and the threshold voltage V th, until a voltage of the differential signal reaches the threshold voltage V th from 0V, when there is noise in the true differential signal There is a problem that it is not possible to identify. The signal discriminating apparatus 2 of the present invention in the second embodiment is for solving the problems of the signal discriminating apparatus 1 described above, and compares the voltage of the differential signal with 0V to generate a binarized signal. Further, the voltage of the differential signal is compared with the threshold voltage V th which is always optimized by the same method as in the signal discriminating apparatus 1 to generate a time window signal for validating the binarized signal, and based on the time window signal. Only the effective part of the binarized signal is extracted as the identification signal. According to the signal identifying device 2, it is possible to eliminate the disadvantage that the differential signal cannot be identified until the voltage of the differential signal in the signal identifying device 1 reaches from 0 V to the threshold voltage V th. ) Can be identified.

【0034】以下、図7を参照して信号識別装置2の構
成を説明する。なお、ここで説明しない信号識別装置2
の各構成要素は、第1の実施例において説明した信号識
別装置1の同一符号を付した各構成要素に同じである。
コンパレータ20は、レベル調整回路16から出力され
る最適化された閾値信号Vthと微分信号の電圧とを比較
し、微分信号の電圧が閾値電圧Vthに達してから0Vに
達するまで出力信号の論理値を1とし、それ以外の場合
には0にして2値化信号としてセット/リセットフリッ
プフロップ24、および、NOT回路22に入力する。
NOT回路22は、コンパレータ20の出力信号の論理
値を反転してリセット信号として負ピーク検出回路14
に入力する。なお、第1の実施例の信号識別装置1と同
様に、信号識別装置2においても負ピーク検出回路1
4、レベル調整回路16、および、コンパレータ20は
一種のヒステリシスコンパレータを構成している。
The configuration of the signal identifying device 2 will be described below with reference to FIG. Note that the signal identification device 2 not described here
The respective constituent elements of are the same as the constituent elements of the signal identifying device 1 described in the first embodiment with the same reference numerals.
The comparator 20 compares the optimized threshold signal V th output from the level adjustment circuit 16 with the voltage of the differential signal, and outputs the output signal from when the voltage of the differential signal reaches the threshold voltage V th to 0 V. The logical value is set to 1, and otherwise set to 0, and the binary signal is input to the set / reset flip-flop 24 and the NOT circuit 22.
The NOT circuit 22 inverts the logical value of the output signal of the comparator 20 and uses it as a reset signal for the negative peak detection circuit 14
To enter. The negative peak detection circuit 1 is also used in the signal discriminating apparatus 2 as in the signal discriminating apparatus 1 of the first embodiment.
4, the level adjusting circuit 16, and the comparator 20 constitute a kind of hysteresis comparator.

【0035】セット/リセットフリップフロップ24
は、コンパレータ20の出力信号が論理値1になった場
合、出力信号の論理値を1にし、論理回路28から出力
される識別信号の論理値が1になった場合、出力信号の
論理値を0にして時間窓信号(WINDOW)として論
理回路28に入力する。論理回路28は、ゼロコンパレ
ータ26の出力信号の論理値を反転させた信号とセット
/リセットフリップフロップ24から出力される時間窓
信号とをAND演算し、識別信号として出力する。
Set / reset flip-flop 24
Sets the logical value of the output signal to 1 when the output signal of the comparator 20 becomes the logical value 1, and sets the logical value of the output signal to 1 when the logical value of the identification signal output from the logic circuit 28 becomes 1. It is set to 0 and input to the logic circuit 28 as a time window signal (WINDOW). The logic circuit 28 performs an AND operation on the signal obtained by inverting the logic value of the output signal of the zero comparator 26 and the time window signal output from the set / reset flip-flop 24, and outputs it as an identification signal.

【0036】ここで、時間窓信号は、識別信号の立ち下
がりの後まで、セット/リセットフリップフロップ24
の動作遅延分だけ論理値1のままとなる。従って、論理
回路28は、セット/リセットフリップフロップ24か
ら入力される時間窓信号により、再生信号の識別におい
て有効な2値化信号のゼロクロス点に対応する立ち下が
り点を抽出することが可能である。なお、信号識別装置
2の各構成要件の内、コンパレータ20、および、セッ
ト/リセットフリップフロップ24が本発明の第2の信
号識別装置に係る時間窓生成手段に相当し、論理回路2
8が本発明の第2の信号識別装置に係る識別手段に相当
する。
Here, the time window signal is set / reset flip-flop 24 until after the fall of the identification signal.
The logical value of 1 remains for the operation delay amount of. Therefore, the logic circuit 28 can extract the falling point corresponding to the zero-cross point of the binarized signal, which is effective in identifying the reproduction signal, by the time window signal input from the set / reset flip-flop 24. . In addition, among the respective constituents of the signal identifying device 2, the comparator 20 and the set / reset flip-flop 24 correspond to the time window generating means according to the second signal identifying device of the present invention, and the logic circuit 2
Reference numeral 8 corresponds to the identifying means according to the second signal identifying apparatus of the present invention.

【0037】以下、図8を参照して信号識別装置2の動
作を説明する。図8(A)に示す再生信号は、微分回路
12により微分されて図8(B)に示す微分信号にな
る。ゼロコンパレータ26は微分信号を0Vと比較して
図8(D)に示す2値化信号を生成する。2値化信号の
内、図8(D)に斜線で示す部分はMOディスクのピッ
トに対応した微分信号の変化がない部分に相当し、ノイ
ズ等により不定となる部分である。一方、コンパレータ
20は、常に最適化されている閾値信号と微分信号の電
圧とを比較し、図8(C)に示す実質的にセット/リセ
ットフリップフロップ24から出力される時間窓信号と
同じ信号を生成する。論理回路28は、ゼロコンパレー
タ26の出力信号の論理値を反転した2値化信号とセッ
ト/リセットフリップフロップ24から出力される時間
窓信号とをAND演算し、図8(E)に示す識別信号と
して出力する。なお図解の都合上、図8(E)のパルス
幅は強調して記載されており、実際には図8(E)のパ
ルス幅は、セット/リセットフリップフロップ24と論
理回路28の遅延時間に相当する時間となるためごく狭
くなる。
The operation of the signal identifying device 2 will be described below with reference to FIG. The reproduced signal shown in FIG. 8 (A) is differentiated by the differentiating circuit 12 to become the differentiated signal shown in FIG. 8 (B). The zero comparator 26 compares the differential signal with 0V to generate a binarized signal shown in FIG. In the binarized signal, the hatched portion in FIG. 8D corresponds to a portion in which the differential signal corresponding to the pits of the MO disk does not change, and is indefinite due to noise or the like. On the other hand, the comparator 20 compares the threshold signal that is always optimized with the voltage of the differential signal, and substantially the same signal as the time window signal output from the set / reset flip-flop 24 shown in FIG. 8C. To generate. The logic circuit 28 performs an AND operation on the binarized signal obtained by inverting the logic value of the output signal of the zero comparator 26 and the time window signal output from the set / reset flip-flop 24, and the identification signal shown in FIG. Output as. For convenience of illustration, the pulse width of FIG. 8E is emphasized and described. Actually, the pulse width of FIG. 8E corresponds to the delay time of the set / reset flip-flop 24 and the logic circuit 28. It will be very narrow because it will be the equivalent time.

【0038】以上述べたように、時間窓信号により有効
な2値化信号の立ち下がり点のみを有効化することによ
り、微分信号において不安定な部分を無効化して安定し
た微分信号(再生信号)の識別を行うことができる。第
2の実施例に示した信号識別装置2は、第1の実施例に
示した信号識別装置1と同様な特徴を有する他、上述の
ように信号識別装置1に比べて高速な微分信号の識別が
可能である。従って、高密度なMOディスクからの再生
信号にも対応可能となっている。信号識別装置2におい
ては、例えば図7に点線で示すように、セット/リセッ
トフリップフロップ24に遅延時間Tの遅延回路を後置
し、識別信号のパルス幅を広げて一定にするように構成
することができる。また上記の他、信号識別装置2につ
いても信号識別装置1について示したような変形が可能
である。以上述べた各実施例に示した他本発明の信号識
別装置は、例えば負ピーク値の制限を行って過大入力に
よる誤動作を防止可能なように変形する等、種々の構成
をとることができる。
As described above, by validating only the falling points of the effective binarized signal by the time window signal, the unstable portion of the differential signal is invalidated and the stable differential signal (reproduced signal) is obtained. Can be identified. The signal discriminating apparatus 2 shown in the second embodiment has the same features as the signal discriminating apparatus 1 shown in the first embodiment, and in addition, as described above, a differential signal faster than the signal discriminating apparatus 1 is generated. It can be identified. Therefore, it is possible to support a reproduction signal from a high density MO disc. In the signal discriminating apparatus 2, for example, as shown by a dotted line in FIG. 7, a delay circuit having a delay time T is provided after the set / reset flip-flop 24 so that the pulse width of the discriminating signal is widened to be constant. be able to. In addition to the above, the signal identifying device 2 can be modified as described for the signal identifying device 1. In addition to the embodiments described above, the signal identifying apparatus of the present invention can have various configurations, for example, by limiting the negative peak value and modifying it so as to prevent malfunction due to excessive input.

【0039】以下に、上述した実施例その他の変形例に
ついて述べる。上記第1及び第2の実施例においては、
微分信号の波高値に基づいてコンパレータ18,20の
閾値を決定しているが、必ずしも微分信号の波高値に基
づいて決定する必要はなく、例えば微分信号を積分し、
微分信号の正又は負の部分の積分値に基づいてコンパレ
ータ18,20の閾値を決定してもよい。例えば、その
積分値に絶対値が0以上1以下の係数を乗じて閾値を決
定する。また、上記第1及び第2の実施例における微分
回路12は、必ずしも必要ではなく、再生信号に含まれ
る2値情報の信号波形の極性が変化する点、例えばゼロ
クロス点として与えられる場合には当該再生信号を微分
する必要はなく、微分回路12を削除することができ
る。この場合においても、コンパレータ18,20の閾
値を再生信号の波高値から決定するだけでなく、上述し
たように再生信号の積分値に基づいて決定してもよい。
The above-described embodiment and other modifications will be described below. In the first and second embodiments described above,
Although the thresholds of the comparators 18 and 20 are determined based on the peak value of the differential signal, it is not always necessary to determine based on the peak value of the differential signal, for example, by integrating the differential signal,
The thresholds of the comparators 18 and 20 may be determined based on the integrated value of the positive or negative part of the differential signal. For example, the threshold value is determined by multiplying the integrated value by a coefficient whose absolute value is 0 or more and 1 or less. Further, the differentiating circuit 12 in the first and second embodiments is not always necessary, and when it is given as a point at which the polarity of the signal waveform of the binary information included in the reproduced signal changes, for example, as a zero cross point, It is not necessary to differentiate the reproduction signal, and the differentiating circuit 12 can be eliminated. Also in this case, the thresholds of the comparators 18 and 20 may be determined not only from the peak value of the reproduction signal but also based on the integrated value of the reproduction signal as described above.

【0040】更には、再生信号が図6(B)に示すよう
な波形である場合にも微分回路12を削除することがで
きる。この場合、コンパレータ18,20の閾値は、再
生信号を積分した積分値に基づいて決定される。また、
積分値から前記閾値を求める方法以外としては、再生信
号の情報を含む部分の波形の2、3か所の振幅を検出
し、その振幅値から求めてもよい。上述した変形例にお
いても、再生信号に含まれる2値情報を識別するに際
し、識別しようとする情報が含まれる部分の信号波形
強い相関を持つ直前の情報が含まれる部分の信号波形
より、コンパレータの閾値を決定しているので、再生信
号の振幅変動やDC成分の変動に影響されず、正確に2
値情報を識別できる。また、上述した変形例の回路構成
は、従来周知の技術等を適宜組み合わせることにより実
現できることは当業者には明らかであろう。
Furthermore, the differentiating circuit 12 can be eliminated even when the reproduced signal has a waveform as shown in FIG. 6 (B). In this case, the thresholds of the comparators 18 and 20 are determined based on the integrated value obtained by integrating the reproduction signal. Also,
As an alternative to the method of obtaining the threshold value from the integrated value, it is also possible to detect the amplitudes at a few places of the waveform of the portion containing the information of the reproduction signal and obtain it from the amplitude value. Also in the modification example described above, upon identifying the binary information contained in the reproduction signal, and the signal waveform of the portion that contains the information to be identified
Since the threshold value of the comparator is determined based on the signal waveform of the portion including the information immediately before having a strong correlation, it is not affected by the amplitude fluctuation of the reproduction signal or the fluctuation of the DC component, and the value is accurately 2
Value information can be identified. It will be apparent to those skilled in the art that the circuit configuration of the modified example described above can be realized by appropriately combining conventionally known techniques and the like.

【図面の簡単な説明】[Brief description of drawings]

【図1】第1の実施例における本発明の信号識別装置の
構成を示す図である。
FIG. 1 is a diagram showing a configuration of a signal identification device of the present invention in a first embodiment.

【図2】図1に示した負ピーク検出回路の構成例を示す
図である。
FIG. 2 is a diagram showing a configuration example of a negative peak detection circuit shown in FIG.

【図3】図2に示した負ピーク検出回路の動作例を説明
する図であって、(A)は負ピーク検出回路から出力さ
れる負ピーク信号の波形を示し、(B)はコンパレータ
から出力される識別信号の波形を示す。
3A and 3B are diagrams illustrating an operation example of the negative peak detection circuit shown in FIG. 2, in which FIG. 3A shows a waveform of a negative peak signal output from the negative peak detection circuit, and FIG. The waveform of the output identification signal is shown.

【図4】図1に示したコンパレータ、および、レベル調
整回路を電流制御することによって同等の動作をさせる
場合の構成例であって、(A)は非平衡入力用のコンパ
レータの構成例を示し、(B)は平衡入力用のコンパレ
ータの構成例を示す。
FIG. 4 is a configuration example in the case where the comparator shown in FIG. 1 and a level adjusting circuit are controlled to perform an equivalent operation, and (A) shows a configuration example of a comparator for unbalanced input. , (B) show a configuration example of a comparator for balanced input.

【図5】図4(A)に示した構成のコンパレータの動作
を説明する図であって、(A)はコンパレータから出力
される識別信号の波形を示し、(B)の曲線aは図1に
示した微分回路から出力される微分信号の波形を示し、
(B)の曲線bは図1に示したレベル調整回路から出力
される閾値電圧の波形を示し、(B)の曲線cは比較回
路の正入力端子の電圧を示す。
5A and 5B are diagrams for explaining the operation of the comparator having the configuration shown in FIG. 4A, in which FIG. 5A shows the waveform of the identification signal output from the comparator, and the curve a in FIG. Shows the waveform of the differential signal output from the differentiating circuit shown in
The curve b in (B) shows the waveform of the threshold voltage output from the level adjustment circuit shown in FIG. 1, and the curve c in (B) shows the voltage at the positive input terminal of the comparison circuit.

【図6】図1に示した信号識別装置1の各部分の信号波
形を示す図であって、(A)はMOディスク(図1に図
示せず)上のピットを示し、(B)は信号識別装置に入
力される入力信号(再生信号)の波形を示し、(C)は
入力信号を微分した微分信号の波形を示し、(D)は信
号識別装置から出力される識別信号の波形を示す。
6A and 6B are diagrams showing signal waveforms of respective portions of the signal identifying device 1 shown in FIG. 1, in which FIG. 6A shows pits on an MO disc (not shown in FIG. 1), and FIG. The waveform of the input signal (reproduction signal) input to the signal identification device is shown, (C) is the waveform of the differential signal obtained by differentiating the input signal, and (D) is the waveform of the identification signal output from the signal identification device. Show.

【図7】第2の実施例における本発明の信号識別装置の
構成を示す図である。
FIG. 7 is a diagram showing a configuration of a signal identification device of the present invention in a second exemplary embodiment.

【図8】図7に示した信号識別装置の各部分の信号波形
を示す図であって、(A)は信号識別装置に入力される
再生信号の波形を示し、(B)は微分回路から出力され
る微分信号の波形を示し、(C)はコンパレータの出力
信号の波形を示し、(D)はゼロコンパレータの出力信
号の波形を示し、(E)は論理回路から出力される識別
信号の波形を示す。
8 is a diagram showing a signal waveform of each part of the signal identifying device shown in FIG. 7, (A) showing a waveform of a reproduction signal inputted to the signal identifying device, and (B) showing a differential circuit. The waveform of the differential signal output is shown, (C) shows the waveform of the output signal of the comparator, (D) shows the waveform of the output signal of the zero comparator, and (E) shows the identification signal output from the logic circuit. The waveform is shown.

【図9】従来の信号識別装置の構成を示す図である。FIG. 9 is a diagram showing a configuration of a conventional signal identification device.

【図10】図9に示す信号識別装置の各部分の波形を示
す図であって、(A)は信号識別装置に入力される再生
信号の波形、(B)は微分回路から出力される微分信号
の波形、(C)は比較回路の出力波形、(D)は信号識
別装置の出力信号、(E)は欠陥を生じている再生信号
の波形、(F)は欠陥を生じている再生信号を微分回路
により微分した信号の波形である。
10A and 10B are diagrams showing waveforms of respective portions of the signal identifying device shown in FIG. 9, where FIG. 10A is a waveform of a reproduction signal input to the signal identifying device, and FIG. 10B is a differential signal output from a differentiating circuit. The waveform of the signal, (C) the output waveform of the comparison circuit, (D) the output signal of the signal identification device, (E) the waveform of the reproduced signal having a defect, (F) the reproduced signal having the defect. It is a waveform of a signal obtained by differentiating a signal by a differentiating circuit.

【符号の説明】[Explanation of symbols]

1,2…信号識別装置、10…波形等化回路、12…微
分回路、19…閾値発生回路(電流源)、14…負ピー
ク検出回路、140,180…ビデオアンプ、142…
ダイオード、146…コンデンサ、148…スイッチ、
150…スイッチ制御回路、16…レベル調整回路、1
8…コンパレータ、182…抵抗、20…コンパレー
タ、22…NOT回路、24…セット/リセットフリッ
プフロップ、26…ゼロコンパレータ、28…論理回路
1, 2 ... Signal identifying device, 10 ... Waveform equalizing circuit, 12 ... Differentiating circuit, 19 ... Threshold value generating circuit (current source), 14 ... Negative peak detecting circuit, 140, 180 ... Video amplifier, 142 ...
Diode, 146 ... Capacitor, 148 ... Switch,
150 ... Switch control circuit, 16 ... Level adjustment circuit, 1
8 ... Comparator, 182 ... Resistor, 20 ... Comparator, 22 ... NOT circuit, 24 ... Set / reset flip-flop, 26 ... Zero comparator, 28 ... Logic circuit

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平4−337565(JP,A) 特開 平4−205969(JP,A) 特開 平1−112569(JP,A) 特開 平5−303708(JP,A) 特開 平5−197965(JP,A) (58)調査した分野(Int.Cl.7,DB名) G11B 20/10 - 20/16 351 ─────────────────────────────────────────────────── --Continued from the front page (56) References JP-A-4-337565 (JP, A) JP-A-4-205969 (JP, A) JP-A-1-112569 (JP, A) JP-A-5- 303708 (JP, A) JP-A-5-197965 (JP, A) (58) Fields investigated (Int.Cl. 7 , DB name) G11B 20/10-20/16 351

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】2値情報を含む信号を微分して微分信号を
生成する微分手段と、 リセット信号に応じて前記微分信号の負又は正の極性
波高値を検出する波高値検出手段と、 前記波高値に基づいて閾値を生成する閾値生成手段と、 前記微分信号と前記閾値とを比較して前記2値情報を識
別する識別手段と、 を有し、 前記リセット信号が前記識別手段で識別された前記2値
情報に同期している 信号識別装置。
1. A differentiating means for differentiating a signal containing binary information to generate a differential signal, and a peak value detecting means for detecting a negative or positive polarity peak value of the differential signal according to a reset signal. a threshold generating means for generating a threshold based on the peak value, has an identification means for identifying said binary information by comparing the differential signal with the threshold value, the identification the reset signal by said identification means The two values
A signal identification device that is synchronized with the information .
【請求項2】2値情報を含む信号を微分して微分信号を
生成する微分手段と、 前記微分信号と基準電圧とを 比較して2値信号を生成す
る2値信号生成手段と、 リセット信号に応じて前記微分信号の負又は正の極性
波高値を検出する波高値検出手段と、 前記波高値に基づいて閾値を生成する閾値生成手段と、 前記微分信号と前記閾値とを比較して時間窓信号を生成
する時間窓生成手段と、 前記2値信号と前記時間窓信号とに基づいて前記2値情
報を識別する識別手段と、 を有し、 前記リセット信号が前記時間窓信号に同期している 信号
識別装置。
2. A differential signal is obtained by differentiating a signal containing binary information.
Differentiating means for generating, binary signal generating means for comparing the differential signal with a reference voltage to generate a binary signal, and detecting a peak value of negative or positive polarity of the differential signal according to a reset signal. Crest value detection means, threshold value generation means for generating a threshold value based on the crest value, time window generation means for generating a time window signal by comparing the differential signal and the threshold value, the binary signal and the anda identifying means for identifying the binary information based on time and the window signal, signal identification device the reset signal is synchronized with the time window signal.
【請求項3】記波高値検出手段は前記リセット信号が
入力されるまで前記微分信号の極値を保持する請求項1
又は2記載の信号識別装置。
3. Before KIHA high detection means according to claim 1 for holding an extreme value of the differential signal to said reset signal is input
Alternatively, the signal identification device according to item 2.
【請求項4】前記微分手段に入力する信号が所定の単位
時間の整数倍毎に2値情報を含む請求項1、2又は3に
記載の信号識別装置。
4. The signal identifying apparatus according to claim 1, 2 or 3, wherein the signal input to the differentiating means includes binary information for each integer multiple of a predetermined unit time.
JP33808193A 1993-12-28 1993-12-28 Signal identification device Expired - Lifetime JP3515152B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33808193A JP3515152B2 (en) 1993-12-28 1993-12-28 Signal identification device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33808193A JP3515152B2 (en) 1993-12-28 1993-12-28 Signal identification device

Publications (2)

Publication Number Publication Date
JPH07201134A JPH07201134A (en) 1995-08-04
JP3515152B2 true JP3515152B2 (en) 2004-04-05

Family

ID=18314732

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33808193A Expired - Lifetime JP3515152B2 (en) 1993-12-28 1993-12-28 Signal identification device

Country Status (1)

Country Link
JP (1) JP3515152B2 (en)

Also Published As

Publication number Publication date
JPH07201134A (en) 1995-08-04

Similar Documents

Publication Publication Date Title
EP0466329A2 (en) Apparatus for detecting digital data signals in a analog readback signal
JP2638520B2 (en) Optical information recording medium playback device
US4706236A (en) Slice level corrector
US6798725B1 (en) Wave-shaping apparatus and reproduction signal processing apparatus including the same
JPH0677371B2 (en) Memory information reading circuit
JP3515152B2 (en) Signal identification device
US7652962B2 (en) Using PRML read channel ADC for blank/defect and ripple detection
JPH0737330A (en) Information reproducer
KR100249224B1 (en) The method and apparatus for detecting mirror signal
JP2594948B2 (en) Signal recording / reproducing apparatus and signal recording / reproducing method
JPH04209323A (en) Read signal processing circuit for optical information recording/reproducing device
JP2804620B2 (en) Optical disk evaluation device
JPH0528503A (en) Optical recording and reproducing device
JP2875618B2 (en) Mirror detection circuit of optical disk player
JP2784965B2 (en) Optical disk recording / reproducing device
JPH04162237A (en) Reproducing apparatus of information
JPS62248170A (en) Storage information reading circuit
JP4424271B2 (en) Optical disk playback device
JPH03276466A (en) Information reproducing device
JPS648513A (en) Optical disk signal reproducing system
JPH04345922A (en) Optical recording/reproducing device
JPH03228263A (en) Stored information reading circuit
JP3243959B2 (en) Optical disc reproduction signal processing method, reproduction signal processing circuit, and optical disc
JPH0668607A (en) Information processor
JPH0519206B2 (en)

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040106

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040115

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080123

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090123

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100123

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110123

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120123

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130123

Year of fee payment: 9

EXPY Cancellation because of completion of term