JP3312681B2 - Magnetic recording / reproducing device - Google Patents

Magnetic recording / reproducing device

Info

Publication number
JP3312681B2
JP3312681B2 JP18279496A JP18279496A JP3312681B2 JP 3312681 B2 JP3312681 B2 JP 3312681B2 JP 18279496 A JP18279496 A JP 18279496A JP 18279496 A JP18279496 A JP 18279496A JP 3312681 B2 JP3312681 B2 JP 3312681B2
Authority
JP
Japan
Prior art keywords
signal
information
recording
system clock
magnetic recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP18279496A
Other languages
Japanese (ja)
Other versions
JPH1011902A (en
Inventor
朋行 進藤
豊 田中
剛士 大石
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP18279496A priority Critical patent/JP3312681B2/en
Publication of JPH1011902A publication Critical patent/JPH1011902A/en
Application granted granted Critical
Publication of JP3312681B2 publication Critical patent/JP3312681B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、記録すべき情報信号と
共に供給されるレファレンス情報をシステムクロックと
して用いて前記記録すべき情報信号を記録し、自己発振
によるシステムクロックを生成して記録された信号を再
生する磁気記録再生装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention records information signals to be recorded by using reference information supplied together with the information signals to be recorded as a system clock, and generates and records a system clock by self-oscillation. The present invention relates to a magnetic recording / reproducing apparatus for reproducing a signal.

【0002】[0002]

【従来の技術】MPEGトランスポートストリームのデ
ィジタル情報信号を記録再生する磁気記録再生装置は、
図3に示すように、伝送されたディジタル情報信号を所
定の形態に変換するインターフェイス手段1、インター
フェイス手段1からの情報信号1aからレファレンス情報
を抽出する位相比較器2、位相比較器2において抽出さ
れたレファレンス情報に基づいて制御情報3aを出力する
CPU3、CPU3からの制御情報3aを制御信号5aに変
換するD/A変換器5、D/A変換器5からの制御信号
5aに基づいてシステムクロック6aを発振する電圧制御発
振器6、再生時にシステムクロック9aを発振する水晶発
振器9、CPU3からの切り換え指示3cに基づいてシス
テムクロック6a, 9aを夫々切換え出力するスイッチSW1
、スイッチSW1 からのシステムクロックに基づいてイ
ンターフェイス手段1からの情報信号1aを記録・再生す
るための信号処理を行う記録再生回路7、記録再生回路
7からの記録信号7aを所定レベルに増幅すると共に、再
生信号Haを所定レベルに増幅するアンプ8、アンプ8か
らの記録信号8aを磁気テープ(テープ状記録媒体)Tに
記録すると共に磁気テープTを走査して再生信号Haを得
る回転ヘッドHとから構成される。
2. Description of the Related Art A magnetic recording / reproducing apparatus for recording / reproducing a digital information signal of an MPEG transport stream includes:
As shown in FIG. 3, an interface means 1 for converting a transmitted digital information signal into a predetermined form, a phase comparator 2 for extracting reference information from an information signal 1a from the interface means 1, and a phase comparator 2 for extracting reference information CPU 3 for outputting control information 3a based on the reference information obtained, D / A converter 5 for converting control information 3a from CPU 3 into control signal 5a, control signal from D / A converter 5
A voltage controlled oscillator 6 for oscillating the system clock 6a based on 5a, a crystal oscillator 9 for oscillating the system clock 9a during reproduction, and a switch SW1 for switching and outputting the system clocks 6a and 9a based on a switching instruction 3c from the CPU 3.
A recording / reproducing circuit 7 for performing signal processing for recording / reproducing the information signal 1a from the interface means 1 based on the system clock from the switch SW1, amplifying the recording signal 7a from the recording / reproducing circuit 7 to a predetermined level, An amplifier 8 for amplifying the reproduction signal Ha to a predetermined level, a recording signal 8a from the amplifier 8 being recorded on a magnetic tape (tape recording medium) T, and scanning the magnetic tape T to obtain a reproduction signal Ha; Consists of

【0003】ここで、上記したMPEGとはMoving Pic
ture Experts Groupの略であり、蓄積メディア用ビデオ
符号化の規格の略称である。MPEGでは、上記したト
ランスポートストリームと呼ばれるシステムによって複
数のプログラムを1本のストリーム(データ列)のディ
ジタル情報信号として伝送することができる。以下、こ
のMPEGトランスポートストリームを伝送すべきディ
ジタル情報信号の一例として説明する。
[0003] The above-mentioned MPEG means Moving Pic.
This is an abbreviation for Video Experts Group, which is an abbreviation for video encoding standard for storage media. In MPEG, a plurality of programs can be transmitted as a digital information signal of one stream (data sequence) by a system called a transport stream described above. Hereinafter, the MPEG transport stream will be described as an example of a digital information signal to be transmitted.

【0004】インターフェイス手段1は、供給された情
報信号を本磁気記録再生装置にて処理可能な形態に変換
し、位相比較器2及び記録再生回路7に供給する。位相
比較器2は、インターフェイス手段1からの情報信号1a
からレファレンス情報を抽出して位相誤差情報2aを得
る。
[0004] The interface means 1 converts the supplied information signal into a form which can be processed by the present magnetic recording / reproducing apparatus and supplies it to the phase comparator 2 and the recording / reproducing circuit 7. The phase comparator 2 receives the information signal 1a from the interface means 1.
, The reference information is extracted, and the phase error information 2a is obtained.

【0005】上記したトランスポートストリームの情報
信号は、所定のブロック単位毎に、情報信号のシンク(S
ync)情報、その情報信号の内容を示すID情報、スクラ
ンブル情報(データの暗号化機能)、ディレクトリ情報
(データのランダムアクセス機能)等を表す付加情報と
共に伝送される。この付加情報には2値のディジタル情
報による上記したレファレンス情報が含まれている。
[0005] The information signal of the above-mentioned transport stream is a sync (S) of the information signal for each predetermined block unit.
ync) information, ID information indicating the content of the information signal, scramble information (data encryption function), and additional information indicating directory information (data random access function) and the like. The additional information includes the above-mentioned reference information based on binary digital information.

【0006】伝送時(或いは記録時)、上記した情報信
号は、ここでは図示しない送信側において所定の周波数
により動作するカウンタからのカウント値がPCR(Progra
m Clock Reference;プログラム時刻基準参照値) として
付加され送信される。このPCR がレファレンス情報に相
当する。送信されたビットストリーム情報信号は上記し
たインターフェイス手段1を介して位相比較器2に供給
される。位相比較器2は情報信号1aからのPCR と、電圧
制御発振器6からのクロック6bに基づくカウント値とを
比較し、位相誤差情報2aを得てこれをCPU3に供給す
る。
At the time of transmission (or at the time of recording), the count value of a counter operating at a predetermined frequency on the transmitting side (not shown) is a PCR (Progra
m Clock Reference (program time reference value). This PCR corresponds to reference information. The transmitted bit stream information signal is supplied to the phase comparator 2 via the interface means 1 described above. The phase comparator 2 compares the PCR from the information signal 1a with the count value based on the clock 6b from the voltage controlled oscillator 6, obtains phase error information 2a, and supplies this to the CPU 3.

【0007】CPU3はこの位相誤差情報2aに基づいて
制御情報3aを生成出力する。制御情報3aはD/A変換器
5を介して電圧制御発振器6に供給される。電圧制御発
振器6はD/A変換器5を介して得られた制御信号5aに
応じてクロック信号6aを発振し、スイッチSW1 に供給す
る。また、CPU3は切り換え指示信号3cをスイッチSW
1 に供給し、記録時は電圧制御発振器6からのクロック
6aを切換え出力する。スイッチSW1 からのクロックはシ
ステムクロックとして記録再生回路7に供給される。こ
のとき電圧制御発振器6からはクロック信号6bが位相比
較器2に供給され位相比較器2のカウント動作が制御さ
れるので、位相比較器2、CPU3、電圧制御発振器6
とでフィードバックループ(即ち、PLL(Phase Locke
d Loop))が形成され、レファレンス情報との位相がロ
ックしたシステムクロックを得ることができる。
The CPU 3 generates and outputs control information 3a based on the phase error information 2a. The control information 3a is supplied to the voltage controlled oscillator 6 via the D / A converter 5. The voltage controlled oscillator 6 oscillates a clock signal 6a according to the control signal 5a obtained via the D / A converter 5, and supplies the clock signal 6a to the switch SW1. Further, the CPU 3 outputs the switching instruction signal 3c to the switch SW.
1 and the clock from the voltage controlled oscillator 6 during recording.
6a is switched and output. The clock from the switch SW1 is supplied to the recording / reproducing circuit 7 as a system clock. At this time, since the clock signal 6b is supplied from the voltage controlled oscillator 6 to the phase comparator 2 and the counting operation of the phase comparator 2 is controlled, the phase comparator 2, the CPU 3, the voltage controlled oscillator 6
And the feedback loop (that is, PLL (Phase Locke
d Loop)) is formed, and a system clock locked in phase with reference information can be obtained.

【0008】記録再生回路7は、供給されたシステムク
ロックに基づいてインターフェイス手段1からの情報信
号1aに対し、誤り訂正符号化、データ圧縮、変調等の記
録信号処理を施す。こうして記録再生回路7からは記録
信号7aが生成出力され、アンプ8に供給される。アンプ
8は記録信号7aを所定レベルに増幅し、回転ヘッドHに
供給する。回転ヘッドHは、ここでは図示しない回転ド
ラムに搭載された磁気ヘッドからなり、この回転ドラム
に巻き付けられた磁気テープT上を走査することによっ
てアンプ8からの記録信号8aを磁気テープTに記録して
いく。
The recording / reproducing circuit 7 performs recording signal processing such as error correction coding, data compression, modulation and the like on the information signal 1a from the interface means 1 based on the supplied system clock. Thus, a recording signal 7a is generated and output from the recording / reproducing circuit 7 and supplied to the amplifier 8. The amplifier 8 amplifies the recording signal 7a to a predetermined level and supplies it to the rotary head H. The rotary head H is composed of a magnetic head mounted on a rotary drum (not shown), and scans the magnetic tape T wound on the rotary drum to record a recording signal 8a from the amplifier 8 on the magnetic tape T. To go.

【0009】再生時は、この回転ヘッドHが磁気テープ
T上を走査して得た再生信号Haがアンプ8によって所定
レベルに増幅され、記録再生回路7に供給される。CP
U3はスイッチSW1 を切換え制御して水晶発振器9から
の自己発振信号9aをシステムクロックとして記録再生回
路7に供給する。記録再生回路7は、このシステムクロ
ックに基づいて、記録時と相補的な信号処理によって、
アンプ8からの再生信号8bを復調し、データ伸長、誤り
訂正符号復号化等の信号処理を施し、再生情報信号7bを
得る。再生された情報信号7bはインターフェイス手段1
を介して図示しない伝送路に供給される。
At the time of reproduction, a reproduction signal Ha obtained by scanning the magnetic tape T with the rotary head H is amplified to a predetermined level by an amplifier 8 and supplied to a recording / reproduction circuit 7. CP
U3 switches and controls the switch SW1 to supply the self-oscillation signal 9a from the crystal oscillator 9 to the recording / reproducing circuit 7 as a system clock. The recording / reproducing circuit 7 performs signal processing complementary to that at the time of recording based on the system clock,
The reproduction signal 8b from the amplifier 8 is demodulated and subjected to signal processing such as data decompression and error correction code decoding to obtain a reproduction information signal 7b. The reproduced information signal 7b is transmitted to the interface means 1
Through a transmission line (not shown).

【0010】[0010]

【発明が解決しようとする課題】再生時は、記録時にシ
ステムクロックを生成するためのレファレンス情報に相
当するものが入力されないため、水晶発振器9が自己発
振してシステムクロックを生成している。即ち、記録時
と再生時とで上記した電圧制御発振器6,水晶発振器9
が夫々必要となり、構成が煩雑であった。また、夫々か
らのシステムクロックを切り換える構成(スイッチSW1
)が必要となり、構成が煩雑となるという問題があっ
た。
At the time of reproduction, since information corresponding to reference information for generating a system clock is not inputted at the time of recording, the crystal oscillator 9 self-oscillates to generate the system clock. That is, the above described voltage controlled oscillator 6, crystal oscillator 9
Were required, and the configuration was complicated. In addition, a configuration for switching the system clock from each (switch SW1
) Is required, and the configuration becomes complicated.

【0011】更に、再生時に自己発振する水晶発振器9
の経時変化に伴ってシステムクロックに周波数変動があ
ると再生動作が誤動作を起こしたり、再生信号にジッタ
等の時間軸変動による誤差成分が生じエラーが発生して
しまうが、上記した構成ではこれを補正することができ
なかった。
Further, a crystal oscillator 9 which self-oscillates during reproduction
If the frequency of the system clock fluctuates with the aging of the reproduction signal, the reproduction operation may malfunction or an error component may occur in the reproduction signal due to time axis fluctuations such as jitters. Could not be corrected.

【0012】[0012]

【課題を解決するための手段】本発明は、上記した課題
を解決するために、次の(1)〜(3)の構成を有して
いる。
The present invention has the following constitutions (1) to (3) in order to solve the above-mentioned problems.

【0013】(1) 第1の発明によれば、記録すべき
情報信号と共に供給されるレファレンス情報に基づいて
得たシステムクロックを生成しこれに基づいて前記記録
すべき情報信号を記録し、再生時に自己発振によるシス
テムクロックを生成しこれに基づいて記録された信号を
再生する磁気記録再生手段(7) を備えた磁気記録再生装
置において、記録時に記録すべき情報信号と共に供給さ
れた前記レファレンス情報を抽出しその周波数情報に基
づく制御信号を生成出力する制御手段(位相比較器2,
CPU3)と、記録時に前記制御手段(2, 3)において抽
出された周波数情報を記憶するメモリ(4) と、前記制御
手段(2, 3)からの制御信号に基づいてシステムクロック
を発振する発振手段(6) とを備え、再生時に、前記制御
手段(2,3)は、前記メモリ(4) に記憶された周波数情報
に基づく制御信号を前記発振手段(6) に供給し、システ
ムクロックを発振させることを特徴とする磁気記録再生
装置が提供される。
(1) According to the first aspect, a system clock is generated based on reference information supplied together with an information signal to be recorded, and the information signal to be recorded is recorded and reproduced based on the system clock. In a magnetic recording / reproducing apparatus having magnetic recording / reproducing means (7) for generating a system clock by self-oscillation and reproducing a recorded signal based on the system clock, the reference information supplied together with an information signal to be recorded at the time of recording Control means (phase comparators 2 and 3) for extracting and outputting a control signal based on the frequency information.
CPU 3), a memory (4) for storing frequency information extracted by the control means (2, 3) during recording, and an oscillation for oscillating a system clock based on a control signal from the control means (2, 3) Means (6), at the time of reproduction, the control means (2, 3) supplies a control signal based on the frequency information stored in the memory (4) to the oscillation means (6), and outputs a system clock. A magnetic recording / reproducing device characterized by oscillating is provided.

【0014】(2) 第2の発明によれば、再生時に、
前記制御手段(2, 3)は、前記メモリ(4) に記憶させた周
波数情報に基づいて制御信号を前記発振手段(6) に定期
的に供給し、その都度システムクロックを発振させる、
或いは記録時に前記メモリ(4) に複数回記憶させた周波
数情報に基づいて制御信号を前記発振手段(6) に供給
し、システムクロックを発振させることを特徴とする上
記(1)記載の磁気記録再生装置が提供される。
(2) According to the second invention, at the time of reproduction,
The control means (2, 3) periodically supplies a control signal to the oscillation means (6) based on the frequency information stored in the memory (4), and oscillates a system clock each time.
Alternatively, a control signal is supplied to said oscillating means (6) based on frequency information stored in said memory (4) a plurality of times at the time of recording, and a system clock is oscillated. A playback device is provided.

【0015】(3) 第3の発明によれば、前記メモリ
(6) は、記録すべき情報信号のプログラム毎に、前記周
波数情報を記憶することを特徴とする上記(1)乃至
(2)記載の磁気記録再生装置が提供される。
(3) According to the third invention, the memory
(6) The magnetic recording / reproducing apparatus according to (1) or (2), wherein the frequency information is stored for each program of the information signal to be recorded.

【0016】[0016]

【発明の実施の形態】図1は本発明の磁気記録再生装置
を説明する図、図2は位相比較器を説明する図である。
以下図面を参照しつつ本発明の実施の形態を説明する。
また、上述と同一の構成部には同一符号を付し、その説
明を省略する。
FIG. 1 is a diagram for explaining a magnetic recording and reproducing apparatus according to the present invention, and FIG. 2 is a diagram for explaining a phase comparator.
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
Also, the same components as those described above are denoted by the same reference numerals, and description thereof will be omitted.

【0017】図1に示すように、本発明の磁気記録再生
装置は、伝送されたディジタル情報信号を所定の形態に
変換するインターフェイス手段1、インターフェイス手
段1からの情報信号1aからレファレンス情報を抽出する
位相比較器2、位相比較器2において抽出されたレファ
レンス情報に基づいて制御情報3a及び周波数情報3bを出
力するCPU3、CPU3からの周波数情報3bを記憶す
るメモリ4、CPU3からの制御情報3aを制御信号5aに
変換するD/A変換器5、D/A変換器5からの制御信
号5aに基づいてシステムクロック6aを発振する発振器
6、発振器6からのシステムクロック6aに基づいてイン
ターフェイス手段1からの情報信号1aを記録・再生する
ための信号処理を行う記録再生回路7、記録再生回路7
からの記録信号7aを所定レベルに増幅すると共に、後述
する再生信号Haを所定レベルに増幅するアンプ8、アン
プ8からの記録信号8aを磁気テープTに記録すると共に
磁気テープTを走査して再生信号Haを得る回転ヘッドH
とから構成される。
As shown in FIG. 1, in the magnetic recording / reproducing apparatus of the present invention, an interface means 1 for converting a transmitted digital information signal into a predetermined form, and extracts reference information from an information signal 1a from the interface means 1. A phase comparator 2, a CPU 3 for outputting control information 3a and frequency information 3b based on the reference information extracted by the phase comparator 2, a memory 4 for storing frequency information 3b from the CPU 3, and control information 3a from the CPU 3 A D / A converter 5 for converting to a signal 5a, an oscillator 6 for oscillating a system clock 6a based on a control signal 5a from the D / A converter 5, and a signal from the interface means 1 based on a system clock 6a from the oscillator 6 Recording / reproducing circuit 7 for performing signal processing for recording / reproducing information signal 1a, recording / reproducing circuit 7
The amplifier 8 amplifies a recording signal 7a from the amplifier to a predetermined level, amplifies a reproduction signal Ha to be described later to a predetermined level, records the recording signal 8a from the amplifier 8 on the magnetic tape T, and scans the magnetic tape T for reproduction. Rotating head H to obtain signal Ha
It is composed of

【0018】記録時にインターフェイス手段1に供給さ
れた情報信号は、本磁気記録再生装置にて処理可能な形
態に変換され、位相比較器2及び記録再生回路7に供給
される。位相比較器2は、インターフェイス手段1から
の情報信号1aから上記したレファレンス情報を抽出する
と共に発振器6からのクロック信号6bに基づいて位相誤
差情報2aを出力する。
The information signal supplied to the interface means 1 at the time of recording is converted into a form which can be processed by the present magnetic recording / reproducing apparatus, and supplied to the phase comparator 2 and the recording / reproducing circuit 7. The phase comparator 2 extracts the above-mentioned reference information from the information signal 1a from the interface means 1 and outputs phase error information 2a based on the clock signal 6b from the oscillator 6.

【0019】位相比較器2からの位相誤差情報2aはCP
U3に供給される。CPU3はこの位相誤差情報2aを周
波数情報3bとしてメモリ4に供給すると共に、この周波
数情報に基づく制御情報3aをD/A変換器5を介して制
御信号(誤差電圧)5aとして発振器6に供給する。発振
器6は電圧制御発振器であり、上記した制御信号5aに基
づいてクロック信号6a, 6bを発振する。クロック信号6a
はシステムクロックとして記録再生回路7に供給され、
クロック信号6bは位相比較器2に供給される。上記した
ように、位相比較器2、CPU3、発振器6とによるフ
ィードバックループによってレファレンス情報と位相が
ロックしたシステムクロックが得られる。記録再生回路
7は、上記したシステムクロック6aに基づいてインター
フェイス手段1からの情報信号1aに所定の信号記録処理
を施す。
The phase error information 2a from the phase comparator 2 is CP
It is supplied to U3. The CPU 3 supplies the phase error information 2a as frequency information 3b to the memory 4 and supplies control information 3a based on the frequency information as a control signal (error voltage) 5a to the oscillator 6 via the D / A converter 5. . The oscillator 6 is a voltage controlled oscillator, and oscillates clock signals 6a and 6b based on the control signal 5a. Clock signal 6a
Is supplied to the recording / reproducing circuit 7 as a system clock,
The clock signal 6b is supplied to the phase comparator 2. As described above, the reference information and the system clock whose phase is locked are obtained by the feedback loop of the phase comparator 2, the CPU 3, and the oscillator 6. The recording / reproducing circuit 7 performs a predetermined signal recording process on the information signal 1a from the interface unit 1 based on the system clock 6a.

【0020】ここで位相比較器2は、例えば図2に示す
ように、供給されたビットストリーム情報信号1aに介挿
されたレファレンス情報をカウントするカウンタ21、後
述する発振器6からのクロック信号6bの信号周波数で動
作するカウンタ23、カウンタ21とカウンタ23とのカウン
ト値の減算を行う減算器22とから構成される。
Here, for example, as shown in FIG. 2, the phase comparator 2 includes a counter 21 for counting reference information inserted in the supplied bit stream information signal 1a, and a clock signal 6b from the oscillator 6 described later. It comprises a counter 23 operating at the signal frequency, and a subtracter 22 for subtracting the count value of the counter 21 and the counter 23.

【0021】減算器22から出力されたカウント値は位相
誤差情報2aとしてCPU3に供給される。CPU3は、
位相誤差情報2aを周波数情報としてこれに基づく制御信
号3aを生成し、これをD/A変換器5を介して発振器6
に供給する。発振器6はD/A変換された制御信号5aの
電圧に応じて発振し、システムクロック6aを記録再生回
路7に供給し、クロック信号6bを位相比較器2を構成す
るカウンタ23に供給する。
The count value output from the subtractor 22 is supplied to the CPU 3 as phase error information 2a. CPU3
The phase error information 2a is used as frequency information to generate a control signal 3a based on the frequency information.
To supply. The oscillator 6 oscillates according to the voltage of the D / A-converted control signal 5a, supplies the system clock 6a to the recording / reproducing circuit 7, and supplies the clock signal 6b to the counter 23 constituting the phase comparator 2.

【0022】このときCPU3は、位相比較器2からの
位相誤差情報2aに対応する周波数情報3bと制御信号3aと
を夫々出力する。位相比較器2のカウンタ23のカウント
動作は発振器6のクロック信号6bによって制御され、発
振器6の発振周波数は上記した制御信号3aに基づいて制
御される。
At this time, the CPU 3 outputs the frequency information 3b and the control signal 3a corresponding to the phase error information 2a from the phase comparator 2, respectively. The counting operation of the counter 23 of the phase comparator 2 is controlled by the clock signal 6b of the oscillator 6, and the oscillation frequency of the oscillator 6 is controlled based on the control signal 3a.

【0023】例えば、メモリ4は、上記したフィードバ
ックループを構成する位相比較器2において抽出される
レファレンス情報と位相情報がロックした時点でCPU
3において得られた周波数情報3bを記憶する。ここで、
CPU3は上記したようにレファレンス情報と位相情報
がロックした後の位相誤差情報の平均値を算出してメモ
り4に記憶させるようにしても良い。
For example, the memory 4 stores the CPU when the reference information and the phase information extracted by the phase comparator 2 forming the feedback loop are locked.
The frequency information 3b obtained in step 3 is stored. here,
The CPU 3 may calculate the average value of the phase error information after the reference information and the phase information are locked as described above and store the average value in the memory 4.

【0024】再生時は、記録時と相補的な信号処理によ
って再生情報信号を復調する。上記した回転ヘッドHが
磁気テープT上を走査することによって得た再生信号Ha
はアンプ8によって所定レベルに増幅され、記録再生回
路7に供給される。このとき、メモリ4からは記録時に
記憶された周波数情報4aが読み出され、CPU3に供給
される。CPU3はこれに基づく制御信号3aを発振器6
に供給する。発振器6は供給された制御信号3aに基づい
てシステムクロック6aを発振し、記録再生回路7に供給
する。
At the time of reproduction, the reproduction information signal is demodulated by signal processing complementary to that at the time of recording. The reproduction signal Ha obtained by scanning the magnetic tape T with the rotary head H described above.
Is amplified to a predetermined level by the amplifier 8 and supplied to the recording / reproducing circuit 7. At this time, the frequency information 4a stored at the time of recording is read out from the memory 4 and supplied to the CPU 3. The CPU 3 generates a control signal 3a based on the
To supply. The oscillator 6 oscillates a system clock 6a based on the supplied control signal 3a and supplies the system clock 6a to the recording / reproducing circuit 7.

【0025】記録再生回路7は、供給されたシステムク
ロック6aに基づいて上記したようにアンプ8からの再生
信号8aを復調し、データ伸長、誤り訂正復号化等の処理
によって再生情報信号7bを再生する。再生された情報信
号7bはインターフェイス手段1において、伝送時の形態
に変換され、図示しない伝送路に供給される。
The recording / reproducing circuit 7 demodulates the reproduced signal 8a from the amplifier 8 based on the supplied system clock 6a as described above, and reproduces the reproduced information signal 7b by processing such as data expansion and error correction decoding. I do. The reproduced information signal 7b is converted by the interface means 1 into a form at the time of transmission, and is supplied to a transmission path (not shown).

【0026】尚、上記したメモリ4の記録する周波数情
報は記録時に1回に限らず、記録動作中得られる周波数
情報を定期的に複数回記憶しても良い。即ち、再生時は
記憶された複数の周波数情報に基づいて発振器6の経時
変化を補正することができる。また、記録時に一度記憶
した周波数情報を再生時に定期的に読み出して発振器6
の経時変化を補正しても良いことは勿論である。
The frequency information recorded in the memory 4 is not limited to one time at the time of recording, and frequency information obtained during the recording operation may be periodically stored plural times. That is, at the time of reproduction, the temporal change of the oscillator 6 can be corrected based on the stored plural pieces of frequency information. Further, the frequency information once stored at the time of recording is read out periodically at the time of reproduction, and
Of course, may be corrected.

【0027】尚、複数のプログラムを同時に記録する場
合でも、メモリ4がそのプログラム毎に周波数情報を記
録することによって、プログラム毎に正確な再生情報信
号を得ることができる。
Even when a plurality of programs are recorded at the same time, the memory 4 records frequency information for each program, so that an accurate reproduction information signal can be obtained for each program.

【0028】尚、本磁気記録再生装置では、CPU3を
用いて位相誤差情報2aに基づく周波数情報3b及び制御信
号3aを生成していたが、CPU3のようなマイコンの代
わりに電気回路のみで同様に位相誤差情報2aに基づく周
波数情報3b及び制御信号3aを生成するようにしても良い
ことは勿論である。
In this magnetic recording / reproducing apparatus, the frequency information 3b and the control signal 3a based on the phase error information 2a are generated by using the CPU 3, but similarly, only the electric circuit is used instead of the microcomputer like the CPU 3. Needless to say, the frequency information 3b and the control signal 3a based on the phase error information 2a may be generated.

【0029】[0029]

【発明の効果】上述したように、本発明によれば、再生
時はメモリに記憶された周波数情報によって再生情報信
号を得ることができるので、従来、再生時に必要であっ
た自己発振によるシステムクロックの発振手段と、この
発振手段と記録時の発振手段との出力を切り換える手段
とを省略することができるので簡易な構成による磁気記
録再生装置を提供することができると共に、記録時と同
じシステムクロックによる正確な再生情報信号を得るこ
とができるという効果がある。
As described above, according to the present invention, at the time of reproduction, a reproduced information signal can be obtained from the frequency information stored in the memory. Oscillating means and means for switching the output between the oscillating means and the oscillating means at the time of recording can be omitted, so that a magnetic recording / reproducing apparatus having a simple configuration can be provided, and the same system clock as at the time of recording can be provided. Thus, an accurate reproduction information signal can be obtained.

【0030】また、上述した効果に加え、記録時に周波
数情報を複数回記憶することにより再生時に記憶された
周波数情報を順次読み出すことができるので、その都度
発振手段の経時変化を補正することができるという効果
がある。
In addition to the above-described effects, the frequency information stored during reproduction can be sequentially read out by storing the frequency information a plurality of times during recording, so that the aging of the oscillation means can be corrected each time. This has the effect.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の磁気記録再生装置を説明する図であ
る。
FIG. 1 is a diagram illustrating a magnetic recording / reproducing apparatus according to the present invention.

【図2】位相比較器を説明する図である。FIG. 2 is a diagram illustrating a phase comparator.

【図3】従来の磁気記録再生装置を説明する図である。FIG. 3 is a diagram illustrating a conventional magnetic recording / reproducing apparatus.

【符号の説明】[Explanation of symbols]

1…インターフェイス手段、2…位相比較器、3…CP
U、4…メモリ、5…D/A変換器、6…発振器、7…
記録再生回路、8…アンプ
DESCRIPTION OF SYMBOLS 1 ... Interface means, 2 ... Phase comparator, 3 ... CP
U, 4 memory, 5 D / A converter, 6 oscillator, 7
Recording / reproducing circuit, 8 ... Amplifier

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平6−120824(JP,A) 特開 平6−45927(JP,A) 特開 平8−125529(JP,A) (58)調査した分野(Int.Cl.7,DB名) G11B 20/10 351 H04N 5/92 ────────────────────────────────────────────────── ─── Continuation of the front page (56) References JP-A-6-120824 (JP, A) JP-A-6-45927 (JP, A) JP-A 8-125529 (JP, A) (58) Field (Int.Cl. 7 , DB name) G11B 20/10 351 H04N 5/92

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】記録すべき情報信号と共に供給されるレフ
ァレンス情報に基づいて得たシステムクロックを生成し
これに基づいて前記記録すべき情報信号を記録し、再生
時に自己発振によるシステムクロックを生成しこれに基
づいて記録された信号を再生する磁気記録再生手段を備
えた磁気記録再生装置において、 記録時に記録すべき情報信号と共に供給された前記レフ
ァレンス情報を抽出しその周波数情報に基づく制御信号
を生成出力する制御手段と、 記録時に前記制御手段において抽出された周波数情報を
記憶するメモリと、 前記制御手段からの制御信号に基づいてシステムクロッ
クを発振する発振手段とを備え、 再生時に、前記制御手段は、前記メモリに記憶された周
波数情報に基づく制御信号を前記発振手段に供給し、シ
ステムクロックを発振させることを特徴とする磁気記録
再生装置。
1. A system clock obtained based on reference information supplied together with an information signal to be recorded is generated, and the information signal to be recorded is recorded based on the system clock. In a magnetic recording / reproducing apparatus provided with magnetic recording / reproducing means for reproducing a signal recorded based on the reference signal, the reference information supplied together with an information signal to be recorded at the time of recording is extracted, and a control signal based on the frequency information is generated. Control means for outputting; a memory for storing frequency information extracted by the control means during recording; and an oscillation means for oscillating a system clock based on a control signal from the control means. Supplies a control signal based on the frequency information stored in the memory to the oscillation means, A magnetic recording / reproducing apparatus characterized by oscillating a clock.
【請求項2】再生時に、前記制御手段は、前記メモリに
記憶させた周波数情報に基づいて制御信号を前記発振手
段に定期的に供給し、その都度システムクロックを発振
させる、或いは記録時に前記メモリに複数回記憶させた
周波数情報に基づいて制御信号を前記発振手段に供給
し、システムクロックを発振させることを特徴とする請
求項1記載の磁気記録再生装置。
2. The reproducing apparatus according to claim 1, wherein said control means periodically supplies a control signal to said oscillating means on the basis of frequency information stored in said memory, and oscillates a system clock each time. 2. A magnetic recording / reproducing apparatus according to claim 1, wherein a control signal is supplied to said oscillating means based on the frequency information stored a plurality of times, and a system clock is oscillated.
【請求項3】前記メモリは、記録すべき情報信号のプロ
グラム毎に、前記周波数情報を記憶することを特徴とす
る請求項1乃至2記載の磁気記録再生装置。
3. The magnetic recording / reproducing apparatus according to claim 1, wherein the memory stores the frequency information for each program of an information signal to be recorded.
JP18279496A 1996-06-24 1996-06-24 Magnetic recording / reproducing device Expired - Fee Related JP3312681B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18279496A JP3312681B2 (en) 1996-06-24 1996-06-24 Magnetic recording / reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18279496A JP3312681B2 (en) 1996-06-24 1996-06-24 Magnetic recording / reproducing device

Publications (2)

Publication Number Publication Date
JPH1011902A JPH1011902A (en) 1998-01-16
JP3312681B2 true JP3312681B2 (en) 2002-08-12

Family

ID=16124543

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18279496A Expired - Fee Related JP3312681B2 (en) 1996-06-24 1996-06-24 Magnetic recording / reproducing device

Country Status (1)

Country Link
JP (1) JP3312681B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6345079B1 (en) 1997-10-29 2002-02-05 Victor Company Of Japan, Ltd. Clock signal generation apparatus
JP4380598B2 (en) 2005-06-16 2009-12-09 株式会社日立製作所 Receiving apparatus and receiving method

Also Published As

Publication number Publication date
JPH1011902A (en) 1998-01-16

Similar Documents

Publication Publication Date Title
EP1030302B1 (en) Data coding/decoding method and apparatus and coded data recording medium
EP0735780B1 (en) Reproduction of encoded data in reverse playback operations
US5831955A (en) Decoder/encoder capable of controlling data reading/writing operations to memory in response to first/second clocks, reproducing apparatus equipped with encoder/decoder, and recording apparatus equipped with encoder
US8472785B2 (en) Digital information recording-reproducing apparatus
WO2006046513A1 (en) Information reproduction device, buffer control method, and program
JP3312681B2 (en) Magnetic recording / reproducing device
US6560401B1 (en) Method and apparatus for recording and reproducing information
US5212600A (en) Digital video tape recorder with time base correction of input video signals
JPWO2005043899A1 (en) Information recording apparatus and information recording method, information reproducing apparatus and information reproducing method, information recording program, information reproducing program, information recording medium, and recording medium
JP3151114B2 (en) Video signal processing device
US5778138A (en) Magnetic recording and reproduction apparatus for preventing fixed pattern noise from appearing in a reproduced image when reproducing at high speed
KR100255869B1 (en) Buffer control method of a digital video disc player
JP3719084B2 (en) Recording / playback device
US6006006A (en) Frame pulse generation apparatus for a video cassette recorder
JPH07161043A (en) Optical disk device
KR100202484B1 (en) Recording/reproducing device for trick mode of digital vcr
JP3538856B2 (en) Digital signal recording device
JPH10269697A (en) Digital signal recording device and reproducing device and recording and reproducing device
JPH08287473A (en) Optical disk and optical disk reproducing device
JPH11328873A (en) Tape recording and reproducing device
JPH10150632A (en) Optical recording medium, animation recorder and animation reproducing device
JPH08339632A (en) Signal reproducer
JPH09161205A (en) Information recording/reproducing device
JPH10222935A (en) Recorder
JPH1092104A (en) Digital data processing method and digital data processor

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090531

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090531

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100531

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees