JP3085959U - Television and oscillation frequency control device - Google Patents

Television and oscillation frequency control device

Info

Publication number
JP3085959U
JP3085959U JP2001007376U JP2001007376U JP3085959U JP 3085959 U JP3085959 U JP 3085959U JP 2001007376 U JP2001007376 U JP 2001007376U JP 2001007376 U JP2001007376 U JP 2001007376U JP 3085959 U JP3085959 U JP 3085959U
Authority
JP
Japan
Prior art keywords
frequency
signal
circuit
tuner
oscillation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001007376U
Other languages
Japanese (ja)
Inventor
一彦 山本
啓次 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Funai Electric Co Ltd
Original Assignee
Funai Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Funai Electric Co Ltd filed Critical Funai Electric Co Ltd
Priority to JP2001007376U priority Critical patent/JP3085959U/en
Application granted granted Critical
Publication of JP3085959U publication Critical patent/JP3085959U/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Receiver Circuits (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

(57)【要約】 【課題】 発振周波数調整は非常に煩雑であるとともに
工場における調整効率向上の妨げとなっていた。 【解決手段】 予め工場で計測した周波数差を示すデー
タに基づいてAFT動作後に同調周波数の補正をするこ
とによって容易に中間周波信号の理想的な周波数に同調
させることができる。従って、AFT回路およびVCO
回路について工場にて微調整をする必要が無く、工場に
おける調整作業を著しく低減し、かつ適切な同調を実施
可能に構成したテレビジョンおよび発振周波数制御装置
を提供することができる。
(57) [Summary] [Problem] Oscillation frequency adjustment is very complicated and hinders improvement of adjustment efficiency in a factory. SOLUTION: It is possible to easily tune to an ideal frequency of an intermediate frequency signal by correcting a tuning frequency after an AFT operation based on data indicating a frequency difference measured in a factory in advance. Therefore, the AFT circuit and the VCO
It is possible to provide a television and an oscillation frequency control device configured so that fine adjustment of the circuit is not required at the factory, adjustment work at the factory is significantly reduced, and appropriate tuning can be performed.

Description

【考案の詳細な説明】[Detailed description of the invention]

【0001】[0001]

【考案の属する技術分野】[Technical field to which the invention belongs]

本考案は、周波数可変発振器を使用したテレビジョンおよび発振周波数制御装 置に関する。 The present invention relates to a television using a variable frequency oscillator and an oscillation frequency control device.

【0002】[0002]

【従来の技術】[Prior art]

テレビジョンにおいてはチューナでの中間周波信号の生成や中間周波信号から の映像信号の生成にVCO回路からの発振信号が使用され、また、チューナでの 同調の微調整AFT回路の出力電圧が使用されている。VCO回路にて発振信号 を生成するためには、一般的に発振回路の時定数を調整して適切な初期発振周波 数となるように調整が必要であり、また、AFT回路回路にて微同調を行うため には、理想的な周波数の信号がAFT回路に入力されているときに当該AFT回 路からセンター電圧を出力するように調整が必要である。 また、特開平11−41067号公報には、AFT回路を粗調整しておき、基 準となる周波数信号を入力したときにAFT回路の出力電圧をメモリし、通常の 駆動時にはAFT回路から当該メモリに記憶された電圧が出力されたときにジャ ストチューンであるとしている。 In television, the oscillation signal from the VCO circuit is used to generate the intermediate frequency signal in the tuner and the video signal from the intermediate frequency signal, and the output voltage of the fine-tuning AFT circuit tuned in the tuner is used. ing. In order to generate an oscillation signal in the VCO circuit, it is generally necessary to adjust the time constant of the oscillation circuit so that an appropriate initial oscillation frequency is obtained. Also, fine tuning is performed in the AFT circuit circuit. In order to perform this, it is necessary to perform adjustment so that the center voltage is output from the AFT circuit when an ideal frequency signal is input to the AFT circuit. Japanese Patent Application Laid-Open No. H11-41067 discloses that an AFT circuit is roughly adjusted, an output voltage of the AFT circuit is stored when a reference frequency signal is input, and the memory is output from the AFT circuit during normal driving. Is just tuned when the voltage stored in is output.

【0003】[0003]

【考案が解決しようとする課題】[Problems to be solved by the invention]

上述した従来の技術においては、次のような課題があった。 すなわち、前者の従来技術においては、工場において調整員が発振信号の周波 数を計測しながら人為的にコイルを調整するなどして周波数をセットしたり、オ シロスコープを長めながらAFT回路からの出力電圧を調整するなどの操作が必 要であった。これらの調整は非常に微妙な調整が必要であり、従来、この調整は 非常に煩雑であるとともに工場における調整効率向上の妨げとなっていた。この ため、後者の従来例のようにAFT回路の粗調整のみで自動微調を機能させる技 術が開示されている。 本考案も上記課題にかんがみてなされたものであり、工場における調整作業を 著しく低減し、かつ適切な同調を実施可能に構成したテレビジョンおよび発振周 波数制御装置を提供することを目的とする。 The conventional technique described above has the following problems. That is, in the former prior art, the adjuster artificially adjusts the coil while measuring the frequency of the oscillation signal at the factory to set the frequency, or adjusts the output from the AFT circuit while extending the oscilloscope. Operations such as adjusting the voltage were required. These adjustments require very fine adjustments, and in the past, these adjustments were very complicated and hindered the improvement of adjustment efficiency in factories. For this reason, there is disclosed a technique in which automatic fine adjustment functions only by coarse adjustment of the AFT circuit as in the latter conventional example. The present invention has also been made in view of the above problems, and an object of the present invention is to provide a television and an oscillation frequency control device which are capable of remarkably reducing adjustment work in a factory and performing appropriate tuning.

【0004】[0004]

【課題を解決するための手段】[Means for Solving the Problems]

上記目的を達成するため、請求項1にかかる考案は、所定の発振回路からの信 号を分周することによって所定周波数ステップで局部発振信号を発生させ、当該 局部発振信号とアンテナからの入力信号とを混合することによって中間周波信号 を生成するPLLチューナと、上記PLLチューナにて生成された中間周波信号 を取得してVCO回路の発振周波数を当該中間周波信号の周波数と同調させるこ とによって上記中間周波信号から映像信号を検波するための発振出力を得る検波 用PLL回路と、上記PLLチューナにて生成された中間周波信号を取得して当 該中間周波信号と理想的な周波数との周波数差を示す信号を出力するAFT回路 と、上記AFT回路から上記周波数差を示す信号を取得してジャストチューンと される状態を認識可能であるとともに上記PLLチューナにおける分周比を制御 して所望チャンネルへの選局動作を実施可能なマイコンとを具備するテレビジョ ンにおいて、上記AFT回路に対する微調整を行うことなく当該AFT回路と上 記PLLチューナと検波用PLL回路とを駆動して上記マイコンにジャストチュ ーンとされる状態を認識させつつ上記検波用PLL回路のVCO回路における発 振周波数を所定の周波数カウンタにて計測するとともに理想的な中間周波信号の 周波数とのずれを上記PLLチューナにおける周波数ステップに換算したデータ を記憶したEEPROMを備え、上記マイコンは上記ジャストチューンとされる 状態を認識した後に上記EEPROMを参照し、上記分周比を制御して上記周波 数ステップ分の周波数の補償を行う構成としてある。 In order to achieve the above object, the invention according to claim 1 divides a signal from a predetermined oscillation circuit to generate a local oscillation signal at a predetermined frequency step, and outputs the local oscillation signal and an input signal from an antenna. And a PLL tuner for generating an intermediate frequency signal by mixing the above-mentioned signals, and obtaining the intermediate frequency signal generated by the PLL tuner and tuning the oscillation frequency of the VCO circuit to the frequency of the intermediate frequency signal. A detection PLL circuit for obtaining an oscillation output for detecting a video signal from the intermediate frequency signal; and a frequency difference between the intermediate frequency signal and an ideal frequency obtained by acquiring the intermediate frequency signal generated by the PLL tuner. An AFT circuit for outputting a signal indicating the frequency difference, and a signal indicating the frequency difference is obtained from the AFT circuit, and the state of just tune is recognized. In a television having a microcomputer capable of controlling a frequency division ratio in the PLL tuner and performing a channel selection operation to a desired channel, the AFT circuit and the AFT circuit are not finely adjusted. The above-described PLL tuner and the detection PLL circuit are driven to measure the oscillation frequency of the VCO circuit of the detection PLL circuit with a predetermined frequency counter while allowing the microcomputer to recognize the just-tuned state. And an EEPROM that stores data obtained by converting the frequency of the ideal intermediate frequency signal into a frequency step in the PLL tuner. The microcomputer refers to the EEPROM after recognizing the just-tuned state, Compensates for the frequency of the above frequency steps by controlling the frequency division ratio There is a structure to perform.

【0005】 上記のように構成した請求項1にかかる考案においては、PLLチューナと検 波用PLL回路とAFT回路とをマイコンで制御するテレビジョンを工場等にて 出荷前に調整するに当たり、VCO回路およびAFT回路の微調整を無用に構成 してある。PLLチューナは、所定の発振回路からの信号を分周することによっ て所定周波数ステップで局部発振信号を発生させ、当該局部発振信号とアンテナ からの入力信号とを混合することによって中間周波信号を生成する。検波用PL L回路は、映像信号を検波するための発振出力を得るPLL回路であり、上記P LLチューナにて生成された中間周波信号を取得してVCO回路の発振周波数を 当該中間周波信号の周波数と同調させる。[0005] In the invention according to claim 1 configured as described above, when adjusting a television, which controls a PLL tuner, a detection PLL circuit, and an AFT circuit by a microcomputer, at a factory or the like before shipment, a VCO is required. Fine adjustment of the circuit and the AFT circuit is unnecessary. The PLL tuner generates a local oscillation signal at a predetermined frequency step by dividing a signal from a predetermined oscillation circuit, and mixes the local oscillation signal with an input signal from an antenna to convert an intermediate frequency signal. Generate. The detection PLL circuit is a PLL circuit that obtains an oscillation output for detecting a video signal, acquires an intermediate frequency signal generated by the PLL tuner, and changes the oscillation frequency of the VCO circuit to the intermediate frequency signal. Synchronize with frequency.

【0006】 AFT回路は上記PLLチューナにて生成された中間周波信号を取得して当該 中間周波信号と理想的な周波数との周波数差を示す信号を出力する。マイコンは 上記AFT回路から上記周波数差を示す信号を取得してジャストチューンとされ る状態を認識可能である。従って、ジャストチューンとされる状態を認識するま で上記PLLチューナにおける分周比を制御して所望チャンネルへの選局動作を 実施可能である。このような、PLLチューナを採用したテレビジョンにおいて 、本考案ではさらにEEPROMを備えるとともにVCO回路およびAFT回路 の無調整に起因する同調周波数の誤差を補償するためのデータを記憶させてある 。The AFT circuit acquires the intermediate frequency signal generated by the PLL tuner and outputs a signal indicating a frequency difference between the intermediate frequency signal and an ideal frequency. The microcomputer can obtain the signal indicating the frequency difference from the AFT circuit and recognize the just-tuned state. Therefore, it is possible to control the frequency division ratio in the PLL tuner to select a desired channel until the just-tuned state is recognized. In a television employing such a PLL tuner, the present invention further includes an EEPROM and stores data for compensating a tuning frequency error caused by no adjustment of the VCO circuit and the AFT circuit.

【0007】 このデータは、上記AFT回路に対する微調整を行うことなく当該AFT回路 と上記PLLチューナと検波用PLL回路とを駆動して上記マイコンにジャスト チューンとされる状態を認識させつつ上記検波用PLL回路のVCO回路におけ る発振周波数を所定の周波数カウンタにて計測するとともに理想的な中間周波信 号の周波数とのずれを上記PLLチューナにおける周波数ステップに換算したデ ータである。マイコンはこのデータを参照して補正を行っており、上記ジャスト チューン状態を認識した後に上記EEPROMを参照し、上記分周比を制御して 上記周波数ステップ分の周波数の補償を行う。This data is used to drive the AFT circuit, the PLL tuner, and the detection PLL circuit without making fine adjustments to the AFT circuit so that the microcomputer recognizes the state of the just-tuned state while performing the just-tuned state. This is data obtained by measuring the oscillation frequency in the VCO circuit of the PLL circuit with a predetermined frequency counter and converting the deviation from the ideal frequency of the intermediate frequency signal into a frequency step in the PLL tuner. The microcomputer performs correction by referring to this data. After recognizing the just-tuned state, the microcomputer refers to the EEPROM and controls the frequency division ratio to compensate for the frequency of the frequency step.

【0008】 すなわち、工場においてはPLLチューナにおいて理想的な中間周波信号周波 数となるように微調整をせず、AFT回路がジャストチューンであるとする周波 数と理想的な中間周波信号周波数との差を計測しておく。テレビジョンが出荷さ れた後に実際に使用される際には、チューニングに当たりマイコンが上記計測さ れた周波数差を補償するようにPLLチューナの分周比を制御する。従って、上 記AFT回路がどのような周波数でジャストチューンであるとするにしても、チ ューニング終了時には理想的な中間周波信号周波数となり、工場においてVCO 回路およびAFT回路の人為的な微調整は全く不要である。That is, in a factory, fine adjustment is not performed so that an ideal intermediate frequency signal frequency is obtained in a PLL tuner, and the frequency between the frequency at which the AFT circuit is just tuned and the ideal intermediate frequency signal frequency is not adjusted. Measure the difference. When the television is actually used after being shipped, the microcomputer controls the frequency division ratio of the PLL tuner so as to compensate for the measured frequency difference when tuning. Therefore, no matter what frequency the above AFT circuit is in just tune, the ideal intermediate frequency signal frequency is obtained at the end of the tuning, and no artificial fine adjustment of the VCO circuit and the AFT circuit is performed at the factory. Not required.

【0009】 また、請求項2にかかる考案は、AFT回路の出力信号に基づいてジャストチ ューンとされる状態を認識しながら周波数同調が行われるチューナが出力する中 間周波信号に同調するVCO回路の発振周波数を制御する発振周波数制御装置に おいて、上記チューナにおいて上記AFT回路の出力信号がジャストチューンを 示すように同調動作を行って中間周波信号を出力させ、当該中間周波信号に同調 したVCO回路の発振周波数と上記中間周波信号の理想的な周波数との差を示す データを記憶した周波数差記憶手段と、上記チューナを制御して所望周波数信号 への同調を行って上記AFT回路の出力信号にてジャストチューンとされる状態 を実現した後、上記周波数差記憶手段に記憶された周波数差を補償するようにチ ューナによる同調周波数を変更するチューナ制御手段とを具備する構成としてあ る。The invention according to claim 2 is a VCO circuit that tunes to an intermediate frequency signal output by a tuner that performs frequency tuning while recognizing a state of being a just tune based on an output signal of an AFT circuit. In the oscillation frequency control device for controlling the oscillation frequency, the tuner performs a tuning operation so that the output signal of the AFT circuit indicates just tune, outputs an intermediate frequency signal, and outputs a VCO circuit tuned to the intermediate frequency signal. Frequency difference storage means for storing data indicating the difference between the oscillation frequency of the intermediate frequency signal and the ideal frequency of the intermediate frequency signal, and tuning to a desired frequency signal by controlling the tuner to obtain an output signal of the AFT circuit. After realizing a state of just tune, the frequency difference stored in the frequency difference storage means is compensated for by a check. And a tuner control means for changing the tuning frequency by the tuner.

【0010】 上記のように構成した請求項2にかかる考案において、チューナはAFT回路 の出力信号に基づいてジャストチューンとされる状態を認識しながら周波数同調 を行って中間周波信号を出力するようになっている。VCO回路はこの中間周波 信号に同調した発振周波数の出力を行うようになっており、発振周波数制御装置 ではこの発振周波数を中間周波信号の理想的な周波数となるように制御する。こ のために、周波数差記憶手段とチューナ制御手段とを具備しており、周波数差記 憶手段では上記チューナにおいて上記AFT回路の出力信号がジャストチューン を示すように同調動作を行って中間周波信号を出力させ、当該中間周波信号に同 調したVCO回路の発振周波数と上記中間周波信号の理想的な周波数との差を示 すデータを記憶する。チューナ制御手段は上記チューナを制御して所望周波数信 号への同調を行って上記AFT回路の出力信号にてジャストチューンとされる状 態を実現した後、上記周波数差記憶手段に記憶された周波数差を補償するように チューナによる同調周波数を変更する。In the invention according to claim 2 configured as described above, the tuner performs frequency tuning while recognizing a just-tuned state based on an output signal of the AFT circuit, and outputs an intermediate frequency signal. Has become. The VCO circuit outputs an oscillation frequency tuned to the intermediate frequency signal, and the oscillation frequency control device controls the oscillation frequency to be an ideal frequency of the intermediate frequency signal. For this purpose, a frequency difference storage means and a tuner control means are provided. In the frequency difference storage means, a tuning operation is performed in the tuner so that the output signal of the AFT circuit indicates just tune, and the intermediate frequency signal is adjusted. And stores data indicating the difference between the oscillation frequency of the VCO circuit tuned to the intermediate frequency signal and the ideal frequency of the intermediate frequency signal. The tuner control means controls the tuner to tune to a desired frequency signal and realizes a state of just tuned by the output signal of the AFT circuit, and then adjusts the frequency stored in the frequency difference storage means. Change the tuning frequency of the tuner to compensate for the difference.

【0011】 すなわち、チューナ制御手段はAFT回路にてジャストチューンとされた状態 に達した後、この状態での中間周波信号の周波数と中間周波信号の理想的な周波 数との差を補償するようにチューナを制御するので、AFT回路にてジャストチ ューンとされた状態の中間周波信号が理想的な周波数ではなかったとしてもVC O回路を最終的には理想的な周波数に同調させることができる。従って、工場に おいてAFT回路およびVCO回路の微調整は不要である。むろん、AFT回路 にてジャストチューンとされる状態で理想的な周波数の中間周波信号が出力され る場合には、補償すべき周波数差が「0」として本考案にかかる制御をすること によって理想的な周波数の中間周波信号にVCO回路を同調させることができる 。[0011] That is, the tuner control means compensates for the difference between the frequency of the intermediate frequency signal and the ideal frequency of the intermediate frequency signal in this state after reaching the just-tuned state in the AFT circuit. Since the tuner is controlled at the same time, even if the intermediate frequency signal in the state where the AFT circuit is just tuned is not the ideal frequency, the VCO circuit can be finally tuned to the ideal frequency. Therefore, fine adjustment of the AFT circuit and the VCO circuit in the factory is unnecessary. Of course, when an intermediate frequency signal of an ideal frequency is output in the AFT circuit in the just-tuned state, the frequency difference to be compensated is set to "0" and the control according to the present invention is performed. The VCO circuit can be tuned to an intermediate frequency signal of a different frequency.

【0012】 チューナ制御手段はAFT回路にてジャストチューンとされた状態での中間周 波信号の周波数と中間周波信号の理想的な周波数との差を認識することができれ ばよく、中間周波信号の理想的な周波数は予め判明するので、ジャストチューン とされた状態での中間周波信号の周波数を計測できればよい。本考案においては 工場にて当該周波数を計測しており、さらに、VCO回路の同調周波数を計測す ることによって中間周波信号の周波数を把握している。すなわち、VCO回路は 中間周波信号に同調するように構成しているので、このVCO回路の周波数を計 測することにより計測対象である中間周波信号の周波数を得ることができる。The tuner control means only needs to be able to recognize the difference between the frequency of the intermediate frequency signal and the ideal frequency of the intermediate frequency signal in a state where the AFT circuit has just tuned the signal. Since the ideal frequency is known in advance, it suffices if the frequency of the intermediate frequency signal in the just-tuned state can be measured. In the present invention, the frequency is measured at the factory, and the frequency of the intermediate frequency signal is grasped by measuring the tuning frequency of the VCO circuit. That is, since the VCO circuit is configured to tune to the intermediate frequency signal, the frequency of the intermediate frequency signal to be measured can be obtained by measuring the frequency of the VCO circuit.

【0013】 また、この計測によって上記周波数差を算出することができるので、工場にて 一旦計測を行い、周波数差記憶手段に当該周波数差を記憶させておけば、その後 のチューニングにおいては全く人為的な作業を行うことなくチューニングを完了 することができる。さらに、上記AFT回路とチューナとVCO回路とは通常の テレビジョンやビデオデッキにおける構成に頻繁に使用される回路であり、周波 数差の補償のためには周波数の差を示すデータを記憶し、AFT動作後に補正動 作を行うのみで本考案を実現することができ、汎用的なテレビジョンやビデオデ ッキに僅かな変更を加えるのみで良い。上記データの記憶にはテレビジョンやビ デオデッキに標準的に装備されるEEPROM等を流用することができる。Further, since the above-mentioned frequency difference can be calculated by this measurement, once the frequency difference is measured at the factory and the frequency difference is stored in the frequency difference storage means, it is completely artificial in the subsequent tuning. Tuning can be completed without complicated work. Further, the AFT circuit, the tuner, and the VCO circuit are circuits frequently used in a configuration of a normal television or VCR, and store data indicating a frequency difference to compensate for the frequency difference. The present invention can be realized only by performing the correction operation after the AFT operation, and it is only necessary to make a slight change to a general-purpose television or video deck. For storing the data, an EEPROM or the like which is standardly provided in a television or a video deck can be used.

【0014】 ここで、AFT回路にてジャストチューンとされる状態は、AFT回路のAF T電圧がセンター電圧となっている状態や当該AFT電圧をデジタル変換してセ ンター電圧となっていることを示すデジタルデータを出力する状態等種々の状態 にて実現されるが、いずれにしても中間周波信号の理想的な周波数と無関係でよ い。チューナにおいては同調周波数を制御可能であり、また、AFT回路の出力 信号に基づいてジャストチューンとされる状態になるまで微調整をすることがで きればよく、PLLチューナ等公知の種々のチューナを採用可能である。Here, the just-tuned state in the AFT circuit means that the AFT voltage of the AFT circuit is the center voltage or that the AFT voltage is converted to a center voltage by digital conversion. It is realized in various states such as a state where the digital data shown is output, but in any case, it may be irrelevant to the ideal frequency of the intermediate frequency signal. The tuning frequency can be controlled in the tuner, and fine tuning can be performed based on the output signal of the AFT circuit until the state becomes just tune. Various known tuners such as a PLL tuner may be used. Can be adopted.

【0015】 周波数差記憶手段においては周波数差を示すデータを記憶することができれば よく、上記中間周波信号の周波数を知るためにVCOの同調周波数を測定する機 器は種々のものが採用可能である。その具体例として請求項3にかかる考案では 、上記VCO回路の発振周波数は、所定の周波数カウンタにて予め計測される構 成としてある。すなわち、周波数カウンタを使用すれば容易に周波数を計測する ことができ、この計測周波数と中間周波信号の理想的な周波数との差をとること によって上記周波数差記憶手段に記憶させるべきデータを容易に算出可能である 。The frequency difference storage means only needs to be able to store data indicating the frequency difference, and various devices for measuring the tuning frequency of the VCO to know the frequency of the intermediate frequency signal can be adopted. . As a specific example, the invention according to claim 3 has a configuration in which the oscillation frequency of the VCO circuit is measured in advance by a predetermined frequency counter. That is, the frequency can be easily measured by using the frequency counter, and the data to be stored in the frequency difference storage means can be easily obtained by calculating the difference between the measured frequency and the ideal frequency of the intermediate frequency signal. It can be calculated.

【0016】 中間周波信号の理想的な周波数は工場作業時に予め決定するがこの決定法の具 体例として請求項4にかかる考案では、上記理想的な周波数は、発振周波数制御 装置の仕向地毎に予め決められた中間周波信号の周波数である構成としてある。 すなわち、中間周波信号の周波数は国や地域ごとに異なり、工場における調整時 には一般に仕向地も判明しているので、当該仕向地が判明することによって中間 周波信号の理想的な周波数も決定することができる。The ideal frequency of the intermediate frequency signal is determined in advance at the time of factory work, but as an example of this determination method, in the invention according to claim 4, the ideal frequency is determined for each destination of the oscillation frequency control device. The frequency is a predetermined frequency of the intermediate frequency signal. In other words, the frequency of the intermediate frequency signal varies from country to country and region, and the destination is generally known at the time of adjustment at the factory.Therefore, the ideal frequency of the intermediate frequency signal is determined by determining the destination. be able to.

【0017】 上記周波数差記憶手段においては、ある中間周波信号に同調したVCO回路の 発振周波数と中間周波信号の理想的な周波数との差を示すデータを記憶すること ができればよく、種々の態様のデータを採用可能である。その構成の一例として 請求項5にかかる考案では、上記周波数差記憶手段は、上記チューナにて同調周 波数を変更可能な周波数ステップに換算したデータを周波数の差として記憶させ てある構成としてある。The frequency difference storage means only needs to be able to store data indicating the difference between the oscillation frequency of the VCO circuit tuned to a certain intermediate frequency signal and the ideal frequency of the intermediate frequency signal. Data can be adopted. As an example of the configuration, in the invention according to claim 5, the frequency difference storage means stores data converted into a frequency step in which the tuning frequency can be changed by the tuner as a frequency difference.

【0018】 すなわち、周波数差はチューナによる同調周波数の変更に使用されるので、チ ューナにて同調周波数を変更可能な周波数ステップに換算したデータとして周波 数差を記憶しておけば、チューナ制御手段は当該データの示すステップを直接使 用してチューナにおける同調周波数を変更可能である。また、周波数差はHz単 位で表現され、チューナにおける同調周波数の変更手法はHz単位ではないので 、上記換算したデータはチューナにおいて明確かつ容易に同調周波数補正を実施 すると言う意味でも好ましい。That is, since the frequency difference is used for changing the tuning frequency by the tuner, if the frequency difference is stored as data converted into a frequency step in which the tuning frequency can be changed by the tuner, the tuner control means Can change the tuning frequency in the tuner directly using the steps indicated by the data. Further, since the frequency difference is expressed in units of Hz, and the method of changing the tuning frequency in the tuner is not in units of Hz, the above-described converted data is also preferable in the sense that the tuning frequency correction can be performed clearly and easily in the tuner.

【0019】 さらに、請求項6にかかる考案では、上記チューナは、局部発振出力を分周し た信号と所定の基準信号との位相差を低減するように構成されたPLL回路を備 えており、外部マイコンによって分周比が変更されることによって局部発振周波 数を変更可能である。当該PLL回路を備えたいわゆるPLLチューナにおいて は、局部発振出力の分周比を変更することによって局部発振周波数を変更し、そ の結果中間周波信号の周波数を変更することができる。従って、容易に所定周波 数ステップで中間周波信号の周波数を変更可能であり、上記周波数差記憶手段に 記憶された周波数差を示すデータによって、容易に理想的な周波数へ補償するこ とができる。In the invention according to claim 6, the tuner includes a PLL circuit configured to reduce a phase difference between a signal obtained by dividing the local oscillation output and a predetermined reference signal, The local oscillation frequency can be changed by changing the dividing ratio by an external microcomputer. In a so-called PLL tuner provided with the PLL circuit, the local oscillation frequency can be changed by changing the frequency division ratio of the local oscillation output, and as a result, the frequency of the intermediate frequency signal can be changed. Therefore, the frequency of the intermediate frequency signal can be easily changed at a predetermined frequency step, and the ideal frequency can be easily compensated by the data indicating the frequency difference stored in the frequency difference storage means.

【0020】 上記VCO回路は中間周波信号に同調するように構成された回路であってその 発振周波数を計測可能なものであればよく、テレビジョン内の種々のVCO回路 を採用可能である。その具体例として請求項7にかかる考案では、上記VCO回 路は、上記チューナが生成する中間周波信号から映像信号を検波するために当該 中間周波信号と同周波数の発振出力を得る回路である構成としてある。すなわち 、映像検波用のVCO回路は中間周波信号(増幅された中間周波信号も含む)を 入力としてPLLループ等によって当該中間周波信号の周波数に同調する。従っ て、当該VCO回路での発振周波数を計測することによって、その時点のテレビ ジョンの中間周波信号周波数を容易に計測することができる。The VCO circuit may be any circuit configured to tune to the intermediate frequency signal and capable of measuring its oscillation frequency, and various VCO circuits in a television can be employed. As a specific example, in the invention according to claim 7, the VCO circuit is a circuit that obtains an oscillation output having the same frequency as the intermediate frequency signal in order to detect a video signal from the intermediate frequency signal generated by the tuner. There is. That is, the VCO circuit for video detection receives an intermediate frequency signal (including an amplified intermediate frequency signal) and tunes to the frequency of the intermediate frequency signal by a PLL loop or the like. Therefore, by measuring the oscillation frequency of the VCO circuit, the intermediate frequency signal frequency of the television at that time can be easily measured.

【0021】 さらに、上述した考案の具体的な構成として請求項8にかかる考案は、マイコ ンが出力する制御信号によって所定ステップで分周比が変化する可変分周器によ って所定の発振回路からの信号をチャンネル周波数に応じた分周比で分周し、当 該分周された信号と所定の基準発振器からの信号とによる検波によって上記発振 回路の周波数を局部発振信号としてロックする選局用PLL回路を備えるととも に当該選局用PLL回路が出力する局部発振信号とアンテナからの入力信号とに よる検波によって中間周波信号を生成するPLLチューナと、所定の基準発振器 からの出力周波数と上記PLLチューナにて生成された中間周波信号との位相差 をフィルタリングした出力を入力として上記中間周波信号の周波数と同調した発 振出力を得るVCO回路を備え、当該発振出力を映像検波用の信号として出力す るPLL回路と、上記PLLチューナにて生成された中間周波信号を取得して当 該中間周波信号と中間周波信号の理想周波数との周波数差がある時に周波数の増 減を指示する制御信号を出力するデジタルAFT回路と、上記デジタルAFT回 路から上記制御信号を取得して周波数の増減を指示する信号が出力されないとき にジャストチューン状態と認識するとともに上記PLLチューナの可変分周器を 制御して局部発振信号の周波数を変更可能なマイコンとを具備するテレビジョン において、上記デジタルAFT回路に対する微調整を行うことなく当該デジタル AFT回路と上記PLLチューナと検波用PLL回路とを駆動して上記マイコン にジャストチューン状態を認識させつつ上記検波用PLL回路のVCO回路にお ける発振周波数を所定の周波数カウンタにて計測するとともに上記中間周波信号 の理想周波数とのずれを上記PLLチューナにおいて分周比の変化ステップに換 算したデータを記憶したEEPROMを備え、上記マイコンは上記ジャストチュ ーン状態を認識した後に上記EEPROMを参照し、上記生成された中間周波信 号の周波数が理想周波数より大きいときは上記PLLチューナの可変分周器を制 御して分周比を上記変化ステップ分小さくし、上記生成された中間周波信号の周 波数が理想周波数より小さいときは上記PLLチューナの可変分周器を制御して 分周比を上記変化ステップ分大きくする構成としてある。Further, as a specific configuration of the above-mentioned invention, the invention according to claim 8 is a device according to claim 8, wherein a predetermined frequency is changed by a variable frequency divider whose frequency division ratio is changed in a predetermined step by a control signal output from a microcomputer. A signal from the circuit is divided by a frequency division ratio corresponding to the channel frequency, and the frequency of the oscillation circuit is locked as a local oscillation signal by detection of the divided signal and a signal from a predetermined reference oscillator. A PLL tuner that includes an office PLL circuit and generates an intermediate frequency signal by detection based on a local oscillation signal output from the tuning PLL circuit and an input signal from an antenna; and an output frequency from a predetermined reference oscillator. An oscillation tuned to the frequency of the intermediate frequency signal with an output obtained by filtering the phase difference between the signal and the intermediate frequency signal generated by the PLL tuner as an input. A VCO circuit for obtaining an output, a PLL circuit for outputting the oscillation output as a signal for video detection, and an intermediate frequency signal generated by the PLL tuner to obtain the intermediate frequency signal and the intermediate frequency signal. When there is a frequency difference from the ideal frequency, a digital AFT circuit that outputs a control signal that instructs an increase or decrease in frequency, and when a signal that instructs to increase or decrease the frequency by acquiring the control signal from the digital AFT circuit is not output And a microcomputer capable of changing the frequency of the local oscillation signal by controlling the variable frequency divider of the PLL tuner and recognizing the just-tuned state without making fine adjustments to the digital AFT circuit. The digital AFT circuit, the PLL tuner, and the PLL circuit for detection are driven to adjust the microcomputer to the just-in-time mode. The oscillation frequency in the VCO circuit of the detection PLL circuit is measured by a predetermined frequency counter while recognizing the tuning state, and the deviation from the ideal frequency of the intermediate frequency signal is changed by the PLL tuner in the step of changing the dividing ratio. The microcomputer refers to the EEPROM after recognizing the just-tuned state. If the frequency of the generated intermediate frequency signal is higher than the ideal frequency, the microcomputer refers to the PLL. The variable frequency divider of the PLL tuner is controlled by controlling the variable frequency divider of the tuner to reduce the frequency division ratio by the above-mentioned change step, and when the frequency of the generated intermediate frequency signal is smaller than the ideal frequency. Thus, the frequency division ratio is increased by the change step.

【0022】[0022]

【考案の効果】[Effect of the invention]

以上説明したように本考案によれば、工場においてVCO回路およびAFT回 路の人為的な微調整をすることなく適切な中間周波信号周波数への同調を実施可 能に構成したテレビジョンを提供することができる。 また、請求項2にかかる考案によれば、工場においてVCO回路およびAFT 回路の人為的な微調整をすることなく適切な中間周波信号周波数への同調を実施 可能に構成した発振周波数制御装置を提供することができる。 さらに、請求項3にかかる考案によれば、容易に周波数を計測することができ 、周波数差記憶手段に記憶させるべきデータを容易に算出可能である。 さらに、請求項4にかかる考案によれば、容易かつ的確に中間周波信号の理想 的な周波数を決定することができる。 As described above, according to the present invention, there is provided a television which can be tuned to an appropriate intermediate frequency signal frequency without performing artificial fine adjustment of a VCO circuit and an AFT circuit in a factory. be able to. Further, according to the invention of claim 2, there is provided an oscillation frequency control device configured so that tuning to an appropriate intermediate frequency signal frequency can be performed without artificial fine adjustment of a VCO circuit and an AFT circuit in a factory. can do. Further, according to the invention of claim 3, the frequency can be easily measured, and the data to be stored in the frequency difference storage means can be easily calculated. Further, according to the present invention, the ideal frequency of the intermediate frequency signal can be easily and accurately determined.

【0023】 さらに、請求項5にかかる考案によれば、明確かつ容易に同調周波数補正を実 施することができる。 さらに、請求項6にかかる考案によれば、周波数差を示すデータによって、容 易に理想的な周波数へ補償することができる。 さらに、請求項7にかかる考案によれば、VCO回路での発振周波数を計測す ることによって、その時点のテレビジョンの中間周波信号周波数を容易に計測す ることができる。 さらに、請求項8にかかる考案によれば、工場においてVCO回路およびAF T回路の人為的な微調整をすることなく適切な中間周波信号周波数への同調を実 施可能に構成した発振周波数制御装置を提供することができる。Further, according to the invention of claim 5, it is possible to perform tuning frequency correction clearly and easily. Further, according to the invention of claim 6, it is possible to easily compensate for the ideal frequency by using the data indicating the frequency difference. Furthermore, according to the invention of claim 7, by measuring the oscillation frequency in the VCO circuit, the intermediate frequency signal frequency of the television at that time can be easily measured. Further, according to the invention of claim 8, an oscillation frequency control device configured so that tuning to an appropriate intermediate frequency signal frequency can be performed without an artificial fine adjustment of a VCO circuit and an AFT circuit in a factory. Can be provided.

【0024】[0024]

【考案の実施の形態】[Embodiment of the invention]

(1)テレビジョンの構成: (2)工場モードでの処理: (3)受信動作: (1) Television configuration: (2) Processing in factory mode: (3) Reception operation:

【0025】 (1)テレビジョンの構成: 以下、図面にもとづいて本考案の実施形態を説明する。 図1は本考案の一実施形態にかかるテレビジョンの要部を示すブロック図であ り、図2はPLLチューナ10の構成を示すブロック図である。図においてテレ ビジョンはPLLチューナ10と1チップIC20とマイコン30とCRT40 とEEPROM60とを備えており、外部におけるリモコン50の操作に応じて マイコン30が各部を制御して所定のテレビジョン放送映像をCRT40条に表 示させる。(1) Configuration of Television: Hereinafter, an embodiment of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram illustrating a main part of a television according to an embodiment of the present invention, and FIG. 2 is a block diagram illustrating a configuration of a PLL tuner 10. In the figure, the television has a PLL tuner 10, a one-chip IC 20, a microcomputer 30, a CRT 40, and an EEPROM 60. The microcomputer 30 controls each unit according to the operation of a remote controller 50 externally to transmit a predetermined television broadcast image to the CRT 40. Indicate in Article.

【0026】 PLLチューナ10には図2に示すように放送信号が重畳されたRF信号がア ンテナを介して入力されるようになっており、入力されたRF信号はアンプ11 によって増幅され、混合回路12に入力される。混合回路12には電圧制御発振 器(VCO)13が出力する局部発振信号f0も入力される。混合回路12は高 周波増幅されたRF信号と上記局部発振信号f0との差の信号を中間周波信号( IF)として出力する。As shown in FIG. 2, an RF signal on which a broadcast signal is superimposed is input to the PLL tuner 10 via an antenna, and the input RF signal is amplified by an amplifier 11 and mixed. Input to the circuit 12. The local oscillation signal f0 output from the voltage controlled oscillator (VCO) 13 is also input to the mixing circuit 12. The mixing circuit 12 outputs, as an intermediate frequency signal (IF), a signal representing the difference between the RF signal subjected to high frequency amplification and the local oscillation signal f0.

【0027】 上記局部発振信号f0は、マイコン30の制御によって周波数が変更可能であ りフィードバック制御によって周波数が安定化される。すなわち、電圧制御発振 器13は図示しない共振回路を備えており、印加電圧によって当該共振回路を構 成する容量成分が可変である。この印加電圧は、フィルタ14から供給され、電 圧制御発振器13はこの電圧に応じて周波数を変更して局部発振信号f0として 出力する。The frequency of the local oscillation signal f 0 can be changed under the control of the microcomputer 30, and the frequency is stabilized by feedback control. That is, the voltage controlled oscillator 13 includes a resonance circuit (not shown), and the capacitance component forming the resonance circuit is variable depending on the applied voltage. This applied voltage is supplied from the filter 14, and the voltage controlled oscillator 13 changes the frequency according to this voltage and outputs it as the local oscillation signal f0.

【0028】 局部発振信号f0は可変分周器17にも入力されている。可変分周器17は入 力される信号を分周する回路であり、マイコン30の制御によって分周比が変更 可能である。従って、マイコン30は分周比を変更することで同調させようとす る周波数を変更可能であり、予め仕向地毎に決定されたチャンネル毎の分周比を 設定することによって各チャンネルの放送信号に同調させることができる。この 可変分周器17の出力は分周信号f2として位相比較器16に入力される。一方 、基準発振器15は水晶発振器等の発振信号を固定分周器を介して出力する回路 であり、その出力は基準信号f1として位相比較器16に入力される。The local oscillation signal f 0 is also input to the variable frequency divider 17. The variable frequency divider 17 is a circuit for dividing the frequency of the input signal, and the frequency division ratio can be changed under the control of the microcomputer 30. Therefore, the microcomputer 30 can change the frequency to be tuned by changing the dividing ratio, and by setting the dividing ratio for each channel determined in advance for each destination, the broadcast signal of each channel can be changed. Can be tuned to. The output of the variable frequency divider 17 is input to the phase comparator 16 as a frequency-divided signal f2. On the other hand, the reference oscillator 15 is a circuit that outputs an oscillation signal from a crystal oscillator or the like via a fixed frequency divider, and its output is input to the phase comparator 16 as a reference signal f1.

【0029】 位相比較器16は入力される2信号の位相差に応じた正負の検波出力を行う回 路であり、当該検波出力がフィルタ14に入力されることによって直流分が抽出 され、当該直流分が上記電圧制御発振器13に入力される。電圧制御発振器13 は上述のようにこの直流分に応じた発振を行い、分周信号f2と基準信号f1と の位相差が「0」に収束するように発振周波数を制御する。すなわち、周波数を フィードバック制御する回路構成となっている。また、電圧制御発振器13にお いては複数の回路構成をスイッチングして異なる共振回路を有効にすることが可 能であり、マイコン30が各チャンネルに応じたバンド毎にスイッチングするこ とによって複数の周波数帯域の放送信号に対する選局動作が可能である。The phase comparator 16 is a circuit that performs positive and negative detection outputs according to the phase difference between the two input signals. The detection output is input to the filter 14 to extract a DC component, and the DC component is extracted. The minute is input to the voltage controlled oscillator 13. The voltage controlled oscillator 13 oscillates according to the DC component as described above, and controls the oscillation frequency so that the phase difference between the divided signal f2 and the reference signal f1 converges to "0". In other words, the circuit has a frequency feedback control. Further, in the voltage controlled oscillator 13, it is possible to switch a plurality of circuit configurations to make different resonance circuits effective, and the microcomputer 30 performs switching for each band according to each channel, thereby enabling a plurality of circuit configurations. A tuning operation for a broadcast signal in a frequency band can be performed.

【0030】 PLLチューナ10の混合回路12から出力された中間周波信号は、1チップ IC20に入力される。図3は1チップIC20の構成を示すブロック図である 。同1チップIC20は、中間周波信号に基づいてPLLチューナ10における 同調周波数の微調整や映像信号,音声信号の復調など種々の信号処理を行ってい る。上記中間周波信号は1チップIC20内の中間周波増幅回路21に供給され 、所定の増幅が施された後にAFT回路22と検波用PLL回路23と信号処理 回路24とに出力される。The intermediate frequency signal output from the mixing circuit 12 of the PLL tuner 10 is input to the one-chip IC 20. FIG. 3 is a block diagram showing the configuration of the one-chip IC 20. The one-chip IC 20 performs various signal processing such as fine adjustment of a tuning frequency in the PLL tuner 10 and demodulation of a video signal and an audio signal based on the intermediate frequency signal. The intermediate frequency signal is supplied to an intermediate frequency amplifying circuit 21 in the one-chip IC 20, and after being subjected to predetermined amplification, is output to an AFT circuit 22, a detection PLL circuit 23, and a signal processing circuit 24.

【0031】 AFT回路22は周波数比較器22aと基準発振器22bとA/D変換器22 cとを備えており、上記中間周波増幅回路21が出力した増幅後の中間周波信号 は上記周波数比較器22aに入力される。基準発振器22bは基準となる周波数 信号を発振しているが、本考案においてはこの基準周波数を厳密に中間周波信号 と同周波数に調整することは不要であり、予め管理された時定数によってAFT 回路の動作を破綻させない周波数で発振するように管理されている。従って、工 場での調整時に人為的な微調整は不要である。The AFT circuit 22 includes a frequency comparator 22a, a reference oscillator 22b, and an A / D converter 22c. The amplified intermediate frequency signal output from the intermediate frequency amplifier 21 is output from the frequency comparator 22a. Is input to Although the reference oscillator 22b oscillates a reference frequency signal, in the present invention, it is not necessary to strictly adjust the reference frequency to the same frequency as the intermediate frequency signal, and the AFT circuit is controlled by a time constant managed in advance. The operation is controlled so as to oscillate at a frequency that does not disrupt the operation of. Therefore, no artificial fine adjustment is required at the factory.

【0032】 この基準発振器22bによる発振信号も上記周波数比較器22aに入力される 。周波数比較器22aは、入力される2信号、すなわち上記増幅後の中間周波信 号と上記基準発振器22bが出力した発振信号との周波数差をS字状のAFT電 圧として取り出す回路であり、A/D変換器22cは当該AFT電圧をデジタル 変換するとともに上記2信号の一方の周波数が大きいことを示すデータと他方の 周波数が大きいことを示すデータと双方の周波数が許容誤差範囲で等しいことを 示すデータとのいずれかをAFT信号として上記マイコン30に対して出力する 。The oscillation signal from the reference oscillator 22b is also input to the frequency comparator 22a. The frequency comparator 22a is a circuit that extracts a frequency difference between the two input signals, that is, the amplified intermediate frequency signal and the oscillation signal output from the reference oscillator 22b, as an S-shaped AFT voltage. The / D converter 22c converts the AFT voltage into a digital signal, and indicates that one of the two signals has a large frequency and the other data has a large frequency within the allowable error range. Any of the data is output to the microcomputer 30 as an AFT signal.

【0033】 マイコン30はこのAFT信号を取得することによって、1チップIC20で 扱っている中間周波信号が所望の周波数になっているかを判別するようになって おり、上記2信号の双方の周波数が許容誤差範囲で等しいことを示すAFT信号 を受信するまで、上記可変分周器17を制御して周波数の微調整を行う。むろん 、上述のようにAFT回路22においては基準発振器22bが粗調整された状態 なので、上記2信号の双方の周波数が許容誤差範囲で等しいことを示すAFT信 号を受信した段階で理想的な中間周波信号周波数となっているとは限らないが、 後述する補正を行うことによって、理想的な中間周波信号の周波数に同調させる ようになっている。The microcomputer 30 determines whether or not the intermediate frequency signal handled by the one-chip IC 20 has a desired frequency by acquiring the AFT signal. Until an AFT signal indicating equality within the allowable error range is received, the variable frequency divider 17 is controlled to finely adjust the frequency. Of course, since the reference oscillator 22b is roughly adjusted in the AFT circuit 22 as described above, an ideal intermediate signal is received when the AFT signal indicating that both frequencies of the two signals are equal within the allowable error range is received. The frequency is not always the frequency signal frequency, but is adjusted to the ideal frequency of the intermediate frequency signal by performing the correction described later.

【0034】 上記信号処理回路24は、入力される中間周波信号から映像信号を検波するな どの信号処理を行う回路であり、当該検波用に中間周波信号と同周波数の信号を 生成するのが上記検波用PLL回路23である。同検波用PLL回路23は、位 相比較器23aとフィルタ23bと電圧制御発振器(VCO)23cとを備えて おり、これらの回路によってPLLループを形成するとともに所定の発振出力を 得る回路である。The signal processing circuit 24 is a circuit that performs signal processing such as detecting a video signal from an input intermediate frequency signal. The signal processing circuit 24 generates a signal having the same frequency as the intermediate frequency signal for the detection. This is a detection PLL circuit 23. The detection PLL circuit 23 includes a phase comparator 23a, a filter 23b, and a voltage controlled oscillator (VCO) 23c. These circuits form a PLL loop and obtain a predetermined oscillation output.

【0035】 位相比較器23aは上記位相比較器16と同様に、入力される2信号の位相差 に応じた正負の検波出力を行う回路であり、上記増幅後の中間周波信号と電圧制 御発振器23cの出力信号とが入力される。従って、位相比較器23aからは上 記増幅後の中間周波信号と電圧制御発振器23cの出力信号との位相差に応じた 検波信号が出力される。当該検波信号はフィルタ23bに入力され、直流分が抽 出される。この直流分はさらに、上記電圧制御発振器23cに入力される。従っ て、このフィルタ23bからの出力が電圧制御発振器23cの駆動電圧となると ともに、電圧制御発振器23cの出力信号がフィルタ23b前段の位相比較器2 3aに入力されることにより、PLLループを形成している。The phase comparator 23a is a circuit that performs positive and negative detection outputs according to the phase difference between the two input signals, similarly to the phase comparator 16, and outputs the amplified intermediate frequency signal and the voltage-controlled oscillator. 23c is input. Therefore, a detection signal corresponding to the phase difference between the amplified intermediate frequency signal and the output signal of the voltage controlled oscillator 23c is output from the phase comparator 23a. The detection signal is input to the filter 23b, and a DC component is extracted. This DC component is further input to the voltage controlled oscillator 23c. Accordingly, the output from the filter 23b becomes the drive voltage of the voltage controlled oscillator 23c, and the output signal of the voltage controlled oscillator 23c is input to the phase comparator 23a in the preceding stage of the filter 23b, thereby forming a PLL loop. ing.

【0036】 電圧制御発振器23cは、1チップIC20の外部に接続された共振部23d と一体で発振出力を得るように構成されており、この共振部23dが電圧制御発 振器23cの時定数を決定しフリーラン周波数を規定するものの、フィルタ23 bからの出力が電圧制御発振器23cに入力されているときには、やはり発振周 波数が当該フィルタ23bからの出力によって制御され、適宜周波数が変更され る。電圧制御発振器23cの発振周波数を変更しなおかつ上記増幅後の中間周波 信号の周波数と略同周波数にするためには、位相比較器23aに入力する2信号 の初期位相あるいは周波数が著しく離れていなければ良く、ここでも共振部23 dに対する微調整は不要である。The voltage-controlled oscillator 23c is configured to obtain an oscillation output integrally with a resonance unit 23d connected to the outside of the one-chip IC 20, and the resonance unit 23d sets the time constant of the voltage-controlled oscillator 23c. Although the free-run frequency is determined and specified, when the output from the filter 23b is input to the voltage-controlled oscillator 23c, the oscillation frequency is also controlled by the output from the filter 23b, and the frequency is appropriately changed. In order to change the oscillation frequency of the voltage controlled oscillator 23c and make it approximately the same as the frequency of the amplified intermediate frequency signal, the initial phase or frequency of the two signals input to the phase comparator 23a must be significantly different. In this case, fine adjustment of the resonating part 23d is not necessary here.

【0037】 すなわち、上記中間周波増幅回路21から出力される増幅後の中間周波信号と 電圧制御発振器23cのフリーラン周波数信号とが位相比較器23aで適正に検 波され、フィルタ23bにて両者の位相及び周波数を近づけるための信号が出力 される限りにおいては共振部23dに対する微調整が不要であり、本実施形態に おける共振部23dは、予め管理された時定数によってPLLループの動作を破 綻させない周波数で発振するようにしてある。That is, the amplified intermediate frequency signal output from the intermediate frequency amplifier circuit 21 and the free-run frequency signal of the voltage controlled oscillator 23c are properly detected by the phase comparator 23a, and the two signals are detected by the filter 23b. As long as a signal for approximating the phase and the frequency is output, fine adjustment to the resonance unit 23d is not necessary, and the resonance unit 23d in the present embodiment breaks the operation of the PLL loop by a time constant managed in advance. It oscillates at a frequency that is not allowed to occur.

【0038】 この構成によって検波用PLL回路23は上記中間周波増幅回路21からの出 力信号に同調する。上述のように上記AFT回路22に対する微調整は行われて いないので、当該AFT回路22が出力するAFT信号のみに基づいてPLLチ ューナ10を駆動した場合には理想的な中間周波信号の周波数になると言えない が、後述の補正を行うことによって、中間周波増幅回路21からは理想的な中間 周波信号の周波数が出力される。従って、電圧制御発振器23cの発振信号も理 想的な周波数に同調し、この発振信号を使用する信号処理回路24にて適正に映 像検波がなされることになる。With this configuration, the detection PLL circuit 23 tunes to the output signal from the intermediate frequency amplifier circuit 21. As described above, the fine adjustment to the AFT circuit 22 is not performed, so that when the PLL tuner 10 is driven based only on the AFT signal output from the AFT circuit 22, the frequency of the ideal intermediate frequency signal is reduced. Although it cannot be said that the frequency of the ideal intermediate frequency signal is output from the intermediate frequency amplification circuit 21 by performing the correction described later. Therefore, the oscillation signal of the voltage controlled oscillator 23c is also tuned to an ideal frequency, and the video signal is properly detected by the signal processing circuit 24 using this oscillation signal.

【0039】 信号処理回路24にて生成された映像信号は、当該信号処理回路24内で所定 の色復調処理等が施されRGB信号として出力される。このRGB信号は、図示 しないカソードアンプを介してCRT40に供給され、CRT40上に映像が表 示される。また、信号処理回路24においては音声信号の検波も行っており、音 声検波出力に基づいて主チャンネル音声信号と副チャンネル音声信号とに分離し て復調する。復調された信号はマトリクス回路やアンプ等を介して図示しないス ピーカに出力される。さらに、信号処理回路24はこのような映像信号や音声信 号の他、水平および垂直同期信号の分離等も行っており、水平・垂直ドライブを 行うために水平・垂直同期信号(SYNC)をCRT40に対して出力する。The video signal generated by the signal processing circuit 24 is subjected to a predetermined color demodulation process or the like in the signal processing circuit 24 and output as an RGB signal. The RGB signals are supplied to the CRT 40 via a cathode amplifier (not shown), and an image is displayed on the CRT 40. The signal processing circuit 24 also detects an audio signal, and separates and demodulates into a main channel audio signal and a sub-channel audio signal based on the audio detection output. The demodulated signal is output to a speaker (not shown) via a matrix circuit, an amplifier, or the like. Further, the signal processing circuit 24 separates the horizontal and vertical synchronizing signals in addition to such video signals and audio signals, and outputs the horizontal and vertical synchronizing signals (SYNC) to the CRT 40 in order to perform horizontal and vertical driving. Output to

【0040】 マイコン30は、上述のようにAFT信号に基づいて上記増幅後の中間周波信 号と上記基準発振器22bが出力した発振信号とに周波数差があるか否かを把握 し、PLLチューナ10の可変分周器17を制御する他、種々の制御処理を行っ ている。この制御処理を実行するためにマイコン30はIICバスを介してEE PROM60や図示しないRAMと接続されており、EEPROM60に書き込 まれたプログラムに従って処理を実行する。The microcomputer 30 determines whether there is a frequency difference between the amplified intermediate frequency signal and the oscillation signal output from the reference oscillator 22b based on the AFT signal as described above, and In addition to controlling the variable frequency divider 17, various control processes are performed. In order to execute the control process, the microcomputer 30 is connected to the EEPROM 60 and a RAM (not shown) via the IIC bus, and executes the process according to a program written in the EEPROM 60.

【0041】 制御処理としては、例えば、利用者がリモコン50を介して行う入力操作を受 け付け、当該操作内容に応じてテレビジョンを駆動する処理が挙げられる。すな わち、利用者がリモコン50のボタン入力操作を行うと、その操作内容に応じた 赤外線リモコン信号が出力され、図示しない受光部にて受光された赤外線リモコ ン信号はマイコン30にて内容が解析されるとともに、操作内容に応じてチャン ネルアップ・ダウンや音量のアップ・ダウン等の操作がなされる。The control process includes, for example, a process of receiving an input operation performed by the user via the remote controller 50 and driving the television according to the content of the operation. That is, when the user performs a button input operation of the remote controller 50, an infrared remote control signal corresponding to the operation content is output, and the infrared remote control signal received by the light receiving unit (not shown) is transmitted by the microcomputer 30. Is analyzed, and operations such as channel up / down and volume up / down are performed according to the operation content.

【0042】 さらに、本実施形態にかかるマイコン30は、上記制御処理の一つとして分周 比の補正処理を行っている。すなわち、マイコン30は上記AFT信号によって 増幅後の中間周波信号と上記基準発振器22bが出力した発振信号とに周波数差 が無くなった(ジャストチューン状態)と判別した後にEEPROM60を参照 して可変分周器17の分周比を補正すべきステップ数を把握する。そして、当該 ステップ分分周比を変更する。ここで、ステップとは可変分周器17において分 周比を変更する際の最小変更単位であり、PLLチューナ10の周波数分解能に 該当する。本実施形態においては1ステップが約30kHzである。Further, the microcomputer 30 according to the present embodiment performs a frequency division ratio correction process as one of the control processes. That is, the microcomputer 30 determines that the frequency difference between the intermediate frequency signal amplified by the AFT signal and the oscillation signal output from the reference oscillator 22b has disappeared (just tuned state), and then refers to the EEPROM 60 to determine the variable frequency divider. The number of steps to correct the division ratio of 17 is grasped. Then, the step division ratio is changed. Here, the step is a minimum change unit when changing the frequency division ratio in the variable frequency divider 17, and corresponds to the frequency resolution of the PLL tuner 10. In this embodiment, one step is about 30 kHz.

【0043】 この補正すべきステップ数は、テレビジョンの出荷前に工場モードにおいてE EPROM60に書き込まれており、AFT回路22の微調整を行うことなくP LLチューナ10での同調を実施した場合の中間周波信号の周波数と理想的な中 間周波信号の周波数との周波数差を上記分周比の可変周波数ステップに換算した ものである。AFT回路22において微調整を行わないといってもその場合に同 調する中間周波信号の周波数は一定であり、AFT回路22によって一旦受信動 作を行えば常にこの一定周波数に同調させることができるので、この後に上記ス テップ分の補正を行うことによって正確に理想的な中間周波信号周波数とするこ とができる。The number of steps to be corrected is written in the EEPROM 60 in the factory mode before the shipment of the television, and is performed when the tuning by the PLL tuner 10 is performed without fine adjustment of the AFT circuit 22. The frequency difference between the frequency of the intermediate frequency signal and the ideal frequency of the intermediate frequency signal is converted into a variable frequency step of the frequency division ratio. Even if fine adjustment is not performed in the AFT circuit 22, the frequency of the intermediate frequency signal tuned in that case is constant, and once the reception operation is performed by the AFT circuit 22, it can always be tuned to this constant frequency. Therefore, the ideal intermediate frequency signal frequency can be accurately obtained by performing the correction for the above-described steps after this.

【0044】 すなわち、本考案においては、従来と同様のテレビジョンセットに対してEE PROM60に上記ステップ数を記憶可能な容量を確保するとともに予め記憶し ておき、通常のチューニング動作後にマイコンが補正処理を行うように構成する のみで適切な中間周波信号となるように制御することができる。このようにEE PROM60が上述の周波数差記憶手段に該当し、マイコン30が上述のチュー ナ制御手段に該当する。That is, in the present invention, a capacity capable of storing the number of steps is secured in the EEPROM 60 and stored in advance for the same television set as the conventional one, and the microcomputer performs the correction processing after the normal tuning operation. It is possible to control so as to obtain an appropriate intermediate frequency signal only by performing the configuration described above. Thus, the EEPROM 60 corresponds to the above-described frequency difference storage unit, and the microcomputer 30 corresponds to the above-described tuner control unit.

【0045】 (2)工場モードでの処理: 以下、工場モードでの処理をより詳細に説明する。図4は工場モードでの作業 フローを示しており、図5は工場モードでの処理例を示すテレビジョンのブロッ ク図である。尚、本例にかかるテレビジョンは米国用のセットであり、理想的な 中間周波信号周波数は45.75MHzである。工場モードにおいては図5に示 すように、調整用の放送信号(Factory_ch)が放送されており、図4 のステップS100においてはリモコン50を操作してFactory_chの 受信動作を行う。このときマイコン30は上記可変分周器17を制御して予め決 められた分周比とする。(2) Processing in Factory Mode: Hereinafter, processing in the factory mode will be described in more detail. FIG. 4 shows a work flow in the factory mode, and FIG. 5 is a block diagram of a television showing a processing example in the factory mode. The television according to this example is a set for the United States, and the ideal intermediate frequency signal frequency is 45.75 MHz. In the factory mode, as shown in FIG. 5, a broadcast signal for adjustment (Factory_ch) is being broadcast. In step S100 of FIG. 4, the remote controller 50 is operated to perform the operation of receiving Factory_ch. At this time, the microcomputer 30 controls the variable frequency divider 17 to set a predetermined frequency division ratio.

【0046】 ステップS110においては、AFT信号によってジャストチューン状態とさ れているか否かを判別しており、ジャストチューン状態と判別されるまでステッ プS100の処理を繰り返す。すなわち、PLLチューナ10では局部発振周波 数を所定周波数にロックし、ある周波数の中間周波信号を1チップIC20に出 力する。これに対しAFT回路22はAFT信号を出力するので、マイコン30 はこのAFT信号によってジャストチューン状態とされるまで上記可変分周器1 7の分周比を調整し、最終的には特定の中間周波信号を安定出力する状態にロッ クする。図5に示す例においてジャストチューン状態とされる中間周波信号は4 5.81MHzである。In step S110, it is determined whether or not the camera is in the just-tuned state based on the AFT signal, and the process in step S100 is repeated until the just-tuned state is determined. That is, the PLL tuner 10 locks the local oscillation frequency to a predetermined frequency and outputs an intermediate frequency signal of a certain frequency to the one-chip IC 20. On the other hand, since the AFT circuit 22 outputs the AFT signal, the microcomputer 30 adjusts the frequency division ratio of the variable frequency divider 17 until the AFT signal is brought into the just-tuned state, and finally, a specific intermediate Lock to a state where the frequency signal is output stably. In the example shown in FIG. 5, the intermediate frequency signal brought into the just-tuned state is 45.81 MHz.

【0047】 ステップS110にてジャストチューン状態と判別されたときには、ステップ S120にて上記検波用PLL回路23内の電圧制御発振器23cの発振周波数 fを測定する。この測定は、図5に示す周波数カウンタ70やユニバーサルカウ ンタ等にて行われる。ステップS130においては上記補正すべきステップ数” n”を(f−f’)/30と言う式にて算出する。ここで、f’は上記理想的な 中間周波信号周波数であり、「30」は上述のPLLチューナ10の周波数分解 能である。周波数分解能は簡単のために30としたが、むろん、より正確な値で あることが好ましい。When it is determined in step S110 that the state is the just tuned state, the oscillation frequency f of the voltage controlled oscillator 23c in the detection PLL circuit 23 is measured in step S120. This measurement is performed by a frequency counter 70 or a universal counter shown in FIG. In step S130, the number of steps "n" to be corrected is calculated by the formula (f-f ') / 30. Here, f 'is the ideal intermediate frequency signal frequency, and "30" is the frequency resolution of the PLL tuner 10 described above. The frequency resolution was set to 30 for simplicity, but it is of course preferable that the value be more accurate.

【0048】 この式により、ジャストチューン状態の周波数が理想的な周波数より大きけれ ばステップ数”n”は正の値となり、ジャストチューン状態の周波数が理想的な 周波数より小さければステップ数”n”は負の値となる。ステップS140では 、上記EEPROM60当該ステップ数”n”を書き込む。EEPROM60へ の書き込みは、上記IICバスへの図示しないインタフェース等を介して行うこ とができる。正確な中間周波信号周波数を得るために工場モードで行う処理は以 上で終了である。すなわち、調整員が計測器等を眺めつつ可変コイル等を人為的 に操作するなどの処理が皆無である。According to this equation, if the frequency in the just tune state is higher than the ideal frequency, the number of steps “n” becomes a positive value, and if the frequency in the just tune state is lower than the ideal frequency, the number of steps “n” becomes It will be a negative value. In step S140, the EEPROM 60 writes the corresponding step number “n”. Writing to the EEPROM 60 can be performed via an interface (not shown) to the IIC bus. This is the end of the process performed in the factory mode to obtain an accurate intermediate frequency signal frequency. In other words, there is no processing such as an operator manipulating the variable coil or the like artificially while looking at the measuring instrument or the like.

【0049】 (3)受信動作: 次に、本考案にかかるテレビジョンで実際に受信動作を行う場合の動作を説明 する。図6は、受信動作時にマイコン30が実行する処理を示すフローチャート であり、図7は受信動作時の中間周波信号周波数の経時変化を示すテレビジョン のブロック図である。テレビジョンでの受信に当たり、利用者は上記リモコン5 0を操作するなどして所望のチャンネルを指示する。ステップS200では、こ の指示チャンネルを受信するためにマイコン30は上記可変分周器17を制御し て予め決められた分周比とする。ステップS210においてマイコン30はAF T信号によってジャストチューン状態とされているか否かを判別しており、ジャ ストチューン状態と判別されるまでステップS200の処理を繰り返す。(3) Reception operation: Next, the operation when the television according to the present invention actually performs the reception operation will be described. FIG. 6 is a flowchart showing the processing executed by the microcomputer 30 during the receiving operation, and FIG. 7 is a block diagram of a television showing the temporal change of the intermediate frequency signal frequency during the receiving operation. Upon reception on a television, the user operates the remote controller 50 to specify a desired channel. In step S200, the microcomputer 30 controls the variable frequency divider 17 to receive the designated channel to set a predetermined frequency division ratio. In step S210, the microcomputer 30 determines whether or not the camera is in the just-tuned state based on the AFT signal, and repeats the processing in step S200 until the microcomputer 30 determines that the state is the just-tuned state.

【0050】 すなわち、ステップS200にて可変分周器17が所定の分周比とされると、 PLLチューナ10では局部発振周波数を所定周波数にロックし、図7のに示 すようにある周波数Fの中間周波信号を1チップIC20に出力する。AFT回 路22は周波数Fと理想的な周波数f’との差に応じたAFT信号を出力し、マ イコン30はこのAFT信号によってジャストチューン状態とされるまで上記可 変分周器17の分周比を調整する。この結果、初期に周波数Fであった中間周波 信号は最終的に45.81MHzにロックされ、AFT回路22からは図7の に示すようにジャストチューン状態を示すAFT信号が出力される。That is, when the variable frequency divider 17 is set to the predetermined frequency division ratio in step S 200, the PLL tuner 10 locks the local oscillation frequency to the predetermined frequency, and sets the frequency F as shown in FIG. Is output to the one-chip IC 20. The AFT circuit 22 outputs an AFT signal corresponding to the difference between the frequency F and the ideal frequency f ', and the microcomputer 30 outputs the signal from the variable frequency divider 17 until the AFT signal causes the AFT signal to enter the just-tuned state. Adjust the circumference ratio. As a result, the intermediate frequency signal, which was initially at the frequency F, is finally locked at 45.81 MHz, and the AFT circuit 22 outputs an AFT signal indicating a just tuned state as shown in FIG.

【0051】 ステップS210にてジャストチューン状態と判別されたときには、ステップ S220にて上記ステップ140にてEEPROM60書き込んだ上記補正すべ きステップ数”n”を読み出し、ステップS230にて可変分周器17を制御し て分周比を”n”ステップ減じる補正を行う。補正すべきステップ数”n”は上 述のように正負の値を取るので、分周比が増加する場合もある。図8は従来のテ レビジョンセットと本考案のテレビジョンセットとのAFT電圧を比較した説明 図である。When it is determined in step S210 that the electronic musical instrument is in the just-tuned state, the number of steps “n” to be corrected written in the EEPROM 60 in step 140 is read in step S220, and the variable frequency divider 17 is set in step S230. Control is performed to reduce the frequency division ratio by "n" steps. Since the number of steps “n” to be corrected takes a positive or negative value as described above, the frequency division ratio may increase. FIG. 8 is an explanatory diagram comparing the AFT voltages of the conventional television set and the television set of the present invention.

【0052】 AFT電圧は同図に示すようにS字状の電圧であり、上記A/D変換器22c は当該AFT電圧がセンター電圧であるときに、周波数比較器22aへ入力され る2信号の周波数が許容誤差範囲で等しいことを示すデータを出力し、AFT電 圧がセンター電圧より大きいときに中間周波信号周波数の方が大きいことを示す データを出力し、AFT電圧がセンター電圧より小さいときに中間周波信号周波 数の方が小さいことを示すデータを出力する。The AFT voltage is an S-shaped voltage as shown in FIG. 5, and the A / D converter 22c outputs the two signals input to the frequency comparator 22a when the AFT voltage is the center voltage. Outputs data indicating that the frequencies are equal within the allowable error range, outputs data indicating that the intermediate frequency signal frequency is higher when the AFT voltage is higher than the center voltage, and outputs data indicating that the intermediate frequency signal frequency is higher than the center voltage. Outputs data indicating that the intermediate frequency signal frequency is lower.

【0053】 従来は中間周波増幅回路21が出力する中間周波信号が理想的な周波数、すな わち45.75MHzのときにAFT電圧がセンター電圧になるように微調整さ れていたが、本考案では微調整がなされていないのでAFT電圧がセンター電圧 である場合に中間周波信号周波数が45.75MHzになっているとは限らず、 上記例にてセンター電圧時の周波数は45.81MHzである。従って、本実施 形態におけるAFT回路22の動作後、中間周波信号は45.81MHzで安定 する。Conventionally, fine adjustment was performed so that the AFT voltage becomes the center voltage when the intermediate frequency signal output from the intermediate frequency amplifier circuit 21 is an ideal frequency, that is, 45.75 MHz. In the present invention, since no fine adjustment is made, the intermediate frequency signal frequency is not always 45.75 MHz when the AFT voltage is the center voltage, and the frequency at the center voltage is 45.81 MHz in the above example. . Therefore, after the operation of the AFT circuit 22 in the present embodiment, the intermediate frequency signal stabilizes at 45.81 MHz.

【0054】 同図においては上記PLLチューナ10の周波数分解能ΔfをAFT電圧のカ ーブに重ねて示しており、上記例では補正すべきステップ数”n”は「−2」で ある。中間周波信号が45.81MHzで安定発振した後、上記ステップS23 0では可変分周器17に対して「分周比+2」となるよう制御する。すなわち、 PLLチューナ10の周波数分解能で2ステップ大きな分周比とされる。この結 果、局部発振周波数が2ステップ分大きくなり、上記混合回路12から出力され る中間周波信号の周波数が上記2ステップ分の60kHz小さくなり、最終的に 45.75MHzに同調する。従って、理想的な周波数で同調する。In the figure, the frequency resolution Δf of the PLL tuner 10 is shown superimposed on the curve of the AFT voltage. In the above example, the number of steps “n” to be corrected is “−2”. After the intermediate frequency signal stably oscillates at 45.81 MHz, the variable frequency divider 17 is controlled in step S230 so as to be "division ratio +2". That is, the frequency division ratio is increased by two steps with the frequency resolution of the PLL tuner 10. As a result, the local oscillation frequency increases by two steps, the frequency of the intermediate frequency signal output from the mixing circuit 12 decreases by 60 kHz corresponding to the two steps, and finally tunes to 45.75 MHz. Therefore, tuning is performed at an ideal frequency.

【0055】 このように、本考案によると、予め工場で計測した周波数差を示すデータに基 づいてAFT動作後に同調周波数の補正をすることによって容易に中間周波信号 の理想的な周波数に同調させることができる。従って、AFT回路およびVCO 回路について工場にて微調整をする必要が無く、工場における調整作業を著しく 低減し、かつ適切な同調を実施可能に構成したテレビジョンおよび発振周波数制 御装置を提供することができる。As described above, according to the present invention, it is possible to easily tune to the ideal frequency of the intermediate frequency signal by correcting the tuning frequency after the AFT operation based on the data indicating the frequency difference measured in advance at the factory. be able to. Therefore, there is no need to fine-tune the AFT circuit and the VCO circuit at the factory, and it is possible to provide a television and an oscillation frequency control device that are configured to significantly reduce the adjustment work at the factory and perform appropriate tuning. Can be.

【図面の簡単な説明】[Brief description of the drawings]

【図1】テレビジョンの要部を示すブロック図である。FIG. 1 is a block diagram illustrating a main part of a television.

【図2】PLLチューナの構成を示すブロック図であ
る。
FIG. 2 is a block diagram illustrating a configuration of a PLL tuner.

【図3】1チップICの構成を示すブロック図である。FIG. 3 is a block diagram illustrating a configuration of a one-chip IC.

【図4】工場モードでの作業を示すフローチャートであ
る。
FIG. 4 is a flowchart showing an operation in a factory mode.

【図5】工場モードでの処理例を示すテレビジョンのブ
ロック図である。
FIG. 5 is a block diagram of a television showing a processing example in a factory mode.

【図6】受信動作時にマイコンが実行する処理を示すフ
ローチャートである。
FIG. 6 is a flowchart illustrating a process executed by a microcomputer during a reception operation.

【図7】受信動作時の中間周波信号周波数の経時変化を
示すテレビジョンのブロック図である。
FIG. 7 is a block diagram of a television showing a change over time of an intermediate frequency signal frequency during a reception operation.

【図8】従来および本考案にかかるテレビジョンセット
のAFT電圧を比較した説明図である。
FIG. 8 is an explanatory diagram comparing AFT voltages of the conventional and the television sets according to the present invention.

【符号の説明】 10…PLLチューナ 11…アンプ 12…混合回路 13…電圧制御発振器(VCO) 14…フィルタ 15…基準発振器 16…位相比較器 17…可変分周器 20…1チップIC 21…中間周波増幅回路 22…AFT回路 22a…周波数比較器 22b…基準発振器 22c…A/D変換器 23…検波用PLL回路 23a…位相比較器 23b…フィルタ 23c…電圧制御発振器(VCO) 23d…共振部 24…信号処理回路 30…マイコン 40…CRT 50…リモコン 60…EEPROM 70…周波数カウンタ[Description of Signs] 10 PLL Tuner 11 Amplifier 12 Mixing Circuit 13 Voltage Controlled Oscillator (VCO) 14 Filter 15 Reference Oscillator 16 Phase Comparator 17 Variable Frequency Divider 20 Single Chip IC 21 Intermediate Frequency amplifier circuit 22 AFT circuit 22a Frequency comparator 22b Reference oscillator 22c A / D converter 23 PLL circuit for detection 23a Phase comparator 23b Filter 23c Voltage controlled oscillator (VCO) 23d Resonator 24 ... Signal processing circuit 30 ... Microcomputer 40 ... CRT 50 ... Remote control 60 ... EEPROM 70 ... Frequency counter

Claims (8)

【実用新案登録請求の範囲】[Utility model registration claims] 【請求項1】 所定の発振回路からの信号を分周するこ
とによって所定周波数ステップで局部発振信号を発生さ
せ、当該局部発振信号とアンテナからの入力信号とを混
合することによって中間周波信号を生成するPLLチュ
ーナと、 上記PLLチューナにて生成された中間周波信号を取得
してVCO回路の発振周波数を当該中間周波信号の周波
数と同調させることによって上記中間周波信号から映像
信号を検波するための発振出力を得る検波用PLL回路
と、 上記PLLチューナにて生成された中間周波信号を取得
して当該中間周波信号と理想的な周波数との周波数差を
示す信号を出力するAFT回路と、 上記AFT回路から上記周波数差を示す信号を取得して
ジャストチューンとされる状態を認識可能であるととも
に上記PLLチューナにおける分周比を制御して所望チ
ャンネルへの選局動作を実施可能なマイコンとを具備す
るテレビジョンにおいて、 上記AFT回路に対する微調整を行うことなく当該AF
T回路と上記PLLチューナと検波用PLL回路とを駆
動して上記マイコンにジャストチューンとされる状態を
認識させつつ上記検波用PLL回路のVCO回路におけ
る発振周波数を所定の周波数カウンタにて計測するとと
もに理想的な中間周波信号の周波数とのずれを上記PL
Lチューナにおける周波数ステップに換算したデータを
記憶したEEPROMを備え、 上記マイコンは上記ジャストチューンとされる状態を認
識した後に上記EEPROMを参照し、上記分周比を制
御して上記周波数ステップ分の周波数の補償を行うこと
を特徴とするテレビジョン。
1. A local oscillation signal is generated at predetermined frequency steps by dividing a signal from a predetermined oscillation circuit, and an intermediate frequency signal is generated by mixing the local oscillation signal and an input signal from an antenna. A PLL tuner, and an oscillation for detecting a video signal from the intermediate frequency signal by acquiring the intermediate frequency signal generated by the PLL tuner and tuning the oscillation frequency of the VCO circuit with the frequency of the intermediate frequency signal. A detection PLL circuit for obtaining an output, an AFT circuit for acquiring an intermediate frequency signal generated by the PLL tuner and outputting a signal indicating a frequency difference between the intermediate frequency signal and an ideal frequency; The signal indicating the frequency difference is obtained from And a microcomputer capable of controlling the frequency division ratio in the desired channel by performing a tuning operation on the desired channel.
While driving the T circuit, the PLL tuner, and the detection PLL circuit to cause the microcomputer to recognize the just-tuned state, the oscillation frequency in the VCO circuit of the detection PLL circuit is measured by a predetermined frequency counter. The deviation from the ideal intermediate frequency signal frequency is
The microcomputer includes an EEPROM storing data converted into frequency steps in the L tuner. The microcomputer refers to the EEPROM after recognizing the just-tuned state, controls the frequency division ratio, and controls the frequency for the frequency steps. Television.
【請求項2】 AFT回路の出力信号に基づいてジャス
トチューンとされる状態を認識しながら周波数同調が行
われるチューナが出力する中間周波信号に同調するVC
O回路の発振周波数を制御する発振周波数制御装置にお
いて、 上記チューナにおいて上記AFT回路の出力信号がジャ
ストチューンを示すように同調動作を行って中間周波信
号を出力させ、当該中間周波信号に同調したVCO回路
の発振周波数と上記中間周波信号の理想的な周波数との
差を示すデータを記憶した周波数差記憶手段と、 上記チューナを制御して所望周波数信号への同調を行っ
て上記AFT回路の出力信号にてジャストチューンとさ
れる状態を実現した後、上記周波数差記憶手段に記憶さ
れた周波数差を補償するようにチューナによる同調周波
数を変更するチューナ制御手段とを具備することを特徴
とする発振周波数制御装置。
2. A VC that tunes to an intermediate frequency signal output by a tuner that performs frequency tuning while recognizing a just-tuned state based on an output signal of an AFT circuit.
An oscillation frequency control device for controlling an oscillation frequency of an O circuit, wherein the tuner performs a tuning operation so that an output signal of the AFT circuit indicates just tune, outputs an intermediate frequency signal, and outputs a VCO tuned to the intermediate frequency signal. Frequency difference storage means for storing data indicating a difference between an oscillation frequency of the circuit and an ideal frequency of the intermediate frequency signal; and an output signal of the AFT circuit by controlling the tuner to tune to a desired frequency signal. And a tuner control means for changing a tuning frequency of the tuner so as to compensate for the frequency difference stored in the frequency difference storage means after realizing a state of being just tuned. Control device.
【請求項3】 上記VCO回路の発振周波数は、所定の
周波数カウンタにて予め計測されることを特徴とする上
記請求項2に記載の発振周波数制御装置。
3. The oscillation frequency control device according to claim 2, wherein the oscillation frequency of the VCO circuit is measured in advance by a predetermined frequency counter.
【請求項4】 上記理想的な周波数は、発振周波数制御
装置の仕向地毎に予め決められた中間周波信号の周波数
であることを特徴とする上記請求項2または請求項3の
いずれかに記載の発振周波数制御装置。
4. The apparatus according to claim 2, wherein the ideal frequency is a frequency of an intermediate frequency signal predetermined for each destination of the oscillation frequency control device. Oscillation frequency control device.
【請求項5】 上記周波数差記憶手段は、上記チューナ
にて同調周波数を変更可能な周波数ステップに換算した
データを周波数の差として記憶させてあることを特徴と
する上記請求項2〜請求項4のいずれかに記載の発振周
波数制御装置。
5. The frequency difference storage means according to claim 2, wherein said tuner stores data converted into a frequency step in which a tuning frequency can be changed as a frequency difference. The oscillation frequency control device according to any one of the above.
【請求項6】 上記チューナは、局部発振出力を分周し
た信号と所定の基準信号との位相差を低減するように構
成されたPLL回路を備えており、外部マイコンによっ
て分周比が変更されることによって局部発振周波数を変
更可能であることを特徴とする上記請求項2〜請求項5
のいずれかに記載の発振周波数制御装置。
6. The tuner includes a PLL circuit configured to reduce a phase difference between a signal obtained by dividing a local oscillation output and a predetermined reference signal, and a division ratio is changed by an external microcomputer. The local oscillation frequency can be changed by performing the above operation.
The oscillation frequency control device according to any one of the above.
【請求項7】 上記VCO回路は、上記チューナが生成
する中間周波信号から映像信号を検波するために当該中
間周波信号と同周波数の発振出力を得る回路であること
を特徴とする上記請求項2〜請求項6のいずれかに記載
の発振周波数制御装置。
7. The VCO circuit according to claim 2, wherein the VCO circuit is a circuit that obtains an oscillation output having the same frequency as the intermediate frequency signal in order to detect a video signal from the intermediate frequency signal generated by the tuner. The oscillation frequency control device according to claim 6.
【請求項8】 マイコンが出力する制御信号によって所
定ステップで分周比が変化する可変分周器によって所定
の発振回路からの信号をチャンネル周波数に応じた分周
比で分周し、当該分周された信号と所定の基準発振器か
らの信号とによる検波によって上記発振回路の周波数を
局部発振信号としてロックする選局用PLL回路を備え
るとともに当該選局用PLL回路が出力する局部発振信
号とアンテナからの入力信号とによる検波によって中間
周波信号を生成するPLLチューナと、 所定の基準発振器からの出力周波数と上記PLLチュー
ナにて生成された中間周波信号との位相差をフィルタリ
ングした出力を入力として上記中間周波信号の周波数と
同調した発振出力を得るVCO回路を備え、当該発振出
力を映像検波用の信号として出力するPLL回路と、 上記PLLチューナにて生成された中間周波信号を取得
して当該中間周波信号と中間周波信号の理想周波数との
周波数差がある時に周波数の増減を指示する制御信号を
出力するデジタルAFT回路と、 上記デジタルAFT回路から上記制御信号を取得して周
波数の増減を指示する信号が出力されないときにジャス
トチューン状態と認識するとともに上記PLLチューナ
の可変分周器を制御して局部発振信号の周波数を変更可
能なマイコンとを具備するテレビジョンにおいて、 上記デジタルAFT回路に対する微調整を行うことなく
当該デジタルAFT回路と上記PLLチューナと検波用
PLL回路とを駆動して上記マイコンにジャストチュー
ン状態を認識させつつ上記検波用PLL回路のVCO回
路における発振周波数を所定の周波数カウンタにて計測
するとともに上記中間周波信号の理想周波数とのずれを
上記PLLチューナにおいて分周比の変化ステップに換
算したデータを記憶したEEPROMを備え、 上記マイコンは上記ジャストチューン状態を認識した後
に上記EEPROMを参照し、上記生成された中間周波
信号の周波数が理想周波数より大きいときは上記PLL
チューナの可変分周器を制御して分周比を上記変化ステ
ップ分小さくし、上記生成された中間周波信号の周波数
が理想周波数より小さいときは上記PLLチューナの可
変分周器を制御して分周比を上記変化ステップ分大きく
することを特徴とするテレビジョン。
8. A variable frequency divider whose frequency division ratio changes in a predetermined step according to a control signal output by a microcomputer, divides a signal from a predetermined oscillation circuit by a frequency division ratio according to a channel frequency, and performs the frequency division. A PLL circuit for locking the frequency of the oscillation circuit as a local oscillation signal by detection of the signal obtained from the reference signal and a signal from a predetermined reference oscillator, and a local oscillation signal output from the PLL circuit for tuning and an antenna. A PLL tuner that generates an intermediate frequency signal by detection based on the input signal of the PLL tuner, and an output obtained by filtering a phase difference between an output frequency from a predetermined reference oscillator and the intermediate frequency signal generated by the PLL tuner as an input. A VCO circuit for obtaining an oscillation output synchronized with the frequency of the frequency signal, and outputting the oscillation output as a signal for video detection A PLL circuit for acquiring an intermediate frequency signal generated by the PLL tuner and outputting a control signal for instructing an increase or decrease in the frequency when there is a frequency difference between the intermediate frequency signal and an ideal frequency of the intermediate frequency signal. An AFT circuit for acquiring the control signal from the digital AFT circuit and recognizing the just-tuned state when a signal for instructing an increase or decrease in frequency is not output, and controlling a variable frequency divider of the PLL tuner to generate a local oscillation signal; A digital AFT circuit, a PLL tuner, and a detection PLL circuit driven without performing fine adjustment on the digital AFT circuit to perform a just-tuned operation on the microcomputer. The oscillation frequency in the VCO circuit of the detection PLL circuit The PLL tuner includes an EEPROM that stores data obtained by measuring the difference between the ideal frequency of the intermediate frequency signal and the ideal frequency in a step of changing the dividing ratio in the PLL tuner, and the microcomputer recognizes the just-tuned state. Then, if the frequency of the generated intermediate frequency signal is higher than the ideal frequency by referring to the EEPROM, the PLL
The variable frequency divider of the tuner is controlled to reduce the frequency division ratio by the change step. When the frequency of the generated intermediate frequency signal is smaller than the ideal frequency, the variable frequency divider of the PLL tuner is controlled to divide the frequency. A television characterized in that the circumference ratio is increased by the change step.
JP2001007376U 2001-11-12 2001-11-12 Television and oscillation frequency control device Expired - Fee Related JP3085959U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001007376U JP3085959U (en) 2001-11-12 2001-11-12 Television and oscillation frequency control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001007376U JP3085959U (en) 2001-11-12 2001-11-12 Television and oscillation frequency control device

Publications (1)

Publication Number Publication Date
JP3085959U true JP3085959U (en) 2002-05-31

Family

ID=43237379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001007376U Expired - Fee Related JP3085959U (en) 2001-11-12 2001-11-12 Television and oscillation frequency control device

Country Status (1)

Country Link
JP (1) JP3085959U (en)

Similar Documents

Publication Publication Date Title
JPH03224322A (en) Channel selection circuit
JP3356244B2 (en) Television signal receiver
JP3085959U (en) Television and oscillation frequency control device
JP2715347B2 (en) Synchronization system
US4163259A (en) Windowed tuning system with synchronous detector
JPH0631779Y2 (en) Electronic tuning device
KR970001168B1 (en) Self-diagnosis /adjusting apparatus
JP2944019B2 (en) AFT circuit and electronic tuning tuner using the same
US7076221B2 (en) Digital automatic fine tuning method and apparatus
KR20000003539A (en) Method for tuning calibration through calibration of vco oscillating frequency of television
JP3165952B2 (en) Digital automatic fine tuning circuit
JPH03117222A (en) Receiver of voltage synthesizer system
JPH0865593A (en) Detection circuit for video intermediate frequency
JPH0537414A (en) Communication equipment with correcting function for local oscillation frequency
JP2810580B2 (en) PLL detection circuit
JP3314722B2 (en) TV signal channel selection device
KR0174143B1 (en) Aft auto controller & methdo by environmnt temperature
JP2665041B2 (en) Intermediate frequency search method
JP2881715B2 (en) PLL circuit and TV signal processing device using the same
JPH10335985A (en) Channel-selecting device
JPH0648281U (en) RF modulator
JPS6174412A (en) Television tuner
KR19980040698A (en) AFT automatic adjustment device and method
JPH066181A (en) Frequency automatic adjustment device
JPS6112116A (en) Automatic tuning device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees