JP3056076B2 - Atmセルスイッチング装置 - Google Patents

Atmセルスイッチング装置

Info

Publication number
JP3056076B2
JP3056076B2 JP18644196A JP18644196A JP3056076B2 JP 3056076 B2 JP3056076 B2 JP 3056076B2 JP 18644196 A JP18644196 A JP 18644196A JP 18644196 A JP18644196 A JP 18644196A JP 3056076 B2 JP3056076 B2 JP 3056076B2
Authority
JP
Japan
Prior art keywords
output
atm cell
header information
vpi
cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP18644196A
Other languages
English (en)
Other versions
JPH1032583A (ja
Inventor
雅志 中本
勇 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP18644196A priority Critical patent/JP3056076B2/ja
Publication of JPH1032583A publication Critical patent/JPH1032583A/ja
Application granted granted Critical
Publication of JP3056076B2 publication Critical patent/JP3056076B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、大束回線の伝送交
換方式であるATM(Asynchronous Transfer Mode:非
同期転送モード)におけるATMセルの伝送交換に用い
られるATMセルスイッチング装置に関する。
【0002】
【従来の技術】近時においては、高度情報化の要請に応
えて、広帯域ISDN(Integrated Service Digital N
etwork)の基礎となるディジタル化された音声データ、
画像データ等の伝送交換技術として宛先を指示するヘッ
ダ情報を有するATMセル(固定長パケット)を用いた
ATM伝送方式が実現されている。
【0003】上記ATM伝送方式は、伝送すべきATM
セルの時間長が固定とされているため、ハードウェアに
よるスイッチング処理が可能であって、かつ情報転送速
度が早いという利点を有している。また、上記スイッチ
ング処理を実現する手段としては、ATMセルスイッチ
ング装置が用いられている。
【0004】上記ATMセルスイッチング装置は、複数
の入力ポートと複数の出力ポートを有しており、任意の
入力ポートに入力されるATMセル信号を、該ATMセ
ル信号に格納されているヘッダ、すなわちVPI(Virt
ual Path Identifier:仮想パス識別子)値およびVC
I(Virtual Channel Identifier:仮想チャネル識別
子)により決定される出力ポートヘ出力するというスイ
ッチング機能を有している。ここで、上記VPIとは、
ATM交換機においてVP(仮想パス)コネクションを
識別するための識別子をいい、また、VCIとは、AT
M交換機においてVC(仮想チャネル)をコネクション
するための識別子をいう。
【0005】また、ATMセルスイッチング装置は、装
置内故障やノイズ等が原因で発生する誤った出力ポート
の指定や、上記原因によってATMセル信号に誤ったV
PI値およびVCI値が付加されることを防止する機能
を有してる。
【0006】図2は、上述した従来のATMセルスイッ
チング装置の構成を示すブロック図である。この図にお
いて、VPI/VCI変換部1は、VPI/VCI抽出
部2、セルルーティングテーブル部3、パリティ検査部
4およびVPI/VCI置換部5から構成されており、
例えば、広帯域ISDNの交換ノードに設けられてい
る。このVPI/VCI変換部1は、図示しない伝送路
より入力される入力ATMセル信号S1に格納されてい
るVPI/VCI値を、後述するセルルーティングテー
ブル(図3参照)に従って、別のVPI/VCI値に置
換する。
【0007】また、VPI/VCI変換部1は、上記セ
ルルーティングテーブルに従って決定されるスイッチ部
6の出力ポート番号を決定した後、上述した置換された
VPI/VCI値および、上記出力ポート番号が格納さ
れた出力ATMセル信号S6を、自身に接続されている
スイッチ部6の入力ポートへ出力する。
【0008】上記スイッチ部6は、複数の入力ポートと
複数の出力ポートとを有しており、入力ポートに入力さ
れる出力ATMセル信号S6を、該出力ATMセル信号
S6に含まれている出力ポート番号に対応する当該出力
ポートへ出力する。また、スイッチ部6の各入力ポート
には、同図に示すVPI/VCI変換部1と同一構成の
ものが各々接続(図示略)されている。
【0009】次に、上述したVPI/VCI変換部1の
詳細な構成について説明する。VPI/VCI変換部1
において、VPI/VCI抽出部2は、入力される入力
ATMセル信号S1に含まれているVPI/VCI値を
抽出して、これを入力VPI/VCI値信号S3として
出力する。また、VPI/VCI変換部1は、入力され
る入力ATMセル信号S1をスルーで出力する。
【0010】セルルーティングテーブル部3は、図3に
示すセルルーティングテーブルを記憶しており、このセ
ルルーティングテーブルを用いて、入力される入力VP
I/VCI信号S3を出力VPI/VCI値信号S4とし
て出力する。図3に示すセルルーティングテーブルは、
スイッチ部6の入力ポート番号と、出力ポート番号との
対応関係等を示す変換テーブルである。
【0011】図3に示すセルルーティングテーブルにお
いて、入力側(被変換側)の情報としては、スイッチ部
6の入力ポート番号および入力VPI/VCI値信号S
3から得られる入力VPI/VCI値が各々設定されて
おり、他方、出力側(変換側)の情報としては、スイッ
チ部6の出力ポート番号、上記入力VPI/VCI値に
対応する出力VPI/VCI値およびパリティ検査に用
いられるパリティ信号が各々設定されている。
【0012】パリティ検査部4は、出力VPI/VCI
信号S4から得られる出力VPI/VCI値と出力ポー
ト番号とのパリティを計算した後、該パリティと出力V
PI/VCI信号S4から得られるパリティ信号(図3
参照)との照合を行い、パリティ照合結果を検査信号S
5として出力する。
【0013】VPI/VCI置換部5は、検査信号S5
から得られるパリティ照合結果が「一致」である場合、
入力ATMセル信号S1に格納されている入力VPI/
VCI値を、出力VPI/VCI値信号S4から得られ
る出力VPI/VCI値に置換する。また、VPI/V
CI置換部5は、上記出力VPI/VCI値および上述
した出力ポート番号(図3参照)が格納された出力AT
Mセル信号S6を出力する。
【0014】他方、VPI/VCI置換部5は、検査信
号S5から得られるパリティ照合結果が「不一致」であ
る場合、上述した置換処理を行うことなく、入力された
入力ATMセル信号S1を廃棄して、いずれの信号も出
力しない。
【0015】スイッチ部6は、スイッチング処理を行う
ものであり、入力ポートに入力される出力ATMセル信
号S6から得られる出力ポート番号により指定される当
該出力ポートから出力ATMセル信号S6を出力する。
例えば、スイッチ部6の入力ポート番号#nの入力ポー
トに、出力ポート番号#mの情報を含む出力ATMセル
信号S6が入力された場合、同図に概念的に破線で示す
ように入力ポート番号が「#n」の入力ポートと、出力
ポート番号が「#m」の出力ポートとを接続するスイッ
チング処理を行う。これにより、上記出力ATMセル信
号S6は、出力ポート(「#m」)から伝送路(図示
略)へ出力される。
【0016】
【発明が解決しようとする課題】ところで、上述した従
来のATMセルスイッチング装置においては、セルルー
ティングテーブル(図3参照)のデータエラー発生に対
して、これを100%検出することができず、従って、
エラーのあるATMセル信号S6の出力を完全に阻止す
ることができないという問題があった。その理由は、パ
リティ検査部4におけるパリティ検査において出力VP
I/VCI信号S4が検出不可能な内容に変化してしま
うことを完全に排除することができないからである。
【0017】また、上述したATMセルスイッチング装
置においては、セルルーティングテーブルに対するデー
タ誤設定によって発生するエラーのある出力ATMセル
信号S6の出力を完全に阻止することができないという
問題があった。その理由は、セルルーティングテーブル
に対して、出力が許可されていない出力VPI/VCI
値や出力ポート番号が設定された場合であっても、パリ
ティ検査の照合結果が正しい「一致」しているときに
は、エラーのある出力ATMセル信号S6であるにもか
かわらず、エラーと認識されないからである。
【0018】さらに、上述した従来のATMセルスイッ
チング装置においては、スイッチ部6の故障によりエラ
ーのあるATMセル信号S6が発生した場合、このエラ
ーのある出力ATMセル信号S6の出力を阻止すること
ができないという問題があった。その理由は、スイッチ
部6において発生したエラーをチェックする機能を有し
ていないからである。以上説明したように、従来のAT
Mセルスイッチング装置においては、装置内部で発生し
たエラーのある出力ATMセル信号S6が伝送路に出力
されるため、伝送路帯域の侵食、正規ATM回線に対す
るセル損失率の増加および伝送遅延ゆらぎ(Cell Delay
Variation)の増加などの伝送品質劣化が発生するとい
う欠点があった。
【0019】本発明は、このような背景の下になされた
もので、エラーのある出力ATMセル信号が伝送路に出
力されるのを阻止することができるATMセルスイッチ
ング装置を提供することを目的とする。
【0020】
【課題を解決するための手段】請求項1に記載の発明
は、伝送路に介挿され、入力されるATMセルに格納さ
れているヘッダ情報に基づいて、スイッチング処理を行
うスイッチング手段を有するATMセルスイッチング装
置において、前記スイッチング手段の出力ポート側の前
記伝送路に出力可能であってかつエラーのない有効ヘッ
ダ情報を記憶する記憶手段と、前記スイッチング手段
出力ポートから出力される前記ATMセルに格納されて
いる前記ヘッダ情報と前記有効ヘッダ情報とを照合し
て、前記ヘッダ情報が前記有効ヘッダ情報と一致したと
き前記ヘッダ情報が正規データであると判断し、一方、
前記ヘッダ情報が前記有効ヘッダ情報と一致しないとき
前記ヘッダ情報がエラーデータであると判断する判断手
段と、前記判断手段の判断結果に基づいて、前記ATM
セルが正規データであるとき該ATMセルをスルーで
記伝送路へ出力し、一方、前記ATMセルがエラーデー
タであるとき前記ATMセルを廃棄した後、空きセルを
前記伝送路へ出力する出力手段とを具備することを特徴
とする。
【0021】請求項2に記載の発明は、請求項1に記載
のATMセルスイッチング装置において、前記ヘッダ情
報および前記有効ヘッダ情報は、ATMシステムにおけ
るVPI値およびVCI値であって、前記空きセルは、
ITUーT勧告I.361およびI.432で定義され
ているセルであることを特徴とする。
【0022】
【0023】
【発明の実施の形態】以下、図面を参照して本発明の実
施形態について説明する。図1は本発明の一実施形態に
よるATMセルスイッチング装置の構成を示すブロック
図である。この図において、図2の各部に対応する部分
には同一の符号を付け、その説明を省略する。図1に示
すATMセルスイッチング装置においては、セルフィル
タ部7が新たに設けられている。
【0024】上記セルフィルタ部7は、スイッチ部6の
出力ポートと伝送路(図示略)との間に介挿されてお
り、VPI/VCI検出部8、有効値テーブル部9およ
び無効セル置換部10から構成されている。このセルフ
ィルタ部7は、スイッチ部6の出力ポートから出力され
る出力ATMセル信号S6から得られる出力VPI/V
CI値が、出力許可された有効な値であるかを判断する
という機能を有している。 また、セルフィルタ部7
は、図示しないがスイッチ部6の出力ポート毎に各々設
けられている。
【0025】次に、セルフィルタ部7の詳細な構成につ
いて説明する。セルフィルタ部7において、VPI/V
CI検出部8は、出力ATMセル信号S6より出力VP
I/VC値を抽出して、抽出された上記出力VPI/V
CI値と、有効値テーブル部9に予め記憶されている有
効VPI/VCI値(有効VPI/VCI値S7)とを
照合して、照合結果を判定信号S8として出力する。
【0026】上記有効値テーブル部9には、伝送路に出
力可能な、言い換えればエラーのないVPI/VCI値
である有効VPI/VCI値が記憶されており、この有
効VPI/VCI値は、図示しない設定装置により設定
される。
【0027】無効セル置換部10は、判定信号S8から
得られる照合結果に基づいて、出力ATMセル信号S6
をスルーで出力する処理、または、出力ATMセル信号
S6を廃棄して、ITU一T勧告I.361およびI.
432に定義されている空きセル(Idle cell)信号S9
を出力するという処理を行う。
【0028】次に、上述した本発明の一実施形態による
ATMセルスイッチング装置の動作について説明する。
はじめに、図3に示すセルルーティングテーブルにおい
て誤設定がある場合における、ATMセルスイッチング
装置の動作について説明する。具体的には、図3に示す
セルルーティングテーブルにおいて、(出力側)の出力
VPI/VCI値βに代えて、エラーデータである出力
VPI/VCI値β’(図示略)が誤設定されているも
のとする。
【0029】まず、図3に示す入力VPI/VCI値α
が格納された入力ATMセル信号S1が、図1に示すV
PI/VCI抽出部2へ入力されると、VPI/VCI
抽出部2は、上記入力VPI/VCI値αを抽出して、
これを入力VPI/VCI値信号S3としてセルルーテ
ィングテーブル部3へ出力する。また、VPI/VCI
変換部1は、入力された入力ATMセル信号S1をVP
I/VCI置換部5へ出力する。
【0030】これにより、セルルーティングテーブル部
3は、図3に示すセルルーティングテーブルを用いて、
同テーブルにおける入力VPI/VCI値αに対応する
出力側情報を選択する。すなわち、セルルーティングテ
ーブル部3は、出力側情報として同図に示す出力ポート
番号#m、エラーデータである出力VPI/VCI値
β’、およびパリティ信号Pnを選択した後、これらを
出力VPI/VCI値信号S4として、パリティ検査部
4およびVPI/VCI置換部5へ出力する。
【0031】これにより、パリティ検査部4は、入力さ
れた出力VPI/VCI信号S4から得られる出力VP
I/VCI値β’と出力ポート番号#mとのパリティを
計算した後、該パリティと出力VPI/VCI信号S4
から得られるパリティ信号Sn(図3参照)との照合を
行う。今、上記照合結果が「一致」であるものとし、従
って、パリティ検査部4からは、上記「一致」を示す検
査信号S5がVPI/VCI置換部5へ出力される。
【0032】これにより、VPI/VCI置換部5は、
検査信号S5から得られるパリティ照合結果が「一致」
であるため、出力VPI/VCI値β’がエラーである
にもかかわらず、入力ATMセル信号S1に格納されて
いる入力VPI/VCI値αを、エラーデータである出
力VPI/VCI値β’に置換する。次に、VPI/V
CI置換部5は、出力VPI/VCI値β’および出力
ポート番号#m(図3参照)が格納された出力ATMセ
ル信号S6をスイッチ部6へ出力する。
【0033】これにより、スイッチ部6は、入力ポート
#nに入力された出力ATMセル信号S6から得られる
出力ポート番号#mにより、スイッチング先の出力ポー
ト#mを認識した後、同図に概念的に示すように入力ポ
ート#nと出力ポート#mとを接続する。この結果、出
力ATMセル信号S6は、出力ポート#mを介してVP
I/VCI検出部8および無効セル置換部10へ入力さ
れる。
【0034】これにより、VPI/VCI検出部8は、
出力ATMセル信号S6よりエラーデータたる出力VP
I/VC値β’を抽出した後、該出力VPI/VCI値
β’と、有効値テーブル部9に記憶されている有効VP
I/VCI値とを照合する。今の場合、有効VPI/V
CI値の中に、上記出力VPI/VCI値β’が存在し
ていないものとし、従って、VPI/VCI検出部8に
おける照合結果は、「エラー」とされる。この結果、V
PI/VCI検出部8からは、上記照合結果(「エラ
ー」)が判定信号S8として無効セル置換部10へ出力
される。
【0035】これにより、無効セル置換部10は、判定
信号S8から得られる照合結果が「エラー」であるた
め、入力されている出力ATMセル信号S6を廃棄した
後、該出力ATMセル信号S6に代えて、上述した空き
セル(Idle cell)信号S9を出力する。
【0036】なお、上述した一実施形態によるATMセ
ルスイッチング装置の動作においては、図3に示すセル
ルーティングテーブルに誤設定があった場合について説
明したが、スイッチ部6の故障によって出力ATMセル
信号S6に含まれる出力VPI/VCI値にエラーが発
生しても、無効セル置換部10において空きセル信号S
9が出力される。
【0037】以上説明したように、本発明の一実施形態
によるATMセルスイッチング装置によれば、セルフィ
ルタ部7において、エラーのある出力ATMセル信号S
6が完全に廃棄され、この出力ATMセル信号S6に代え
て空きセル信号S9が出力されるので、装置内部で発生
したエラーのある出力ATMセル信号S6が伝送路に出
力されることがない。
【0038】従って、一実施形態によるATMセルスイ
ッチング装置によれば、エラーのある出力ATMセル信
号が伝送路に送出されることにより発生する、伝送路帯
域の侵食、正規ATM回線に対するセル損失率の増加お
よび伝送遅延ゆらぎ(Cell Delay Variation)の増加な
どの伝送品質劣化が発生することを防止することができ
るという効果が得られる。
【0039】
【発明の効果】本発明によれば、装置内部でエラーのあ
るATMセルが発生しても、判断手段により伝送路へ出
力すべきATMセルがエラーデータか否かが判断された
後、出力手段により正規のATMセルまたは空きセルが
伝送路に出力されるので、伝送路にエラーのあるATM
セルが出力されることがない。従って、本発明によれ
ば、エラーのあるATMセルによって発生する、伝送路
帯域の侵食、正規ATM回線に対するセル損失率の増加
および伝送遅延ゆらぎなどの伝送品質劣化が発生しない
という効果が得られる。
【図面の簡単な説明】
【図1】 本発明の一実施形態によるATMセルスイッ
チング装置の構成を示すブロック図である。
【図2】 従来のATMセルスイッチング装置の構成を
示すブロック図である。
【図3】 セルルーティンググテーブルの内容を説明す
る図である。
【符号の説明】
1 VPI/VCI変換部 2 VPI/VCI抽出部 3 セルルーティングテーブル部 4 パリティ検査部 5 VPI/VCI置換部 6 スイッチ部 7 セルフィルタ部 8 VPI/VCI検出部 9 有効値テーブル部 10 無効セル置換部
フロントページの続き (56)参考文献 特開 平6−276217(JP,A) 特開 平4−369945(JP,A) 特開 平2−206938(JP,A) 特開 平5−114911(JP,A) 特開 平8−223182(JP,A) 特開 平7−95210(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04L 12/28 H04L 12/56

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】 伝送路に介挿され、入力されるATMセ
    ルに格納されているヘッダ情報に基づいて、スイッチン
    グ処理を行うスイッチング手段を有するATMセルスイ
    ッチング装置において、前記スイッチング手段の出力ポート側の前記伝送路に出
    力可能であってかつエラーのな い有効ヘッダ情報を記憶
    する記憶手段と、 前記スイッチング手段の出力ポートから出力される前記
    ATMセルに格納されている前記ヘッダ情報と前記有効
    ヘッダ情報とを照合して、前記ヘッダ情報が前記有効ヘ
    ッダ情報と一致したとき前記ヘッダ情報が正規データで
    あると判断し、一方、前記ヘッダ情報が前記有効ヘッダ
    情報と一致しないとき前記ヘッダ情報がエラーデータで
    あると判断する判断手段と、 前記判断手段の判断結果に基づいて、前記ATMセルが
    正規データであるとき該ATMセルをスルーで前記伝送
    路へ出力し、一方、前記ATMセルがエラーデータであ
    るとき前記ATMセルを廃棄した後、空きセルを前記伝
    送路へ出力する出力手段と、 を具備することを特徴とするATMセルスイッチング装
    置。
  2. 【請求項2】 前記ヘッダ情報および前記有効ヘッダ情
    報は、ATMシステムにおけるVPI値およびVCI値
    であって、 前記空きセルは、ITUーT勧告I.361およびI.
    432で定義されているセルであること、 を特徴とする請求項1に記載のATMセルスイッチング
    装置。
JP18644196A 1996-07-16 1996-07-16 Atmセルスイッチング装置 Expired - Lifetime JP3056076B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18644196A JP3056076B2 (ja) 1996-07-16 1996-07-16 Atmセルスイッチング装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18644196A JP3056076B2 (ja) 1996-07-16 1996-07-16 Atmセルスイッチング装置

Publications (2)

Publication Number Publication Date
JPH1032583A JPH1032583A (ja) 1998-02-03
JP3056076B2 true JP3056076B2 (ja) 2000-06-26

Family

ID=16188509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18644196A Expired - Lifetime JP3056076B2 (ja) 1996-07-16 1996-07-16 Atmセルスイッチング装置

Country Status (1)

Country Link
JP (1) JP3056076B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2272221C (en) 1998-05-25 2004-01-06 Samsung Electronics Co., Ltd. Method for monitoring and controlling traffic in real time in an atm switching node
EP1302291A4 (en) 2000-06-23 2004-03-17 Sumitomo Bakelite Co DEVICE FOR GRINDING A RESIN COMPOSITION

Also Published As

Publication number Publication date
JPH1032583A (ja) 1998-02-03

Similar Documents

Publication Publication Date Title
JP3332474B2 (ja) Atm通信装置および故障検出通知装置
CA2108863C (en) Packet disassembler
JPH04248729A (ja) Atm交換機
JPH09107369A (ja) Atm層装置
US5754527A (en) Line switching apparatus
US5790525A (en) Information collection device and method for use with communications networks
KR980013126A (ko) Atm교환장치 및 atm교환방법
US5734641A (en) Device and method for discriminating timeout
US5946312A (en) ATM cell transfer system in which use efficiency of transmission line is improved
US5974458A (en) Data transfer accounting device and method for performing an accounting process including an accounting information collecting process
US5581549A (en) Processor resetting method and apparatus
JPH11317746A (ja) 二重化atm交換機の品質監視方法及び品質監視装置
JP3056076B2 (ja) Atmセルスイッチング装置
US6580690B1 (en) Security by doubling at least certain logic paths in a telecommunications network
JP2824483B2 (ja) Atm交換機におけるスイッチ診断方式
US6005844A (en) Information collection device and method for use with communications networks
US7167477B2 (en) Apparatus and method for recovering abnormal control cells in asynchronous transfer mode exchange subscriber unit
JP2769012B2 (ja) セル抜け誤配送検出および訂正方法
JP3045879B2 (ja) 伝送速度不一致検出装置
JPH1023024A (ja) Atm交換装置およびその方法
JP2852473B2 (ja) セルトラヒック監視装置
JP3032070B2 (ja) B−nt装置
JP3429647B2 (ja) バッファメモリ管理システム
JP3491135B2 (ja) Atmネットワークにおける警報セルの挿入方法
JPH0823336A (ja) Atmシステムの試験装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000328