JP3028635B2 - Memory transistor - Google Patents

Memory transistor

Info

Publication number
JP3028635B2
JP3028635B2 JP3113675A JP11367591A JP3028635B2 JP 3028635 B2 JP3028635 B2 JP 3028635B2 JP 3113675 A JP3113675 A JP 3113675A JP 11367591 A JP11367591 A JP 11367591A JP 3028635 B2 JP3028635 B2 JP 3028635B2
Authority
JP
Japan
Prior art keywords
film
memory transistor
oxide film
tunnel oxide
uto
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP3113675A
Other languages
Japanese (ja)
Other versions
JPH04320378A (en
Inventor
俊彦 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP3113675A priority Critical patent/JP3028635B2/en
Publication of JPH04320378A publication Critical patent/JPH04320378A/en
Application granted granted Critical
Publication of JP3028635B2 publication Critical patent/JP3028635B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】この発明はメモリトランジスタに
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a memory transistor.

【0002】[0002]

【従来の技術】例えばMNOS(Metal Nitride Oxide S
emiconductor)型と称される不揮発性メモリトランジス
タでは、ゲート絶縁膜として物質の異なる2層を備え、
下層ゲート絶縁膜がSiO2膜(トンネル酸化膜)で上
層ゲート絶縁膜がSi34膜(シリコン窒化膜)等のシ
リサイド膜からなり、シリサイド膜上に形成されたゲー
ト電極に+VGSが印化されると、チャネルから電子がト
ンネル酸化膜を通過してシリサイド膜との界面に捕獲さ
れ、これによりしきい値電圧Vthが正のエンハンスメン
ト型トランジスタとなり、データが書込まれ、一方、ゲ
ート電極に−VGSが印加されると、チャネルから正孔が
トンネル酸化膜を通過してシリサイド膜中に捕獲され、
これによりしきい値電圧Vthが負のデプレッション型ト
ランジスタとなり、データが消去されるようになってい
る。
2. Description of the Related Art For example, MNOS (Metal Nitride Oxide S)
A non-volatile memory transistor called an “emiconductor” type includes two layers of different materials as a gate insulating film.
The lower gate insulating film is a SiO 2 film (tunnel oxide film) and the upper gate insulating film is a silicide film such as a Si 3 H 4 film (silicon nitride film), and + V GS is imprinted on the gate electrode formed on the silicide film. Then, electrons from the channel pass through the tunnel oxide film and are captured at the interface with the silicide film, whereby the threshold voltage Vth becomes a positive enhancement type transistor, data is written, and data is written on the gate electrode. When −V GS is applied to the holes, holes are trapped in the silicide film through the tunnel oxide film from the channel,
As a result, the threshold voltage Vth becomes a negative depression type transistor, and data is erased.

【0003】[0003]

【発明が解決しようとする課題】しかしながら、従来の
このようなメモリトランジスタでは、SiO2膜からな
るトンネル酸化膜の膜厚を50Å以下と極めて薄くする
必要がある関係から、トンネル酸化膜を形成する際、H
2とO2を用いた希釈酸化あるいは分圧酸化、O2を用い
たドライ酸化、ランプアニール酸化、HClとO2を用
いた塩酸酸化、TCA(トリクロロエタン)とO2を用
いたTCA酸化等の酸化法によって形成しているが、例
えば通常のMOS構造の薄膜トランジスタにおける同じ
くSiO2膜からなるゲート絶縁膜をパイロジェニック
スチーム酸化等の酸化法によって1000〜3000Å
程度と厚く形成した場合と比較して、50Å以下の極薄
の酸化膜として最も重要な膜厚の制御性、均一性、再現
性が悪く、また界面準位密度が増加し、絶縁破壊特性が
劣化するという問題があった。しかしながら、パイロジ
ェニックスチーム酸化では、酸化膜を50Å以下の極薄
には形成できない。この発明の目的は、トンネル酸化膜
の膜厚の制御性、均一性、再現性を良くすることがで
き、また界面準位密度を低減することのできるメモリト
ランジスタを提供することにある。
However, in such a conventional memory transistor, a tunnel oxide film formed of a SiO 2 film must be formed as extremely thin as 50 ° or less, so that the tunnel oxide film is formed. When H
Such as dilution oxidation or partial pressure oxidation using 2 and O 2 , dry oxidation using O 2 , lamp annealing oxidation, hydrochloric acid oxidation using HCl and O 2 , and TCA oxidation using TCA (trichloroethane) and O 2 . For example, the gate insulating film of the same MOS 2 film in a thin film transistor having a normal MOS structure is formed by an oxidation method such as a pyrogenic steam oxidation method at 1000 to 3000 °.
Compared to the case where the oxide film is formed as thick as approximately, the controllability, uniformity and reproducibility of the most important film thickness as an ultra-thin oxide film of 50 ° or less are poor, the interface state density increases, and the There was a problem of deterioration. However, in pyrogenic steam oxidation, an oxide film cannot be formed as thin as 50 ° or less. An object of the present invention is to provide a memory transistor that can improve controllability, uniformity, and reproducibility of the thickness of a tunnel oxide film, and that can reduce interface state density.

【0004】[0004]

【課題を解決するための手段】この発明は、半導体層と
ゲート電極との間にトンネル酸化膜と絶縁膜とを介在し
てなるメモリトランジスタにおいて、トンネル酸化膜を
ガスを用いて形成したオゾン酸化膜としたものであ
る。
SUMMARY OF THE INVENTION The present invention, in the memory transistor formed by interposing a tunnel oxide film and an insulating film between the semiconductor layer and the gate electrode, forming a tunnel oxide film using O 3 gas It is an ozone oxide film.

【0005】[0005]

【作用】この発明によれば、トンネル酸化膜をO3ガス
を用いて形成したオゾン酸化膜としているので、SiO
2膜からなるトンネル酸化膜と比較して、O3がO2に比
べて反応性が高く、このため350℃程度の低温下であ
っても酸化膜の成長速度が速く、ひいては膜厚が10〜
50Å程度と極めて薄くても、膜厚の均一性を良くする
ことができ、またO3の流量、温度、圧力等の酸化処理
条件の設定が容易であり、このため膜厚の制御性および
再現性を良くすることができ、さらに界面準位密度が低
減し、絶縁破壊特性を良くすることができる。
According to the present invention, the tunnel oxide film is an ozone oxide film formed by using O 3 gas.
O 3 has a higher reactivity than O 2 as compared with a tunnel oxide film composed of two films. Therefore, even at a low temperature of about 350 ° C., the growth rate of the oxide film is high, and the film thickness is 10 ~
Even when the thickness is as thin as about 50 °, the uniformity of the film thickness can be improved, and the oxidation treatment conditions such as the flow rate, temperature, and pressure of O 3 can be easily set. Properties can be improved, the interface state density can be reduced, and the dielectric breakdown characteristics can be improved.

【0006】[0006]

【実施例】図1〜図6はそれぞれこの発明の一実施例に
おけるメモリトランジスタの各製造工程を示したもので
ある。そこで、これらの図を順に参照しながら、メモリ
トランジスタの構造についてその製造方法と併せ説明す
る。
1 to 6 show respective steps of manufacturing a memory transistor according to an embodiment of the present invention. Therefore, the structure of the memory transistor will be described together with its manufacturing method with reference to these drawings in order.

【0007】まず、図1に示すように、単結晶のn型S
i基板(半導体層)1の上面側にボロンイオンの注入拡
散により形成されたp型領域2の上面の所定のメモリト
ランジスタ形成領域以外に、図示しないシリコン窒化膜
をマスクとして、LOCOS法によりフィールド酸化膜
3を形成する。この場合、Si基板の代わりに、ポリシ
リコン基板を用いるようにしてもよい。次に、マスクと
してのシリコン窒化膜をエッチングして除去し、この除
去した部分におけるSi基板1の上面に、350℃程度
の温度下でO3(オゾン)ガスを用いた常圧熱酸化処理
を施すことにより、O3酸化膜からなる下層UTO(Ultr
aThin Oxide)膜(トンネル酸化膜)4を10〜50Å程
度の厚さに形成する。O3酸化膜からなるトンネル酸化
膜は、SiO2膜からなるトンネル酸化膜と比較して、
3ガスはO2ガスに比べて反応性が高いので、350℃
程度の低温下であっても酸化膜の成長速度が速く、この
ため膜厚が10〜50Å程度と極めて薄くても、膜厚の
均一性を良くすることができ、またO3ガスは流量、温
度、圧力等の酸化処理条件の設定が容易であり、このた
め膜厚の制御性および再現性を良くすることができ、さ
らに界面準位密度が低減し、絶縁破壊特性を良くするこ
とができる。
[0007] First, as shown in FIG.
Field oxidation by LOCOS using a silicon nitride film (not shown) as a mask other than a predetermined memory transistor formation region on the upper surface of p-type region 2 formed by implanting and diffusing boron ions on the upper surface side of i substrate (semiconductor layer) 1 The film 3 is formed. In this case, a polysilicon substrate may be used instead of the Si substrate. Next, the silicon nitride film as a mask is removed by etching, and the upper surface of the Si substrate 1 in the removed portion is subjected to a normal pressure thermal oxidation process using O 3 (ozone) gas at a temperature of about 350 ° C. by performing, lower UTO (Ultr consisting O 3 oxide film
a Thin Oxide) film (tunnel oxide film) 4 is formed to a thickness of about 10 to 50 °. The tunnel oxide film made of the O 3 oxide film is compared with the tunnel oxide film made of the SiO 2 film.
Since O 3 gas has higher reactivity than O 2 gas, 350 ° C.
Even at a low temperature of a degree higher growth rate of the oxide film, even if the the film thickness is extremely thin as about 10 to 50 Å, it is possible to improve the uniformity of the film thickness and the O 3 gas flow rate, Oxidation treatment conditions such as temperature and pressure can be easily set, so that the controllability and reproducibility of the film thickness can be improved, the interface state density can be reduced, and the dielectric breakdown characteristics can be improved. .

【0008】次に、図2に示すように、900〜120
0℃の高温下でNH3ガスまたはNH3を主成分とする混
合ガスを用いた熱処理を施し、下層UTO膜4を介して
そのすぐ下側におけるSi基板1の上面を窒化し、UT
N(Ultra Thin Nitride)膜5を10〜30Å程度の厚さ
に形成する。この場合、下層UTO膜4の部分に対応す
る領域のSi基板1の上面のみを窒化することができる
ので、UTN膜5を形成した後に下層UTO膜4を形成
する場合に比べて、製造工程数を減少することができ、
かつ膜質が良好となり、エネルギバンドを緩傾斜とする
ので、一層の低電圧駆動が可能となる。
Next, as shown in FIG.
At a high temperature of 0 ° C., a heat treatment using NH 3 gas or a mixed gas containing NH 3 as a main component is performed, and the upper surface of the Si substrate 1 immediately below the lower UTO film 4 is nitrided through the lower UTO film 4.
An N (Ultra Thin Nitride) film 5 is formed to a thickness of about 10 to 30 °. In this case, since only the upper surface of the Si substrate 1 in a region corresponding to the portion of the lower UTO film 4 can be nitrided, the number of manufacturing steps is smaller than the case where the lower UTO film 4 is formed after the UTN film 5 is formed. Can be reduced,
In addition, since the film quality is improved and the energy band is gently inclined, further low voltage driving is possible.

【0009】次に、図3に示すように、下層UTO膜4
およびフィールド酸化膜3の上面に700〜800℃の
温度下でSiH2Cl2とNH3の混合ガスを用いた減圧
CVD法によりSi34からなるSi窒化膜(シリサイ
ド膜)6を100Å以下の厚さに形成する。この場合、
NH3の流量比を大きくしてSi/N比を0.85〜
1.15程度として、Si窒化膜6をUTN膜5よりも
Si過剰とすると、電荷捕獲特性を大きくすることがで
きる。
Next, as shown in FIG. 3, the lower UTO film 4
And a Si nitride film (silicide film) 6 made of Si 3 N 4 on the upper surface of the field oxide film 3 at a temperature of 700 to 800 ° C. by a reduced pressure CVD method using a mixed gas of SiH 2 Cl 2 and NH 3 at a temperature of 100 ° or less. Formed to a thickness of in this case,
The NH 3 flow rate ratio was increased to increase the Si / N ratio from 0.85 to
When the Si nitride film 6 is set to about 1.15 and the Si nitride film 6 is made to have a Si excess relative to the UTN film 5, the charge trapping characteristics can be increased.

【0010】次に、図4に示すように、Si窒化膜6の
上面を直接酸化することにより、Si窒化膜6の上面に
上層UTO膜7を20Å程度の厚さに形成する。この方
法として、900〜1200℃で熱酸化する高温処理で
もよいが、この場合にも350℃程度の温度下でO3
スを用いた常圧熱酸化処理を施すことが望ましい。次
に、上層UTO膜7の上面に600℃程度の温度下でS
iH4ガスを用いた減圧CVD法によりゲート電極用の
ポリシリコン膜8を2000Å程度の厚さに形成する。
Next, as shown in FIG. 4, an upper UTO film 7 having a thickness of about 20 ° is formed on the upper surface of the Si nitride film 6 by directly oxidizing the upper surface of the Si nitride film 6. As this method, high-temperature treatment in which thermal oxidation is performed at 900 to 1200 ° C. may be used, but in this case, it is preferable to perform normal-pressure thermal oxidation using O 3 gas at a temperature of about 350 ° C. Next, S is formed on the upper surface of the upper UTO film 7 at a temperature of about 600 ° C.
A polysilicon film 8 for a gate electrode is formed to a thickness of about 2000 ° by a low pressure CVD method using iH 4 gas.

【0011】次に、図5に示すように、ポリシリコン膜
8の上面にフォトレジスト膜9をパターン形成し、ドラ
イエッチングにより幅が2μm以下のゲート形成領域1
0を形成する。次に、この状態でリンイオンを注入拡散
し、ゲート形成領域10の両側におけるp型領域2内に
高濃度の2つのn型領域11を形成するとともに、ポリ
シリコン膜からなるゲート電極8の抵抗値を所定の値に
減少させる。2つのn型領域11はソース領域およびド
レイン領域を形成するためのものである。この後、フォ
トレジスト膜9をエッチングして除去する。
Next, as shown in FIG. 5, a photoresist film 9 is formed on the upper surface of the polysilicon film 8 by patterning, and the gate forming region 1 having a width of 2 μm or less is formed by dry etching.
0 is formed. Next, in this state, phosphorus ions are implanted and diffused to form two high-concentration n-type regions 11 in the p-type region 2 on both sides of the gate formation region 10 and to reduce the resistance value of the gate electrode 8 made of a polysilicon film. Is reduced to a predetermined value. The two n-type regions 11 are for forming a source region and a drain region. Thereafter, the photoresist film 9 is removed by etching.

【0012】次に、図6に示すように、全表面に熱酸化
法、常圧酸化法、スパッタ酸化法等により層間絶縁膜1
2を形成し、エッチングにより所定の部分の層間絶縁膜
12を除去して2つのコンタクトホール13を形成す
る。次に、層間絶縁膜12の上面にAlからなるソース
・ドレイン電極14をパターン形成して2つのn型領域
11とそれぞれ接続させる。かくして、不揮発性メモリ
トランジスタが形成される。
Next, as shown in FIG. 6, an interlayer insulating film 1 is formed on the entire surface by a thermal oxidation method, a normal pressure oxidation method, a sputter oxidation method, or the like.
2 are formed, and a predetermined portion of the interlayer insulating film 12 is removed by etching to form two contact holes 13. Next, source / drain electrodes 14 made of Al are formed in a pattern on the upper surface of the interlayer insulating film 12 and connected to the two n-type regions 11 respectively. Thus, a nonvolatile memory transistor is formed.

【0013】次に、このメモリトランジスタの動作につ
いて説明するに、まずデータを書込む場合には、ゲート
電極8に+VGSを印加すると、チャネル15から電子が
UTN膜5および下層UTO膜4を通過してSi窒化膜
6中に捕獲され、これによりしきい値電圧Vthが正のエ
ンハンスメント型トランジスタとなり、データが書込ま
れる。データを消去する場合には、ゲート電極8に−V
GSを印加すると、チャネル15から正孔がUTN膜5お
よび下層UTO膜4を通過してSi窒化膜6中に捕獲さ
れ、これによりしきい値電圧Vthが負のデプレッション
型トランジスタとなり、データが消去される。
Next, the operation of the memory transistor will be described. First, when writing data, when + V GS is applied to the gate electrode 8, electrons pass from the channel 15 through the UTN film 5 and the lower UTO film 4. As a result, the transistor is trapped in the Si nitride film 6, whereby the threshold voltage Vth becomes a positive enhancement type transistor, and data is written. When erasing data, the gate electrode 8 must have -V
When GS is applied, holes pass from the channel 15 through the UTN film 5 and the lower UTO film 4 and are captured in the Si nitride film 6, whereby the threshold voltage Vth becomes a negative depletion type transistor, and data is erased. Is done.

【0014】ところで、このメモリトランジスタでは、
Si窒化膜6を下層UTO膜4と上層UTO膜7との2
つの酸化膜によって包囲しているので、Si窒化膜6を
周囲から絶縁することができ、このためSi窒化膜6か
らゲート電極8へのリーク電流が生じることがなく、デ
ータ保持特性を改善することができる。また、Si窒化
膜6を包囲している下層UTO膜4および上層UTO膜
7を高温の熱酸化により形成しているので、完全に良質
で安定な酸化膜とすることができ、耐久性を良くするこ
とができる。さらに、UTN膜5、下層UTO膜4およ
び上層UTO膜7が極めて薄いので、動作電圧の低電圧
化を図ることもできる。なお、このメモリトランジスタ
では、従来のものがMNOS型と称されているのに対
し、MONONS(Metal Oxide Nitride Oxide Nitride
Semiconductor)型と称することができる。しかしなが
ら、この発明は従来タイプのMNOS型にも適用可能で
ある。
By the way, in this memory transistor,
The Si nitride film 6 is formed of the lower UTO film 4 and the upper UTO film 7.
Since it is surrounded by the two oxide films, the Si nitride film 6 can be insulated from the surroundings, so that no leak current flows from the Si nitride film 6 to the gate electrode 8 and the data retention characteristics are improved. Can be. Further, since the lower UTO film 4 and the upper UTO film 7 surrounding the Si nitride film 6 are formed by high-temperature thermal oxidation, the oxide film can be a completely high-quality and stable oxide film, and the durability is improved. can do. Furthermore, since the UTN film 5, the lower UTO film 4, and the upper UTO film 7 are extremely thin, the operating voltage can be reduced. In this memory transistor, a conventional transistor is called an MNOS type, while a MONONS (Metal Oxide Nitride Oxide Nitride) is used.
Semiconductor) type. However, the present invention is also applicable to a conventional MNOS type.

【0015】なお、この発明は、図7に示すように、L
DD(LightlyDoped Drain)構造と称されるものにも適用
することができる。この図において、図6と同一名称部
分には同一の符号を付し、その説明を適宜省略する。こ
のメモリトランジスタでは、UTN膜5の両側がその上
側の下層UTO膜4等の両側に突出され、この突出され
た部分に対応する領域のn型領域11が不純物濃度の低
いソース・ドレイン領域11aとされ、それ以外の領域
のn型領域11が不純物濃度の高いソース・ドレイン領
域11bとされ、そして不純物濃度の低いソース・ドレ
イン領域11aによって高電界を緩和するための領域が
形成され、これにより通常のMOS構造のものと比較し
て、耐圧の向上等を図って高信頼性化したLDD構造と
なっている。また、このメモリトランジスタでは、3つ
のn型領域11が備えられ、左側と中央の2つのn型領
域11に対応する部分によってLDD構造のメモリトラ
ンジスタ21が形成され、中央と右側の2つのn型領域
11に対応する部分によってLDD構造の選択トランジ
スタ22が形成された構造となっている。そして、選択
トランジスタ22のゲート電極23にVONが印加される
と、メモリトランジスタ21が消去状態のデプレッショ
ン型トランジスタとなっている場合には2つのソース・
ドレイン電極14間に電流が流れることによりデータが
読出され、書込み状態のエンハンスメント型トランジス
タとなっている場合には2つのソース・ドレイン電極1
4間に電流が流れず、メモリトランジスタ21の状態を
判定することができる。
It should be noted that, as shown in FIG.
The present invention can be applied to a so-called DD (Lightly Doped Drain) structure. In this figure, the same parts as those in FIG. 6 are denoted by the same reference numerals, and description thereof will be omitted as appropriate. In this memory transistor, both sides of the UTN film 5 are protruded on both sides of the lower UTO film 4 and the like on the upper side thereof, and the n-type region 11 in the region corresponding to the protruded portion is the source / drain region 11a having a low impurity concentration. The n-type region 11 in the other region is a source / drain region 11b having a high impurity concentration, and a region for relaxing a high electric field is formed by the source / drain region 11a having a low impurity concentration. The LDD structure has a higher reliability compared to the MOS structure having the above structure to improve the breakdown voltage and the like. Further, in this memory transistor, three n-type regions 11 are provided, and a memory transistor 21 having an LDD structure is formed by portions corresponding to the two n-type regions 11 on the left and the center, and two n-type regions on the center and the right are formed. A portion corresponding to the region 11 has a structure in which the select transistor 22 having the LDD structure is formed. When V ON is applied to the gate electrode 23 of the selection transistor 22, when the memory transistor 21 is a depletion type transistor in an erased state, two sources
When a current flows between the drain electrodes 14, data is read out. In the case of an enhancement-type transistor in a written state, two source-drain electrodes 1 are used.
No current flows between the four, and the state of the memory transistor 21 can be determined.

【0016】上記実施例では、この発明を単結晶半導体
基板に適用した場合について説明したが、これに限定さ
れず、半導体薄膜を用いて実施することもできる。この
場合、コプラナ型のみならず、逆コプラナ型、スタガ
型、逆スタガ型等にも適用することができる。
In the above embodiment, the case where the present invention is applied to a single crystal semiconductor substrate has been described. However, the present invention is not limited to this, and the present invention can be implemented using a semiconductor thin film. In this case, the present invention can be applied not only to the coplanar type but also to an inverted coplanar type, a staggered type, an inverted staggered type, and the like.

【0017】[0017]

【発明の効果】以上説明したように、この発明によれ
ば、トンネル酸化膜をO3ガスを用いて形成したオゾン
酸化膜としているので、SiO2膜からなるトンネル酸
化膜と比較して、O3ガスがO2ガスに比べて反応性が高
く、このため350℃程度の低温下であっても酸化膜の
成長速度が速く、ひいては膜厚が10〜50Å程度と極
めて薄くても、膜厚の均一性を良くすることができ、ま
たO3ガスは流量、温度、圧力等の酸化処理条件の設定
が容易であり、このため膜厚の制御性および再現性を良
くすることができ、さらに界面準位密度が低減し、絶縁
破壊特性を良くすることができる。
As described in the foregoing, according to the present invention, since the ozone oxide film forming a tunnel oxide film using O 3 gas, as compared to the tunnel oxide film made of SiO 2 film, O The 3 gas has a higher reactivity than the O 2 gas, and therefore, even at a low temperature of about 350 ° C., the growth rate of the oxide film is high. Of O 3 gas, and it is easy to set the oxidation treatment conditions such as flow rate, temperature, pressure, etc., so that the controllability and reproducibility of the film thickness can be improved. The interface state density is reduced, and the dielectric breakdown characteristics can be improved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の一実施例におけるメモリトランジス
タの製造に際し、Si基板上に下層UTO膜を形成した
状態の断面図。
FIG. 1 is a sectional view showing a state in which a lower UTO film is formed on a Si substrate in manufacturing a memory transistor according to an embodiment of the present invention.

【図2】このメモリトランジスタの製造に際し、下層U
TO膜下のSi基板上にUTN膜を形成した状態の断面
図。
FIG. 2 shows a lower layer U in the manufacture of this memory transistor.
Sectional drawing in the state where the UTN film was formed on the Si substrate under the TO film.

【図3】このメモリトランジスタの製造に際し、下層U
TO膜上にSi窒化膜を形成した状態の断面図。
FIG. 3 shows a method of manufacturing the memory transistor,
Sectional drawing in the state where Si nitride film was formed on TO film.

【図4】このメモリトランジスタの製造に際し、Si窒
化膜上に上層UTO膜を形成した状態の断面図。
FIG. 4 is a cross-sectional view showing a state in which an upper UTO film is formed on a Si nitride film in manufacturing the memory transistor.

【図5】このメモリトランジスタの製造に際し、ゲート
形成領域を形成した状態の断面図。
FIG. 5 is a cross-sectional view showing a state where a gate formation region is formed in manufacturing the memory transistor.

【図6】このメモリトランジスタの製造に際し、ソース
・ドレイン電極等を形成した状態の断面図。
FIG. 6 is a sectional view showing a state where a source / drain electrode and the like are formed in manufacturing the memory transistor.

【図7】この発明の他の実施例におけるメモリトランジ
スタの要部の断面図。
FIG. 7 is a sectional view of a main part of a memory transistor according to another embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1 Si基板(半導体層) 4 下層UTO膜(トンネル酸化膜) 5 UTN膜 6 Si窒化膜(シリサイド膜) 7 上層UTO膜 8 ゲート電極 Reference Signs List 1 Si substrate (semiconductor layer) 4 Lower UTO film (tunnel oxide film) 5 UTN film 6 Si nitride film (silicide film) 7 Upper UTO film 8 Gate electrode

フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H01L 21/8247 H01L 27/115 H01L 29/788 H01L 29/792 Continuation of the front page (58) Field surveyed (Int.Cl. 7 , DB name) H01L 21/8247 H01L 27/115 H01L 29/788 H01L 29/792

Claims (6)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 半導体層とゲート電極との間にトンネル
酸化膜と絶縁膜とを介在してなるメモリトランジスタに
おいて、 前記トンネル酸化膜はOガスを用いて形成したオゾン
酸化膜からなることを特徴とするメモリトランジスタ。
1. A memory transistor having a tunnel oxide film and an insulating film interposed between a semiconductor layer and a gate electrode, wherein the tunnel oxide film is formed of an ozone oxide film formed using O 3 gas. Characteristic memory transistor.
【請求項2】 前記トンネル酸化膜の膜厚は10〜50
Å程度であることを特徴とする請求項1記載のメモリト
ランジスタ。
2. The tunnel oxide film has a thickness of 10 to 50.
2. The memory transistor according to claim 1, wherein the value is approximately Å.
【請求項3】 前記半導体層と前記トンネル酸化膜との
間にシリコン窒化薄膜を介在してなることを特徴とする
請求項1記載のメモリトランジスタ。
3. The memory transistor according to claim 1, wherein a silicon nitride thin film is interposed between said semiconductor layer and said tunnel oxide film.
【請求項4】 前記半導体層と前記トンネル酸化膜との
間にシリコン窒化薄膜を介在するとともに、前記絶縁膜
と前記ゲート電極との間にシリコン酸化薄膜を介在して
なることを特徴とする請求項1記載のメモリトランジス
タ。
4. The method according to claim 1, wherein a silicon nitride thin film is interposed between the semiconductor layer and the tunnel oxide film, and a silicon oxide thin film is interposed between the insulating film and the gate electrode. Item 2. The memory transistor according to Item 1.
【請求項5】 前記半導体層はシリコンからなることを
特徴とする請求項1記載のメモリトランジスタ。
5. The memory transistor according to claim 1, wherein said semiconductor layer is made of silicon.
【請求項6】 前記半導体層はポリシリコンからなるこ
とを特徴とする請求項1記載のメモリトランジスタ。
6. The memory transistor according to claim 1, wherein said semiconductor layer is made of polysilicon.
JP3113675A 1991-04-19 1991-04-19 Memory transistor Expired - Lifetime JP3028635B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3113675A JP3028635B2 (en) 1991-04-19 1991-04-19 Memory transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3113675A JP3028635B2 (en) 1991-04-19 1991-04-19 Memory transistor

Publications (2)

Publication Number Publication Date
JPH04320378A JPH04320378A (en) 1992-11-11
JP3028635B2 true JP3028635B2 (en) 2000-04-04

Family

ID=14618322

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3113675A Expired - Lifetime JP3028635B2 (en) 1991-04-19 1991-04-19 Memory transistor

Country Status (1)

Country Link
JP (1) JP3028635B2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4477422B2 (en) 2004-06-07 2010-06-09 株式会社ルネサステクノロジ Method for manufacturing nonvolatile semiconductor memory device
JP4468791B2 (en) * 2004-11-18 2010-05-26 浜松ホトニクス株式会社 Method for manufacturing photodetection element
JP2006147798A (en) * 2004-11-18 2006-06-08 Hamamatsu Photonics Kk Photodetector
JP4580899B2 (en) 2006-06-08 2010-11-17 株式会社東芝 Semiconductor memory device and manufacturing method thereof
US8330207B2 (en) 2006-09-26 2012-12-11 Samsung Electronics Co., Ltd. Flash memory device including multilayer tunnel insulator and method of fabricating the same

Also Published As

Publication number Publication date
JPH04320378A (en) 1992-11-11

Similar Documents

Publication Publication Date Title
US6087237A (en) Method of manufacturing a MOSFET by forming a single oxide layer doping with either an oxide accelerator or an oxide inhibitor producing asymmetric thickness
US6297094B1 (en) Semiconductor device with salicide structure and fabrication method thereof
US6534355B2 (en) Method of manufacturing a flash memory having a select transistor
US5166087A (en) Method of fabricating semiconductor element having lightly doped drain (ldd) without using sidewalls
US6365472B1 (en) Semiconductor device and method of manufacturing the same
US6133605A (en) Semiconductor nonvolatile memory transistor and method of fabricating the same
US4330850A (en) MNOS Memory cell
JP3028635B2 (en) Memory transistor
JP3068270B2 (en) MOS type field effect transistor and method of manufacturing the same
JP3054422B2 (en) Method for manufacturing semiconductor device
JP4584645B2 (en) Manufacturing method of semiconductor device
JPH04245442A (en) Manufacture of ldd transistor
JP2900698B2 (en) Manufacturing method of insulated field effect transistor
JP2623902B2 (en) Semiconductor device and manufacturing method thereof
US7081419B2 (en) Gate dielectric structure for reducing boron penetration and current leakage
JP3429567B2 (en) Method for manufacturing MOS semiconductor device
JP2861025B2 (en) Semiconductor memory device and method of manufacturing the same
JPH0831539B2 (en) Non-volatile memory manufacturing method
JPH0888286A (en) Manufacture of semiconductor memory device
JPH11233758A (en) Semiconductor device and its manufacture
JP3405664B2 (en) Semiconductor device and manufacturing method thereof
JPH04348079A (en) Memory transistor and its manufacture
JPH1126766A (en) Mos field effect transistor and manufacture thereof
JP3141520B2 (en) Method for manufacturing nonvolatile memory element
JP2719642B2 (en) Semiconductor device and manufacturing method thereof