JP3015177B2 - Optical card player - Google Patents

Optical card player

Info

Publication number
JP3015177B2
JP3015177B2 JP3333662A JP33366291A JP3015177B2 JP 3015177 B2 JP3015177 B2 JP 3015177B2 JP 3333662 A JP3333662 A JP 3333662A JP 33366291 A JP33366291 A JP 33366291A JP 3015177 B2 JP3015177 B2 JP 3015177B2
Authority
JP
Japan
Prior art keywords
track
optical card
row
data
column address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP3333662A
Other languages
Japanese (ja)
Other versions
JPH05166185A (en
Inventor
加織 市川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Olympus Corp
Original Assignee
Olympus Optic Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Olympus Optic Co Ltd filed Critical Olympus Optic Co Ltd
Priority to JP3333662A priority Critical patent/JP3015177B2/en
Priority to US07/971,066 priority patent/US5291463A/en
Priority to DE69220757T priority patent/DE69220757T2/en
Priority to EP92118969A priority patent/EP0542135B1/en
Publication of JPH05166185A publication Critical patent/JPH05166185A/en
Application granted granted Critical
Publication of JP3015177B2 publication Critical patent/JP3015177B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Optical Recording Or Reproduction (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、光カードに記録された
情報を光を用いて再生する光カード再生装置に係り、特
に平面上に分布した複数の光電変換素子がX方向の第1
のアドレスとY方向の第2のアドレスにより指定可能な
2次元固体撮像手段を備えた光カード再生装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an optical card reproducing apparatus for reproducing information recorded on an optical card by using light, and in particular, a plurality of photoelectric conversion elements distributed on a flat surface in a first direction in the X direction.
And a two-dimensional solid-state imaging device that can be designated by the address of the optical card and the second address in the Y direction.

【0002】[0002]

【従来の技術】従来、光カード上に記録されているピッ
ト列を読みとる場合、カードをトラック方向に動かすこ
とによって、レーザなどのスポット光でカード上のピッ
ト列を一次元的に走査し、ディテクタから得られた時系
列的なデータ信号を復調するのが一般的であった。
2. Description of the Related Art Conventionally, when reading a pit row recorded on an optical card, the pit row on the card is one-dimensionally scanned by spot light such as a laser by moving the card in the track direction. It is common to demodulate the time-series data signal obtained from the above.

【0003】特開平2−223064号公報に示されて
いるように、セルフクロック変調方式で記録されたデー
タを再生するには、各データピットの間隔を読み取るこ
とにより行われる。半導体レーザLDから照射された光
は、光学系によってカード上SP2に集光され、反射光
はフォトダイオードPDによってディテクトされる。そ
の反射光量によってピットの有無が、ピット検出信号と
して取り出されている。セルフクロック方式の変調方式
で記録されたこの信号では、ピット検出信号から、クロ
ック信号としてPLL等を用いて同期信号が作り出され
る。この同期信号のタイミングによってピット検出信号
から復調データが生成される。ピット検出信号は、記録
媒体のトラック方向の駆動によって時系列的に取り出さ
れる信号である。データの記録の有効性、記録の有無
は、通常、データ記録領域に2値化信号が検出されるか
どうかで決められる。
As shown in Japanese Patent Application Laid-Open No. 2223064, reproducing data recorded by the self-clock modulation method is performed by reading the interval between data pits. The light emitted from the semiconductor laser LD is focused on the card SP2 by the optical system, and the reflected light is detected by the photodiode PD. The presence or absence of a pit is extracted as a pit detection signal based on the amount of reflected light. In the signal recorded by the self-clocking modulation method, a synchronization signal is generated from the pit detection signal using a PLL or the like as a clock signal. Demodulated data is generated from the pit detection signal at the timing of the synchronization signal. The pit detection signal is a signal extracted in time series by driving the recording medium in the track direction. The effectiveness of data recording and the presence / absence of recording are usually determined by whether or not a binary signal is detected in the data recording area.

【0004】また、本出願人は、特開平2−14193
2号公報において、単一もしくは複数の光ビームを複数
のトラックに照射して、複数のトラックを同時に読み取
るものを開示している。各トラックは、検出素子等を用
いてデータのリードが行われている。各トラックには、
それぞれ検出素子1個が割り当てられ、一個一個の検出
素子は独立であり、検出される信号は、前記の特開平2
−223064号公報と同じく時系列的なものである。
[0004] The applicant of the present invention is disclosed in Japanese Patent Application Laid-open No. Hei 2-14193.
Japanese Patent Application Laid-Open Publication No. 2002-122,087 discloses a technique in which a single or a plurality of light beams are applied to a plurality of tracks to simultaneously read the plurality of tracks. Data is read from each track using a detection element or the like. Each track has
One detecting element is assigned to each of the detecting elements, and each detecting element is independent.
It is time-series as in the case of Japanese Patent Publication No.-223064.

【0005】光カードのようなライトワンスのメディア
では、書き込みの前に、書き込もうとする領域が書き込
み済みであるかブランク(未記録)であるかを判定し、
書き込み済みの場合には、その領域には書き込まないと
いうことが一般に行われており、ブランク(未記録)ト
ラックの正確な判定が必要となる。
[0005] In a write-once medium such as an optical card, before writing, it is determined whether an area to be written is written or blank (unrecorded).
When data has been written, it is generally performed not to write data in that area, and it is necessary to accurately determine a blank (unrecorded) track.

【0006】[0006]

【発明が解決しようとする課題】書き込みの際に、も
し、誤って書き込み済みのトラックの上に重ねて書き込
んでしまう(2重書き)と、書き込んだデータを読めな
くなるだけでなく、前回書き込んだデータもリードでき
なくなるという問題がある。また、リードの際にも、2
重書きであることが判定されなければ、無駄の復調を行
うこととなる。
[0005] At the time of writing, if data is erroneously overwritten on a written track (double writing), not only cannot the written data be read but also the data written last time. There is a problem that data cannot be read. Also, when reading, 2
If it is not determined that the overwriting is performed, useless demodulation is performed.

【0007】前記従来技術に示したように、光カードに
記録されたピットを光ビームで走査し、検出信号を時系
列的に読み出す方式では、検出信号が時系列的に読み出
されるので、外乱等により、誤って書き込み済みのトラ
ックをブランク(未記録)であると判定したり、また2
重書きされたトラックを復調したりすることがあり、デ
ータを正確に復調できないという問題点がある。
As described in the above-mentioned prior art, in a method in which pits recorded on an optical card are scanned with a light beam and a detection signal is read out in a time series, since the detection signal is read out in a time series, disturbances or the like are caused. Erroneously determines that a written track is blank (unrecorded),
The overwritten track may be demodulated, and the data cannot be demodulated accurately.

【0008】本発明は、前記問題点に鑑みてなされたも
ので、カードの記録領域の状態を正確かつ高速に判定
し、確実な書き込み処理、高速な読み込み処理を行うこ
とのできる光カード再生装置を提供することを目的とす
る。
The present invention has been made in view of the above problems, and an optical card reproducing apparatus capable of accurately and quickly determining a state of a recording area of a card and performing a reliable writing process and a high-speed reading process. The purpose is to provide.

【0009】[0009]

【課題を解決する手段】本発明の光カード再生装置は、
情報をピット列として記録する複数のトラックと、この
トラックを分割するトラックガイドを記録面に有する光
カードからの情報を再生する光カード再生装置におい
て、光ビームを照射して前記光カード記録面上に集光す
る照射手段と、行方向のアドレスである行アドレスと列
方向のアドレスである列行アドレスにより指定可能な平
面上に分布した複数の光電変換素子を有し、前記照射手
段からの光ビームより前記光カード記録面上の像を撮像
する2次元固体撮像手段と、前記複数の光電変換素子の
前記行アドレスを生成する行アドレス生成手段と、前記
複数の光電変換素子の前記列アドレスを生成する列アド
レス生成手段と、前記2次元固体撮像手段からの撮像信
号を2値化する2値化手段と、前記2値化手段からの2
値化信号により、前記2次元固体撮像手段上に結像した
前記トラックガイドの該行アドレスまたは該列アドレス
を検出するトラックガイド検出手段と、前記トラックガ
イド検出手段よって検出された該トラックガイドの行ア
ドレスまたは列アドレスより、該トラック上のピット列
をトラック方向に加算して該トラックの記録状態を判定
するトラック判定手段とを備えている。
An optical card reproducing apparatus according to the present invention comprises:
In an optical card reproducing apparatus for reproducing information from an optical card having a plurality of tracks for recording information as a pit row and a track guide for dividing the tracks on a recording surface, a light beam is irradiated on the optical card recording surface. Irradiating means, and a plurality of photoelectric conversion elements distributed on a plane that can be designated by a row address as a row address and a column and row address as a column address. Two-dimensional solid-state imaging means for imaging an image on the optical card recording surface from a beam; row address generation means for generating the row addresses of the plurality of photoelectric conversion elements; and column addresses of the plurality of photoelectric conversion elements. A column address generating means for generating, a binarizing means for binarizing an image signal from the two-dimensional solid-state imaging means, and a binary signal from the binarizing means.
A track guide detecting means for detecting the row address or the column address of the track guide formed on the two-dimensional solid-state imaging means by a digitized signal; and a line of the track guide detected by the track guide detecting means. Track determining means for determining the recording state of the track by adding a pit row on the track in the track direction from an address or a column address.

【0010】[0010]

【作用】前記トラックガイド検出手段により該トラック
ガイドのアドレスを検出し、前記トラック判定手段によ
りトラックの記録状態を判定する。
The track guide detecting means detects the address of the track guide, and the track determining means determines the recording state of the track.

【0011】[0011]

【実施例】図を参照して、本発明の実施例について説明
する。
An embodiment of the present invention will be described with reference to the drawings.

【0012】図1ないし図10は一実施例に係わり、図
1は光カード再生装置の概略の構成を示す構成図、図2
はCMD制御回路の構成を示すブロック図、図3は光カ
ードの構成を説明する説明図、図4は光カードに記録パ
ターンを説明する説明図、図5はCMDセンサの構成を
示す構成図、図6はCMDセンサの基本動作を示すタイ
ミング図、図7はCMDセンサによる光カードの読み取
り動作の流れを示すフローチャート、図8はCMDセン
サによる光カードの読み取り動作を説明する説明図、図
9はトラックガイド検出時のタイミング図、図10はデ
ータピット検出時のタイミング図、図11は光カードの
記録状態と加算信号を説明する説明図、図12は光カー
ドの読み取り動作のタイミングを説明する説明図であ
る。
FIGS. 1 to 10 relate to an embodiment, and FIG. 1 is a block diagram showing a schematic configuration of an optical card reproducing apparatus.
FIG. 3 is a block diagram illustrating a configuration of a CMD control circuit, FIG. 3 is an explanatory diagram illustrating a configuration of an optical card, FIG. 4 is an explanatory diagram illustrating a recording pattern on the optical card, FIG. 6 is a timing chart showing a basic operation of the CMD sensor, FIG. 7 is a flowchart showing a flow of an optical card reading operation by the CMD sensor, FIG. 8 is an explanatory diagram for explaining an optical card reading operation by the CMD sensor, and FIG. FIG. 10 is a timing chart when a track guide is detected, FIG. 10 is a timing chart when a data pit is detected, FIG. 11 is an explanatory diagram illustrating a recording state of an optical card and an addition signal, and FIG. FIG.

【0013】一実施例の光カード再生装置は、図1に示
すように、情報が記録されている光カード1に供給され
る光ビーム27を発光する、たとえば、半導体レーザか
らなる発光素子2と、この発光素子2が発光した前記光
ビーム27を平行光にするコリメートレンズ3と、この
コリメートレンズ3により平行光となった前記光ビーム
27を前記光カードの記録面に集光させる対物レンズ4
と、前記光カードの記録面により反射し前記対物レンズ
4を介した前記光ビーム27を所望の角度、たとえば、
直角に反射させるミラー5と、このミラー5により反射
した前記光ビーム27をビームスプリッタ7を介してC
MDセンサ8に集光させる結像レンズ6と、前記CMD
センサ8を駆動制御するCMD制御回路30と、前記ミ
ラー5により反射し前記結像レンズ6及び前記ビームス
プリッタ7を介した前記光ビーム27によりフォーカス
状態を検出するフォーカス用検出器8と、前記フォーカ
ス用検出器8により検出されたフォーカス状態に基づい
て前記対物レンズ4をフォーカス制御する対物レンズ駆
動部10と、後述するトラック方向に前記光カードを往
復運動させるカード駆動装置11と、カード駆動装置1
1により駆動された該光カードが所定の位置に位置して
いるかを検出するカード位置センサ12とを備えて構成
されている。
As shown in FIG. 1, an optical card reproducing apparatus according to one embodiment emits a light beam 27 supplied to an optical card 1 on which information is recorded. A collimating lens 3 for converting the light beam 27 emitted from the light emitting element 2 into parallel light; and an objective lens 4 for condensing the light beam 27 converted into parallel light by the collimating lens 3 on a recording surface of the optical card.
The light beam 27 reflected by the recording surface of the optical card and passing through the objective lens 4 at a desired angle, for example,
A mirror 5 for reflecting the light beam at a right angle, and the light beam 27 reflected by the mirror 5 through a beam splitter 7
An imaging lens 6 for condensing light onto an MD sensor 8;
A CMD control circuit 30 for driving and controlling the sensor 8; a focus detector 8 for detecting a focus state by the light beam 27 reflected by the mirror 5 and passing through the imaging lens 6 and the beam splitter 7; An objective lens driving unit 10 for controlling the focus of the objective lens 4 based on the focus state detected by the use detector 8, a card driving device 11 for reciprocating the optical card in a track direction described later, and a card driving device 1
And a card position sensor 12 for detecting whether the optical card driven by the optical card 1 is located at a predetermined position.

【0014】図3に示すように、前記光カード1は、該
光カード1の長手方向であるトラック方向26に直線状
のパターンとして設けられた複数のトラックガイド13
と、この複数のトラックガイド13間に設けられたデー
タが記録された複数のトラック14とから構成され、そ
れぞれのトラック14は、前記光カード1の長手方向
に、トラック番号などのトラック14のIDデータが記
録されたID部1aと記録データが記録されたデータ記
録部1bとからなり、この光カード1の側部には前記ト
ラックガイド13のみ設けられたカード側部1cを備え
ている。
As shown in FIG. 3, the optical card 1 has a plurality of track guides 13 provided in a linear pattern in a track direction 26 which is a longitudinal direction of the optical card 1.
And a plurality of tracks 14 provided with data provided between the plurality of track guides 13. Each track 14 has an ID of the track 14 such as a track number in the longitudinal direction of the optical card 1. The optical card 1 includes an ID section 1a on which data is recorded and a data recording section 1b on which recording data is recorded. The optical card 1 has a card side section 1c provided with only the track guide 13.

【0015】前記データ記録部1bには、図4に示すよ
うに、前記トラックガイド13によってはさまれた部分
である前記の各トラック14上に、反射率の異なるデー
タピット16が記録されている。また、図示はしない
が、同様に前記ID部1aにも反射率の異なるピットに
よりIDデータが記録されている。
In the data recording section 1b, as shown in FIG. 4, data pits 16 having different reflectivities are recorded on the respective tracks 14 which are portions sandwiched by the track guides 13. . Although not shown, ID data is similarly recorded in the ID section 1a by pits having different reflectivities.

【0016】図5に示すように、前記CMDセンサ8
は、MOS型フォトトランジスタCMDの2次元の集合
体で、X(行)方向、Y(列)方向のアドレスを指定し
て、任意のフォトトランジスタ素子21を非破壊読み出
しすることができるセンサである。たとえば、行アドレ
ス17、列アドレス18にそれぞれ1を与えると、行選
択回路19、列選択回路20によりデコードされて、列
C1がアクティブとなりMOSスイッチ22がONする
とともに、行L1がアクティブとなり行L1にあるフォ
トトランジスタ素子が選択され、結局行L1、列C1に
あるフォトトランジスタ素子23に蓄積された電荷が増
幅器である出力回路24によって増幅され、CMD出力
として出力されるようになっている。
As shown in FIG. 5, the CMD sensor 8
Is a two-dimensional assembly of MOS phototransistors CMD, which is capable of non-destructively reading an arbitrary phototransistor element 21 by specifying an address in the X (row) direction and the Y (column) direction. . For example, when 1 is given to the row address 17 and the column address 18, respectively, the row address is decoded by the row selection circuit 19 and the column selection circuit 20, the column C1 is activated, the MOS switch 22 is turned on, and the row L1 is activated, and the row L1 is activated. Is selected, and the electric charge accumulated in the phototransistor element 23 in the row L1 and the column C1 is amplified by the output circuit 24 as an amplifier, and is output as a CMD output.

【0017】従って、ある列LXのスキャンは、図6に
示すように、前記行選択回路19によりLXをアクティ
ブにし、前記列選択回路20により列C1,C2,…C
nを順に選択して行う。リセット時には、LXとCMD
リセット信号24を同時にアクティブにすることによ
り、フォトトランジスタ素子に蓄積された電荷が放電さ
れリセットされる。尚、CMD素子の詳細については、
「ゲート蓄積型MOSフォトトランジスタイメージセン
サ」テレビジョン学会誌 Vol.41 No.11 (1987)等に開示
されているので説明は省略する。
Therefore, when scanning a certain column LX, as shown in FIG. 6, LX is activated by the row selection circuit 19, and the columns C1, C2,.
n is selected in order. At reset, LX and CMD
By simultaneously activating the reset signal 24, the charge accumulated in the phototransistor element is discharged and reset. For details of the CMD element,
Since "gate storage type MOS phototransistor image sensor" is disclosed in the Journal of the Institute of Television Engineers of Japan Vol.41 No.11 (1987) and the like, description thereof will be omitted.

【0018】前記CMD制御回路30は、図2に示すよ
うに、前記CMDセンサ8の行アドレスを発生する行ア
ドレス発生回路31と、前記CMDセンサ8の列アドレ
スを発生する列アドレス発生回路32と、前記発光素子
2の発光のタイミングを指定するとともに前記行アドレ
ス発生回路31及び列アドレス発生回路32にアドレス
を指定するタイミングコントローラ33と、前記行アド
レス発生回路31及び列アドレス発生回路32により発
生された行アドレス及び列アドレスに対応したCMDセ
ンサ8の出力を所定の比較レベルと比較することにより
2値化する2値化回路34と、CMDセンサ8のたとえ
ば行方向の加算信号を所定の比較レベルr1,r2と比
較することにより記録領域の状態を判定し前記タイミン
グコントローラ33に判定結果を出力するレベル判定回
路44とを備えて構成されている。
As shown in FIG. 2, the CMD control circuit 30 includes a row address generation circuit 31 for generating a row address of the CMD sensor 8 and a column address generation circuit 32 for generating a column address of the CMD sensor 8. The timing controller 33 specifies the light emission timing of the light emitting element 2 and specifies the addresses of the row address generation circuit 31 and the column address generation circuit 32, and the timing controller 33 generates the row address generation circuit 31 and the column address generation circuit 32. A binarizing circuit 34 for binarizing the output of the CMD sensor 8 corresponding to the row address and the column address with a predetermined comparison level, and for converting the sum signal of the CMD sensor 8 in a row direction to a predetermined comparison level, for example. r1, r2 to determine the state of the recording area, And a level determining circuit 44 for outputting a determination result being configured.

【0019】さらに、前記CMD制御回路30は、前記
行アドレス発生回路31及び列アドレス発生回路32に
より前記CMDセンサ8をスキャンすることにより、前
記行アドレス発生回路31及び列アドレス発生回路32
が発生する行アドレス及び列アドレスと前記2値化回路
34の2値化信号35とから前記データピット16(図
4参照)の間隔を測定するデータ間隔測定回路36と、
同様に前記CMDセンサ8をスキャンすることにより、
前記2値化信号35より前記トラックガイド13の列ア
ドレスを検出するトラックガイド列アドレス検出回路3
7と、前記データ間隔測定回路36が測定した前記デー
タピット16(図4参照)の間隔から記録されたデータ
を復調する復調回路38とを備えている。
Further, the CMD control circuit 30 scans the CMD sensor 8 by means of the row address generation circuit 31 and the column address generation circuit 32 so that the row address generation circuit 31 and the column address generation circuit 32
A data interval measuring circuit 36 for measuring an interval between the data pits 16 (see FIG. 4) from a row address and a column address at which the data pit occurs and a binarized signal 35 of the binarizing circuit 34;
Similarly, by scanning the CMD sensor 8,
A track guide column address detection circuit 3 for detecting a column address of the track guide 13 from the binarized signal 35
7 and a demodulation circuit 38 for demodulating data recorded from the interval between the data pits 16 (see FIG. 4) measured by the data interval measurement circuit 36.

【0020】前記トラックガイド列アドレス検出回路3
7は、前記CMDセンサ8をスキャンすることにより、
前記2値化信号35の周波数を、たとえば、電圧に変換
し測定する周波数変換回路39と、この周波数変換回路
39により測定された電圧が所定の電圧Vref1とVref2
の間にあるかどうかを比較する比較回路40と、前記比
較回路により前記周波数変換回路39により測定された
電圧が所定の電圧Vref1とVref2の間にある場合前記2
値化信号35を出力するゲート回路41と、このゲート
回路41が出力する所定周波数の2値化信号42と前記
タイミングコントローラ33からの前記CMDセンサ8
のスキャン列アドレスとを入力することにより該2値化
信号42に対応する列アドレスを保持するトラックガイ
ド列アドレス保持回路43とから構成されている。
The track guide column address detection circuit 3
7 scans the CMD sensor 8,
A frequency conversion circuit 39 for converting the frequency of the binarized signal 35 into, for example, a voltage and measuring the voltage, and converting the voltage measured by the frequency conversion circuit 39 into predetermined voltages Vref1 and Vref2
A comparison circuit 40 for comparing whether the voltage is between Vref1 and Vref2 when the voltage measured by the frequency conversion circuit 39 is between the predetermined voltages Vref1 and Vref2.
A gate circuit 41 for outputting a binarized signal 35; a binarized signal 42 of a predetermined frequency outputted by the gate circuit 41; and the CMD sensor 8 from the timing controller 33.
And a track guide column address holding circuit 43 for holding a column address corresponding to the binary signal 42 by inputting the scan column address.

【0021】尚、前記所定の電圧Vref1とVref2の中間
電圧は前記CMDセンサ8が前記トラックガイド13の
みをスキャンしたときに再生される2値化信号の周波数
に対応した電圧であり、従って、前記比較回路40は、
前記2値化信号35が前記トラックガイド13による2
値化信号であるかどうかを比較する。
The intermediate voltage between the predetermined voltages Vref1 and Vref2 is a voltage corresponding to the frequency of the binarized signal reproduced when the CMD sensor 8 scans only the track guide 13. The comparison circuit 40
The binarized signal 35 is generated by the track guide 13
Compare whether the signal is a quantified signal.

【0022】また、CMDセンサ8は、発光素子2をフ
ラッシュ発光し光カード1の一部を写し、所望のデータ
を得た後、CMDセンサ8をリセットして電荷を放電
し、カード駆動装置11により光カード1を移動させ
て、発光素子2を再度フラッシュ発光し、続きのデータ
を取り込むというように、部分部分に分けてデータを取
り込み、復調するようになっている。
The CMD sensor 8 flashes the light emitting element 2 to copy a part of the optical card 1 and obtains desired data. After that, the CMD sensor 8 is reset to discharge electric charges, and the card driving device 11 Thus, the optical card 1 is moved, the light-emitting element 2 emits flash light again, and the subsequent data is taken in, so that the data is taken in parts and demodulated.

【0023】このように構成された一実施例の光カード
再生装置の作用について、図7ないし図11を用いて説
明する。尚、図8は前記CMDセンサ8の表面に図4に
示した前記光カード1の記録パターンが結像した状態を
示している。
The operation of the optical card reproducing apparatus according to the embodiment having the above-described configuration will be described with reference to FIGS. FIG. 8 shows a state in which the recording pattern of the optical card 1 shown in FIG.

【0024】光カード再生装置は、図7に示すように、
ステップ(以下、Sと略記する)1で光源である発光素
子2をフラッシュ発光する。
As shown in FIG.
In step (hereinafter abbreviated as S) 1, a light emitting element 2 as a light source emits flash light.

【0025】S2で、タイミングコントローラ33は、
CMDセンサ8の行を固定して列方向にスキャンさせる
ように、前記行アドレス発生回路31及び列アドレス発
生回路32にそれぞれ行アドレス及び列アドレスを指定
する。たとえば、図8に示すように、行位置Bでのスキ
ャン信号Bは、トラック14内のデータピット16を検
出するためトラックガイド13とデータピット16とを
含んだ信号となり、比較回路40によりゲート回路41
が閉じているのでトラックガイド列アドレス保持回路4
3にはスキャン信号Bに対応した列アドレスは保持され
ない。次に、行位置を変更してスキャンを行い、たとえ
ば、行位置Aでのスキャン信号Aは行位置A上にトラッ
ク14内のデータピットが無いために、トラックガイド
13のみの信号となる。従って、ゲート回路41が開
き、このときのスキャン信号Aに対応した列アドレスが
トラックガイド列アドレス保持回路43に保持される。
このようにして、トラックガイド13のみのスキャン信
号を検出しトラックガイドに対応する2値化信号42を
得、トラックガイドの列アドレスを得る。タイミングコ
ントローラ33は、この得られた列アドレスの近接する
列の中間アドレスを演算し、この中間アドレスがデータ
ピット16の列アドレスとして記憶する。
In S2, the timing controller 33
A row address and a column address are designated to the row address generation circuit 31 and the column address generation circuit 32, respectively, so that the row of the CMD sensor 8 is fixed and scanned in the column direction. For example, as shown in FIG. 8, the scan signal B at the row position B becomes a signal including the track guide 13 and the data pit 16 for detecting the data pit 16 in the track 14, 41
Is closed, the track guide column address holding circuit 4
3 does not hold the column address corresponding to the scan signal B. Next, scanning is performed by changing the row position. For example, the scan signal A at the row position A is a signal of only the track guide 13 because there is no data pit in the track 14 on the row position A. Accordingly, the gate circuit 41 is opened, and the column address corresponding to the scan signal A at this time is held in the track guide column address holding circuit 43.
In this manner, the scan signal of only the track guide 13 is detected, the binary signal 42 corresponding to the track guide is obtained, and the column address of the track guide is obtained. The timing controller 33 calculates an intermediate address of a column adjacent to the obtained column address, and stores the intermediate address as a column address of the data pit 16.

【0026】このときのタイミングを図9に示す。FIG. 9 shows the timing at this time.

【0027】S3で、タイミングコントローラ33は、
図11に示すように、S2で記憶されたデータピット1
6の列アドレスを固定し、行方向に加算し、レベル判定
回路44は加算信号を得る。たとえば正常に記録された
正常記録トラック14aにおける加算信号レベルはr1
とr2の間となり、2重書きトラック14bではr1以
下となり、さらにブランクトラック14cではr2以上
となる。このようにしてレベル判定回路44により、固
定した列アドレスXiでの加算信号を判定する。この結
果をタイミングコントローラ33に出力し、タイミング
コントローラ33は列アドレスXiのトラックの状態を
記憶する。尚、書き込み済みのトラックの場合、書き込
みエラー等を起こして書き込みが中断されたトラックで
も、トラックのはじめでは必ず書き込まれているので、
トラックのはじめで1度判定を行えば十分である。
In S3, the timing controller 33
As shown in FIG. 11, the data pit 1 stored in S2
The column address of No. 6 is fixed and added in the row direction, and the level determination circuit 44 obtains an addition signal. For example, the addition signal level in the normally recorded track 14a in which the recording was normally performed is r1.
And r2, which is less than r1 in the double writing track 14b, and more than r2 in the blank track 14c. In this way, the addition signal at the fixed column address Xi is determined by the level determination circuit 44. This result is output to the timing controller 33, and the timing controller 33 stores the state of the track at the column address Xi. In the case of a track that has already been written, even a track where writing has been interrupted due to a write error or the like is always written at the beginning of the track.
It is sufficient to make the determination once at the beginning of the track.

【0028】S4でレベル判定回路44の判定により、
トラックが2重書きトラックならばS5に進み、2重書
き検出処理を行い、またトラックがブランクトラックな
らばS6に進み、ブランク検出処理を行い、さらにトラ
ックが正常記録トラックならばS7に進む。
At S4, the level is determined by the level determination circuit 44,
If the track is a double-write track, the process proceeds to S5, where a double-write detection process is performed. If the track is a blank track, the process proceeds to S6, a blank detection process is performed, and if the track is a normal recording track, the process proceeds to S7.

【0029】S7で、再び発光素子2をフラッシュ発光
する。
In S7, the light emitting element 2 emits flash light again.

【0030】S8で、タイミングコントローラ33は、
S2で記憶されたデータピット16の列アドレスを固定
し、行方向スキャンさせるように、前記行アドレス発生
回路31及び列アドレス発生回路32にそれぞれ行アド
レス及び列アドレスを指定する。たとえば列位置Cでの
スキャン信号Cは、データピット16a,16b,16
c…に対応した信号となり、2値化回路34で2値化信
号を得る。S9で、データ間隔測定回路36は、S8で
得られた2値化信号とこの2値化信号に対応する行アド
レス及び列アドレスからデータピット間隔を測定する。
In S8, the timing controller 33
The row address and the column address are designated to the row address generation circuit 31 and the column address generation circuit 32, respectively, so that the column address of the data pit 16 stored in S2 is fixed and scanning is performed in the row direction. For example, the scan signal C at the column position C includes the data pits 16a, 16b, 16
.., and the binarization circuit 34 obtains a binarized signal. In S9, the data interval measurement circuit 36 measures the data pit interval from the binarized signal obtained in S8 and the row address and the column address corresponding to the binarized signal.

【0031】S10でタイミングコントローラ33は、
データピットの行アドレス及び列アドレスを記憶すると
共に、前回のデータピットの行アドレス及び列アドレス
と比較し光カードの移動速度を算出し、最小ピット記録
間隔時間1τ時間経過後、CMDセンサ8をリセットし
て電荷を放電し、カード駆動装置11により光カード1
を移動させて、再度光源である発光素子2をフラッシュ
発光させるためにS7に戻る。すなわち、図12におい
て、たとえば、フラッシュ発光周期は、光カード1が最
小データピット間隔aを移動する時間を基準とする。時
刻T1の時に、図12(A)のようにCMDセンサ8上
に写るトラック45は、次のフラッシュ発光時刻T2で
は、図12(B)のようになる。
In S10, the timing controller 33
The row address and the column address of the data pit are stored, and the moving speed of the optical card is calculated by comparing the row address and the column address of the previous data pit. After the minimum pit recording interval time 1τ has elapsed, the CMD sensor 8 is reset. And discharge the electric charge.
Is moved, and the process returns to S7 in order to cause the light emitting element 2 as the light source to emit flash light again. That is, in FIG. 12, for example, the flash emission cycle is based on the time during which the optical card 1 moves the minimum data pit interval a. At the time T1, the track 45 shown on the CMD sensor 8 as shown in FIG. 12A becomes as shown in FIG. 12B at the next flash emission time T2.

【0032】データピット46、47のCMDセンサ8
上の像は、時刻T1から時刻T2までの光カード1の移
動により、本来最小データピット間隔aだけ移動するは
ずであるが、光カード1の移動速度にムラがあったり、
データピットの記録位置がわずかにずれていたりするこ
とによるジッタにより、正確に最小データピット間隔a
だけ移動することは少ない。
CMD sensor 8 for data pits 46 and 47
The upper image should originally move by the minimum data pit interval a due to the movement of the optical card 1 from the time T1 to the time T2, but the moving speed of the optical card 1 is uneven,
The jitter due to the slight shift of the recording position of the data pit causes the minimum data pit interval a
It is rare to move alone.

【0033】しかしながら、これらのジッタによる影響
を考慮しても、移動後のデータピット46、47は、最
小データピット間隔a離れた位置の近傍にあると予想で
きる。
However, even after considering the effects of these jitters, the data pits 46 and 47 after the movement can be expected to be near the position separated by the minimum data pit interval a.

【0034】そこで、タイミングコントローラ33は、
光源である発光素子2をフラッシュ発光し、CMDセン
サ8の各素子上のデータピット46、47、…の位置を
検出し、前回のフラッシュ発光時の位置から0.5a〜
1.5aの範囲内にデータピットがあるかどうかを調
べ、範囲内にある場合にはその移動量x1、x2、…を
データピット46、47、…の移動量とし、データピッ
ト46、47、…の位置を算出し記憶する。
Therefore, the timing controller 33
The light emitting element 2 as a light source emits flash light to detect the positions of the data pits 46, 47,... On each element of the CMD sensor 8, and the position of the data pits 46, 47,.
It is checked whether or not there is a data pit within the range of 1.5a. If the data pit is within the range, the movement amount x1, x2,... Is regarded as the movement amount of the data pits 46, 47,. .. Are calculated and stored.

【0035】さらに、タイミングコントローラ33は、
CMDセンサ8上の全データピットに対して、実際の移
動量の平均をとって、実際の光カード1の移動速度Vを
計算し、移動速度Vにより光カード1の移動ムラ等のジ
ッタの影響をキャンセルするようなタイミングで発光素
子をフラッシュ発光させる信号を生成する。全ピットの
平均をとることにより、個々のジッタはキャンセルさ
れ、光カード1の移動に正しく追従することができる。
Further, the timing controller 33
The actual moving speed V of the optical card 1 is calculated by averaging the actual moving amounts of all the data pits on the CMD sensor 8, and the moving speed V affects the influence of jitter such as uneven moving of the optical card 1. A signal for causing the light emitting element to emit a flash light at a timing such that the light emission is canceled. By taking the average of all the pits, individual jitters are canceled and the optical card 1 can correctly follow the movement.

【0036】これを繰り返してピット間隔を記憶し、S
11で、復調回路38はS9で得られたデータピット間
隔を復調することによりデータを再生する。未記録の場
合、書き込みを行う場合には、この時点(トラックのは
じめ)でブランクと判定し、ライトビームでデータの書
き込みを行っていく。
By repeating this, the pit interval is stored, and S
At 11, the demodulation circuit 38 reproduces data by demodulating the data pit interval obtained at S9. When data is not recorded, when writing is performed, it is determined to be blank at this point (at the beginning of the track), and data writing is performed using a write beam.

【0037】このときのタイミングを図10に示す。FIG. 10 shows the timing at this time.

【0038】尚、フラッシュ発光周期は、光カード1が
最小データピット間隔aを移動する時間を基準とした
が、これに限らず、図12のデータピット48、49の
間隔a’を移動する時間を基準としてもよく、この場合
全体のフラッシュ発光回数は少なくるとともに、ジッタ
補正のために平均できるデータピットの数も少なくな
る。
The flash emission period is based on the time required for the optical card 1 to move the minimum data pit interval a, but is not limited to this, and the time required for the optical card 1 to move the interval a 'between the data pits 48 and 49 in FIG. In this case, the number of times of flash emission as a whole decreases, and the number of data pits that can be averaged for jitter correction also decreases.

【0039】また、実際の光カード1の移動速度を求め
る方法として、全データピットの実際の移動量の平均を
とって行うとしたが、これに限らず、平均するのではな
く、図12における移動量x1のみにより実際の光カー
ド1の移動速度を求めてもよい。
The method of determining the actual moving speed of the optical card 1 is performed by averaging the actual moving amounts of all data pits. However, the present invention is not limited to this. The actual moving speed of the optical card 1 may be obtained only from the moving amount x1.

【0040】さらに、フラッシュ発光のタイミングは、
フラッシュ発光時間が光カード1の移動速度に比べて十
分短ければ、光カード1を連続的に移動させながらフラ
ッシュ発光させても良いし、また、フラッシュ発光時に
光カード1の移動を停止し、フラッシュ発光後に光カー
ド1を再度移動させるように、光カード1を間欠的に移
動させながらフラッシュ発光させても良い。
Further, the timing of the flash emission is as follows:
If the flash emission time is sufficiently shorter than the moving speed of the optical card 1, the flash may be emitted while the optical card 1 is continuously moved, or the movement of the optical card 1 is stopped when the flash is emitted, and the flash is stopped. The flash may be emitted while the optical card 1 is intermittently moved so that the optical card 1 is moved again after the light emission.

【0041】また、上記実施例では2重書きとブランク
検出を共に行う構成としたが、これに限らず、2重書き
のみ、あるいはブランクのみを検出するようにしても良
い。
In the above embodiment, the double writing and the blank detection are both performed. However, the present invention is not limited to this, and only the double writing or only the blank may be detected.

【0042】さらに、上記実施例では光カードを駆動し
て平行移動させ、データの再生を行うとしたが、これに
限らず、たとえば、光学系により光カードの記録面全体
をCMDセンサの結像面に結像させるようにしてもよ
い。
Further, in the above-described embodiment, the optical card is driven and moved in parallel to reproduce data, but the present invention is not limited to this. For example, the entire recording surface of the optical card may be imaged by the CMD sensor using an optical system. An image may be formed on a surface.

【0043】このような一実施例の光カード再生装置で
は、CMDセンサ8からの加算信号からレベル判定回路
44によりトラックの記録状態が正常記録状態、2重書
き状態またはブランク状態かを正確かつ高速に判定でき
るので、正常に記録されたデータを正確に復調すること
ができる。
In the optical card reproducing apparatus of this embodiment, the level judgment circuit 44 accurately and quickly determines whether the track recording state is a normal recording state, a double writing state or a blank state from the added signal from the CMD sensor 8. Therefore, normally recorded data can be accurately demodulated.

【0044】[0044]

【発明の効果】以上説明したように本発明によれば、本
発明の光カード再生装置は、カードの記録領域の状態を
正確かつ高速に判定し、確実な書き込み処理、高速な読
み込み処理を行うことができるという効果がある。
As described above, according to the present invention, the optical card reproducing apparatus of the present invention determines the state of the recording area of the card accurately and at high speed, and performs a reliable writing process and a high-speed reading process. There is an effect that can be.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 一実施例に係る光カード再生装置の概略の構
成を示す構成図である。
FIG. 1 is a configuration diagram illustrating a schematic configuration of an optical card reproducing device according to an embodiment.

【図2】 一実施例に係るCMD制御回路の構成を示す
ブロック図である。
FIG. 2 is a block diagram illustrating a configuration of a CMD control circuit according to one embodiment.

【図3】 一実施例に係る光カードの構成を説明する説
明図である。
FIG. 3 is an explanatory diagram illustrating a configuration of an optical card according to an embodiment.

【図4】 一実施例に係る光カードに記録パターンを説
明する説明図である。
FIG. 4 is an explanatory diagram illustrating a recording pattern on an optical card according to one embodiment.

【図5】 一実施例に係るCMDセンサの構成を示す構
成図である。
FIG. 5 is a configuration diagram showing a configuration of a CMD sensor according to one embodiment.

【図6】 一実施例に係るCMDセンサの基本動作を示
すタイミング図である。
FIG. 6 is a timing chart showing a basic operation of the CMD sensor according to one embodiment.

【図7】 一実施例に係るCMDセンサによる光カード
の読み取り動作の流れを示すフローチャートである。
FIG. 7 is a flowchart showing a flow of an operation of reading an optical card by a CMD sensor according to one embodiment.

【図8】 一実施例に係るCMDセンサによる光カード
の読み取り動作を説明する説明図である。
FIG. 8 is an explanatory diagram illustrating an operation of reading an optical card by a CMD sensor according to one embodiment.

【図9】 一実施例に係るトラックガイド検出時のタイ
ミング図である。
FIG. 9 is a timing chart when a track guide is detected according to one embodiment.

【図10】一実施例に係るデータピット検出時のタイミ
ング図である。
FIG. 10 is a timing chart when a data pit is detected according to one embodiment.

【図11】一実施例に係る光カードの記録状態と加算信
号を説明する説明図である。
FIG. 11 is an explanatory diagram illustrating a recording state of an optical card and an addition signal according to one embodiment.

【図12】一実施例に係る光カードの読み取り動作のタ
イミングを説明する説明図である。
FIG. 12 is an explanatory diagram for explaining a timing of a reading operation of the optical card according to the embodiment;

【符号の説明】[Explanation of symbols]

8…CMDセンサ 30…CMD制御回路 31…行アドレス発生回路 32…列アドレス発生回路 33…タイミングコントローラ 34…2値化回路 36…データ間隔測定回路 37…トラックガイド列アドレス検出回路 38…復調回路 43…トラックガイド列アドレス保持回路 44…レベル判定回路 8 CMD Sensor 30 CMD Control Circuit 31 Row Address Generation Circuit 32 Column Address Generation Circuit 33 Timing Controller 34 Binarization Circuit 36 Data Interval Measurement Circuit 37 Track Track Column Address Detection Circuit 38 Demodulation Circuit 43 ... Track guide column address holding circuit 44 ... Level determination circuit

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) G11B 7/00 - 7/013 G11B 19/02 521 G11B 21/08 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int. Cl. 7 , DB name) G11B 7/ 00-7/013 G11B 19/02 521 G11B 21/08

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 情報をピット列として記録する複数のト
ラックと、このトラックを分割するトラックガイドを記
録面に有する光カードからの情報を再生する光カード再
生装置において、 光ビームを照射して前記光カード記録面上に集光する照
射手段と、 行方向のアドレスである行アドレスと列方向のアドレス
である列行アドレスにより指定可能な平面上に分布した
複数の光電変換素子を有し、前記照射手段からの光ビー
ムより前記光カード記録面上の像を撮像する2次元固体
撮像手段と、 前記複数の光電変換素子の前記行アドレスを生成する行
アドレス生成手段と、 前記複数の光電変換素子の前記列アドレスを生成する列
アドレス生成手段と、 前記2次元固体撮像手段からの撮像信号を2値化する2
値化手段と、 前記2値化手段からの2値化信号により、前記2次元固
体撮像手段上に結像した前記トラックガイドの該行アド
レスまたは該列アドレスを検出するトラックガイド検出
手段と、 前記トラックガイド検出手段よって検出された該トラッ
クガイドの行アドレスまたは列アドレスより、トラック
上のピット列をトラック方向に加算して該トラックの記
録状態を判定するトラック判定手段とを備えたことを特
徴とする光カード再生装置。
1. An optical card reproducing apparatus for reproducing information from an optical card having a plurality of tracks for recording information as a pit row and a track guide for dividing the tracks on a recording surface, the apparatus comprising: Irradiating means for condensing on the optical card recording surface, and a plurality of photoelectric conversion elements distributed on a plane that can be specified by a row address as a row address and a column and row address as a column address, A two-dimensional solid-state imaging unit configured to capture an image on the optical card recording surface from a light beam from the irradiation unit; a row address generation unit configured to generate the row addresses of the plurality of photoelectric conversion elements; and the plurality of photoelectric conversion elements. A column address generating means for generating the column address, and a binarizing means for binarizing an imaging signal from the two-dimensional solid-state imaging means.
Value conversion means; track guide detection means for detecting the row address or the column address of the track guide imaged on the two-dimensional solid-state imaging means, based on a binary signal from the binarization means; Track determining means for determining a recording state of the track by adding a pit row on the track in the track direction from a row address or a column address of the track guide detected by the track guide detecting means. Optical card playback device.
JP3333662A 1991-11-05 1991-12-17 Optical card player Expired - Lifetime JP3015177B2 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP3333662A JP3015177B2 (en) 1991-12-17 1991-12-17 Optical card player
US07/971,066 US5291463A (en) 1991-11-05 1992-11-03 Optical card reproducing apparatus for reproducing information with a two-dimensional solid-state imaging device
DE69220757T DE69220757T2 (en) 1991-11-05 1992-11-05 Optical display device for cards for displaying information by means of a 2-dimensional semiconductor image converter device
EP92118969A EP0542135B1 (en) 1991-11-05 1992-11-05 An optical card reading apparatus for reading information with a two-dimensional solid-state imaging device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3333662A JP3015177B2 (en) 1991-12-17 1991-12-17 Optical card player

Publications (2)

Publication Number Publication Date
JPH05166185A JPH05166185A (en) 1993-07-02
JP3015177B2 true JP3015177B2 (en) 2000-03-06

Family

ID=18268568

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3333662A Expired - Lifetime JP3015177B2 (en) 1991-11-05 1991-12-17 Optical card player

Country Status (1)

Country Link
JP (1) JP3015177B2 (en)

Also Published As

Publication number Publication date
JPH05166185A (en) 1993-07-02

Similar Documents

Publication Publication Date Title
US4546462A (en) Optical data recording and reproducing apparatus
JPH06282861A (en) Method and apparatus for optimization of focus
US5027339A (en) Optical card analyzing apparatus
US7218588B2 (en) Disk apparatus, data recording method, and data reproduction method for continuous data processing
EP0542135B1 (en) An optical card reading apparatus for reading information with a two-dimensional solid-state imaging device
JP3015177B2 (en) Optical card player
KR100685342B1 (en) Information recording/reproducing method and information recording/reproducing apparatus
JPH0528491A (en) Optical recording and reproducing device
US5257249A (en) Optical information recording reproducing apparatus for recording and reproducing information on a record medium and for generating track error signals
JPH087948B2 (en) Information recording and playback method
US6956800B2 (en) Pre-pit detecting apparatus detecting pre-pit signal from only signals input during period of applying light beam having reproducing power
KR100718621B1 (en) Optical disk apparatus, focus-value correcting method, and optical disk
JP3187594B2 (en) Optical information recording / reproducing device
JP4076646B2 (en) Optical disk device
JP3293727B2 (en) Information recording / reproducing device
JPH05166186A (en) Optical card reproducer
JP4501934B2 (en) Optical disc recording / reproducing apparatus and recording / reproducing method thereof
US5410137A (en) Apparatus for reproducing data from a track whose track number cannot be read
JP3357095B2 (en) Magneto-optical disk edge recording / reproducing device
JP4409472B2 (en) Optical disc medium and optical disc apparatus
JP2696938B2 (en) Optical disk and optical disk reproducing device
JP4501902B2 (en) Optical disc recording / reproducing apparatus and optical disc recording / reproducing method
JPH05128522A (en) Optical-card reproducing apparatus
JPH07121875A (en) Optical disk and optical disk reproducing device
JPH1055543A (en) Optical information reproducing device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19991130