JP2988252B2 - Switching power supply - Google Patents

Switching power supply

Info

Publication number
JP2988252B2
JP2988252B2 JP6078448A JP7844894A JP2988252B2 JP 2988252 B2 JP2988252 B2 JP 2988252B2 JP 6078448 A JP6078448 A JP 6078448A JP 7844894 A JP7844894 A JP 7844894A JP 2988252 B2 JP2988252 B2 JP 2988252B2
Authority
JP
Japan
Prior art keywords
voltage
output
switch element
timer circuit
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP6078448A
Other languages
Japanese (ja)
Other versions
JPH07288975A (en
Inventor
博昭 小新
俊次 外川
一郎 立澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP6078448A priority Critical patent/JP2988252B2/en
Publication of JPH07288975A publication Critical patent/JPH07288975A/en
Application granted granted Critical
Publication of JP2988252B2 publication Critical patent/JP2988252B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、電磁ノイズの抑制を図
ったスイッチング電源装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a switching power supply for suppressing electromagnetic noise.

【0002】[0002]

【従来の技術】近年、電子技術の高度化に伴い、電子機
器の発生する電磁ノイズに対する規制が強化されてい
る。特に、マイコンを用いた機器に使用される直流電圧
変換器として使用するスイッチング電源装置は、その発
生する電磁ノイズによる影響が大きい。このため、スイ
ッチング電源装置の電磁ノイズを抑制することが重要で
ある。
2. Description of the Related Art In recent years, with the advancement of electronic technology, regulations on electromagnetic noise generated by electronic equipment have been strengthened. In particular, a switching power supply device used as a DC voltage converter used in a device using a microcomputer is greatly affected by the generated electromagnetic noise. Therefore, it is important to suppress the electromagnetic noise of the switching power supply.

【0003】一般にスイッチング電源装置は、直流電圧
をスイッチング部の発振器の周波数により、スイッチ素
子をオンオフしてパルス電圧に変換し、その電圧を電力
変換部のトランスで変圧して電力変換し、電力変換した
交流出力を整流平滑部で整流平滑して負荷に直流を供給
している。このようにスイッチ素子にて直流電圧を矩形
波的に断続するため、サージ電圧が発生し、このサージ
電圧によりスイッチ素子の損失が増大したり、他の機器
に影響を及ぼす有害な電磁ノイズを発生したりする。
In general, a switching power supply converts a DC voltage into a pulse voltage by turning on and off a switch element in accordance with the frequency of an oscillator in a switching unit, and transforms the voltage by a transformer in a power conversion unit to perform power conversion. The obtained AC output is rectified and smoothed by a rectifying and smoothing unit to supply DC to a load. In this way, the DC voltage is intermittently intermittently generated by the switching element in a rectangular wave, and a surge voltage is generated. This surge voltage increases the loss of the switching element and generates harmful electromagnetic noise that affects other devices. Or

【0004】ところで、この電磁ノイズの抑制を行う手
段として、特開平5−300753号に開示されるよう
なものがある。これは、図4及び図5に示すように、ス
イッチ素子Q1に抵抗器R3とコンデンサC3よりなる
スナバ回路を付加して、スイッチング時に発生するサー
ジノイズを低減することにより電磁ノイズを抑制してい
る。また、図6に示すように、スイッチ素子Q1の入力
信号の立ち上がり、立ち下がりの遷移速度を遅くする方
法も存在する。
As means for suppressing the electromagnetic noise, there is a means disclosed in Japanese Patent Application Laid-Open No. Hei 5-300753. This suppresses electromagnetic noise by adding a snubber circuit composed of a resistor R3 and a capacitor C3 to the switch element Q1, as shown in FIGS. 4 and 5, to reduce surge noise generated during switching. . As shown in FIG. 6, there is a method of reducing the transition speed of the rise and fall of the input signal of the switch element Q1.

【0005】[0005]

【発明が解決しようとする課題】前述した従来のスイッ
チング電源装置では、スイッチ素子のサージ電圧は抑制
できるが、その反面、スナバ回路を用いるものでは、抵
抗器やコンデンサ等の各素子が発熱したり、遷移速度を
遅くするものでは、スイッチ素子自体の発熱が増大する
ため、いずれも部品の寿命を縮めたり、別途放熱機構を
付加したりする必要が生じる。
In the above-described conventional switching power supply device, the surge voltage of the switch element can be suppressed. On the other hand, when the snubber circuit is used, each element such as a resistor and a capacitor generates heat. In the case where the transition speed is reduced, the heat generated by the switch element itself increases, so that it is necessary to shorten the life of the components or to add a separate heat radiation mechanism.

【0006】本発明は、かかる事由に鑑みてなしたもの
で、その目的とするところは、スイッチ素子や他の電子
部品を発熱させることなしにスイッチ素子のサージ電圧
を抑制し、不要な電磁ノイズを発生させないスイッチン
グ電源装置を提供することである。
The present invention has been made in view of the above circumstances, and an object of the present invention is to suppress a surge voltage of a switch element without causing the switch element and other electronic components to generate heat, and to reduce unnecessary electromagnetic noise. To provide a switching power supply device that does not cause the problem.

【0007】[0007]

【課題を解決するための手段】かかる課題を解決するた
めに、請求項1記載のスイッチング電源装置は、直流電
圧を発振器の周波数によりオンオフしてパルス電圧に変
換するスイッチ素子を有するスイッチング部と、スイッ
チング部で発生するパルス電圧を変圧して電力変換する
トランスを有する電力変換部と、電力変換部からの交流
出力を整流平滑して負荷に直流を供給する整流平滑部
と、を具備するスイッチング電源装置において、前記ス
イッチング部に、スイッチ素子間の電圧の立ち上がり時
に、一定期間スイッチ素子を再点弧するサージ電圧低減
手段を設けた構成としている。
According to a first aspect of the present invention, there is provided a switching power supply device comprising: a switching unit having a switch element for turning a DC voltage on and off according to the frequency of an oscillator and converting the DC voltage into a pulse voltage; A switching power supply comprising: a power conversion unit having a transformer for converting a pulse voltage generated in a switching unit to perform power conversion; and a rectifying and smoothing unit for rectifying and smoothing an AC output from the power conversion unit and supplying DC to a load. In the apparatus, the switching unit is provided with a surge voltage reducing means for re-ignitioning the switch element for a certain period when a voltage between the switch elements rises.

【0008】また、請求項2記載のスイッチング電源装
置は、請求項1記載のサージ電圧低減手段を、トランス
とスイッチ素子の直列経路に挿入したカレントトランス
と、カレントトランスの2次側に直列に接続されるゼロ
クロス検出器、及び第1タイマー回路と、発振器の2次
側に直列に接続される立ち下がりエッジ検出回路、及び
第2タイマー回路と、第1タイマー回路、及び第2タイ
マー回路の2種類の出力のAND回路の出力を起動信号
とするパルス発生器と、を設けるとともに、発振器とパ
ルス発生器の出力のOR回路の出力を前記スイッチ素子
の入力とする構成としている。
According to a second aspect of the present invention, there is provided a switching power supply device, wherein the surge voltage reducing means according to the first aspect is connected in series to a current transformer inserted in a series path of a transformer and a switch element, and to a secondary side of the current transformer. And a first timer circuit, a falling edge detection circuit connected in series to the secondary side of the oscillator, and a second timer circuit, a first timer circuit, and a second timer circuit. And a pulse generator that uses the output of the AND circuit of the above as an activation signal, and the output of the OR circuit of the output of the oscillator and the pulse generator is used as the input of the switch element.

【0009】また、請求項3記載のスイッチング電源装
置は、請求項1記載のサージ電圧低減手段を、トランス
とスイッチ素子の直列経路に挿入したカレントトランス
と、カレントトランスの2次側に直列に接続されるゼロ
クロス検出器、及び第1タイマー回路と、発振器の2次
側に直列に接続される立ち下がりエッジ検出回路、及び
第2タイマー回路と、第1タイマー回路、及び第2タイ
マー回路の2種類の出力のAND回路の出力を入力とす
る電圧変換器と、を設けるとともに、発振器と電圧変圧
器の出力を並列に前記スイッチ素子の入力とする構成と
している。
According to a third aspect of the present invention, there is provided a switching power supply device, wherein the surge voltage reducing means according to the first aspect is connected in series to a current transformer inserted in a series path of a transformer and a switch element, and to a secondary side of the current transformer. And a first timer circuit, a falling edge detection circuit connected in series to the secondary side of the oscillator, and a second timer circuit, a first timer circuit, and a second timer circuit. And a voltage converter having the output of the AND circuit as an input, and an output of the oscillator and the voltage transformer being input to the switch element in parallel.

【0010】[0010]

【作用】請求項1記載の構成によれば、サージ電圧低減
手段でもって、スイッチ素子間の電圧の立ち上がり時
に、一定期間スイッチ素子を再点弧することにより、サ
ージ電圧が低減し、不要な電磁ノイズが抑制される。
According to the configuration of the first aspect, the surge voltage is reduced by the surge voltage reducing means, and when the voltage between the switch elements rises, the switch element is re-ignited for a certain period, so that the surge voltage is reduced. Noise is suppressed.

【0011】また、請求項2記載の構成によれば、請求
項1記載の作用に加えて、スイッチ素子間の電圧の立ち
上がりをAND回路で検出し、パルス発生回路でパルス
電圧を出力し、スイッチ素子に入力することができる。
According to a second aspect of the present invention, in addition to the function of the first aspect, the rising of the voltage between the switching elements is detected by the AND circuit, and the pulse voltage is output by the pulse generating circuit. Can be input to the element.

【0012】また、請求項3記載の構成によれば、請求
項1記載の作用に加えて、スイッチ素子間の電圧の立ち
上がりをAND回路で検出し、電圧変換器で最適なアナ
ログ的な電圧をスイッチ素子に入力することにより、ス
イッチ素子間の電圧波形が滑らかになる。
According to a third aspect of the present invention, in addition to the function of the first aspect, the rising of the voltage between the switch elements is detected by the AND circuit, and the optimum analog voltage is detected by the voltage converter. By inputting to the switch elements, the voltage waveform between the switch elements becomes smooth.

【0013】[0013]

【実施例】以下、本発明の第1実施例を図1及び図2に
基づいて説明する。図1は、スイッチング電源装置の配
線図、図2は、その各部における波形図である。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A first embodiment of the present invention will be described below with reference to FIGS. FIG. 1 is a wiring diagram of the switching power supply device, and FIG. 2 is a waveform diagram of each part thereof.

【0014】スイッチング電源装置は、直流変換部1 、
スイッチング部2 、電力変換部3 、整流平滑部4 を主要
構成部材としている。
The switching power supply includes a DC converter 1,
The switching unit 2, the power conversion unit 3, and the rectifying / smoothing unit 4 are main components.

【0015】直流変換部1 は、交流商用電源5 より入力
される交流電圧を整流平滑して、直流電圧Vinに変換す
るものであり、並列電路となるようにダイオードブリッ
ジD1と、コンデンサC1を有している。
The DC converter 1 rectifies and smoothes an AC voltage input from the AC commercial power supply 5 and converts it into a DC voltage Vin. The DC converter 1 has a diode bridge D1 and a capacitor C1 so as to form a parallel electric circuit. doing.

【0016】スイッチング部2 は、直流変換部1 の出力
としての直流電圧Vinを発振器P1の周波数によりオン
オフしてパルス電圧に変換するものであり、FETより
なるスイッチ素子Q1と、パルス幅変調(PWM)で制
御される発振器P1と、サージ電圧低減手段6 とより構
成されている。
The switching unit 2 converts a DC voltage Vin as an output of the DC conversion unit 1 into a pulse voltage by turning on and off according to the frequency of the oscillator P1, and includes a switch element Q1 composed of an FET and a pulse width modulation (PWM). ), And a surge voltage reducing means 6.

【0017】このサージ電圧低減手段6 は、スイッチ素
子Q1間の電圧Vdsの立ち上がり時に、一定期間スイッ
チ素子Q1を再点弧することにより、その際に発生する
サージ電圧を低減するものである。このサージ電圧低減
手段6 は、後述するトランスTRの1次側とスイッチ素
子Q1の直列経路に挿入したカレントトランスCTと、
カレントトランスCTの2次側に直列に接続されるゼロ
クロス検出器B1、第1タイマー回路T1、及び、発振
器P1の2次側に直列に接続される立ち下がりエッジ検
出回路E1、第2タイマー回路T2の2種類の出力のA
ND回路A1の出力を起動信号とするパルス発生器P2
と、を設けている。そして、発振器P1とパルス発生器
P2の出力のOR回路OR1の出力を前記スイッチ素子
Q1のゲートに入力している。カレントトランスCT
は、トランスTRの1次側に流れる電流Id の変化を電
圧V1 として変換するもの、ゼロクロス検出器B1は、
電圧V1 が立ち下がりで0となる点を検出するもの、第
1タイマー回路T1、及び、第2タイマー回路T2は、
各一定時間電圧出力を維持するものである。
The surge voltage reducing means 6 reduces the surge voltage generated at that time by re-igniting the switch element Q1 for a certain period when the voltage Vds between the switch elements Q1 rises. The surge voltage reducing means 6 includes a current transformer CT inserted in a series path between a primary side of a transformer TR and a switch element Q1, which will be described later.
A zero-cross detector B1 and a first timer circuit T1 connected in series to the secondary side of the current transformer CT; a falling edge detection circuit E1 and a second timer circuit T2 connected in series to the secondary side of the oscillator P1 A of two types of output
A pulse generator P2 using the output of the ND circuit A1 as a start signal
And are provided. The output of the OR circuit OR1 of the output of the oscillator P1 and the output of the pulse generator P2 is input to the gate of the switch element Q1. Current transformer CT
Converts the change in the current Id flowing on the primary side of the transformer TR into a voltage V1, and the zero-cross detector B1
The first timer circuit T1 and the second timer circuit T2 for detecting a point at which the voltage V1 falls to 0 at the falling
The voltage output is maintained for each fixed time.

【0018】電力変換部3 は、スイッチング部2 で発生
するパルス電圧を変圧して電力変換するものであり、ト
ランスTRより構成されている。一般に、トランスTR
の1次側、2次側の巻線比によりパルス電圧を降圧す
る。
The power conversion section 3 converts the pulse voltage generated in the switching section 2 to power conversion, and includes a transformer TR. Generally, transformer TR
The pulse voltage is reduced by the primary side and secondary side turn ratios.

【0019】整流平滑部4 は、電力変換部3 の交流出力
を整流平滑して負荷に直流電圧V0を供給するものであ
り、トランスTRの2次側に、ダイオードD2、D3、
コイルL1、及び、コンデンサC2が配される。
The rectifying / smoothing unit 4 rectifies and smoothes the AC output of the power conversion unit 3 and supplies a DC voltage V0 to the load. Diodes D2, D3,
A coil L1 and a capacitor C2 are provided.

【0020】以下、本実施例の動作について説明する。
入力された交流商用電源5 よりの交流電圧は、直流変換
部1 で整流平滑され、直流電圧Vinとなる。この電圧V
inをスイッチング部2 のスイッチ素子Q1でもって、数
100kHz程度の周期的なパルス電圧Vdsに変換す
る。その周期は、発振器P1にて設定される。この発振
器P1の出力は,図2(a)に示すような周期的な矩形
波であり、それに応じてスイッチ素子Q1に流れる電流
Id が、図2(b)のように変化する。この電流Id の
変化をカレントトランスCTにより検出して、図2
(d)に示すような電圧V1 に変換し、ゼロクロス検出
器B1により電圧V1 の立ち下がりのゼロクロス点を検
出し、第1タイマー回路T1をトリガし、図2(e)に
示すような所定の時間幅をもったT1出力を得る。
The operation of this embodiment will be described below.
The input AC voltage from the AC commercial power supply 5 is rectified and smoothed by the DC converter 1 and becomes a DC voltage Vin. This voltage V
is converted into a periodic pulse voltage Vds of about several hundred kHz by the switching element Q1 of the switching unit 2. The period is set by the oscillator P1. The output of the oscillator P1 is a periodic rectangular wave as shown in FIG. 2 (a), and the current Id flowing through the switch element Q1 changes as shown in FIG. 2 (b). The change in the current Id is detected by the current transformer CT, and the current
The voltage is converted into a voltage V1 as shown in FIG. 2D, a zero-crossing point at the trailing edge of the voltage V1 is detected by a zero-crossing detector B1, and the first timer circuit T1 is triggered, and a predetermined voltage as shown in FIG. Obtain a T1 output with a time width.

【0021】一方、発振器P1の出力の立ち下がりを、
立ち下がりエッジ検出回路E1により検出し、次段の第
2タイマー回路T2をトリガし、図2(f)に示すよう
な所定の時間幅をもったT2出力を得る。そして、第1
タイマー回路T1、第2タイマー回路T2の信号をAN
D回路A1に入力し、その出力にてパルス発生器P2に
トリガを与え、出力として小刻みなパルス電圧からなる
図2(g)に示すようなP2出力を得る。P2出力と発
振器P1の出力をOR回路OR1に入力し、その出力で
スイッチ素子Q1を駆動する。
On the other hand, when the output of the oscillator P1 falls,
Detected by the falling edge detection circuit E1, the second timer circuit T2 at the next stage is triggered, and a T2 output having a predetermined time width as shown in FIG. 2 (f) is obtained. And the first
The signals of the timer circuit T1 and the second timer circuit T2 are
The signal is input to the D circuit A1 and its output triggers the pulse generator P2 to obtain a P2 output as shown in FIG. The output of P2 and the output of oscillator P1 are input to OR circuit OR1, and the output drives switch element Q1.

【0022】以上の動作により、図2(c)に示すスイ
ッチ素子Q1の電圧Vdsの立ち上がりの終了直前に、パ
ルス発生器P2より出力される小刻みなパルス電圧によ
り、スイッチ素子Q1を再度小刻みによりオンする。よ
って、通常は図2のX部破線のようにサージ電圧が発生
するが、前述の小刻みのオンオフによりサージ電圧が抑
制される。
With the above operation, immediately before the end of the rise of the voltage Vds of the switch element Q1 shown in FIG. 2C, the switch element Q1 is again turned on by the small pulse voltage output from the pulse generator P2. I do. Therefore, a surge voltage is normally generated as shown by a broken line in the X section of FIG. 2, but the surge voltage is suppressed by the above-mentioned small on / off.

【0023】そして、このスイッチ素子Q1の電圧Vds
を電力変換部3 のトランスTRの1次側に流すことによ
り、その2次側には、トランスTRの1次側、2次側の
コイル比に応じて降圧されたパルス電圧が生じる。この
パルス電圧を、ダイオードD2、D3、コイルL1、及
び、コンデンサC2でもって、整流平滑して所定の電圧
の直流電圧V0 を得て、負荷に出力する。
The voltage Vds of the switch element Q1 is
Is supplied to the primary side of the transformer TR of the power conversion unit 3 to generate a pulse voltage on the secondary side of the transformer TR in accordance with the coil ratio of the primary side and the secondary side of the transformer TR. The pulse voltage is rectified and smoothed by the diodes D2 and D3, the coil L1, and the capacitor C2 to obtain a predetermined DC voltage V0 and output it to the load.

【0024】なお、スイッチング電源装置の入力とし
て、交流商用電源5 を接続したが、直流電源を入力とし
て整流平滑部1 を省略してもかまわない。
Although the AC commercial power supply 5 is connected as an input of the switching power supply, the rectifying / smoothing unit 1 may be omitted with the input of a DC power supply.

【0025】次に、本発明の第2実施例について図2及
び図3に基づいて説明する。この実施例は、サージ電圧
低減手段6 の構成が一部第1実施例と異なる。
Next, a second embodiment of the present invention will be described with reference to FIGS. This embodiment is partially different from the first embodiment in the configuration of the surge voltage reducing means 6.

【0026】B2は電圧変換器であり、AND回路A1
の出力の電圧の大きさをVg2<Vg1となるように変換す
る。そして、発振器P1と電圧変換器B2との出力を、
それぞれ抵抗器R1、R2を介して、スイッチ素子Q1
のゲートに入力する。
B2 is a voltage converter, and an AND circuit A1
Is converted so that Vg2 <Vg1. Then, the outputs of the oscillator P1 and the voltage converter B2 are
The switching element Q1 is connected via the resistors R1 and R2, respectively.
Input to the gate.

【0027】このような構成にすることにより、発振器
P1の出力電圧Vg1に対して、Vg2<Vg1の関係を持つ
電圧Vg2が、図2(h)に示すように電圧変換器B2よ
り出力され、抵抗器R2を介してスイッチ素子Q1に与
えられる。これにより、図2(c)に示すスイッチ素子
Q1の電圧Vdsの立ち上がりの終了直前に、再度スイッ
チ素子Q1の不飽和領域で中途半端にオン状態となるた
めに、電流Id は下がり続けながら、電圧Vdsのサージ
電圧のみが抑制される結果となる。
With this configuration, a voltage Vg2 having a relationship of Vg2 <Vg1 with respect to the output voltage Vg1 of the oscillator P1 is output from the voltage converter B2 as shown in FIG. This is provided to switch element Q1 via resistor R2. Thus, immediately before the end of the rise of the voltage Vds of the switching element Q1 shown in FIG. 2C, the switching element Q1 is turned on halfway in the unsaturated region of the switching element Q1. As a result, only the surge voltage of Vds is suppressed.

【0028】[0028]

【発明の効果】請求項1記載のスイッチング電源装置
は、サージ電圧低減手段でもって、スイッチ素子間の電
圧の立ち上がり時に、一定期間スイッチ素子を再点弧す
ることにより、サージ電圧が低減し、不要な電磁ノイズ
が抑制されるので、外部機器に悪影響を与えることが減
少する。
According to the first aspect of the present invention, the surge voltage is reduced by the switch element being re-ignited for a certain period when the voltage between the switch elements rises by the surge voltage reducing means. Since electromagnetic noise is suppressed, adverse effects on external devices are reduced.

【0029】また、請求項2記載のスイッチング電源装
置は、請求項1記載の効果に加えて、スイッチ素子間の
電圧の立ち上がりをAND回路で検出し、パルス発生回
路でパルス電圧を出力し、スイッチ素子に入力すること
ができるので、電力の損失が少なく、サージ電圧の低減
の制御がしやすくなる。
According to a second aspect of the present invention, in addition to the effect of the first aspect, in addition to the effect of the first aspect, a rising of a voltage between the switching elements is detected by an AND circuit, a pulse voltage is output by a pulse generation circuit, and the switching power supply is switched. Since the power can be input to the element, the power loss is small and the control of the reduction of the surge voltage is facilitated.

【0030】また、請求項3記載のスイッチング電源装
置は、請求項1記載の効果に加えて、スイッチ素子間の
電圧の立ち上がりをAND回路で検出し、電圧変換器で
最適なアナログ的な電圧をスイッチ素子に入力すること
により、スイッチ素子間の電圧波形が滑らかになるの
で、さらに不要な電磁ノイズが抑制され、外部機器に悪
影響を与えることが減少する。
Further, in the switching power supply according to the third aspect, in addition to the effect according to the first aspect, the rising of the voltage between the switch elements is detected by an AND circuit, and the optimum analog voltage is detected by the voltage converter. Since the voltage waveform between the switch elements is smoothed by inputting to the switch elements, unnecessary electromagnetic noise is further suppressed, and adverse effects on external devices are reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1実施例を示すスイッチング電源装
置の回路図である。
FIG. 1 is a circuit diagram of a switching power supply device according to a first embodiment of the present invention.

【図2】その各部における波形図である。FIG. 2 is a waveform diagram of each part.

【図3】本発明の第2実施例を示すスイッチング電源装
置の回路図である。
FIG. 3 is a circuit diagram of a switching power supply device according to a second embodiment of the present invention.

【図4】本発明の従来例を示すスイッチング電源装置の
スイッチ素子の部分の回路図である。
FIG. 4 is a circuit diagram of a switch element portion of a switching power supply device showing a conventional example of the present invention.

【図5】本発明の別の従来例を示すスイッチング電源装
置のスイッチ素子の部分の回路図である。
FIG. 5 is a circuit diagram of a switch element portion of a switching power supply device showing another conventional example of the present invention.

【図6】本発明の別の従来例を示すスイッチング電源装
置のスイッチ素子の部分の回路図である。
FIG. 6 is a circuit diagram of a switching element portion of a switching power supply according to another conventional example of the present invention.

【符号の説明】[Explanation of symbols]

1 直流変換部 2 スイッチング部 3 電力変換部 4 整流平滑部 5 交流商用電源 6 サージ電圧低減手段 Q1 スイッチ素子 P1 発振器 P2 パルス発生器 TR トランス CT カレントトランス 1 DC conversion unit 2 Switching unit 3 Power conversion unit 4 Rectification smoothing unit 5 AC commercial power supply 6 Surge voltage reduction means Q1 Switch element P1 Oscillator P2 Pulse generator TR Transformer CT Current transformer

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 直流電圧を発振器の周波数によりオン
オフしてパルス電圧に変換するスイッチ素子を有するス
イッチング部と、スイッチング部で発生するパルス電圧
を変圧して電力変換するトランスを有する電力変換部
と、電力変換部からの交流出力を整流平滑して負荷に直
流を供給する整流平滑部と、を具備するスイッチング電
源装置において、 前記スイッチング部に、スイッチ素子間の電圧の立ち上
がり時に、一定期間スイッチ素子を再点弧するサージ電
圧低減手段を設けたことを特徴とするスイッチング電源
装置。
1. A switching unit having a switch element for converting a DC voltage into a pulse voltage by turning on and off a DC voltage according to a frequency of an oscillator, a power conversion unit having a transformer for transforming a pulse voltage generated in the switching unit and performing power conversion, A rectifying and smoothing unit for rectifying and smoothing the AC output from the power conversion unit and supplying DC to the load, wherein the switching unit includes a switch element for a certain period when a voltage between the switch elements rises. A switching power supply device comprising a surge voltage reducing means for re-ignition.
【請求項2】 前記サージ電圧低減手段は、トランス
とスイッチ素子の直列経路に挿入したカレントトランス
と、カレントトランスの2次側に直列に接続されるゼロ
クロス検出器、及び第1タイマー回路と、発振器の2次
側に直列に接続される立ち下がりエッジ検出回路、及び
第2タイマー回路と、第1タイマー回路、及び第2タイ
マー回路の2種類の出力のAND回路の出力を起動信号
とするパルス発生器と、を設けるとともに、発振器とパ
ルス発生器の出力のOR回路の出力を前記スイッチ素子
の入力とする構成としたことを特徴とする請求項1記載
のスイッチング電源装置。
2. A current transformer inserted in a series path of a transformer and a switch element, a zero-cross detector connected in series to a secondary side of the current transformer, a first timer circuit, and an oscillator. Pulse generation using the output of the AND circuit of the two types of outputs of the falling edge detection circuit, the second timer circuit, the first timer circuit, and the second timer circuit connected in series to the secondary side of 2. A switching power supply device according to claim 1, further comprising: an output of an OR circuit of an output of an oscillator and a pulse generator.
【請求項3】 前記サージ電圧低減手段は、トランス
とスイッチ素子の直列経路に挿入したカレントトランス
と、カレントトランスの2次側に直列に接続されるゼロ
クロス検出器、及び第1タイマー回路と、発振器の2次
側に直列に接続される立ち下がりエッジ検出回路、及び
第2タイマー回路と、第1タイマー回路、及び第2タイ
マー回路の2種類の出力のAND回路の出力を入力とす
る電圧変換器と、を設けるとともに、発振器と電圧変圧
器の出力を並列に前記スイッチ素子の入力とする構成と
したことを特徴とする請求項1記載のスイッチング電源
装置。
3. A current transformer inserted in a series path of a transformer and a switch element, a zero-cross detector connected in series with a secondary side of the current transformer, a first timer circuit, and an oscillator. A falling edge detection circuit and a second timer circuit connected in series to the secondary side, and a voltage converter having as inputs the outputs of two types of AND circuits of the first timer circuit and the second timer circuit 2. The switching power supply device according to claim 1, further comprising: an output of an oscillator and a voltage transformer being input to the switch element in parallel.
JP6078448A 1994-04-18 1994-04-18 Switching power supply Expired - Lifetime JP2988252B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6078448A JP2988252B2 (en) 1994-04-18 1994-04-18 Switching power supply

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6078448A JP2988252B2 (en) 1994-04-18 1994-04-18 Switching power supply

Publications (2)

Publication Number Publication Date
JPH07288975A JPH07288975A (en) 1995-10-31
JP2988252B2 true JP2988252B2 (en) 1999-12-13

Family

ID=13662326

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6078448A Expired - Lifetime JP2988252B2 (en) 1994-04-18 1994-04-18 Switching power supply

Country Status (1)

Country Link
JP (1) JP2988252B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004023634A1 (en) * 2002-08-30 2004-03-18 Sanken Electric Co., Ltd. Switching power source device
JP2005130668A (en) * 2003-10-27 2005-05-19 Densei Lambda Kk Switching power supply device
JP6236746B2 (en) * 2014-02-19 2017-11-29 リコーイメージング株式会社 Voltage conversion circuit, strobe device, photographing device, and surge voltage reduction method

Also Published As

Publication number Publication date
JPH07288975A (en) 1995-10-31

Similar Documents

Publication Publication Date Title
CN212323991U (en) Control circuit and power factor correction preconditioner
EP0658968B1 (en) Switching regulator
JP2003169478A (en) Switching power supply unit
JP2003169479A (en) Switching power supply unit and driving method thereof
EP0910160B1 (en) Switch mode power supply with reduced input current distortion
EP1102387A2 (en) DC power supply apparatus
JP2988252B2 (en) Switching power supply
JP2006050760A (en) Switching power supply circuit and control method therefor
JP3100797B2 (en) Power supply
JP2000253663A (en) Dc power supply apparatus
KR0179096B1 (en) Resonance type hige frequency and voltage generator consisting of dropping type chopper and inverter
JP2008043150A (en) Switching power-supply device and electronic device
JPH0759342A (en) Switching power supply
JP3629226B2 (en) Switching power supply
JPH089639A (en) Power converter
JP2004328837A (en) Switching power supply circuit and switching regulator comprising the same
KR100511069B1 (en) Pulse Width Modulation Circuit with Combined Voltage and Current Control
JP2004229398A (en) Power supply
JP2007049833A (en) Input voltage detection circuit and power supply unit therewith
JP3409320B2 (en) Power circuit
JP3057272B2 (en) Switching power supply
JP2003052174A (en) Switching power supply
JPH0622546A (en) Switching regulator
JP2903609B2 (en) Power supply for arc processing
JP2004015928A (en) Zero voltage switching power circuit

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071008

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081008

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081008

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091008

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091008

Year of fee payment: 10

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091008

Year of fee payment: 10

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101008

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101008

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111008

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111008

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121008

Year of fee payment: 13